專利名稱:半導(dǎo)體裝置、發(fā)光顯示裝置以及它們的驅(qū)動方法
技術(shù)領(lǐng)域:
本發(fā)明涉及作為平面顯示器使用的、使用薄膜晶體管(TFT)的有源矩陣型半導(dǎo)體裝置、發(fā)光顯示裝置以及它們的驅(qū)動方法。
背景技術(shù):
近年來,在基板上形成薄膜晶體管(以下記為“TFT”)的技術(shù)大幅度進(jìn)步,對有源矩陣型顯示裝置的應(yīng)用開發(fā)正在推進(jìn)。特別是使用了多晶硅膜的TFT,因?yàn)閳鲂?yīng)遷移率(也稱移動性)比使用現(xiàn)有的非晶質(zhì)硅膜的TFT高,故可以高速動作。因而,能夠借助于在和像素同一基板上形成的驅(qū)動電路對歷來使用基板外的驅(qū)動電路所進(jìn)行的像素進(jìn)行控制。
上述有源矩陣型顯示裝置,通過在同一基板上制造各種電路和元件,可以得到降低制造成本、實(shí)現(xiàn)顯示裝置的小型化、提高合格率、降低通過量等各種優(yōu)點(diǎn)。
此外,具有作為自發(fā)光型元件的電致發(fā)光元件(EL元件)的、有源矩陣型EL顯示裝置的研究目前十分活躍。
一般地,流過EL元件的電流值和EL元件的亮度成比例關(guān)系。因此,提出了和采用電壓值控制亮度的LCD不同的像素結(jié)構(gòu),特別是采用電流值控制亮度的像素結(jié)構(gòu)(參照專利文獻(xiàn)1)。
同時,為了采用電流值控制亮度,不僅對像素,也要對驅(qū)動電路進(jìn)行探討,并提出了各種驅(qū)動電路的結(jié)構(gòu)(參照專利文獻(xiàn)2)。
作為驅(qū)動電路的例子,如圖9(A)中所列舉的那樣,通過由DFF構(gòu)成的移位寄存器部、NAND電路、由反相器構(gòu)成的緩沖器電路來實(shí)現(xiàn)。圖9(B)表示該驅(qū)動電路的時序圖的一般例子。在該電路結(jié)構(gòu)中,脈沖根據(jù)CLK同步信號進(jìn)行移位。
專利文獻(xiàn)1國際公開第01/06484號小冊子專利文獻(xiàn)2國際公開第02/39420號小冊子目前,為了采用電流值控制亮度而在各像素中設(shè)置了電流源電路的結(jié)構(gòu)中,通過把來自像素外部的脈沖向電流源電路輸出,從而能夠以保持能夠輸出恒定的電流的方式確定設(shè)定電流值的定時。該設(shè)定的開始和結(jié)束的定時由驅(qū)動電路的輸出脈沖寬度決定。此時,設(shè)定所需要的時間一般比驅(qū)動電路的時鐘周期長。
但是,在現(xiàn)有的方法中,不能夠不改變時鐘頻率而任意改變輸出脈沖的寬度,亦不能每隔若干級選擇任意的輸出級。
作為解決這一問題的方法,考慮使用解碼器的方法。在使用解碼器的場合,可以選擇任意的輸出級,也可以根據(jù)外部信號自由地改變輸出脈沖寬度。
但是,在使用解碼器的場合,隨著要輸出級數(shù)的增加,從外部輸入的信號數(shù)增加、必要的輸入端子數(shù)增加,同時對于外部電路的負(fù)擔(dān)也增加。另外,構(gòu)成解碼器的電路自身隨著級數(shù)的增加而變得復(fù)雜,體積也變大。
發(fā)明內(nèi)容
這里,本發(fā)明的課題是,提供一種驅(qū)動電路,它能夠任意變更輸出脈沖寬度,可以每隔若干級任意選擇行,而且電路結(jié)構(gòu)簡單、對于外部電路的負(fù)擔(dān)小。
在使脈沖順序移位的移位寄存器電路各級的輸出端設(shè)置鎖存電路,在脈沖移位時向希望輸出的級輸入鎖存脈沖,并保持到下次輸入鎖存脈沖前,繼而移位時向希望輸出的級輸入鎖存脈沖,并切換輸出級。這樣,通過在驅(qū)動電路內(nèi)設(shè)置鎖存電路,設(shè)置在任意的定時輸出鎖存脈沖的電路(以下稱“鎖存脈沖生成電路”),從而可以提供可任意變更輸出脈沖寬度、且每隔若干級任意選擇行的驅(qū)動電路。
本發(fā)明提供一種半導(dǎo)體裝置以及發(fā)光顯示裝置,其特征在于,在特征為包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成使鎖存電路動作的鎖存脈沖的鎖存脈沖生成電路的驅(qū)動電路中,在所述移位寄存器電路中輸入啟動脈沖,所述啟動脈沖根據(jù)時鐘信號,順序移位所述寄存器電路,在所述鎖存電路中,輸入從對應(yīng)的所述寄存器電路來的脈沖輸出。
本發(fā)明提供一種半導(dǎo)體裝置以及發(fā)光顯示裝置的驅(qū)動方法,該半導(dǎo)體裝置以及發(fā)光顯示裝置包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成使鎖存電路動作的鎖存脈沖的電路,其特征在于在所述移位寄存器電路中輸入啟動脈沖,在所述寄存器電路中,所述啟動脈沖根據(jù)時鐘信號順序移位,向所述鎖存電路輸入從所述寄存器電路輸出的脈沖以及從生成所述鎖存脈沖的電路輸出的鎖存脈沖,所述鎖存電路根據(jù)所述鎖存脈沖的輸入向電流源電路輸出所述脈沖。
在本發(fā)明中,所述鎖存脈沖生成電路可以和所述移位寄存器電路或所述鎖存電路陣列位于不同的基板上,也可以位于同一基板上。
另外,在上述發(fā)明中,鎖存脈沖生成電路也可以根據(jù)所述啟動脈沖以及所述時鐘信號生成鎖存脈沖。
另外,在上述發(fā)明中,鎖存脈沖生成電路的特征在于,包括由與所述啟動脈沖同步移位的第一寄存器電路組成的第一移位寄存器電路、以及由與所述時鐘信號同步移位的第二寄存器電路組成的第二移位寄存器電路。
另外,在上述發(fā)明中,其特征在于,上述多個所述鎖存電路的輸出端子分別連接到一個或者多個電流源電路的控制端子。
另外,在上述發(fā)明中,其特征在于,所述電流源電路位于控制輸入到像素的電流值的驅(qū)動電路內(nèi)。
另外,在上述發(fā)明中,其特征在于,所述電流源電路位于配置成矩陣狀的多個像素內(nèi)。
如果使用本發(fā)明的半導(dǎo)體裝置,則可以提供這樣一種顯示裝置不改變時鐘頻率,很容易地改變驅(qū)動器的輸出脈沖寬度,獲得在電流源電路的保持電容中存儲電流值所需的充足時間,并能夠進(jìn)行高品質(zhì)顯示。
圖1表示本發(fā)明第一實(shí)施形態(tài)的半導(dǎo)體裝置的電路結(jié)構(gòu)圖。
圖2表示本發(fā)明的第一實(shí)施形態(tài)的時序圖。
圖3表示本發(fā)明的第一實(shí)施形態(tài)的時序圖。
圖4表示本發(fā)明第二實(shí)施形態(tài)的半導(dǎo)體裝置的電路結(jié)構(gòu)圖。
圖5表示本發(fā)明第二實(shí)施形態(tài)的半導(dǎo)體裝置的電路結(jié)構(gòu)以及時序圖。
圖6是表示本發(fā)明的第三實(shí)施形態(tài)的半導(dǎo)體裝置的電路結(jié)構(gòu)的圖。
圖7是表示本發(fā)明的第四實(shí)施形態(tài)的半導(dǎo)體裝置的電路結(jié)構(gòu)的圖。
圖8表示可以在本發(fā)明的第四實(shí)施形態(tài)的半導(dǎo)體裝置中使用的像素部的電路結(jié)構(gòu)圖。
圖9表示現(xiàn)有技術(shù)的結(jié)構(gòu)、以及時序圖。
圖10是表示本發(fā)明的第一實(shí)施例的圖。
圖11是表示本發(fā)明的第一實(shí)施例的圖。
圖12表示本發(fā)明第一實(shí)施例的驅(qū)動電路的俯視圖。
圖13表示本發(fā)明第一實(shí)施例的驅(qū)動電路的俯視圖的等效電路。
圖14表示本發(fā)明可適用的電子設(shè)備的例子。
具體實(shí)施例方式
以下參照
本發(fā)明的實(shí)施形態(tài)。
(第一實(shí)施形態(tài))圖1是表示本發(fā)明的第一實(shí)施形態(tài)的圖。由下述結(jié)構(gòu)構(gòu)成由寄存器電路101構(gòu)成的移位寄存器電路102、由鎖存電路103構(gòu)成的鎖存器電路陣列104、鎖存脈沖生成電路105。鎖存脈沖生成電路105可以在和移位寄存器電路102或鎖存器電路陣列104在同一基板上制作,也可以制作在不同的基板上。
圖2和圖3表示本實(shí)施形態(tài)的時序圖的例子。當(dāng)啟動脈沖信號SP和時鐘信號CK輸入到移位寄存器電路時,移位寄存電路與時鐘信號同步地移位脈沖。如果與移位寄存器電路的輸出定時相匹配地輸入鎖存脈沖信號LP,則鎖存脈沖信號LP為H電平時的移位寄存器電路的輸出電平被鎖存,接著,在鎖存脈沖LP成為H電平之前,保持該狀態(tài)。
例如,如果在圖2的時序圖中輸入鎖存脈沖信號LP,則在最初鎖存定時,A1被鎖存在H電平,其他全部的級被鎖存在L電平,在下一鎖存定時之前,保持該狀態(tài)并輸出。在第二次的鎖存定時,A5被鎖存在H電平,其他全部級被鎖存在L電平,同樣,在下一鎖存定時之前,保持該狀態(tài)。在圖2中,第1、5、9、13級順序輸出脈沖,并且脈沖寬度為移位寄存器的輸出寬度的4倍。
圖3表示鎖存脈沖信號的定時與圖2不同時的動作。此時,第2、6、10級順序輸出脈沖,并且脈沖寬度和圖2一樣,是移位寄存器的輸出寬度的4倍。
這樣,通過在鎖存脈沖LP的定時上下功夫,從而可以任意選擇輸出級,另外,也可以任意改變脈沖寬度。
(第二實(shí)施形態(tài))圖4是表示本發(fā)明的第二實(shí)施形態(tài)的圖。由下述結(jié)構(gòu)構(gòu)成由寄存器電路401構(gòu)成的移位寄存器電路402、由鎖存器電路403構(gòu)成的鎖存電路陣列404、鎖存脈沖生成電路405。鎖存脈沖生成電路405可以在和移位寄存器電路402或鎖存電路陣列405相同的基板上制作,也可以制作在不同的基板上。在圖4中,在鎖存脈沖生成電路中輸入啟動脈沖信號SP和時鐘信號CLK,鎖存脈沖生成電路輸出鎖存脈沖LP。
移位寄存器電路以及鎖存器陣列電路的動作,因?yàn)楹偷谝粚?shí)施形態(tài)時相同,因此省略說明。
圖5(A)是第二實(shí)施形態(tài)時的鎖存脈沖生成電路的一例。由第一寄存器電路501、第一開關(guān)502、OR電路503、第二開關(guān)504、第二寄存器電路505、NAND電路506、反相器507構(gòu)成。
這里,第一寄存器電路將啟動脈沖信號SP作為同步信號來對脈沖進(jìn)行移位,第二寄存器電路將時鐘信號CLK作為同步信號來脈沖進(jìn)行移位。另外,第一開關(guān)在控制信號處于L電平時導(dǎo)通,在H電平時截止。反之,第二開關(guān)在控制信號處于H電平時導(dǎo)通,在L電平時截止。
另外,鎖存脈沖信號輸出的間隔由第二寄存器電路的級數(shù)來決定。這里,設(shè)第一寄存器電路為m級、第二寄存器電路為n級,則有m=2(n-1)的關(guān)系成立。圖5是表示作為其一例m=6、n=4時的圖。第一寄存器電路在將啟動脈沖信號SP取入節(jié)點(diǎn)a后,將啟動脈沖信號SP作為同步信號重復(fù)n個狀態(tài)。這里,在前期狀態(tài)為第n次的下一定時,第一開關(guān)502全部導(dǎo)通,通過取入啟動脈沖信號SP,將前期狀態(tài)復(fù)位為第一次。另外,每次當(dāng)啟動脈沖信號SP成為H電平時,將第一寄存器電路的狀態(tài)向第二寄存器電路傳遞。第二寄存器電路將時鐘信號CLK作為同步信號重復(fù)n個狀態(tài),在某一狀態(tài),在此,當(dāng)處于節(jié)點(diǎn)e和f成為H電平的狀態(tài)下輸出鎖存脈沖信號。
圖5(B)表示圖5(A)的鎖存脈沖生成電路的動作的時序圖。在圖5(A)的結(jié)構(gòu)時,將時鐘信號CLK的二分之一周期作為1個計(jì)數(shù),則每4個計(jì)數(shù)輸出鎖存脈沖信號。另外,輸出鎖存脈沖信號的定時在每輸入啟動脈沖信號SP便移位1個計(jì)數(shù),每輸入4次啟動脈沖信號SP便返回初始狀態(tài)。
在圖5(B)中,表示每4個計(jì)數(shù)便輸出鎖存脈沖信號的結(jié)構(gòu),但是通過改變寄存器電路的級數(shù)m、n,可以使輸出鎖存脈沖信號的間隔發(fā)生變化。通過使用以上所示的鎖存脈沖生成電路,不需要從外部輸入鎖存脈沖信號。
本實(shí)施形態(tài)的鎖存脈沖生成電路的特征在于,其由下述結(jié)構(gòu)構(gòu)成對啟動脈沖輸入的次數(shù)進(jìn)行計(jì)數(shù),并確定輸出鎖存脈沖的定時的第一寄存器電路、和每一定周期便輸出鎖存脈沖的第二寄存器電路構(gòu)成。圖5(A)只不過表示其一例,電路結(jié)構(gòu)不限于此。
(第三實(shí)施形態(tài))圖6(A)是表示本發(fā)明的第三實(shí)施形態(tài)的圖。由下述結(jié)構(gòu)構(gòu)成用寄存器電路601構(gòu)成的移位寄存器電路602、用鎖存電路603構(gòu)成的鎖存電路陣列604、用電流源電路606構(gòu)成的電流源電路組607、以及鎖存脈沖生成電路605。鎖存脈沖生成電路605可以在和移位寄存器電路602或鎖存電路陣列604在同一基板上制作,也可以在不同的基板上制作。
移位寄存器電路和鎖存電路陣列的動作,因?yàn)楹偷谝粚?shí)施形態(tài)時相同,因此省略。
圖6(B)是第三實(shí)施形態(tài)的電流源電路的一例。該電流源電路由電流驅(qū)動用晶體管611、電容器元件612、第一開關(guān)用晶體管613、第二開關(guān)用晶體管614、第三開關(guān)用晶體管615、反相器616。參考電流源617、電流線618、電源供給線619、控制信號輸入端子(圖中用IN表示)、電流輸出端子(圖中用OUT表示)構(gòu)成。
在上述第一開關(guān)用晶體管的柵極端子上連接上述控制信號輸入端子,上述第一開關(guān)用晶體管的源極端子上連接上述電流線,上述第一開關(guān)用晶體管的漏極端子上連接上述電流驅(qū)動用晶體管的漏極端子,上述第二開關(guān)用晶體管的柵極端子上連接上述控制信號輸入端子,上述第二開關(guān)用晶體管的源極端子上連接上述電流驅(qū)動用晶體管的柵極端子,上述第二開關(guān)用晶體管的漏極端子上連接上述電流驅(qū)動用晶體管的漏極端子,上述電流驅(qū)動用晶體管的源極端子上連接電源供給線,在上述電流驅(qū)動用晶體管的柵極端子和上述電源供給線之間連接上述電容器元件,上述反相器的輸入端子上連接控制信號輸入端子,上述反相器的輸出端子上連接第三開關(guān)用晶體管的柵極端子,上述第三開關(guān)用晶體管的漏極端子上連接上述第一開關(guān)用晶體管的漏極端子,上述第三開關(guān)用晶體管的源極端子上連接上述電流輸出端子,在上述電流線的前端連接上述參考電流源。
下面說明該圖6(B)所示的電流源電路的動作。
在控制信號輸入端子上一輸入H電平的信號,則第一開關(guān)用晶體管和第二開關(guān)用晶體管就導(dǎo)通,第三開關(guān)用晶體管用反相器由于輸入到柵極端子上的信號被反相器反相而輸入L電平,所以截止。
此時,因?yàn)殡娏黩?qū)動用晶體管的漏極端子和柵極端子導(dǎo)通,所以電流驅(qū)動用晶體管在飽和區(qū)域動作,在電流線的前端連接參考電流源,電流驅(qū)動用晶體管的柵極電壓發(fā)生變化,從電源供給線向電流線的方向流過一定的電流,此時的電流驅(qū)動用晶體管的源、柵極之間的電位差保持在電容器元件上。
接著,在控制信號輸入端子上輸入L電平的信號時,第一開關(guān)用晶體管、以及第二開關(guān)用晶體管截止,第三開關(guān)用晶體管導(dǎo)通。此時,因?yàn)樵陔娙萜髟媳3蛛娏黩?qū)動用晶體管的源極和柵極之間的電位差,所以當(dāng)電流驅(qū)動用晶體管在飽和區(qū)域動作時,從電流輸出端子輸出和參考電流同樣大小的電流。
在圖6(A)的電流源電路中如果使用圖6(B)的電流源電路,則因?yàn)樵诳刂菩盘栞斎攵俗由线B接來自鎖存電路的輸出,在每隔數(shù)級任意選擇輸出級的同時,也可以任意改變控制信號的脈沖寬度,故可以根據(jù)在電容器元件上積蓄必要的電荷所需的時間來調(diào)整脈沖寬度。
圖6(B)表示電流源電路的一例,電流源電路不僅限于該結(jié)構(gòu)。例如也可以使用電流鏡型的電流源電路。
(第四實(shí)施形態(tài))圖7是表示本發(fā)明的第四實(shí)施形態(tài)的圖。由下述結(jié)構(gòu)構(gòu)成用寄存器電路701構(gòu)成的移位寄存器電路702、用鎖存電路703構(gòu)成的鎖存電路陣列704、用具有電流源電路709的像素電路706構(gòu)成的像素部707、鎖存脈沖生成電路705、參考電流源708、電流線710、電流源控制信號線711構(gòu)成。鎖存脈沖生成電路705可以在和移位寄存器電路702或鎖存電路陣列704在同一基板上制作,也可以在不同的基板上制作。此外,連接在鎖存電路的輸出端子上的電流源控制信號線分別連接在多個像素電路內(nèi)的電流源電路。另外,連接在多個參考電流源上的電流線和鎖存電路的輸出的配線交叉地配置,并分別連接在多個像素電路內(nèi)的電流源電路。
移位寄存器電路、以及鎖存電路陣列的動作,由于和第一實(shí)施形態(tài)相同,因此省略。
圖8(A)是可以用于本實(shí)施形態(tài)時的像素電路的一例。各像素由電流源電路801、電源供給線802、發(fā)光元件驅(qū)動用晶體管803、視頻信號保持用電容器元件804、發(fā)光元件805、源極信號線806、開關(guān)用晶體管807、柵極信號線808構(gòu)成。
在開關(guān)用晶體管807的柵極端子上連接?xùn)艠O信號線808,在開關(guān)用晶體管808的源、漏極端子的一個端子上連接源極信號線,在另一個端子上連接發(fā)光元件驅(qū)動用晶體管803,在發(fā)光元件驅(qū)動用晶體管803的柵極端子和電源供給線802之間連接視頻信號保持用電容器元件804,在發(fā)光元件驅(qū)動用晶體管的源、漏極端子的一個端子上連接發(fā)光元件,在另一個端子和電源供給線之間連接電流源電路。
說明圖8(A)所示的像素電路的動作。在柵極信號線808上一旦輸入H電平的信號,就在開關(guān)用晶體管807的柵極端子上輸入H電平的信號,開關(guān)用晶體管807導(dǎo)通。此時,從源極信號線輸入視頻信號,此時的電位保持在視頻信號保持用電容器元件上。接著,在柵極信號線808上輸入L電平的信號,開關(guān)用晶體管808截止。此時,通過保持在視頻信號保持用電容器元件上的電位來決定發(fā)光元件驅(qū)動用晶體管803的導(dǎo)通、截止,并控制向發(fā)光元件供給來自電流源電路的電流,并選擇發(fā)光與不發(fā)光。
但是,圖8(A)所示的像素結(jié)構(gòu),表示在像素內(nèi)具有電流源電路的像素的一個例子,并不限于這一結(jié)構(gòu)。本實(shí)施形態(tài)的像素結(jié)構(gòu),只要能在像素內(nèi)保持電流源電路,什么樣的結(jié)構(gòu)都可以。
另外,圖8(B)表示圖8(A)的像素結(jié)構(gòu)時的電流源電路的一例。該電流源電路由電流驅(qū)動用晶體管811、第一開關(guān)用晶體管812、第二開關(guān)用晶體管813、電流源用電容器元件814、電流源控制信號線815、電流線816、第三開關(guān)用晶體管817、端子A、端子B構(gòu)成。
第一開關(guān)用晶體管812、第二開關(guān)用晶體管813、第三開關(guān)用晶體管817各自的柵極端子上連接電流源控制信號線815,在第一開關(guān)用晶體管812的源、漏極端子中,一個端子上連接電流線816,另一個端子上連接第三開關(guān)用晶體管817的源、漏極端子中的一個端子,另一個端子上連接端子A,第二開關(guān)用晶體管813的源、漏極端子中的一個端子上連接電流線816,另一個端子上連接電流驅(qū)動用晶體管811的柵極端子,電流驅(qū)動用晶體管的源、漏極端子中的一個端子上連接端子B,在另一個端子上連接第一開關(guān)用晶體管812的源、漏極端子中的一者和第三開關(guān)用晶體管的源、漏極端子中的一者的連接部分,在電流驅(qū)動用晶體管811的柵極端子和端子B之間連接電流源用電容器元件。
在端子B上連接電源供給線,在端子A上通過發(fā)光元件驅(qū)動用晶體管連接發(fā)光元件。此外,雖然連接關(guān)系以及結(jié)構(gòu)稍有不同,但由于該電流源電路的動作和第三實(shí)施形態(tài)中說明的內(nèi)容相同,所以省略。
圖8(B)是表示在本實(shí)施形態(tài)中可以使用的電流源電路之一例的圖,電流源電路的結(jié)構(gòu)可以采用任何結(jié)構(gòu)。例如,連接關(guān)系等可以不同,也可以使用電流鏡型的電流源電路。
另外,也可以在鎖存電路和像素電路間插入使來自鎖存電路的輸出信號的電壓發(fā)生改變的電平移動器或增大驅(qū)動能力的緩沖器電路等。
(實(shí)施例)以下參照
本發(fā)明的實(shí)施例。
圖10表示本發(fā)明的第一實(shí)施例。在本實(shí)施例中,說明使用了在實(shí)施形態(tài)中表示的半導(dǎo)體裝置的顯示裝置的結(jié)構(gòu)。具有由多個像素1000配置為m行n列的矩陣狀的顯示部1005,在顯示部1005的周圍,有源信號線驅(qū)動電路1003、寫入用柵極信號線驅(qū)動電路1004、電流源控制用柵極信號線驅(qū)動電路1007、以及電流輸出驅(qū)動電路。用S1~Sn標(biāo)記的源極信號線1001以及用I1~I(xiàn)n標(biāo)記的電流線1008和像素1000以列對應(yīng)的方式進(jìn)行邊接。用G1~Gm標(biāo)記的寫入用柵極信號線以及用C1~Cm標(biāo)記的電流源控制用柵極信號線1006均和像素1000以行對應(yīng)的方式進(jìn)行連接。實(shí)際上,此外,電源供給線等連接在像素上,但此處加以省略。
這里,在電流輸出驅(qū)動電路中,使用在本發(fā)明第三實(shí)施形態(tài)中所說明的電路結(jié)構(gòu),給像素供給恒定電流,在電流源控制用柵極信號線驅(qū)動電路中,也可以使用在本發(fā)明的第四實(shí)施形態(tài)中所說明的電路結(jié)構(gòu)。另外,源極信號線驅(qū)動電路以及寫入用柵極信號線驅(qū)動電路的結(jié)構(gòu)也可以使用公知的產(chǎn)品。
圖11表示在上述結(jié)構(gòu)中模塊化后的情形的例子。在TFT基板1108上,制作排列了像素電路的顯示部、源極信號線驅(qū)動部1101、寫入用柵極信號線驅(qū)動電路1103、電流控制用柵極信號線驅(qū)動電路1105、電流輸出驅(qū)動電路。其后,使發(fā)光元件以及對置電極成膜,并使用對置基板1104進(jìn)行封閉。其后,粘貼FPC,通過FPC從外部供給信號以及電源,從而使驅(qū)動電路動作,顯示圖像。
圖12表示第一實(shí)施例的電流源控制用柵極信號線驅(qū)動電路的一部分的俯視圖。圖13(A)表示該俯視圖的等效電路。圖13(A)的一級相當(dāng)于俯視圖。另外,在圖13(B)中,表示鎖存電路的結(jié)構(gòu)。
作為使用采用了本發(fā)明的半導(dǎo)體裝置的顯示裝置的電子設(shè)備,可以舉出攝像機(jī)、數(shù)字照相機(jī)、護(hù)目鏡式顯示器(頭戴式顯示器)、導(dǎo)航系統(tǒng)、音響重放裝置(汽車音響,音頻組合式立體聲音響)、筆記本型個人計(jì)算機(jī)、游戲機(jī)、便攜信息終端(便攜計(jì)算機(jī),移動電話,便攜式游戲機(jī)或者電子書籍等)、具有記錄介質(zhì)的圖像重放裝置(具體說,具有重放數(shù)字化視頻光盤(DVD)等的記錄介質(zhì)、以及能夠顯示其圖像的顯示器的裝置)等。特別是,從斜方向觀看畫面的機(jī)會較多的便攜信息終端,由于其重視視野角的寬度,所以希望使用自發(fā)光型的顯示裝置。
圖14表示電子設(shè)備的具體例。此外,在本實(shí)施例中所示的電子裝置是極小一部分,不限于它們的用途。
圖14(A)是顯示器,包含外殼2001、支撐臺2002、顯示部2003、揚(yáng)聲器部2004、視頻輸入端子2005等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2003中使用。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)在圖14(A)中所示的顯示器。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置因?yàn)槭亲园l(fā)光型的,所以不需要背照光,可作為比液晶顯示器更薄的顯示部。此外,顯示器包含個人計(jì)算機(jī)用、TV廣播接收用、廣告顯示用等全部信息顯示用顯示裝置。
圖14(B)是數(shù)碼照相機(jī),包括本體2101、顯示部2102、圖像接收部2103、操作鍵2104、外部連接端口2105、快門2106等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2102中使用。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(B)所示的數(shù)碼照相機(jī)。
圖14(C)是筆記本型個人計(jì)算機(jī),包括本體2201、外殼2202、顯示部2203、鍵盤2204、外部連接端口2205、鼠標(biāo)2206等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2203中使用。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(C)所示的筆記本型個人計(jì)算機(jī)。
圖14(D)是便攜計(jì)算機(jī),包括本體2301、顯示部2302、開關(guān)2303、操作鍵2304、紅外線端口2305等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2302中使用。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(D)中所示的便攜計(jì)算機(jī)。
圖14(E)是安裝了記錄介質(zhì)的便攜式圖像重放裝置(具體說,是DVD重放裝置),包括本體2401、外殼2402、顯示部A2403、顯示部B2404、記錄介質(zhì)(DVD等)讀入部2405、操作鍵2406、揚(yáng)聲器部2407等。顯示部A2403主要顯示圖像信息,顯示部B2404主要顯示文字信息,但是,使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在這些顯示部A、B2403、2404中使用。此外,在安裝了記錄介質(zhì)的圖像重放裝置中也可以包含家庭用游戲機(jī)等。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(E)中所示的DVD重放裝置。
圖14(F)是護(hù)目鏡式顯示器(頭戴式顯示器),包括本體2501、顯示部2502、鏡架部2503。使用本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2502中使用。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(F)中所示的護(hù)目鏡式顯示器。
圖14(G)是攝像機(jī),包括本體2601、顯示部2602、外殼2603、外部連接端口2604、遙控器接收部2605、圖像接收部2606、電池2607、聲音輸入部2608、操作鍵2609等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2602中使用。另外,根據(jù)本發(fā)明可以實(shí)現(xiàn)圖14(G)中所示的攝像機(jī)。
這里,圖14(H)是移動電話,包括本體2701、外殼2702、顯示部2703、聲音輸入部2704。聲音輸出部2705、操作鍵2706、外部連接端口2707、天線2708等。使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置可以在顯示部2703中使用。此外,顯示部2703通過在黑色的背景上顯示白色的文字,從而可以抑制移動電話的消耗電流。另外,根據(jù)本發(fā)明,可以實(shí)現(xiàn)圖14(H)中所示的移動電話。
此外,將來,如果發(fā)光材料的發(fā)光亮度不高,則也可以采用透鏡等對包含所輸出的圖像信息的光進(jìn)行放大投影,并使用在前投式或者背投式投影儀中。
另外,多數(shù)情況下,上述電子設(shè)備通過因特網(wǎng)或者CATV(有線電視)等電子通信線路顯示分配的信息,特別是顯示運(yùn)動圖像信息的機(jī)會正在增加。因?yàn)榘l(fā)光材料的響應(yīng)速度非常高,所以優(yōu)先選用使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置來顯示運(yùn)動圖像。
另外,使用了本發(fā)明的半導(dǎo)體裝置的顯示裝置由于其發(fā)光的部分消耗電力,故希望盡量減少發(fā)光部分來顯示信息。因此,便攜信息終端、特別是當(dāng)在移動電話或音響重放裝置那樣的以文字信息為主的顯示部中使用顯示裝置時,希望將非發(fā)光部分作為背景并用發(fā)光部分形成文字信息來進(jìn)行驅(qū)動。
如上所述,本發(fā)明的適用范圍極廣,可以在所有領(lǐng)域的電子設(shè)備中使用。另外,第二實(shí)施例的電子設(shè)備可以使用第一實(shí)施例中所示的結(jié)構(gòu)。
權(quán)利要求
1.一種半導(dǎo)體裝置,其特征在于,包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成用于使鎖存電路動作的鎖存脈沖的電路,在所述移位寄存器電路中輸入啟動脈沖,在所述寄存器電路中,所述啟動脈沖根據(jù)時鐘信號按順序進(jìn)行移位,在所述鎖存電路中,輸入從所述寄存器電路輸出的脈沖以及從生成所述鎖存脈沖的電路輸出的鎖存脈沖,所述鎖存電路根據(jù)所述鎖存脈沖的輸入向電流源電路輸出所述脈沖。
2.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,生成所述鎖存脈沖的電路與所述移位寄存器電路或者所述鎖存電路陣列位于同一基板上。
3.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,生成所述鎖存脈沖的電路根據(jù)所述啟動脈沖和所述時鐘信號生成鎖存脈沖。
4.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,生成所述鎖存脈沖的電路具有由與所述啟動脈沖同步移位的第一寄存器電路組成的第一移位寄存器電路、以及由與所述時鐘信號同步移位的第二寄存器電路組成的第二移位寄存器電路。
5.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,所述鎖存電路的輸出端子連接在所述電流源電路的控制端子上。
6.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,所述電流源電路設(shè)置在控制輸入到像素的電流值的驅(qū)動電路內(nèi)。
7.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,所述電流源電路設(shè)置在配置為矩陣狀的多個像素內(nèi)。
8.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于,在攝像機(jī)、數(shù)字照相機(jī)、護(hù)目鏡式顯示器、導(dǎo)航系統(tǒng)、音響重放系統(tǒng)、筆記本型個人計(jì)算機(jī)、游戲機(jī)、便攜信息終端、以及具有記錄介質(zhì)的圖像重放裝置中的任意一個電子設(shè)備中使用所述半導(dǎo)體裝置。
9.一種半導(dǎo)體裝置的驅(qū)動方法,所述半導(dǎo)體裝置包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成用于使鎖存電路動作的鎖存脈沖的電路,其特征在于,在所述移位寄存器電路中輸入啟動脈沖,在所述寄存器電路中,使所述啟動脈沖根據(jù)時鐘信號按順序進(jìn)行移位,向所述鎖存電路輸入從所述寄存器電路輸出的脈沖以及從生成所述鎖存脈沖的電路輸出的鎖存脈沖,所述鎖存電路根據(jù)所述鎖存脈沖的輸入向電流源電路輸出所述脈沖。
10.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路與所述移位寄存器電路或所述鎖存電路陣列位于同一基板上。
11.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路根據(jù)所述啟動脈沖和所述時鐘信號生成鎖存脈沖。
12.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路具有由與所述啟動脈沖同步移位的第一寄存器電路組成的第一移位寄存器電路、以及由與所述時鐘信號同步移位的第二寄存器電路組成的第二移位寄存器電路。
13.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,所述鎖存電路的輸出端子連接到所述電流源電路的控制端子。
14.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,所述電流源電路設(shè)置在控制輸入到像素的電流值的驅(qū)動電路內(nèi)。
15.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,所述電流源電路設(shè)置在配置成矩陣狀的多個像素內(nèi)。
16.權(quán)利要求9所述的半導(dǎo)體裝置的驅(qū)動方法,其特征在于,在攝像機(jī)、數(shù)字照相機(jī)、護(hù)目鏡式顯示器、導(dǎo)航系統(tǒng)、音響重放系統(tǒng)、筆記本型個人計(jì)算機(jī)、游戲機(jī)、便攜信息終端、以及具有記錄介質(zhì)的圖像重放裝置中的任意一個電子設(shè)備中使用所述半導(dǎo)體裝置。
17.一種發(fā)光顯示裝置,其特征在于,包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成用于使鎖存電路動作的鎖存脈沖的電路,在所述移位寄存器電路中輸入啟動脈沖,在所述寄存器電路中,所述啟動脈沖根據(jù)時鐘信號按順序進(jìn)行移位,向所述鎖存電路輸入從所述寄存器電路輸出的脈沖以及從生成所述鎖存脈沖的電路輸出的鎖存脈沖,所述鎖存電路根據(jù)所述鎖存脈沖的輸入向電流源電路輸出所述脈沖。
18.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,生成所述鎖存脈沖的電路與所述移位寄存器電路或所述鎖存電路陣列位于同一基板上。
19.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,生成所述鎖存脈沖的電路根據(jù)所述啟動脈沖和所述時鐘信號生成鎖存脈沖。
20.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,生成所述鎖存脈沖的電路具有由與所述啟動脈沖同步移位的第一寄存器電路組成的第一移位寄存器電路、以及由與所述時鐘信號同步移位的第二寄存器電路組成的第二移位寄存器電路。
21.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,所述鎖存電路的輸出端子連接到所述電流源電路的控制端子。
22.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,所述電流源電路設(shè)置在控制輸入到像素的電流值的驅(qū)動電路內(nèi)。
23.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,所述電流源電路設(shè)置在配置成矩陣狀的多個像素內(nèi)。
24.權(quán)利要求17所述的發(fā)光顯示裝置,其特征在于,在攝像機(jī)、數(shù)字照相機(jī)、護(hù)目鏡式顯示器、導(dǎo)航系統(tǒng)、音響重放系統(tǒng)、筆記本型個人計(jì)算機(jī)、游戲機(jī)、便攜信息終端、以及具有記錄介質(zhì)的圖像重放裝置中的任何一個電子設(shè)備中使用所述發(fā)光顯示裝置。
25.一種發(fā)光顯示裝置的驅(qū)動方法,所述發(fā)光顯示裝置包括具有寄存器電路的移位寄存器電路、具有鎖存電路的鎖存電路陣列、生成用于使鎖存電路動作的鎖存脈沖的電路,其特征在于,在所述移位寄存器電路中輸入啟動脈沖,在所述寄存器電路中,使所述啟動脈沖根據(jù)時鐘信號按順序進(jìn)行移位,向所述鎖存電路輸入從所述寄存器電路輸出的脈沖以及從生成所述鎖存脈沖的電路輸出的鎖存脈沖,所述鎖存電路根據(jù)所述鎖存脈沖的輸入向電流源電路輸出所述脈沖。
26.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路與所述移位寄存器電路或所述鎖存電路陣列位于同一基板上。
27.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路根據(jù)所述啟動脈沖和所述時鐘信號生成鎖存脈沖。
28.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,生成所述鎖存脈沖的電路具有由與所述啟動脈沖同步移位的第一寄存器電路組成的第一移位寄存器電路、以及由與所述時鐘信號同步移位的第二寄存器電路組成的第二移位寄存器電路。
29.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,所述鎖存電路的輸出端子連接到所述電流源電路的控制端子。
30.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,所述電流源電路設(shè)置在控制輸入到像素的電流值的驅(qū)動電路內(nèi)。
31.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,所述電流源電路設(shè)置在配置成矩陣狀的多個像素內(nèi)。
32.權(quán)利要求25所述的發(fā)光顯示裝置的驅(qū)動方法,其特征在于,在攝像機(jī)、數(shù)字照相機(jī)、護(hù)目鏡式顯示器、導(dǎo)航系統(tǒng)、音響重放系統(tǒng)、筆記本型個人計(jì)算機(jī)、游戲機(jī)、便攜信息終端、以及具有記錄介質(zhì)的圖像重放裝置中的任何一個電子設(shè)備中使用所述半導(dǎo)體裝置。
全文摘要
在移位寄存器電路的各級的輸出端設(shè)置鎖存電路,在脈沖移位時向希望輸出的級輸入鎖存脈沖,在下次輸入鎖存脈沖前保持該狀態(tài),繼而在脈沖移位時向希望輸出的級輸入鎖存脈沖,則可以切換輸出級。通過上述處理,可以不改變時鐘頻率而只改變鎖存脈沖來任意選擇所選擇的期間或所選擇的級。
文檔編號G09G3/30GK1732498SQ20038010
公開日2006年2月8日 申請日期2003年12月19日 優(yōu)先權(quán)日2002年12月27日
發(fā)明者宮川惠介, 福本良太 申請人:株式會社半導(dǎo)體能源研究所