国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      顯示屏控制電路及顯示屏控制方法

      文檔序號(hào):2603445閱讀:253來(lái)源:國(guó)知局
      專利名稱:顯示屏控制電路及顯示屏控制方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種控制液晶屏等顯示屏的顯示的顯示屏控制電路,特別涉及一種同時(shí)驅(qū)動(dòng)驅(qū)動(dòng)方式不同的2個(gè)顯示屏的顯示屏控制電路。
      背景技術(shù)
      使用所謂的液晶,進(jìn)行圖象顯示的液晶顯示裝置,非常普及。在液晶顯示裝置中,液晶屏的控制電路,搭載在具有液晶屏顯示功能的數(shù)字?jǐn)z象機(jī)(DVC)、數(shù)碼相機(jī)(DSC)及其它AV機(jī)器中。
      這里,使用圖4、圖5、圖6~圖10,講述現(xiàn)有技術(shù)中的液晶屏顯示的控制電路。圖4是表示現(xiàn)有技術(shù)示例涉及的液晶屏顯示的控制電路的結(jié)構(gòu)的方框電路圖,圖5是表示現(xiàn)有技術(shù)示例涉及的液晶屏顯示的控制電路的具體結(jié)構(gòu)的方框電路圖。該控制電路是具有2個(gè)液晶屏的數(shù)字?jǐn)z象機(jī)等使用的電路。
      現(xiàn)有技術(shù)的顯示屏控制電路,包括電壓控制型振蕩器(以下記作“VCO”)1100,第1屏及第2屏用的水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700,輸出從水平同步信號(hào)輸入端子1010輸入的水平同步信號(hào)HD與水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700的輸出信號(hào)——相位被比較信號(hào)的相位誤差的相位比較器1300,將相位比較器1300的輸出平滑后向VCO1100反饋的平滑器(以下記作“LPF”)1400,輸入水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700的輸出信號(hào)——VCLK和被輸入垂直同步信號(hào)輸入端子1020的垂直同步信號(hào)VD的第1屏及第2屏用垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600。在現(xiàn)有技術(shù)的顯示屏控制電路中,VCO1100、水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700及垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600的動(dòng)作,根據(jù)屏選擇信號(hào)SEL切換。就是說(shuō),屏選擇信號(hào)輸入端子1070輸出的信號(hào),按照屏選擇信號(hào)SEL的“Hi”、“Lo”切換成第1屏用信號(hào)和第2屏用信號(hào)。具體地說(shuō),按照屏選擇信號(hào)SEL,VCO1100輸出第1屏用的時(shí)鐘脈沖信號(hào)VCOCLK1或第2屏用的時(shí)鐘脈沖信號(hào)VCOCLK2。另外,水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700在屏選擇信號(hào)SEL的作用下,切換是將第1屏用水平系統(tǒng)輸出組向第1屏用水平系統(tǒng)輸出組輸出端子1030輸出,還是將第2屏用水平系統(tǒng)輸出組向第2屏用水平系統(tǒng)輸出組輸出端子1050輸出。垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600則在屏選擇信號(hào)SEL的作用下,切換是將第1屏用垂直系統(tǒng)輸出組向第1屏用垂直系統(tǒng)輸出組輸出端子1040輸出,還是將第2屏用垂直系統(tǒng)輸出組向第2屏用垂直系統(tǒng)輸出組輸出端子1060輸出。
      可是,在液晶屏的驅(qū)動(dòng)方式中,有依次驅(qū)動(dòng)相當(dāng)于R(紅)、G(綠)、B(藍(lán))的3象素的1象素依次傳輸方式,和同時(shí)驅(qū)動(dòng)顯示R、G、B的3象素的3象素同時(shí)傳輸方式。1象素依次傳輸方式的水平位移時(shí)鐘脈沖主要用3相的脈沖信號(hào)進(jìn)行,3象素同時(shí)傳輸方式大多用2相的脈沖信號(hào)進(jìn)行。
      另外,在各象素呈三角形排列的液晶顯示中的水平位移時(shí)鐘脈沖,在奇數(shù)行(ODD行)和偶數(shù)行(EVEN行),需要分別進(jìn)行相位控制,以配合象素排列。
      圖5示出分別控制作為第1屏控制1象素依次傳輸方式、作為第2屏控制3象素同時(shí)傳輸方式的顯示屏控制電路的一個(gè)示例。
      在該圖所示的顯示屏控制電路中,水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700將用1/6分頻器1210對(duì)VCO1100的輸出信號(hào)——VCOCLK1或VCOCLK2進(jìn)行六分之一分頻后的信號(hào)HCLK1,作為H計(jì)數(shù)器(1)1220的時(shí)鐘脈沖信號(hào)。另外,該信號(hào)HCLK1被輸入第1屏用水平移位時(shí)鐘脈沖編制部1230和第2屏用水平移位時(shí)鐘脈沖編制部1530。
      另外,H計(jì)數(shù)器(1)1220的多個(gè)輸出信號(hào)之一,被供給相位比較器1300,輸出信號(hào)VCLK被供給垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600,H計(jì)數(shù)器(1)1220的其它輸出信號(hào)組,則發(fā)送給第1屏用水平系統(tǒng)輸出組輸出端子1030或第2屏用水平系統(tǒng)輸出組輸出端子1050。
      第1屏用水平移位時(shí)鐘脈沖編制部1230由下述部件構(gòu)成將HCLK1作為時(shí)鐘脈沖輸入的1/2分頻器1231,將VCO1100的輸出信號(hào)——VCOCLK1或VCOCLK2作為時(shí)鐘脈沖輸入的移位寄存器1232,在象素呈三角形排列的液晶屏的ODD行和EVEN行切換輸出信號(hào)的相位的開(kāi)關(guān)部1233。開(kāi)關(guān)部1233的輸出信號(hào)——第1屏用3相水平移位時(shí)鐘脈沖CPH1、CPH2、CPH3由第1屏用水平移位時(shí)鐘脈沖編制部1230向第1屏用水平移位時(shí)鐘脈沖輸出端子1035輸出。
      第2屏用水平移位時(shí)鐘脈沖編制部1530由下述部件構(gòu)成通過(guò)逆變器1534將HCLK1作為時(shí)鐘脈沖輸入,將1/2分頻器1231的輸出作為D輸入的D型雙穩(wěn)態(tài)多諧振蕩器(以下表記為“D-FF”)1532;在象素呈三角形排列的液晶屏的ODD行和EVEN行切換1/2分頻器1231的輸出和D-FF1532的輸出的開(kāi)關(guān)部1533。第2屏用的2相水平移位時(shí)鐘脈沖CPH1、CPH2由開(kāi)關(guān)部1533向第2屏用水平移位時(shí)鐘脈沖輸出端子1055輸出。
      另外,垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600由將VCLK作為時(shí)鐘脈沖輸入的V計(jì)數(shù)器(1)1610,和使V計(jì)數(shù)器(1)1610的各輸出的邏輯倒相的倒相處理部1640構(gòu)成。來(lái)自倒相處理部1640的輸出信號(hào)組,向第1屏用垂直系統(tǒng)輸出組輸出端子1040或第2屏用垂直系統(tǒng)輸出組輸出端子1060輸出。
      在此所示的現(xiàn)有技術(shù)的顯示屏控制電路中,VCO1100、水平系統(tǒng)驅(qū)動(dòng)脈沖編制部1700及垂直系統(tǒng)驅(qū)動(dòng)脈沖編制部1600,根據(jù)輸入屏選擇信號(hào)輸入端子1070的屏選擇信號(hào)SEL的電平,切換第1屏用的動(dòng)作和第2屏用的動(dòng)作。
      圖6是表示現(xiàn)有技術(shù)的顯示屏控制電路的局部結(jié)構(gòu)的電路圖。在該圖中,示出將第1屏用水平移位時(shí)鐘脈沖編制部1230的構(gòu)成要素——1/2分頻器1231和第2屏用水平移位時(shí)鐘脈沖編制部1530的構(gòu)成要素——D-FF1532、逆變器1534的連接。將1/2分頻器1231的輸出信號(hào)作為CKHO,將D-FF1532的輸出信號(hào)作為CKHE,這些信號(hào)的波形圖,則如圖8所示。
      圖8是表示現(xiàn)有技術(shù)的顯示屏控制電路輸出的第1屏用及第2屏用的水平移位時(shí)鐘脈沖的變化的波形圖。在這里,1/2分頻器1231的輸出信號(hào)CKHO是第2屏的ODD行用的水平移位時(shí)鐘脈沖,D-FF1532的輸出信號(hào)CKHE是第2屏的EVEN行用的水平移位時(shí)鐘脈沖。另外,有時(shí)ODD、EVEN還成為相反。如圖8所示,HCLK1是將COCLK1或VCOCLK2六分之一分頻的信號(hào),CKHO是將HCLK1二分之一分頻的信號(hào),CKHE成為與CKHO相差90度的信號(hào)。
      另外,圖7是表示的第1屏用水平移位時(shí)鐘脈沖編制部1230的構(gòu)成要素——移位寄存器1232的具體結(jié)構(gòu)示例的電路圖。在移位寄存器1232中,用VCO1100的輸出信號(hào)——VCOCLK1或VCOCLK2使1/2分頻器1231的輸出信號(hào)CKHO各延遲2個(gè)時(shí)鐘脈沖,將該信號(hào)輸入EX-OR、EX-NOR柵極后,得到將VCOCLK1或VCOCLK2的2個(gè)時(shí)鐘脈沖周期的期間作為Hi期間的3相的輸出信號(hào)CPH1、CPH2、CPH3。圖8所示的CPH1、CPH2、CPH3,是第1屏的ODD行用的水平移位時(shí)鐘脈沖,進(jìn)而將使VCOCLK1或VCOCLK2的延遲1個(gè)時(shí)鐘脈沖周期的CPH1、CPH2、CPH3作為EVEN行用的水平移位時(shí)鐘脈沖。為了獲得EVEN行用的水平移位時(shí)鐘脈沖的電路,雖然在圖7中沒(méi)有示出,但其動(dòng)作波形則如圖9所示。另外,ODD、EVEN還有成為相反的情況。
      圖9是表示第1屏的ODD行用及EVEN行用的水平移位時(shí)鐘脈沖的波形圖。正如該圖所示,由于第1屏是通過(guò)3相移位時(shí)鐘脈沖進(jìn)行1象素依次傳輸方式的三角形排列的屏,所以CPH1、CPH2、CPH3的上升邊緣的相位差,就成為相當(dāng)于1個(gè)象素(也記作“1dot”)的時(shí)間。另外,因?yàn)槭?象素依次傳輸方式,所以需要用ODD行和EVEN行進(jìn)行0.5象素的錯(cuò)開(kāi)修正,使VCOCLK1的1個(gè)周期的CPH1、CPH2、CPH3分別延遲后編制EVEN的CPH1、CPH2、CPH3。
      另一方面,由于第2屏是通過(guò)2相移位時(shí)鐘脈沖進(jìn)行3象素同時(shí)傳輸方式的三角形排列的屏,所以如圖10所示,CKHO=CKH1的倒相信號(hào)——CKH2的上升邊緣和CKH1的上升邊緣的相位差,就成為相當(dāng)于3個(gè)象素(也記作“3dot”)的時(shí)間。在這里,圖10是表示第2屏的ODD行用及EVEN行用的水平移位時(shí)鐘脈沖的波形圖。正如該圖所示,在EVEN行用中,作為CKHE=CKH1,從ODD行用移位時(shí)鐘脈沖開(kāi)始,進(jìn)行1.5象素的錯(cuò)開(kāi)修正。
      可是,以上講述的現(xiàn)有技術(shù)的顯示屏控制電路,需要在顯示第1屏?xí)r,將VCO1100的輸出信號(hào)——VCOCLK1設(shè)定成取決于第1屏的1個(gè)象素的周期的第1頻率;在顯示第2屏?xí)r,將VCO1100的輸出信號(hào)——VCOCLK2設(shè)定成取決于第2屏的1個(gè)象素的周期的第2頻率。因此,在現(xiàn)有技術(shù)的顯示屏控制電路中,雖然可以交替進(jìn)行第1屏和第2屏的顯示,但卻不能同時(shí)進(jìn)行第1屏和第2屏的顯示。
      如果準(zhǔn)備2個(gè)VCO,使其具有雙重的PLL回路,雖然能夠同時(shí)顯示2個(gè)屏,但將顯示屏控制電路集成化后使用時(shí),又會(huì)造成電路尺寸增大、LSI整體面積增大的問(wèn)題。
      進(jìn)而,現(xiàn)有技術(shù)為了同時(shí)驅(qū)動(dòng)兩種不同的液晶屏,使用分別具有各自的顯示屏控制電路的兩個(gè)LSI,所以安裝LSI后的組件,存在整體面積增大的問(wèn)題。
      此外,特開(kāi)平2-137586號(hào)公報(bào)公布的液晶顯示裝置的控制電路,雖然解決了VTR中的靜止畫面再生的課題,但卻是驅(qū)動(dòng)一個(gè)顯示屏的電路。在以前的其它文獻(xiàn)中,也都沒(méi)有敘及使多個(gè)液晶屏同時(shí)顯示的液晶顯示的有關(guān)的控制裝置、控制電路。

      發(fā)明內(nèi)容
      本發(fā)明就是要解決現(xiàn)有技術(shù)的上述課題,目的在于提供可以用1個(gè)VCO同時(shí)使2個(gè)以上的顯示屏同時(shí)顯示,而且抑制電路面積的增加的顯示屏控制電路。
      為了解決上述課題,本發(fā)明的顯示屏控制電路,是控制第1屏和第2屏的顯示的顯示屏控制電路,包括輸出時(shí)鐘脈沖信號(hào)的電壓控制型振蕩器;具有計(jì)數(shù)所述時(shí)鐘脈沖信號(hào)、用第1分頻比復(fù)位的第1計(jì)數(shù)器,輸出所述第1屏用的水平系統(tǒng)輸出脈沖組的第1屏用水平系統(tǒng)脈沖編制部;具有計(jì)數(shù)所述時(shí)鐘脈沖信號(hào)、用和所述第1計(jì)數(shù)器復(fù)位的時(shí)刻為相同時(shí)刻復(fù)位的第2計(jì)數(shù)器,輸出所述第2屏用的水平系統(tǒng)輸出脈沖組的第2屏用水平系統(tǒng)脈沖編制部。
      采用這種結(jié)構(gòu)后,可以不切換電壓控制型振蕩器的輸出信號(hào),生成第1計(jì)數(shù)器的時(shí)鐘脈沖及第2計(jì)數(shù)器的時(shí)鐘脈沖。因此,由于可以同時(shí)輸出第1屏用的水平系統(tǒng)輸出脈沖組和第2屏用的水平系統(tǒng)輸出脈沖組,所以可以同時(shí)驅(qū)動(dòng)方式等不同的2個(gè)顯示屏。這樣,例如如果將本發(fā)明的顯示屏控制電路搭載在數(shù)字?jǐn)z象機(jī)上,由于能夠使監(jiān)視器和取景器的液晶屏同時(shí)顯示,所以可以進(jìn)行對(duì)面拍攝等。此外,使用本發(fā)明的顯示屏控制電路,還可以同時(shí)驅(qū)動(dòng)3個(gè)以上的顯示屏。
      另外,最好還具有將所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)作為時(shí)鐘脈沖計(jì)數(shù)、用垂直同步信號(hào)復(fù)位的第3計(jì)數(shù)器,輸出所述第1屏及第2屏用的垂直系統(tǒng)輸出脈沖組的垂直系統(tǒng)脈沖編制部。
      還具有比較所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)和水平同步信號(hào)的相位的相位比較器;接受所述相位比較器的比較結(jié)果,將相位誤差電壓向所述電壓控制型振蕩器反饋的平滑器。這樣,由于PLL使第1計(jì)數(shù)器的復(fù)位時(shí)刻與外部輸入的水平同步信號(hào)HD的時(shí)刻一致地動(dòng)作,所以也能使第2屏用水平系統(tǒng)脈沖編制部的計(jì)數(shù)器的復(fù)位時(shí)刻與水平同步信號(hào)的時(shí)刻一致,可以抑制顯示的紊亂。
      所述第1屏用水平系統(tǒng)脈沖編制部,還具有將所述時(shí)鐘脈沖信號(hào)N分之一(N為正整數(shù))分頻后,編制所述第1計(jì)數(shù)器的時(shí)鐘脈沖的第1分頻器;所述第2屏用水平系統(tǒng)脈沖編制部,還具有將所述時(shí)鐘脈沖信號(hào)M分之一(M為與N不同的正整數(shù))分頻后,編制所述第2計(jì)數(shù)器的時(shí)鐘脈沖的第2分頻器。從而能夠給每個(gè)屏生成不同的水平系統(tǒng)輸出脈沖組的基準(zhǔn)信號(hào)。
      由所述第1計(jì)數(shù)器輸出的PLL復(fù)位信號(hào),被輸入所述第2分頻器及所述第2計(jì)數(shù)器,從而可以使第2屏用的水平移位時(shí)鐘脈沖及水平系統(tǒng)輸出脈沖與水平同步信號(hào)同步,所以可以抑制顯示的紊亂。
      另外,本發(fā)明的顯示屏控制方法,是使用包括電壓控制型振蕩器、具有第1計(jì)數(shù)器的第1屏用水平系統(tǒng)脈沖編制部、具有第2計(jì)數(shù)器的第2屏用水平系統(tǒng)脈沖編制部的顯示屏控制電路,同時(shí)控制第1屏和第2屏的顯示的顯示屏控制方法,包括根據(jù)所述電壓控制型振蕩器輸出的第1時(shí)鐘脈沖信號(hào),生成第2時(shí)鐘脈沖信號(hào)的步驟(a);將所述第2時(shí)鐘脈沖信號(hào)作為時(shí)鐘脈沖,所述第1屏用水平系統(tǒng)脈沖編制部輸出所述第1屏用的水平系統(tǒng)輸出脈沖組的步驟(b);根據(jù)所述第1時(shí)鐘脈沖信號(hào)生成第3時(shí)鐘脈沖信號(hào)的步驟(c);將所述第3時(shí)鐘脈沖信號(hào)作為時(shí)鐘脈沖,所述第2屏用水平系統(tǒng)脈沖編制部輸出所述第2屏用的水平系統(tǒng)輸出脈沖組的步驟(d)。
      采用該方法后,由于在接收同一時(shí)鐘脈沖信號(hào)后,第1屏用水平系統(tǒng)脈沖編制部和第2屏用水平系統(tǒng)脈沖編制部能夠同時(shí)輸出各自的脈沖用的水平系統(tǒng)輸出脈沖組,所以即使是驅(qū)動(dòng)方式不同的屏及象素?cái)?shù)不同的屏,也能同時(shí)驅(qū)動(dòng)。
      所述顯示屏控制電路,還具有比較所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)和水平同步信號(hào)的相位的相位比較器;接受所述相位比較器的比較結(jié)果,將所述相位誤差電壓向所述電壓控制性振蕩器反饋的平滑器,還具有使所述第1計(jì)數(shù)器在所定的時(shí)刻復(fù)位的步驟;用與所述第1計(jì)數(shù)器復(fù)位的時(shí)刻相同的時(shí)刻使所述第2計(jì)數(shù)器復(fù)位的步驟,PLL從而使第1計(jì)數(shù)器復(fù)位的時(shí)刻與外部輸入的水平同步信號(hào)HD的時(shí)刻一致地動(dòng)作,所以第2屏用水平系統(tǒng)脈沖編制部的計(jì)數(shù)器復(fù)位的時(shí)刻也能夠與水平同步信號(hào)的時(shí)刻一致,可以抑制顯示的紊亂。
      采用本發(fā)明后,可以獲得如下有益的效果能夠?qū)崿F(xiàn)用一個(gè)VCO輸出頻率,不是交替地而是同時(shí)地驅(qū)動(dòng)例如驅(qū)動(dòng)方式是1象素依次轉(zhuǎn)輸方式的第1屏和3象素同時(shí)轉(zhuǎn)輸方式的第2屏等方式互不相同的兩個(gè)屏。
      另外,采用本發(fā)明后,能夠在使多個(gè)顯示屏同時(shí)顯示的基礎(chǔ)上,還能減少電路面積的增加,所以能夠在尺寸授到限制時(shí)實(shí)現(xiàn)有利的顯示屏控制電路。


      圖1是表示本發(fā)明的實(shí)施方式涉及的液晶顯示控制電路的結(jié)構(gòu)的方框電路圖。
      圖2是表示本發(fā)明的本實(shí)施方式涉及的液晶顯示控制電路的具體結(jié)構(gòu)示例的方框電路圖。
      圖3是表示本發(fā)明的實(shí)施方式涉及的液晶顯示控制電路中的第2屏用水平移位時(shí)鐘脈沖等的動(dòng)作波形的圖形。
      圖4是表示現(xiàn)有技術(shù)示例涉及的液晶屏顯示的控制電路的結(jié)構(gòu)的方框電路圖,圖5是表示現(xiàn)有技術(shù)示例涉及的液晶屏顯示的控制電路的具體結(jié)構(gòu)的方框電路圖。
      圖6是表示現(xiàn)有技術(shù)的顯示屏控制電路的局部結(jié)構(gòu)的電路圖。
      圖7是表示現(xiàn)有技術(shù)的顯示屏控制電路中第1屏用水平移位時(shí)鐘脈沖編制部的構(gòu)成要素——移位寄存器的具體結(jié)構(gòu)示例的電路圖。
      圖8是表示現(xiàn)有技術(shù)的顯示屏控制電路輸出的第1屏用及第2屏用的水平移位時(shí)鐘脈沖的變化的波形圖。
      圖9是表示現(xiàn)有技術(shù)的顯示屏控制電路中第1屏的ODD行用及EVEN行用的水平移位時(shí)鐘脈沖的波形圖。
      圖10是表示現(xiàn)有技術(shù)的顯示屏控制電路中第2屏的ODD行用及EVEN行用的水平移位時(shí)鐘脈沖的波形圖。
      具體實(shí)施例方式
      下面,參照附圖,講述本發(fā)明的具體實(shí)施方式


      (實(shí)施方式)使用圖1、圖2及圖3,講述本發(fā)明的實(shí)施方式涉及的液晶顯示控制電路(顯示屏控制電路)。本實(shí)施方式的液晶顯示控制電路被用于具有2個(gè)液晶屏的數(shù)字?jǐn)z象機(jī)及數(shù)碼相機(jī)等AV機(jī)器。
      圖1是表示本發(fā)明的實(shí)施方式涉及的液晶顯示控制電路的結(jié)構(gòu)的方框電路圖。
      正如該圖所示,本實(shí)施方式的液晶顯示控制電路包括按照控制電壓使振蕩頻率變化,在相位鎖定狀態(tài)中輸出基準(zhǔn)輸入信號(hào)的頻率的n倍的振蕩頻率——時(shí)鐘脈沖信號(hào)VCOCLK的電壓控制型振蕩器(以下記作“VCO”)100;具有計(jì)數(shù)時(shí)鐘脈沖信號(hào)VCOCLK,以所定的分頻比復(fù)位的計(jì)數(shù)器和分頻器的第1屏用水平系統(tǒng)脈沖編制部200;具有計(jì)數(shù)時(shí)鐘脈沖信號(hào)VCOCLK,以和第1屏用的水平系統(tǒng)脈沖編制部200的計(jì)數(shù)器復(fù)位的時(shí)刻相同的時(shí)刻復(fù)位的計(jì)數(shù)器和分頻器的第2屏用的水平系統(tǒng)脈沖編制部500;具有使將第1屏用水平系統(tǒng)脈沖編制部200的輸出信號(hào)作為時(shí)鐘脈沖信號(hào)VCOCLK輸入端子20的垂直同步信號(hào)VD同步復(fù)位的計(jì)數(shù)器的第1屏和第2屏共用的垂直系統(tǒng)脈沖編制部600;比較第1屏用的水平系統(tǒng)脈沖編制部200的輸出信號(hào)PLL RESET和輸入端子10的水平同步信號(hào)HD的相位的相位比較器300;接受相位比較器300的輸出后將相位誤差電壓向VCO110反饋的平滑器(以下記作“LPF”)400。此外,第1屏用水平系統(tǒng)脈沖編制部200的輸出信號(hào)——時(shí)鐘脈沖信號(hào)VCOCLK和PLL、RESET既可以是不同的信號(hào),又可以是相同的信號(hào)。
      第1屏用水平系統(tǒng)脈沖編制部200,將第1屏用水平系統(tǒng)輸出脈沖組向輸出端子25輸出;第2屏用水平系統(tǒng)脈沖編制部500,將第2屏用水平系統(tǒng)輸出脈沖組向輸出端子45輸出。第1屏和第2屏共用的垂直系統(tǒng)脈沖編制部600,分別將第1屏用垂直系統(tǒng)輸出脈沖組向第1屏用垂直系統(tǒng)輸出組端子40輸出,將第2屏用垂直系統(tǒng)輸出脈沖組向第2屏用垂直系統(tǒng)輸出組端子60輸出。在這里,在第1屏用水平系統(tǒng)輸出脈沖組中,包括驅(qū)動(dòng)第1屏所需的各種輸出脈沖和水平移位時(shí)鐘脈沖;在第2屏用水平系統(tǒng)輸出脈沖組中,包括驅(qū)動(dòng)第2屏所需的各種輸出脈沖和水平移位時(shí)鐘脈沖。
      在本實(shí)施方式的液晶顯示控制電路中,將PLL回路內(nèi)的相位比較器的相位被比較信號(hào),和使第2屏用水平系統(tǒng)脈沖編制部500的計(jì)數(shù)器復(fù)位的信號(hào),作為相同的信號(hào)PLL RESET,但也可以是各不相同的信號(hào)。第1屏用水平系統(tǒng)脈沖編制部200的計(jì)數(shù)器,為了編制與水平同步信號(hào)HD進(jìn)行相位比較的相位被比較信號(hào)PLL RESET,需要至少使其動(dòng)作到1個(gè)水平期間的64μsec的周期為止。但第2屏用水平系統(tǒng)脈沖編制部500的計(jì)數(shù)器,由于只要能夠計(jì)數(shù)到高高水平消除為止的時(shí)間即可,所以規(guī)??梢孕∮诘?屏用水平系統(tǒng)脈沖編制部200的計(jì)數(shù)器。
      此外,垂直系統(tǒng)脈沖編制部600,將第1屏用的輸出脈沖組和第2屏用的輸出脈沖組一起輸出。這是因?yàn)榧词故瞧恋南笏財(cái)?shù)及驅(qū)動(dòng)方式不同的屏,垂直方向的脈沖組也成為將1個(gè)水平期間作為周期的時(shí)序輸出脈沖組,所以能夠?qū)⒐餐男盘?hào)向兩屏分開(kāi)輸出的緣故。
      下面,列舉液晶顯示控制電路的具體結(jié)構(gòu)示例,講述各構(gòu)成要素。圖2是表示本實(shí)施方式的液晶顯示控制電路的方框圖。在該圖中,圖示出作為第1屏以1象素依次傳輸方式、作為第2屏以3象素同時(shí)傳輸方式的例子。數(shù)字?jǐn)z象機(jī)時(shí),可以將第1屏和第2屏中的一個(gè)作為取景器使用,另一個(gè)作為確認(rèn)圖象用的液晶監(jiān)視器使用。
      如圖2所示,第1屏用水平系統(tǒng)脈沖編制部200包括1/6分頻器(1/N分頻器)210,H計(jì)數(shù)器(1)220,第1屏用移位時(shí)鐘脈沖編制部230。
      在第1屏用水平系統(tǒng)脈沖編制部200中,將用1/6分頻器對(duì)VCO100的輸出信號(hào)——VCOCLK1進(jìn)行六分之一分頻后的信號(hào)HCLK1作為H計(jì)數(shù)器(1)220的時(shí)鐘脈沖信號(hào)。另外,信號(hào)HCLK1被輸入第1屏用移位時(shí)鐘脈沖編制部230。H計(jì)數(shù)器(1)220的多個(gè)輸出中,信號(hào)PLLRESET被供給相位比較器300及第2屏用水平系統(tǒng)脈沖編制部500;多個(gè)輸出中,第1屏用水平系統(tǒng)輸出組向第1屏用水平系統(tǒng)輸出組端子30發(fā)出;多個(gè)輸出中,輸出信號(hào)VCLK被供給垂直系統(tǒng)脈沖編制部600。
      第1屏用移位時(shí)鐘脈沖編制部230,具有下列部件將HCLK1作為時(shí)鐘脈沖輸入的1/2分頻器231;將VCO100的輸出信號(hào)——VCOCLK1作為時(shí)鐘脈沖信號(hào)輸入,接收1/2分頻器231的輸出的移位寄存器232;用象素排列成三角形的液晶屏的ODD行和EVEN行切換移位寄存器232的輸出的開(kāi)關(guān)部233。開(kāi)關(guān)部233的輸出信號(hào)——第1屏用的3相水平移位時(shí)鐘脈沖CPH1、CPH2、CPH3,從第1屏用水平移位時(shí)鐘脈沖輸出端子35向電路外部輸出。該第1屏用移位時(shí)鐘脈沖編制部230,與現(xiàn)有技術(shù)示例的第1屏用移位時(shí)鐘脈沖編制部1230相同。此外,圖2所示的第1屏用水平系統(tǒng)輸出組端子30及第1屏用水平移位時(shí)鐘脈沖輸出端子35,相當(dāng)于圖1所示的輸出端子25。
      第2屏用水平系統(tǒng)脈沖編制部500包括1/5分頻器(1/M分頻器)510,H計(jì)數(shù)器(2)520,第2屏用移位時(shí)鐘脈沖編制部530。
      另外,第2屏用移位時(shí)鐘脈沖編制部530包括1/2分頻器531,逆變器534,D-FF532,開(kāi)關(guān)部533。
      在第2屏用水平系統(tǒng)脈沖編制部500中,1/5分頻器510對(duì)VCO100的輸出信號(hào)——VCOCLK1進(jìn)行五分之一分頻后輸出信號(hào)HCLK2。1/5分頻器510還輸入H計(jì)數(shù)器(1)220的輸出——PLL RESET。另外,信號(hào)HCLK2在成為H計(jì)數(shù)器(2)220的時(shí)鐘脈沖信號(hào)的同時(shí),還成為第2屏用移位時(shí)鐘脈沖編制部530內(nèi)的1/2分頻器531的時(shí)鐘脈沖信號(hào)。該HCLK2,通過(guò)逆變器534,被輸入給將1/2分頻器531的輸出作為D輸入的D-FF532的時(shí)鐘脈沖輸入端子。1/2分頻器531和D-FF532的兩輸出,被輸入呈三角形排列的液晶屏的用ODD行和EVEN行切換的開(kāi)關(guān)部533,開(kāi)關(guān)部533將第2屏用的2相的水平移位時(shí)鐘脈沖CKH1、CKH2向第2屏用水平移位時(shí)鐘脈沖輸出端子55輸出。該水平移位時(shí)鐘脈沖CKH1、CKH2,與水平同步信號(hào)HD同步。另外,H計(jì)數(shù)器(2)520,除上述的HCLK2之外,還接收PLL RESET,將與水平同步信號(hào)HD同步的第2屏用水平系統(tǒng)輸出,向第2屏用水平系統(tǒng)輸出向組端子50輸出。此外,圖2所示的第2屏用水平系統(tǒng)輸出組端子50及第2屏用水平移位時(shí)鐘脈沖輸出端子55,相當(dāng)于圖1所示的輸出端子45。
      在這里,本實(shí)施方式的液晶顯示控制電路與現(xiàn)有技術(shù)的液晶顯示控制電路不同之處是1/2分頻器231和1/2分頻器531輸出的時(shí)鐘脈沖、即為了編制第1屏用水平移位時(shí)鐘脈沖和第2屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào),被同時(shí)輸出2個(gè)(HCLK1及HCLK2)。與此不同,在現(xiàn)有技術(shù)的示例中,第1屏和第2屏共同,HCLK1被輸入1/2分頻器1231(參閱圖5)。而且,在第1屏顯示時(shí)和第2屏顯示時(shí),根據(jù)選擇信號(hào)SEL,將VCO1100的輸出切換成VCOLK1和VCOLK2,所以HCLK1在在第1屏顯示和第2屏顯示中,其頻率不同。因此,在現(xiàn)有技術(shù)的示例中,即使可以進(jìn)行第1屏和第2屏的交替顯示,也不能同時(shí)顯示。
      在本發(fā)明的實(shí)施方式中,不切換VCO的輸出——系統(tǒng)時(shí)鐘脈沖,而由單一的信號(hào)VCOCLK1生成第1屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)——HCLK1和第2屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)——HCLK2。因此,第2屏用水平移位時(shí)鐘脈沖——CKH1、CKH2和第1屏用水平移位時(shí)鐘脈沖——CKH1、CKH2、CKH3,可以同時(shí)輸出,所以能夠同時(shí)顯示第1屏和第2屏。
      此外,現(xiàn)有技術(shù)示例的第1屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)HCLK1,和本實(shí)施方式的第1屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)HCLK1相同,而現(xiàn)有技術(shù)示例的第2屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)HCLK2和本實(shí)施方式的第2屏用水平移位時(shí)鐘脈沖的基準(zhǔn)信號(hào)HCLK2雖然頻率大致相等,但卻不是同一個(gè)信號(hào)。
      此外,第1屏用水平移位時(shí)鐘脈沖編制部230所包含的移位寄存器232的電路結(jié)構(gòu),與圖7所示的現(xiàn)有技術(shù)的移位寄存器1232相同。另外,第2屏用水平移位時(shí)鐘脈沖編制部530所包含的為了編制CKHO、CKHE的電路,形成將圖6所示的現(xiàn)有技術(shù)的電路中的1/2分頻器231、逆變器1534、D-FF1532分別置換成1/2分頻器531、逆變器534、D-FF532的結(jié)構(gòu)。
      圖3是表示本實(shí)施方式的液晶顯示控制電路中的第2屏用水平移位時(shí)鐘脈沖等的動(dòng)作波形的圖形。正如該圖所示,將VCOCLK被五分之一分頻的信號(hào)HCLK2二分之一分頻后的信號(hào),是CKHO;CKHO的90°相位滯后的信號(hào),是CKHE。CKHO及CKHE的Hi期間,相當(dāng)于第2屏中的3個(gè)象素的量。在本實(shí)施方式的示例中,為了由用第1屏的象素周期決定的VCOCLK1得到第2屏用的信號(hào)HCLK2,M分之一分頻器的M值成為5。作為具體的顯示屏的示例,將第1屏作為480象素的1象素依次傳輸方式、第2屏作為521象素的3象素同時(shí)傳輸方式時(shí),可以用N=6、M=5的設(shè)定,使兩屏的真圓率都大致為1。
      另外,如圖2所示,垂直系統(tǒng)脈沖編制部600,由下列部件構(gòu)成將VCLK作為時(shí)鐘脈沖輸入、輸入被輸入輸入端子20的垂直同步信號(hào)VD的V計(jì)數(shù)器(1)610,對(duì)需要倒相的信號(hào)使V計(jì)數(shù)器(1)610的各輸出倒相的倒相處理部620、630。來(lái)自倒相處理部620的輸出信號(hào)組,被第1屏用垂直系統(tǒng)輸出組輸出端子40輸出;來(lái)自倒相處理部630的輸出信號(hào)組,被第2屏用垂直系統(tǒng)輸出組輸出端子60輸出。垂直系統(tǒng)脈沖編制部600的結(jié)構(gòu),與現(xiàn)有技術(shù)的液晶顯示控制電路相同。
      綜上所述,采用本實(shí)施方式的液晶顯示控制電路后,不必設(shè)置個(gè)別的控制電路,就能夠同時(shí)驅(qū)動(dòng)象素?cái)?shù)或驅(qū)動(dòng)方式不同的多個(gè)顯示屏。就是說(shuō),因?yàn)槟軌蛴靡粋€(gè)VCO驅(qū)動(dòng)2個(gè)以上的顯示屏,所以能夠用1個(gè)LSI構(gòu)成控制電路,能夠抑制電路面積的增加。因此,在數(shù)字?jǐn)z象機(jī)及數(shù)碼相機(jī)中采用本實(shí)施方式的液晶顯示控制電路后,就能夠進(jìn)行一面確認(rèn)被拍攝體本身的圖象一面攝影的對(duì)面攝影。
      此外,在本實(shí)施方式的講述中,列舉了同時(shí)驅(qū)動(dòng)1象素依次傳輸方式的屏和3象素同時(shí)傳輸方式的屏的例子。但本實(shí)施方式的液晶顯示控制電路,即使對(duì)除此之外的驅(qū)動(dòng)方式的顯示屏也能同時(shí)驅(qū)動(dòng)多個(gè)。另外,第1屏和第2屏是相同的傳輸方式僅僅象素?cái)?shù)不同時(shí),也能夠同時(shí)驅(qū)動(dòng)這兩個(gè)屏。因此,AV機(jī)器具有的顯示屏的選擇范圍寬,例如可以使用廉價(jià)的顯示屏,降低制造成本。另外,本實(shí)施方式的液晶顯示控制電路,還能驅(qū)動(dòng)不采用三角形排列的條式顯示屏。這時(shí),不需要開(kāi)關(guān)部233及開(kāi)關(guān)部533。同樣,本實(shí)施方式的液晶顯示控制電路,還能驅(qū)動(dòng)采用行倒相驅(qū)動(dòng)以外的方式驅(qū)動(dòng)的顯示屏。這時(shí),不需要倒相處理部620、630。
      另外,在以上的講述中,列舉了將1/N分頻器的N作為6、將1/M分頻器的M作為5的例子,但N和M可以按照顯示屏適當(dāng)變更。不過(guò),第1屏和第2屏是象素?cái)?shù)不同的屏,或驅(qū)動(dòng)方式不同的屏?xí)r,為了將水平系統(tǒng)輸出的基準(zhǔn)信號(hào)的時(shí)鐘脈沖周期作為互不相同的周期,需要將N和M設(shè)定成不同的值。此外,假如用戶能變更這些分頻器的分頻比,那么在用戶制造AV機(jī)器時(shí),就可以進(jìn)一步擴(kuò)大其選擇顯示屏的自由度。
      另外,采用本發(fā)明的液晶顯示控制電路后,還可以同時(shí)驅(qū)動(dòng)3個(gè)以上的顯示屏。這時(shí),只要按照顯示屏的數(shù)量設(shè)置水平系統(tǒng)輸出脈沖編制部,根據(jù)VCO的輸出VCOCLK1在這些水平系統(tǒng)輸出脈沖編制部的內(nèi)部生成各自的屏用的基準(zhǔn)信號(hào),設(shè)置將其作為時(shí)鐘脈沖的H計(jì)數(shù)器即可。
      本發(fā)明的液晶顯示控制電路,可以在具有監(jiān)視器用液晶屏(第1屏)和EVF(Electric View Finder)用液晶屏(第2屏)的數(shù)字?jǐn)z象機(jī)等AV機(jī)器中利用。
      權(quán)利要求
      1.一種顯示屏控制電路,是控制第1屏和第2屏的顯示的顯示屏控制電路,其特征在于包括輸出時(shí)鐘脈沖信號(hào)的電壓控制型振蕩器;具有計(jì)數(shù)所述時(shí)鐘脈沖信號(hào)、用第1分頻比復(fù)位的第1計(jì)數(shù)器,輸出所述第1屏用的水平系統(tǒng)輸出脈沖組的第1屏用水平系統(tǒng)脈沖編制部;以及具有計(jì)數(shù)所述時(shí)鐘脈沖信號(hào)、用和所述第1計(jì)數(shù)器復(fù)位的時(shí)刻為相同時(shí)刻復(fù)位的第2計(jì)數(shù)器,輸出所述第2屏用的水平系統(tǒng)輸出脈沖組的第2屏用水平系統(tǒng)脈沖編制部。
      2.如權(quán)利要求1所述的顯示屏控制電路,其特征在于還包括具有將所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)作為時(shí)鐘脈沖計(jì)數(shù)、用垂直同步信號(hào)復(fù)位的第3計(jì)數(shù)器,輸出所述第1屏及第2屏用的垂直系統(tǒng)輸出脈沖組的垂直系統(tǒng)脈沖編制部。
      3.如權(quán)利要求1所述的顯示屏控制電路,其特征在于還具有比較所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)與水平同步信號(hào)的相位的相位比較器;和接受所述相位比較器的比較結(jié)果,將相位誤差電壓向所述電壓控制型振蕩器反饋的平滑器。
      4.如權(quán)利要求1所述的顯示屏控制電路,其特征在于所述第1屏用水平系統(tǒng)脈沖編制部,還具有將所述時(shí)鐘脈沖信號(hào)分頻到N分之一,其中N為正整數(shù),來(lái)編制所述第1計(jì)數(shù)器的時(shí)鐘脈沖的第1分頻器;所述第2屏用水平系統(tǒng)脈沖編制部,還具有將所述時(shí)鐘脈沖信號(hào)分頻到M分之一,其中M為與N不同的正整數(shù),來(lái)編制所述第2計(jì)數(shù)器的時(shí)鐘脈沖的第2分頻器。
      5.如權(quán)利要求4所述的顯示屏控制電路,其特征在于由所述第1計(jì)數(shù)器輸出的PLL復(fù)位信號(hào),被輸入所述第2分頻器及所述第2計(jì)數(shù)器。
      6.一種顯示屏控制方法,其特征在于是使用包括電壓控制型振蕩器、具有第1計(jì)數(shù)器的第1屏用水平系統(tǒng)脈沖編制部、具有第2計(jì)數(shù)器的第2屏用水平系統(tǒng)脈沖編制部的顯示屏控制電路,同時(shí)控制第1屏和第2屏的顯示的顯示屏控制方法,包括根據(jù)所述電壓控制型振蕩器輸出的第1時(shí)鐘脈沖信號(hào),生成第2時(shí)鐘脈沖信號(hào)的步驟(a);將所述第2時(shí)鐘脈沖信號(hào)作為時(shí)鐘脈沖,所述第1屏用水平系統(tǒng)脈沖編制部輸出所述第1屏用的水平系統(tǒng)輸出脈沖組的步驟(b);根據(jù)所述第1時(shí)鐘脈沖信號(hào)生成第3時(shí)鐘脈沖信號(hào)的步驟(c);以及將所述第3時(shí)鐘脈沖信號(hào)作為時(shí)鐘脈沖,所述第2屏用水平系統(tǒng)脈沖編制部輸出所述第2屏用的水平系統(tǒng)輸出脈沖組的步驟(d)。
      7.如權(quán)利要求6所述的顯示屏控制方法,其特征在于所述顯示屏控制電路,還具有比較所述第1屏用水平系統(tǒng)脈沖編制部的輸出信號(hào)與水平同步信號(hào)的相位的相位比較器;和接受所述相位比較器的比較結(jié)果,將所述相位誤差電壓向所述電壓控制性振蕩器反饋的平滑器,還具有使所述第1計(jì)數(shù)器在所定的時(shí)刻復(fù)位的步驟;和用與所述第1計(jì)數(shù)器復(fù)位的時(shí)刻相同的時(shí)刻使所述第2計(jì)數(shù)器復(fù)位的步驟。
      全文摘要
      本發(fā)明提供能夠使2個(gè)以上的顯示屏同時(shí)顯示,而且抑制電路面積的增加的顯示屏控制電路。該電路包括輸出時(shí)鐘脈沖信號(hào)的電壓控制型振蕩器(VCO)(100),第1屏用水平系統(tǒng)脈沖編制部(200),第2屏用水平系統(tǒng)脈沖編制部(500),第1屏及第2屏共用的垂直系統(tǒng)脈沖編制部(600),相位比較器(300)及平滑器(400)。第1屏用水平系統(tǒng)脈沖編制部(200)及第2屏用水平系統(tǒng)脈沖編制部(500),根據(jù)VCO(100)輸出的WCOCLKI分別編制第1屏用的水平系統(tǒng)輸出組的基準(zhǔn)信號(hào)和第2屏用的水平系統(tǒng)輸出組的基準(zhǔn)信號(hào),所以能夠同時(shí)驅(qū)動(dòng)兩個(gè)不同的屏。
      文檔編號(hào)G09G5/14GK1637828SQ2004100818
      公開(kāi)日2005年7月13日 申請(qǐng)日期2004年12月30日 優(yōu)先權(quán)日2004年1月7日
      發(fā)明者衣笠教英, 韭澤敬央, 濱口英雄, 太田幸 申請(qǐng)人:松下電器產(chǎn)業(yè)株式會(huì)社
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1