国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      用于矩陣顯示裝置的暫存電路的制作方法

      文檔序號(hào):2572274閱讀:315來(lái)源:國(guó)知局
      專利名稱:用于矩陣顯示裝置的暫存電路的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及光電子顯示設(shè)備。本發(fā)明提供數(shù)據(jù)幀在顯示前將其暫存的電路。
      背景技術(shù)
      一種已知的電子顯示器,尤其是微型顯示器,由可單獨(dú)尋址的圖象元素(像 素)矩陣構(gòu)成。在一些場(chǎng)合下,這些矩陣以二進(jìn)制發(fā)生作用,其中每個(gè)單獨(dú)像素接
      受ON或OFF信號(hào)。該像素處的信號(hào)用來(lái)調(diào)制光或經(jīng)由覆于其上的電光材料發(fā)射光。 典型地,矩陣接收0N信號(hào)的像素或者直接地或者經(jīng)由某些光學(xué)器件放大地形成觀 察者接收的圖像。
      在有機(jī)發(fā)光器件(0LED)微型顯示器的背景中,由于通過(guò)改變電流大小成功 地控制微型顯示器像素中的灰度是相當(dāng)困難的,因此控制所需小電流的數(shù)字方法是 優(yōu)選的。通過(guò)使用一種數(shù)字方法,設(shè)計(jì)和優(yōu)化像素驅(qū)動(dòng)器電流源是為了實(shí)現(xiàn)要求的 最大電流,而不是為了最大電流和最小電流之間的連續(xù)區(qū)。
      脈寬調(diào)制是在二進(jìn)制電子顯示器上形成灰度的已知技術(shù)。要被顯示在像素矩 陣上的灰度視頻的每個(gè)幀被分割成數(shù)個(gè)時(shí)間連續(xù)的子幀或位平面。為了盡量減少表 示一組灰度等級(jí)所需的位數(shù),位平面一般彼此相對(duì)被二進(jìn)制加權(quán)。通過(guò)迅速地將位 平面掃描至像素矩陣,并將二進(jìn)制加權(quán)的時(shí)隙數(shù)目分配給每個(gè)位平面,人眼實(shí)際上 整合諸位平面以形成一灰度圖像的假象。注意,脈寬調(diào)制方案一般使用視頻線同步 信號(hào)以控制調(diào)制序列的時(shí)序,盡管并非一定如此。
      在典型的二進(jìn)制電子顯示器的實(shí)現(xiàn)中,像素矩陣中的每個(gè)像素可存儲(chǔ)和顯示
      一個(gè)信息位。如果信息源是流視頻源,則需要暫存存儲(chǔ)器以幫助在加載數(shù)據(jù)至像素
      矩陣前將數(shù)據(jù)正確地格式化為位平面。暫存存儲(chǔ)器可實(shí)現(xiàn)在微型顯示器之內(nèi)或之
      外。暫存存儲(chǔ)器一般必須具有足夠的存儲(chǔ)單元以保存至少一個(gè)完整的數(shù)據(jù)幀,其中 每個(gè)存儲(chǔ)單元具有足夠的位以表示通過(guò)像素顯示的期望灰度級(jí)數(shù)。例如,為了使用
      脈寬調(diào)制在320X240像素矩陣上獲得256灰度等級(jí)(8位),其中每個(gè)像素具有1
      位存儲(chǔ)單元,需要具有614400個(gè)(320*240*8) 1位存儲(chǔ)單元的暫存存儲(chǔ)器。
      一旦將一幀數(shù)據(jù)加載入暫存存儲(chǔ)器,數(shù)據(jù)被一次一位平面地轉(zhuǎn)化到像素矩陣。 復(fù)雜性在于必須以猝發(fā)方式從暫存存儲(chǔ)器中讀出位平面數(shù)據(jù),以用完盡可能小比例 的幀時(shí)間。這一般導(dǎo)致電子顯示系統(tǒng)的工作頻率和功耗的增加。
      另一復(fù)雜性在于暫存存儲(chǔ)器一般保存兩個(gè)完整幀的數(shù)據(jù)。這允許輸入視頻流 被送入暫存存儲(chǔ)器的一半,同時(shí)來(lái)自暫存存儲(chǔ)器的另一半數(shù)據(jù)被送至像素矩陣。另 一選擇是使用可在其中同時(shí)寫(xiě)入數(shù)據(jù)和讀出數(shù)據(jù)的雙端口暫存存儲(chǔ)器。
      暫存存儲(chǔ)器占整個(gè)電子顯示系統(tǒng)的成本中非常重要的部分。如果實(shí)現(xiàn)為片載 的,它將占據(jù)總芯片尺寸非常大的比例。
      從暫存存儲(chǔ)器傳送位平面數(shù)據(jù)的猝發(fā)特性可通過(guò)在每個(gè)像素中設(shè)置兩個(gè)存儲(chǔ) 單元來(lái)消除,由此可將新的位平面加載入每個(gè)像素中的一個(gè)存儲(chǔ)單元,同時(shí)顯示每 個(gè)像素中另一存儲(chǔ)單元中的值。然而,這增加了像素的面積要求,并因此提高顯示 元件的成本。
      W0 02/089534中公開(kāi)的另一方法是為產(chǎn)生特定數(shù)量灰度等級(jí)所需的所有位在 每個(gè)像素中設(shè)置足夠的存儲(chǔ)單元,然后使用二進(jìn)制加權(quán)定時(shí)間隔依次循環(huán)地選擇每 個(gè)位,以形成灰度。這樣做的優(yōu)點(diǎn)是本地存儲(chǔ)數(shù)據(jù),由此不浪費(fèi)從外部暫存存儲(chǔ)器 連續(xù)傳送數(shù)據(jù)的功率,從而允許靜止圖像的低功率顯示。然而,這種方法的主要缺 點(diǎn)在于在像素中存儲(chǔ)位增加了像素的面積要求,并因此提高顯示元件的成本。
      US6201521描述一種用來(lái)尋址像素矩陣的"分段重置"方案,使用一簡(jiǎn)單的例 子對(duì)分段重置方法作出最佳的描述。假設(shè)一個(gè)像素矩陣具有15個(gè)像素行,每行含 15個(gè)像素,并且每個(gè)像素能存儲(chǔ)和顯示一個(gè)位。另外假設(shè)要求4位灰度(16個(gè)灰 度等級(jí)),如此每個(gè)幀時(shí)間被分成15個(gè)相等的時(shí)隙。建立這些時(shí)隙后,對(duì)一個(gè)幀 中的零個(gè)時(shí)隙點(diǎn)亮黑像素,對(duì)一個(gè)時(shí)隙點(diǎn)亮灰度等級(jí)為1的像素,對(duì)兩個(gè)時(shí)隙點(diǎn)亮 灰度等級(jí)為2的時(shí)隙,以此類推直到對(duì)十五個(gè)時(shí)隙點(diǎn)亮灰度等級(jí)為15的像素。在 分段重置方法的這個(gè)例子中,每行被認(rèn)為一個(gè)重置組。在每個(gè)時(shí)隙的開(kāi)始(或結(jié)束) 時(shí)一次一行地寫(xiě)數(shù)據(jù)至像素矩陣也是有利的,由此行寫(xiě)入功能與PWM時(shí)隙同步。
      圖1示出如何在時(shí)間上對(duì)每個(gè)行加載和顯示數(shù)據(jù)。注意在每個(gè)時(shí)隙開(kāi)始時(shí), 必須更新四行。例如,在FR旭E1中的時(shí)隙15開(kāi)始時(shí),位0數(shù)據(jù)被寫(xiě)至R0W15,位 1數(shù)據(jù)被寫(xiě)至R0W14,位2數(shù)據(jù)被寫(xiě)至R0W12,而位3數(shù)據(jù)被寫(xiě)至R0W8。同樣,在FRAME2中的時(shí)隙1開(kāi)始時(shí),位0數(shù)據(jù)被寫(xiě)至R0W1,位1數(shù)據(jù)被寫(xiě)至R0W15,位2數(shù) 據(jù)被寫(xiě)至R0W13,而位3數(shù)據(jù)被寫(xiě)至R0W9。
      在當(dāng)前技術(shù)水平下,用于本例的暫存存儲(chǔ)器必須保存一完整的數(shù)據(jù)幀以實(shí)現(xiàn) 每時(shí)隙四次寫(xiě)入。對(duì)于前面給出的簡(jiǎn)單例子,這相當(dāng)于具有900位信息的暫存存儲(chǔ) 器,即像素矩陣中的15X 15像素中的每一個(gè)像素需要4位。

      發(fā)明內(nèi)容
      本發(fā)明的目的是提供一種通過(guò)存儲(chǔ)器要求大為降低的暫存存儲(chǔ)器驅(qū)動(dòng)電子顯 示像素的電路和方法,同時(shí)仍然保持高視在位深度的灰度。
      本發(fā)明提供根據(jù)權(quán)利要求1用于驅(qū)動(dòng)像素矩陣的電路和根據(jù)權(quán)利要求13的電 子顯示器。本發(fā)明的優(yōu)選或可選特征在從屬權(quán)利要求中陳述。


      下面參照附圖僅作為例示地對(duì)本發(fā)明作出更詳細(xì)的說(shuō)明,在附圖中-圖1示意地示出前述現(xiàn)有技術(shù)配置; 圖2示意地示出本發(fā)明的一個(gè)簡(jiǎn)單實(shí)施例;以及 圖3示出在圖2的暫存電路中的數(shù)據(jù)存儲(chǔ)。
      具體實(shí)施例方式
      圖2示出一種電子顯示器,它包括像素矩陣l、暫存存儲(chǔ)器2和驅(qū)動(dòng)器區(qū)3。 像素矩陣由R行和C列的像素矩陣P構(gòu)成。每個(gè)像素P由一個(gè)或多個(gè)存儲(chǔ)單元和 電極驅(qū)動(dòng)器構(gòu)成。如果像素具有一個(gè)以上的存儲(chǔ)單元,則該像素需要多路復(fù)用器, 以選擇合適的存儲(chǔ)單元并使其作為控制信號(hào)被送至像素電極驅(qū)動(dòng)器。像素電極驅(qū)動(dòng) 器再提供信號(hào)以控制像素電極發(fā)出光或調(diào)制光。
      暫存存儲(chǔ)器2由多個(gè)存儲(chǔ)單元構(gòu)成。這些存儲(chǔ)單元可以排列成名為ADDR1 — ADDRA的若干行,每個(gè)行具有C個(gè)存儲(chǔ)單元。暫存存儲(chǔ)器中行A的數(shù)目取決于 所要求的PWM灰度等級(jí)位深度以及像素矩陣中行的數(shù)目。如果要求的位深度為N, 則方便的做法是將暫存存儲(chǔ)器2劃分成(N-l)個(gè)組,其中每個(gè)組關(guān)聯(lián)于所要求的 灰度等級(jí)位深度的特定位權(quán)重的暫存數(shù)據(jù)。第一組關(guān)聯(lián)于第二個(gè)最低有效位(位1) 的暫存數(shù)據(jù),第二組關(guān)聯(lián)于第三個(gè)最低有效位(位2)的暫存數(shù)據(jù),以此類推,直
      到第(N-l)組關(guān)聯(lián)于最高有效位(位(N-l))的暫存數(shù)據(jù)。或者,對(duì)于其中像素不 存儲(chǔ)數(shù)據(jù)的被動(dòng)顯示,暫存存儲(chǔ)器可具有N個(gè)這樣的組,其中包括最低有效位(位 0)的組。
      驅(qū)動(dòng)器區(qū)3包括多個(gè)驅(qū)動(dòng)器單元D。每個(gè)驅(qū)動(dòng)器單元D關(guān)聯(lián)于像素矩陣中的 一個(gè)像素列和暫存存儲(chǔ)器中的一個(gè)存儲(chǔ)單元列。此外,每個(gè)驅(qū)動(dòng)器單元D能夠訪 問(wèn)其關(guān)聯(lián)的像素列中任何像素中的存儲(chǔ)單元以及暫存存儲(chǔ)器中其關(guān)聯(lián)的存儲(chǔ)單元 列中的任何存儲(chǔ)單元。另外,在數(shù)據(jù)位被送至?xí)捍娲鎯?chǔ)器和/或像素矩陣前,驅(qū)動(dòng) 器區(qū)能夠組合和存儲(chǔ)高達(dá)一行的輸入N位視頻數(shù)據(jù)。
      為了解釋工作原理,方便的做法是使用具體例子。我們回到描述分段重置方 法的前面使用的例子。當(dāng)需要4位PWM灰度時(shí),將每個(gè)幀時(shí)間分割成15個(gè)時(shí)隙 是適宜的。另夕卜,我們假設(shè)像素矩陣由名為ROWl—ROW15的15個(gè)像素行構(gòu)成, 每個(gè)像素行含15個(gè)像素P。另外,每個(gè)像素P包括一個(gè)存儲(chǔ)單元和一個(gè)電極驅(qū)動(dòng) 器,其中該存儲(chǔ)單元能夠存儲(chǔ)l位的數(shù)據(jù)并用來(lái)控制電極驅(qū)動(dòng)器。注意,根據(jù)本發(fā) 明的顯示器通常具有遠(yuǎn)大于15X 15像素的像素矩陣和大于4的位深度。
      就本例中的暫存存儲(chǔ)器而言,當(dāng)N^4時(shí),可如圖3所示那樣將暫存存儲(chǔ)器分 割成3 (即N—1)個(gè)區(qū)。第一區(qū),即BL0CK1,關(guān)聯(lián)于位l加權(quán)數(shù)據(jù)的暫存數(shù)據(jù)。 第二區(qū),即BLOCK2,關(guān)聯(lián)于位2加權(quán)數(shù)據(jù)的暫存數(shù)據(jù)。第三區(qū),即BLOCK3, 關(guān)聯(lián)于位3加權(quán)數(shù)據(jù)的暫存數(shù)據(jù)。選擇每個(gè)區(qū)中的行數(shù),使每個(gè)區(qū)能夠充當(dāng)環(huán)形緩 沖器。對(duì)本例而言,可通過(guò)使BLOCK1具有一個(gè)存儲(chǔ)單元行、使BLOCK2具有三 個(gè)存儲(chǔ)單元行、使BLOCK3具有八個(gè)存儲(chǔ)單元行來(lái)獲得環(huán)形緩沖器功能。
      更具體地,允許區(qū)B充當(dāng)環(huán)形緩沖器所需的行數(shù)為
      t2b—e 等式l
      其中B是區(qū)號(hào)(1至N-1),而e是修正系數(shù)(0或1)。 更具體地說(shuō),如果R! =2N-1,則需要額外的行。
      再具體地說(shuō),如果存儲(chǔ)單元能存儲(chǔ)一個(gè)以上的位,則需要更復(fù)雜的等式。 現(xiàn)在假設(shè)對(duì)于FRAME1中的ROWl,輸入的4位視頻數(shù)據(jù)碼元被傳送到驅(qū)動(dòng) 器區(qū)中合適的驅(qū)動(dòng)器單元D存儲(chǔ),直到4位數(shù)據(jù)碼元的完整的行建立為止。 一旦 建立,則開(kāi)始對(duì)暫存存儲(chǔ)器和像素矩陣進(jìn)行傳入和傳出。每個(gè)驅(qū)動(dòng)器D將其存儲(chǔ) 的數(shù)據(jù)碼元的位0送至像素矩陣的R0W1行其關(guān)聯(lián)的像素,在那里它作為其像素 電極驅(qū)動(dòng)電路的控制信號(hào)。此外,每個(gè)驅(qū)動(dòng)器D還將其數(shù)據(jù)碼元的位1送至?xí)捍?br> 存儲(chǔ)器的ADDR1 (區(qū)l)中其關(guān)聯(lián)的存儲(chǔ)單元。此外,每個(gè)驅(qū)動(dòng)器D還將其數(shù)據(jù) 碼元的位2送至?xí)捍娲鎯?chǔ)器的ADDR2 (區(qū)2)中其關(guān)聯(lián)的存儲(chǔ)單元。再有,每個(gè) 驅(qū)動(dòng)器D還將其R0W1數(shù)據(jù)碼元的位3送至?xí)捍娲鎯?chǔ)器的ADDR5 (區(qū)3)中其關(guān) 聯(lián)的存儲(chǔ)單元。數(shù)據(jù)被保存在像素矩陣和暫存存儲(chǔ)器中直到下一時(shí)隙開(kāi)始為止,同 時(shí)ROW2像素的4位數(shù)據(jù)碼元被送至驅(qū)動(dòng)器區(qū)并存入。
      一旦在驅(qū)動(dòng)器區(qū)中建立ROW2的數(shù)據(jù),每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元的位0傳 送至像素矩陣的ROW2中其關(guān)聯(lián)的像素。此外,由于ROWl中的像素如今已在對(duì) 應(yīng)于使用PWM顯示LSB所分配的時(shí)間量的一個(gè)時(shí)隙內(nèi)顯示了它們的位0,因此每 個(gè)驅(qū)動(dòng)器D將ADDR1中存儲(chǔ)于其關(guān)聯(lián)存儲(chǔ)單元中的位傳至ROWl,因而能在下 面兩個(gè)時(shí)隙內(nèi)顯示ROWl的位1。注意,暫存存儲(chǔ)器的ADDR1如今可供重新使用, 因此每個(gè)驅(qū)動(dòng)器D可將ROW2數(shù)據(jù)碼元的位1傳送至ADDR1中其關(guān)聯(lián)的存儲(chǔ)單 元。ADDR1由此充當(dāng)位l數(shù)據(jù)的環(huán)形緩沖器。此外,每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元 的位2傳送至?xí)捍娲鎯?chǔ)器的ADDR3中其關(guān)聯(lián)的存儲(chǔ)單元。再有,每個(gè)驅(qū)動(dòng)器D 將其數(shù)據(jù)碼元的位2傳送至?xí)捍娲鎯?chǔ)器的ADDR6中其關(guān)聯(lián)的存儲(chǔ)單元。
      同樣, 一旦在驅(qū)動(dòng)器區(qū)中建立ROW3的數(shù)據(jù),每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元的 位0傳至像素矩陣的ROW3中其關(guān)聯(lián)的像素。此外,由于ROW2中的像素如今已 顯示了它們的位0達(dá)一個(gè)時(shí)隙,因此每個(gè)驅(qū)動(dòng)器D將存儲(chǔ)在ADDR1中其關(guān)聯(lián)的 存儲(chǔ)單元中的位傳至ROW2,從而在后面兩個(gè)時(shí)隙內(nèi)顯示ROW2的位1。 ADDR1 再次可供重新使用,因此每個(gè)驅(qū)動(dòng)器D可將其ROW3數(shù)據(jù)碼元的位1傳送至 ADDR1中其關(guān)聯(lián)的存儲(chǔ)單元。此外,每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元的位2和位3傳 送至?xí)捍娲鎯?chǔ)器的ADDR4和ADDR7中其關(guān)聯(lián)的存儲(chǔ)單元。
      此外, 一旦在驅(qū)動(dòng)器區(qū)中建立ROW4的數(shù)據(jù),每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元的 位0傳至像素矩陣的ROW4中其關(guān)聯(lián)的像素。此外,由于ROW3中的像素如今已 顯示了它們的位0,因此每個(gè)驅(qū)動(dòng)器D將存儲(chǔ)在ADDR1中其關(guān)聯(lián)的存儲(chǔ)單元中的 位傳送至ROW3,以在下面兩個(gè)時(shí)隙顯示ROMl的位1。 ADDR1再次可供重新使 用,因此每個(gè)驅(qū)動(dòng)器D可將其數(shù)據(jù)碼元的位1傳送至ADDR1中其關(guān)聯(lián)的存儲(chǔ)單 元。此外,由于ROWl的位l已被顯示了與它們?cè)赑WM序列上分配的時(shí)間對(duì)應(yīng) 的兩個(gè)時(shí)隙,因此每個(gè)驅(qū)動(dòng)器D將存儲(chǔ)在ADDR2中其關(guān)聯(lián)存儲(chǔ)單元中的位傳送 至ROWl,以在下面四個(gè)時(shí)隙顯示ROWl的位2。注意暫存存儲(chǔ)器的ADDR2如今 可供重新使用,因此每個(gè)驅(qū)動(dòng)器D可將其數(shù)據(jù)碼元的位2傳送至ADDR2中其關(guān) 聯(lián)的存儲(chǔ)單元。BLOCK2中的ADDR2—ADDR4因此充當(dāng)位2數(shù)據(jù)的環(huán)形緩沖器。
      此外,每個(gè)驅(qū)動(dòng)器D將其數(shù)據(jù)碼元的位3傳送至?xí)捍娲鎯?chǔ)器的ADDR8中與其關(guān) 聯(lián)的存儲(chǔ)單元。
      顯然,隨著該幀和更多幀的演進(jìn),每個(gè)時(shí)隙對(duì)暫存存儲(chǔ)器和像素矩陣的存取 的次數(shù)增加為對(duì)像素矩陣作四次寫(xiě)入,其中穿插對(duì)暫存存儲(chǔ)器的四次讀出和四次寫(xiě) 入。
      本領(lǐng)域內(nèi)技術(shù)人員可構(gòu)思出合適的設(shè)備以對(duì)這種設(shè)備和方法產(chǎn)生正確的尋址 和時(shí)序控制信號(hào)。
      顯然,暫存存儲(chǔ)器中的每個(gè)區(qū)充當(dāng)環(huán)形緩沖器。對(duì)于上面的簡(jiǎn)單例子,相比 全幀暫存存儲(chǔ)器需要的900個(gè)1位存儲(chǔ)單元,暫存存儲(chǔ)器可采用180個(gè)(即12行 15個(gè))l位存儲(chǔ)單元來(lái)實(shí)現(xiàn),同時(shí)仍然保持要求的PWM4位灰度,從而顯著降低 存儲(chǔ)要求。
      更具體地,這里描述的方法和裝置也能用來(lái)對(duì)更高象元計(jì)數(shù)和更高位深度顯 示場(chǎng)合顯著降低暫存存儲(chǔ)器要求。例如,對(duì)于具有8位灰度的320*240像素的微型 顯示器,可將暫存存儲(chǔ)器分割成七個(gè)區(qū),其總共才247行的320 (l位)存儲(chǔ)單元, 即79040位。相比現(xiàn)有技術(shù)中具有614400 (320X240X8)個(gè)區(qū)的暫存存儲(chǔ)器,本 發(fā)明顯著降低存儲(chǔ)要求。
      在一可選實(shí)施例中,DATA線被分割成兩個(gè)或更多單獨(dú)部分, 一個(gè)部分針對(duì) 像素的列(或行),而其它部分針對(duì)暫存存儲(chǔ)器。通過(guò)分割DATA線,可與暫存 存儲(chǔ)器的訪問(wèn)分離地執(zhí)行對(duì)像素矩陣的訪問(wèn),并且與像素矩陣的訪問(wèn)分離地執(zhí)行對(duì) 暫存存儲(chǔ)器的訪問(wèn)。這將減少訪問(wèn)電路的容性負(fù)載,從而提供更快的訪問(wèn)時(shí)間和/ 或更低的功耗。此外,可進(jìn)一步將DATA信號(hào)分割成兩路以尋址一行或一列像素 的兩個(gè)部分,從而不必經(jīng)由整行或整列發(fā)送數(shù)據(jù),由此縮短訪問(wèn)時(shí)間和/或降低功 耗。
      在又一可選實(shí)施例中,可使用DATA線將模擬值傳入和傳出暫存存儲(chǔ)器和像 素列(或行)。在模擬系統(tǒng)中,本發(fā)明允許使用比現(xiàn)有技術(shù)更低質(zhì)量的存儲(chǔ)單元(更 小或更高漏電性)和/或更低質(zhì)量的模擬DATA線驅(qū)動(dòng)器。
      盡管這里已公開(kāi)了某些示例性實(shí)施例和方法,然而本領(lǐng)域內(nèi)技術(shù)人員通過(guò)前
      面的公開(kāi)可以清楚知道,在不脫離由權(quán)利要求界定的本發(fā)明范圍的前提下,可對(duì)這
      些實(shí)施例和方法作出修改。例如,盡管示例性實(shí)施例涉及有機(jī)發(fā)光二極管顯示器,
      然而本發(fā)明的原理可等同地適用于液晶顯示器或其它顯示器,其中象元包括存儲(chǔ)單 元并可單獨(dú)尋址或以逐列或逐行方式尋址。
      另外,可通過(guò)將分配給最低有效位的時(shí)隙分割成若干子時(shí)隙來(lái)增加位深度。 例如,在上述4位的情形下,將該時(shí)隙分割成三個(gè)子時(shí)隙允許顯示一附加位,從而
      實(shí)現(xiàn)5位灰度。這三個(gè)時(shí)隙中的一個(gè)用于新的最低有效位,而另外兩個(gè)子時(shí)隙用于 舊的最低有效位。同樣,將該時(shí)隙分割成七個(gè)子時(shí)隙則允許6位灰度。
      權(quán)利要求
      1. 一種將劃分成多個(gè)時(shí)隙的幀中提供的視頻數(shù)據(jù)提供給一像素矩陣的電路,所述電路包括多個(gè)暫存單元,至少一些所述暫存單元被配置成在一幀中不同時(shí)隙內(nèi)存儲(chǔ)矩陣的不同像素的數(shù)據(jù)。
      2. 如權(quán)利要求l所述的電路,其特征在于,所述存儲(chǔ)單元本質(zhì)上是數(shù)字的,并將數(shù)字值提供給像素驅(qū)動(dòng)器。
      3. 如權(quán)利要求1或2所述的電路,其特征在于,所述存儲(chǔ)單元各自存儲(chǔ)一個(gè)位。
      4. 如權(quán)利要求1或2所述的電路,其特征在于,所述存儲(chǔ)單元各自存儲(chǔ)一個(gè) 以上的位。
      5. 如權(quán)利要求l所述的電路,其特征在于,使用從脈幅調(diào)制、脈寬調(diào)制和脈 沖編碼調(diào)制中選擇的灰度產(chǎn)生技術(shù)將數(shù)據(jù)提供給像素作顯示。
      6. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,所述電路被配置成將 某種數(shù)據(jù)直接提供給像素矩陣的行或列,而不將所述某種數(shù)據(jù)存儲(chǔ)在暫存單元中。
      7. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,所述電路被配置成提 供若干數(shù)據(jù)段,每個(gè)數(shù)據(jù)段關(guān)聯(lián)于像素矩陣的一部分行或列,直接關(guān)聯(lián)于那部分。
      8. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,包括驅(qū)動(dòng)器電路,用 來(lái)將數(shù)據(jù)送至?xí)捍鎲卧蛯?shù)據(jù)從暫存單元傳至像素矩陣。
      9. 如權(quán)利要求8所述的電路,當(dāng)直接從屬于權(quán)利要求1時(shí),其特征在于,所 述存儲(chǔ)單元在本質(zhì)上是模擬的,并能提供模擬值至驅(qū)動(dòng)器電路。
      10. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,所述電路被配置成 以逐行基礎(chǔ)處理數(shù)據(jù)。
      11. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,所述電路被配置成 以逐列基礎(chǔ)處理數(shù)據(jù)。
      12. 如前述任何一項(xiàng)權(quán)利要求所述的電路,其特征在于,所述電路是另外包 括像素矩陣的集成電路。
      13. —種包含像素矩陣和如權(quán)利要求1-11任何一項(xiàng)所述電路的場(chǎng)致發(fā)光顯示器。
      14. 如權(quán)利要求13所述的場(chǎng)致發(fā)光顯示器,其特征在于,每個(gè)像素包括一有機(jī)發(fā)光二極管。
      15.如權(quán)利要求13所述的場(chǎng)致發(fā)光顯示器,其特征在于,包括硅上液晶或數(shù) 字發(fā)光器矩陣。
      全文摘要
      一種將劃分成多個(gè)時(shí)隙的幀中提供的視頻數(shù)據(jù)提供給一像素矩陣的電路包括多個(gè)一位暫存單元(M),它們中的至少一些被配置成在一幀中不同時(shí)隙內(nèi)存儲(chǔ)矩陣的不同像素的數(shù)據(jù)。電路可用于場(chǎng)致發(fā)光顯示器,其中每個(gè)像素(P)包括一個(gè)有機(jī)發(fā)光二極管。
      文檔編號(hào)G09G3/20GK101379542SQ200680050479
      公開(kāi)日2009年3月4日 申請(qǐng)日期2006年11月30日 優(yōu)先權(quán)日2005年11月30日
      發(fā)明者D·C·伯恩斯, J·E·D·赫維茨, M·I·紐薩姆, R·J·沃德布恩 申請(qǐng)人:微放射顯示器有限公司
      網(wǎng)友詢問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1