專利名稱:顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及進(jìn)行灰度顯示的顯示裝置,特別是涉及使用TFT(薄膜晶體 管)的顯示裝置。本發(fā)明適用于使用CG(連續(xù)晶粒)硅TFT或多晶硅TFT的液 晶顯示裝置或有機(jī)EL(電致發(fā)光)顯示裝置等。
背景技術(shù):
近年來,便攜式電話或便攜式個人計算機(jī)等的顯示部采用使用CG硅 TFT或多晶硅TFT的液晶顯示裝置。在使用CG硅TFT或多晶硅TFT的液晶顯 示裝置中,采用與使用aSi(非晶硅)TFT的液晶顯示裝置相同結(jié)構(gòu)的驅(qū)動電 路。在移動式設(shè)備中,為了抑制電池電量的減少以便能夠長時間使用,降 低顯示部的功耗十分重要。與之相關(guān)的,現(xiàn)在已知有如下所述的液晶顯示 裝置。
圖41是表示專利文獻(xiàn)1中記載的液晶顯示裝置的結(jié)構(gòu)的框圖。在圖41 所示的液晶顯示裝置中,在有源矩陣液晶面板lll上安裝有掃描信號線驅(qū)動 電路(柵極驅(qū)動電路)112和視頻信號線驅(qū)動電路(源極驅(qū)動電路)113,在未圖 示的控制基板上安裝有顯示控制電路(控制器)114、電源電路115、以及公共 電極驅(qū)動電路116。
顯示控制電路114基于從外部提供的地址信號ADw,生成水平同步信號 HSY和垂直同步信號VSY,并輸出到掃描信號線驅(qū)動電路112。顯示控制電 路114還根據(jù)地址信號ADw和圖像數(shù)據(jù)Dv,生成放大器休止控制信號Cas、 控制信號Csh、時鐘信號CK以及數(shù)字圖像信號Dr、 Dg、 Db,并輸出到視頻 信號線驅(qū)動電路113。
視頻信號線驅(qū)動電路113如圖42所示,包括保存6比特圖像信號的采 樣-鎖存電路121;對保存的n個6比特的圖像信號進(jìn)行解碼的解碼電路122; 以及n個基準(zhǔn)電壓選擇電路131 13n。經(jīng)由64根基準(zhǔn)電壓總線L1 L64向基準(zhǔn)電壓選擇電路131 13n提供用分壓電阻123生成的64個電壓,將與解碼結(jié) 果一致的總線電壓提供給n個緩沖電路151 15n。
經(jīng)由切換開關(guān)161 16n向與輸出端OUTl OUTn連接的視頻信號線 (源極布線)提供緩沖電路151 15n的輸出電壓。為了使電路動作停止,在緩 沖電路151 15n的電源上連接休止控制電路141 14n。利用休止控制電路 141 14n切斷對緩沖電路151 15n的電源供給,可以降低液晶顯示裝置的 功耗。
圖43是表示專利文獻(xiàn)2中記載的液晶顯示裝置的結(jié)構(gòu)的框圖。在圖43 所示的液晶顯示裝置中,各源極總線(源極布線)212被分割成多根部分線 Fl Fn,在部分線之間配置開關(guān)元件El E(n-l)。當(dāng)開關(guān)元件El E(i-l)為 導(dǎo)通狀態(tài)、開關(guān)元件Ei為截止?fàn)顟B(tài)時,源極總線驅(qū)動電路(源極驅(qū)動電路)211 只要向部分線Fl Fi提供電壓即可,而不需要向部分線F(i+l) Fn提供電 壓。這樣,節(jié)省了截止?fàn)顟B(tài)的開關(guān)元件之后的部分線的充放電所需的電力, 可以降低液晶顯示裝置的功耗。
專利文獻(xiàn)3和4中與專利文獻(xiàn)2—樣,記載了在分割的源極布線之間配置 TFT的情況。專利文獻(xiàn)3中作了如下記述艮P,如圖44所示,在分割了數(shù)據(jù) 線(源極布線)的液晶面板中,為了切換上下分割驅(qū)動和非分割驅(qū)動,在分割 了的數(shù)據(jù)線311、 312之間配置開關(guān)元件313。通過對同一布線施加同一驅(qū)動 電壓,可以在液晶面板的上側(cè)和下側(cè)之間、以及左側(cè)和右側(cè)之間防止畫質(zhì) 降低。
專利文獻(xiàn)4中作了如下記述即如圖45所示,在主面板411的源極信號 線(源極布線)413和子面板412的源極信號線414之間配置開關(guān)元件415。在僅 驅(qū)動主面板411時,開關(guān)元件415為截止?fàn)顟B(tài),源極信號線414從源極信號線 413斷開。通過節(jié)省源極信號線4I4的充放電所需的電力,可以降低液晶顯
示裝置的功耗。
這樣降低液晶顯示裝置的功耗的方法,已知有使驅(qū)動源極布線的緩沖 電路為休止?fàn)顟B(tài)的方法(專利文獻(xiàn)l)、使源極布線中不需要的部分不進(jìn)行充 放電的方法(專利文獻(xiàn)2)、在不需要時使子面板的源極布線不進(jìn)行充放電的 方法(專利文獻(xiàn)4)等。專利文獻(xiàn)l:日本專利特開2003-302951號公報專利文獻(xiàn)2:日本專利特開2003-344823號公報專利文獻(xiàn)3:日本專利特開2002-287721號公報專利文獻(xiàn)4:日本專利特開2005-234056號公報專利文獻(xiàn)5:日本專利特開平10-190377號公報
發(fā)明內(nèi)容
然而,以往的液晶顯示裝置的源極驅(qū)動電路具有緩沖電路,用于驅(qū)動源極布線。該緩沖電路典型的結(jié)構(gòu)是通過將運算放大電路的輸出端和反轉(zhuǎn)輸入端短路而構(gòu)成。專利文獻(xiàn)5中記載了圖46所示的電路作為運算放大電路
的例子。
圖46所示的運算放大電路包含差動輸入電路511,從輸出端OUT輸出與輸入端IN1、 IN2的電位差對應(yīng)的電壓。因此,若將輸入端IN2和輸出端0UT短路,則輸入端IN1和輸出端OUT的電位差幾乎為0,在此狀態(tài)下十分穩(wěn)定。但是,由于輸入端IN1、 IN2的電位是電源電位Vcc和接地電位GND的中間電位,所以FET:Nll、 N12、 N41等始終為有電流流過的狀態(tài)。
這樣,使用運算放大電路(或緩沖電路)驅(qū)動源極布線的液晶顯示裝置中,在運算放大電路的電源間有無法忽視的量的電流流過。因此,即使是為了稍微減小該電流,也采用上述方法或減小電源電壓的方法等。由此可知,為了降低液晶顯示裝置的功耗,只要不使用運算放大電路(及緩沖電路)來驅(qū)動源極布線即可。
另外,在運算放大電路(及緩沖電路)所包含的差動輸入電路中,由于FET的特性(閾值或遷移率等)參差不齊,輸出電壓會產(chǎn)生偏移波動。源極驅(qū)動電路由于包含與輸出端的數(shù)量對應(yīng)的多個運算放大電路,所以難以從外部調(diào)整運算放大電路的偏置電壓。因此,偏置電壓的波動成為源極驅(qū)動電路的生產(chǎn)率低的原因。
因此,本發(fā)明的目的在于,提供一種不使用運算放大電路(及緩沖電路)生成灰度電壓來驅(qū)動源極布線(數(shù)據(jù)信號線)的、低功耗且高生產(chǎn)率的顯示裝置。本發(fā)明的第一方面是基于視頻數(shù)據(jù)進(jìn)行灰度顯示的顯示裝置,包括
多根掃描信號線;
多根數(shù)據(jù)信號線;
與所述掃描信號線和所述數(shù)據(jù)信號線的交點對應(yīng)配置的多個像素電
路;以及
與所述各數(shù)據(jù)信號線分別對應(yīng)的,包含由所述數(shù)據(jù)信號線構(gòu)成的電容的多個電容、在所述電容和固定電位布線之間設(shè)置的第一開關(guān)元件、和在所述電容間設(shè)置的第二開關(guān)元件。
本發(fā)明的第二方面的特征在于,在本發(fā)明的第一方面中,所述多個電容中的兩個以上電容通過分割所述數(shù)據(jù)信號線而構(gòu)成。本發(fā)明的第三方面的特征在于,在本發(fā)明的第二方面中,所述第二開關(guān)元件的至少一部分配置于被分割的數(shù)據(jù)信號線之間,配
置于該位置的第二開關(guān)元件的控制布線與相鄰的掃描信號線之間的距離與
所述掃描信號線之間的距離實質(zhì)上相等。
本發(fā)明的第四方面的特征在于,在本發(fā)明的第一方面中,具有多根所述固定電位布線。
本發(fā)明的第五方面的特征在于,在本發(fā)明的第一方面中,還具有與所述數(shù)據(jù)信號線交叉的電容布線。本發(fā)明的第六方面的特征在于,在本發(fā)明的第一方面中,在電壓施加期間,所述第二開關(guān)元件為導(dǎo)通狀態(tài)或截止?fàn)顟B(tài),向所述
各電容分別提供與視頻數(shù)據(jù)對應(yīng)的電壓,
在電壓平均化期間,所述第一開關(guān)元件為截止?fàn)顟B(tài),所述第二開關(guān)元
件為導(dǎo)通狀態(tài),提供給所述電容的電壓平均化,
將所述平均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件的像素電路的像
素電極。
向顯示裝置輸入視頻數(shù)據(jù)時,往往采用逐個依次地傳送與各像素電路對應(yīng)的多比特的視頻數(shù)據(jù)的格式。
相反地,本發(fā)明的第七方面的特征在于,在本發(fā)明的第一方面中,對于視頻數(shù)據(jù)的輸入,采用從多個數(shù)值數(shù)據(jù)中將權(quán)重相等的部分集中并依次傳送的格式。
若采用本發(fā)明的第一方面,則可以依次對與各數(shù)據(jù)信號線對應(yīng)的k個電容(k為2以上的整數(shù))提供電壓,并且同時控制第二開關(guān)元件為截止?fàn)顟B(tài),以
此使k個電容保持不同的電壓。當(dāng)各電容保持M值(M為2以上的整數(shù))的電壓時,通過控制第一開關(guān)元件為截止?fàn)顟B(tài)、第二開關(guān)元件為導(dǎo)通狀態(tài),可以將k個電容所保持的電壓平均化,可以向數(shù)據(jù)信號線提供M的k次方個電壓中的所希望的電壓。并且,通過將平均化的電壓提供給像素電路,可以將像素電路設(shè)定為所希望的顯示狀態(tài)。
因而,不需要使用運算放大電路和緩沖電路就可以生成與視頻數(shù)據(jù)對應(yīng)的灰度電壓并提供給像素電路,可以顯示所希望的視頻。另外,由于未使用運算放 大電路和緩沖電路,所以可以使恒定地流過運算放大電路的電源間的電流為零,從而可以降低功耗,可以高生產(chǎn)率且低成本地實現(xiàn)顯示裝置。
上述電容之一可以用數(shù)據(jù)信號線形成。另外,若采用本發(fā)明的第二方面,則通過分割數(shù)據(jù)信號線可以形成多個電容。將數(shù)據(jù)信號線一分為二時,可以用數(shù)據(jù)信號線形成所需的總電容的3/4,從而可以節(jié)省用于形成電容的面積。
分割數(shù)據(jù)信號線時,將第二開關(guān)元件的至少一部分配置在顯示區(qū)域的內(nèi)部。因此,需要耗費使配置于顯示區(qū)域內(nèi)部的第二開關(guān)元件不明顯的工夫。
若采用本發(fā)明的第三方面,則可以使第二開關(guān)元件的控制布線的存在混入掃描信號線的配置間隔而變得不明顯。
若采用本發(fā)明的第四方面,則通過將與視頻數(shù)據(jù)對應(yīng)的固定電位布線與電容連接,可以向各電容提供與視頻數(shù)據(jù)對應(yīng)的電壓。并且,通過將電容中保持的電壓平均化,可以顯示所希望的視頻。
若采用本發(fā)明的第五方面,則通過改變電容布線的電壓,可以使數(shù)據(jù)信號線的電壓發(fā)生變化。
若采用本發(fā)明的第六方面,則通過向各電容提供與視頻數(shù)據(jù)對應(yīng)的電壓,將提供給電容的電壓平均化,并將得到的電壓提供給像素電極,從而可以顯示所希望的視頻。
若采用本發(fā)明的第七方面,則在數(shù)據(jù)信號線的驅(qū)動電路中與各數(shù)據(jù)信號線對應(yīng)地配置l比特量的寄存器,根據(jù)該寄存器中存儲的數(shù)據(jù),可以向k個電容提供不同的電壓。因而,可以減少數(shù)據(jù)信號線的驅(qū)動電路的電路量,高生產(chǎn)率且低成本地實現(xiàn)顯示裝置。
這樣,若釆用本發(fā)明的顯示裝置,不使用運算放大電路和緩沖電路地進(jìn)行灰度顯示,使恒定地流過運算放大電路的電源間的電流為零,從而可以實現(xiàn)顯示裝置的低功耗化。另外,由于不受晶體管特性波動的影響,所以可以提高生產(chǎn)率,使顯示裝置低成本化。
圖l是表示本發(fā)明第一實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖2是圖1所示顯示裝置的像素電路的等效電路圖。
圖3是圖1所示顯示裝置的像素電路的等效電路圖。圖4是圖1所示顯示裝置的像素電路的等效電路圖。圖5是表示圖1所示顯示裝置的電壓選擇電路的詳細(xì)框圖。圖6是圖5所示電壓選擇電路的選擇輸出表。圖7是圖1所示顯示裝置的低位比特電路的等效電路圖。圖8是圖1所示顯示裝置的時序圖。圖9是表示圖1所示顯示裝置的部分布線的電壓的圖。圖10是表示圖1所示顯示裝置的部分布線的電壓的圖。圖ll是表示圖l所示顯示裝置的部分布線的電壓的圖。圖12是表示圖1所示顯示裝置的源極布線的電壓的圖。圖13是表示圖1所示顯示裝置中的部分布線的電壓與源極布線的電壓的關(guān)系表。
圖14是表示圖1所示顯示裝置中的視頻數(shù)據(jù)傳送格式的時序圖。
圖15是表示本發(fā)明第二實施方式的顯示裝置的結(jié)構(gòu)的框圖。
圖16是圖15所示顯示裝置的像素電路的等效電路圖。
9圖17是圖15所示顯示裝置的低位比特電路的等效電路圖。圖18是圖15所示顯示裝置的時序圖。
圖19是表示本發(fā)明第三實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖20是表示圖19所示顯示裝置的電壓選擇電路的詳細(xì)框圖。圖21是表示圖19所示顯示裝置中的視頻數(shù)據(jù)傳送格式的時序圖。圖22是表示本發(fā)明第四實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖23是圖22所示顯示裝置的像素電路的等效電路圖。圖24是圖22所示顯示裝置的像素電路的等效電路圖。圖25是圖22所示顯示裝置的像素電路的等效電路圖。圖26是圖22所示顯示裝置的像素電路的等效電路圖。圖27是表示圖22所示顯示裝置的電壓選擇電路的詳細(xì)框圖。圖28是表示圖27所示電壓選擇電路的選擇輸出表。圖29是圖22所示顯示裝置的低位比特電路的等效電路圖。圖30是圖22所示顯示裝置的時序圖。圖31是表示圖22所示顯示裝置的部分布線的電壓的圖。圖32是表示圖22所示顯示裝置的部分布線的電壓的圖。圖33是表示圖22所示顯示裝置的部分布線的電壓的圖。圖34是表示圖22所示顯示裝置的部分布線的電壓的圖。圖35是表示圖22所示顯示裝置的部分布線的電壓的圖。圖36是表示圖22所示顯示裝置的部分布線的電壓的圖。圖37是表示圖22所示顯示裝置的源極布線的電壓的圖。圖38是表示圖22所示顯示裝置中的部分布線的電壓與源極布線的電壓的關(guān)系表。
圖39是本發(fā)明的實施方式的顯示裝置的像素電路的等效電路圖。圖40是本發(fā)明的實施方式的顯示裝置的像素電路的等效電路圖。圖41是表示以往的液晶顯示裝置(第一例)的結(jié)構(gòu)的框圖。圖42是表示圖41所示的液晶顯示裝置的視頻信號線驅(qū)動電路的結(jié)構(gòu)的框圖。
圖43是表示以往的液晶顯示裝置(第二例)的結(jié)構(gòu)的框圖。
10圖44是表示以往的液晶顯示裝置(第三例)的結(jié)構(gòu)的框圖。
圖45是表示以往的液晶顯示裝置(第四例)的結(jié)構(gòu)的框圖。圖46是表示以往的液晶顯示裝置的運算放大電路的電路圖。
標(biāo)號說明
I、 2、 3、 4......顯示裝置
7......柵極驅(qū)動電路
8......移位寄存器
9......柵極輸出電路
10、 20、 40......顯示區(qū)域
II、 21、 31、 41......源極驅(qū)動電路
12、 32......移位寄存器
13、 33......寄存器
14、 34、 44......電壓選擇電路
15、 25、 45......低位比特電路
16、 36、 46......鎖存器
17、 37、 47......選擇電路
51、 52......像素電路
Gi......柵極布線
Sj......源極布線
Sj(2) Sj(0)......部分布線
Ui......輔助電容布線
E2 E0、 Pl......控律ij布線
H2 H0......電容布線
VH、 VL......固定電位布線
LP......鎖存脈沖
Rv......極性控制信號 ,
Sx......比特選擇信號
Aij......像素電路Pij......像素電極
Lc......液晶元件
Q1 Q8、 Q21 Q24、 Q41 Q46、 Q51、 Q52......TFT
Cs......輔助電容
Cp、 C1 C10、 Cj(l) Cj(0)、 ct......電容器
OL......有機(jī)EL元件
Vp......電源布線
具體實施例方式
下面參照圖1和圖40,說明本發(fā)明各實施方式的顯示裝置。在以下的說明中,顯示裝置是具有(mxn)個像素(m及n為2以上的整數(shù))的液晶顯示裝置,提供給顯示裝置的視頻數(shù)據(jù)的比特數(shù)為3比特。另外,將視頻數(shù)據(jù)的各比特從高位開始,依次稱為第2比特、第1比特和第0比特。此外,本發(fā)明與像素數(shù)、視頻數(shù)據(jù)的比特數(shù)、顯示元件的種類等無關(guān),可適用于各種顯示裝置。
(第一實施方式)
圖l是表示本發(fā)明第一實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖l所示的
顯示裝置l包括顯示區(qū)域10;柵極驅(qū)動電路7;以及源極驅(qū)動電路U。顯
示裝置l基于3比特的視頻數(shù)據(jù)Din進(jìn)行8級灰度顯示。
顯示區(qū)域10中設(shè)置有m根柵極布線Gi(i為l以上m以下的整數(shù);圖l中n^9)及n根源極布線Sj(j為l以上n以下的整數(shù))。柵極布線Gi互相平行配置,源極布線Sj與柵極布線Gi正交地相互平行配置。在柵極布線Gi和源極布線Sj的交點附近配置有像素電路Aij。柵極布線和源極布線也分別稱為掃描信號線和數(shù)據(jù)信號線,像素電路Aij相當(dāng)于一個像素。
源極布線Sj在圖l中作為一根布線描述,但實際上對應(yīng)于視頻數(shù)據(jù)的比特數(shù)(3比特)而分割成3根部分布線Sj(2) Sj(0)。部分布線Sj(2) Sj(0)分別對應(yīng)于視頻數(shù)據(jù)的第2比特 第0比特。部分布線Sj(2)、 Sj(l)配置于顯示區(qū)域IO的內(nèi)部,部分布線Sj(0)配置于顯示區(qū)域10的外部。
像素電路Aij具有根據(jù)行號i而不同的電路結(jié)構(gòu)。在顯示裝置l中,像素電路Alj A5j具有圖2所示的電路結(jié)構(gòu),像素電路A6j具有圖3所示的電路結(jié)
12構(gòu),像素電路A7j A9j具有圖4所示的電路結(jié)構(gòu)。圖2所示的像素電路包括有源元件即TFT:Q1;顯示元件即液晶元件Lc;以及電容器Cs。 TFT:Ql是n型TFT, TFT:Ql的柵極端子與柵極布線Gi連接,源極端子與部分布線Sj(2)連接,漏極端子與像素電極Pij連接。像素電極Pij為電容器Cs的一個端子,電容器Cs的另一個端子與輔助電容布線Ui連接。
圖3所示的像素電路是在圖2所示的像素電路中增加了第二開關(guān)元件即TFT:Q2的電路。TFT:Q2是n型TFT,配置于部分布線Sj(2)和部分布線Sj(1)之間。TFT:Q2的柵極端子與控制布線E2連接。圖4所示的像素電路包括有源元件即TFT:Q3;顯示元件即液晶元件Lc;以及電容器Cs。圖4所示的像素電路具有與圖2所示的像素電路相同的結(jié)構(gòu),但其與圖2所示的像素電路的不同點在于,TFT:Q3的源極端子與部分布線Sj(l)連接、以及TFT:Q3夾著柵極布線Gi配置于液晶元件Lc的相反一側(cè)。
顯示區(qū)域10中,柵極布線G1 G6等間隔配置,柵極布線G7 G9也等間隔配置。柵極布線G6、 G7以其兩倍的間隔配置,控制布線E2配置于柵極布線G6、 G7的大致中間的位置。從而,第二開關(guān)即TFT:Q2的控制布線E2與相鄰的柵極布線G6、 G7之間的距離大致等于柵極布線G1 G6間或柵極布線G7 G9間的距離。
柵極驅(qū)動電路7包括m比特的移位寄存器8;以及m比特量的柵極輸出電路9。移位寄存器8按照時鐘信號YCK依次傳送啟動脈沖YI。柵極輸出電路9在移位寄存器8的輸出和輸出使能信號(enable signal)OE之間進(jìn)行邏輯運算,向柵極布線Gi提供選擇電壓GH(高電平)或非選擇電壓GL(低電平)。從而逐根依次地選擇柵極布線Gi。
源極驅(qū)動電路ll包括n比特的移位寄存器12; (nx3)比特的寄存器13;n個帶3比特鎖存器的電壓選擇電路14;以及n個低位比特電路15。向移位寄存器12的最前端輸入啟動脈沖SP。移位寄存器12按照時鐘信號SCK依次傳送啟動脈沖SP。移位寄存器12的輸出作為定時脈沖SSP提供給寄存器13。當(dāng)?shù)趈個定時脈沖SSP輸出時,寄存器13將3比特的視頻數(shù)據(jù)Din保存在與源極布線Sj對應(yīng)的位置上。
圖5是表示電壓選擇電路14的詳細(xì)框圖。圖5中,鎖存器16是3 特的鎖存器,按照鎖存脈沖LP獲取寄存器13中保存的3比特的數(shù)據(jù)Dj2 DjO。選擇電路17按照比特選擇信號Sx從鎖存器16所保存的3比特的數(shù)據(jù)中選擇l比特的數(shù)據(jù),將所選擇的數(shù)據(jù)以與極性控制信號Rv對應(yīng)的極性輸出。選擇電路17的選擇輸出Dx根據(jù)比特選擇信號Sx、極性控制信號Rv及3比特的數(shù)據(jù)Dj2 DjO,如圖6所示確定。此外,INV(X)表示對X取非。
電壓選擇電路14中,在輸出端Bj和具有固定電位VL的布線之間配置有TFT:Q7,在輸出到Bj和具有固定電位VH的布線之間配置有TFT:Q8。TFT:Q7是n型TFT, TFT:Q8是p型TFT,向TFT:Q7、 Q8的柵極端子提供選擇輸出Dx。選擇輸出Dx為l(高電平)時,從輸出端Bj輸出電壓VL,選擇輸出Dx為O(低電平)時,從輸出端Bj輸出電壓VH。
圖7是低位比特電路15的等效電路圖。低位比特電路15的輸入端Bj與電壓選擇電路14的輸出端Bj連接,在低位比特電路15中配置有部分布線Sj(0)。在輸入端Bj和部分布線Sj(0)之間配置有第一開關(guān)元件即TFT:Q6,在部分布線Sj(0)和部分布線Sj(l)之間配置有第二開關(guān)元件即TFT:Q4。另外,通過設(shè)置TFT:Q5和電容器Cp,在部分布線Sj(O)上形成部分布線Sj(l)的一半的布線電容。TFT:Q4 Q6是n型TFT, TFT:Q4、 Q6的柵極端子分別與控制布線E1 、EO連接。向TFT:Q5的柵極端子提供柵極低電壓Vgl。
圖8是顯示裝置1的時序圖。下面將柵極布線上的信號稱為柵極信號,將控制布線上的信號稱為控制信號。圖8(1)和(2)表示柵極信號G1、 G2的變化,(3)中表示鎖存脈沖LP的變化,(4)中表示比特選擇信號Sx的變化、(5) (7)中表示控制信號E2 E0的變化,(8)中表示極性控制信號Rv的變化。圖8中,將一幀期間的長度記為T、將1H期間分成4個小期間時,用tk表示從時刻O經(jīng)過k個小期間的時刻。小期間的長度可以相同,也可以不同。
參照圖8 圖13,說明在柵極布線Gl的lH期間(時刻t4 t8)中顯示裝置l的動作。該lH期間分成電壓施加期間(時刻t4 t7)和電壓平均化期間(時刻t7 t8)。柵極信號Gl在時刻t7 t8為GH,在除此以外的時刻為GL。鎖存脈沖LP在時刻t7 t8為DH(高電平),在除此以外的時刻為DL(低電平)。比特選擇信號Sx的值在時刻t4 t5為2,在時刻t5 t6為l,在時刻t6 t7為0。控制信號E2在時刻t5 t7為GL,在除此以外的時刻為GH??刂菩盘朎1在時刻
14t6 t7為GL,在除此以外的時刻為GH??刂菩盘朎0在時刻t7 t8為GL,在 除此以外的時刻為GH。極性控制信號Rv在時刻t4 t8為GL。
通常,柵極信號Gi在各幀期間中,在某一個1H期間的一部分為GH,除 此以外為GL。鎖存脈沖LP、比特選擇信號Sx及控制信號E2 E0在各lH期 間中與時刻t4 t8同樣地變化。極性控制信號Rv在每隔lH期間變化為DH和 DL,在下一幀期間變成相反極性。極性控制信號Rv例如在柵極布線G2的lH 期間(時刻t8 tl2)為DH,在下一幀期間的柵極布線G1的1H期間(時刻 (T+t4) (T+t8))也是DH 。
圖9 圖12分別表示在時刻t4 t5、時刻t5 t6、時刻t6 t7、及時刻t7 t8的部分布線Sj(2) Sj(0)或源極布線Sj的電壓。在時刻t4 t7提供給部分布 線Sj(2) Sj(0)的電壓與時刻t7 t8的源極布線Sj的電壓之間存在圖13所示 的關(guān)系。圖9 圖12中描述了根據(jù)提供給部分布線Sj(2) Sj(0)的電壓,源極 布線Sj的電壓變?yōu)閂H、 V6 V1、 VL的狀態(tài)。
圖8中,在時刻t4鎖存脈沖LP從DH變?yōu)镈L時,鎖存器16取入要對像素 電路Alj寫入的3比特的數(shù)據(jù)Dj2 DjO。由于在時刻t4 t5比特選擇信號Sx 的值為2、極性控制信號Rv為DL,所以選擇電路17的選擇輸出Dx為 INV(Dj2)(參照圖6)。電壓選擇電路14在Dj2-l時輸出電壓VH,在Dj24時輸 出電壓VL。由于這時控制信號E2 E0為GH,所以TFT:Q2、 Q4、 Q6為導(dǎo)通 狀態(tài)。因而,向部分布線Sj(2) Sj(0)提供電壓選擇電路14的輸出電壓。這 時的部分布線Sj(2)的電壓如圖9所示。
由于在時刻t5 t6比特選擇信號Sx的值為l、極性控制信號Rv為DL,所 以選擇電路17的選擇輸出Dx為INV(Djl)。電壓選擇電路14在Djl-l時輸出電 壓VH,在Dj^O時輸出電壓VL。由于這時控制信號E1、 EO為GH,控制信 號E2為GL,所以TFT:Q4、 Q6為導(dǎo)通狀態(tài),TFT:Q2為截止?fàn)顟B(tài)。因而,從 時刻t5開始,部分布線Sj(2)的電壓保持以前的電平,向部分布線Sj(l)、 Sj(O) 提供電壓選擇電路14的輸出電壓。這時的部分布線Sj(2)、 Sj(l)的電壓如圖 IO所示。
由于在時刻t6 t7比特選擇信號Sx的值為0、極性控制信號Rv為DL,所 以選擇電路17的選擇輸出Dx為INV(DjO)。電壓選擇電路14在Dj(^l時輸出電壓VH,在Dj04時輸出電壓VL。由于這時控制信號EO為GH,控制信號E2、 E1為GL,所以TFT:Q6為導(dǎo)通狀態(tài),TFT:Q2、 Q4為截止?fàn)顟B(tài)。因而,從時 刻t6開始,部分布線Sj(l)的電壓保持以前的電平,向部分布線Sj(O)提供電 壓選擇電路14的輸出電壓。這時的部分布線Sj(2) Sj(0)的電壓如圖ll所示。
在時刻t7 t8,由于控制信號E2、 E1為GH,控制信號EO為GL,所以 TFT:Q2、 Q4為導(dǎo)通狀態(tài),TFT:Q6為截止?fàn)顟B(tài)。這時,部分布線Sj(2) Sj(0) 通過TFT:Q2、 Q4相互連接,形成一根源極布線Sj。這時的源極布線Sj的電 壓如下所示,成為對在時刻t4 t7提供給部分布線Sj(2) Sj(0)的電壓進(jìn)行加 權(quán)平均得到的電壓。
部分布線Sj(2) Sj(0)的布線電容分別記為Ca、 Cb及Cc。部分布線Sj(2) 上連接有6個像素電路,部分布線Sj(l)上連接有3個像素電路,部分布線Sj(O) 的布線電容為布線電容Sj(l)的一半。因而,成立以下所述關(guān)系 Ca:Cb:Cc=6:3:(3/2)=4:2:l。
當(dāng)視頻數(shù)據(jù)的值為6時,在時刻t4 t7提供給部分布線Sj(2) Sj(0)的電 壓分別為VH、 VH、 VL,在時刻t7 t8的源極布線Sj的電壓為V6(參照圖9 圖12中左起第二根源極布線)。由于部分布線Sj(2) Sj(0)上積累的電荷在時 刻t7前后不發(fā)生變化,所以有下式成立。<formula>formula see original document page 16</formula>
因而,電壓V6由下式(1)給出。同樣,電壓V5 V1分別由下式(2) (6)給出。
<formula>formula see original document page 16</formula>其結(jié)果是,例如當(dāng)VH二3.5V、VI^0V時,由于Ca:Cb:0^4:2:l,則V6-3V、 V5=2.5V、 V4=2V、 V3=1.5V、 V2=1V、 V1=0.5V。
這樣,當(dāng)極性控制信號Rv為DL時,源極布線Sj的電壓在視頻數(shù)據(jù)的值為7 0時分別為VH、 VH6 VH1、 VL。相反地,當(dāng)極性控制信號Rv為DH 時,電壓選擇電路14的輸出電壓為反極性,源極布線Sj的電壓在視頻數(shù)據(jù) 的值為7 0時分別為VL、 VH1 VH6、 VH。
由于在時刻t7 t8柵極信號Gl為GH,所以與柵極布線G1連接的像素電 路Alj內(nèi)的TFT:Ql為導(dǎo)通狀態(tài)。因而,源極布線Sj的電壓(將提供給部分布 線的電壓平均化得到的電壓)被提供給像素電路Alj內(nèi)的像素電極Plj。
顯示裝置l的公共電極驅(qū)動電路(未圖示)在極性控制信號Rv為DL時,將 公共電極com的電位控制為VL,在極性控制信號Rv為DH時,將公共電極 com的電位控制為VH。從而,可以在極性控制信號Rv為DL時,對液晶元件 Lc施加O以上(VH-VL)以下的電壓(正灰度電壓),在極性控制信號Rv為DH 時,對液晶元件Lc施加(VL-VH)以上O以下的電壓(負(fù)灰度電壓)。因而,若 采用顯示裝置l,可以對液晶元件Lc切換施加正灰度電壓和負(fù)灰度電壓來進(jìn) 行AC驅(qū)動,顯示所希望的視頻。
此外,圖8中,柵極信號Gi僅在lH期間的電壓平均化期間為GH(參照實 線的波形),但該結(jié)構(gòu)中殘留有像素電路Aij上積累的電荷的影響。因此,為 了消除該影響,柵極信號Gi也可以在整個lH期間內(nèi)為GH(參照虛線所示的 波形)。
這種情況下,在柵極布線G1 G6的1H期間,部分布線Sj(2)上連接有一 個像素電極Pij,而在除此以外的時間,部分布線Sj(2)上一個像素電極Pij都 不連接。因此,部分布線Sj(2)的電容Ca隨著是否是柵極布線Gl G6的lH 期間而發(fā)生變動。為了防止該變動,在像素電路Alj的外側(cè)配置像素電路 AOj,控制與像素電路AOj連接的柵極布線GO的電壓,使其在柵極布線G1 G6的1H期間為GL,在除此以外的時間為GH即可。
同樣,部分布線Sj(l)的電容Cb根據(jù)是否是柵極布線G7 G9的lH期間 而發(fā)生變動。為了防止該變動,在像素電路A9j和低位比特電路15之間配置 像素電路A10j,控制與像素電路A10j連接的柵極布線G10的電壓,使其在柵 極布線G7 G9的1H期間為GL,在除此以外的時間為GH即可。在這樣增加 調(diào)整電容用的像素電路的情況下,需要對布線電容或比特數(shù)據(jù)進(jìn)行再調(diào)整, 以使電容Ca和Cb的比值為合適的值。
17顯示裝置l對視頻數(shù)據(jù)Din的輸入采用圖14所示的傳送格式。圖14是表 示顯示裝置l中的視頻數(shù)據(jù)傳送格式的時序圖。圖14中,D2 D0表示1比特 量的視頻數(shù)據(jù),Bpq(p為0以上2以下的整數(shù),q為l以上9以下的整數(shù))表示第 q個視頻數(shù)據(jù)的第p比特。該例中,行方向的像素數(shù)n為9個。
為了在1H期間輸入9個視頻數(shù)據(jù),將1H期間分割成9個周期,在各周期 中輸入l個視頻數(shù)據(jù)。第j個視頻數(shù)據(jù)保存于寄存器13內(nèi)與源極布線Sj對應(yīng)的 位置。第9個視頻數(shù)據(jù)輸入后,鎖存脈沖LP從DH變?yōu)镈L,與其同步,寄存 器13中保存的(9x3)比特的數(shù)據(jù)一齊傳送到9個電壓選擇電路14中包含的3比 特的鎖存器16。為了利用圖14所示的傳送格式輸入視頻數(shù)據(jù)Din,源極驅(qū)動 電路ll包括(nx3)比特的寄存器13和n個帶3比特鎖存器的電壓選擇電路14。
如上所示,本實施方式的顯示裝置l包括多根柵極布線Gi;多根源極
布線Sj;與柵極布線Gi和源極布線Sj的交點對應(yīng)配置的多個像素電路Aij;
以及與各源極布線Sj分別對應(yīng),將源極布線Sj加以分割而構(gòu)成的,多根作為 電容起作用的部分布線Sj(2) Sj(0)、在上述電容和具有固定電位VH、 VL 的布線之間設(shè)置的第一開關(guān)元件(TFT:Q6)、和在上述電容間設(shè)置的第二開 關(guān)元件(TFT:Q2、 Q4)。
在電壓施加期間,第一開關(guān)元件為導(dǎo)通狀態(tài),第二開關(guān)元件最開始兩 者均為導(dǎo)通狀態(tài),接著僅有TFT:Q4為導(dǎo)通狀態(tài),最后兩者均為截止?fàn)顟B(tài), 根據(jù)視頻數(shù)據(jù)的各比特向各部分布線Sj(2) Sj(0)提供電壓VH或VL。在電壓 平均化期間,第一開關(guān)元件為截止?fàn)顟B(tài),第二開關(guān)元件為導(dǎo)通狀態(tài),源極 布線Sj的電壓為將提供給部分布線Sj(2) Sj(0)的電壓平均化的電壓。將平 均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件(TFT:Ql)的像素電路Aij內(nèi)的像 素電極Pij。由于提供給部分布線Sj(2) Sj(0)的電壓的組合為8種,所以通過 將這些電壓平均化,可以生成8種灰度電壓。
因而,若采用本實施方式的顯示裝置l,則不需要使用運算放大電路(及 緩沖電路)就可以生成與視頻數(shù)據(jù)對應(yīng)的灰度電壓并提供給像素電極Pij,可 以顯示所希望的視頻。另外,由于未使用運算放大電路(及緩沖電路),所以 可以使恒定地流過運算放大電路(及緩沖電路)的電源間的電流為零,從而可 以降低顯示裝置的功耗。顯示裝置1中,在1H期間對部分布線SJ(1)進(jìn)行2次充電,對部分布線Sj(O) 進(jìn)行3次充電,所以流入源極布線Sj的電流要多于以往。然而,通常流過運 算放大電路的電源間的電流比流入源極布線Sj的電流要大一個數(shù)量級左 右。因而,即使流入源極布線Sj的電流多于以往,也由于比其大許多的流 過運算放大電路的電源間的電流為零,因此可以比以往進(jìn)一步降低功耗。 顯示裝置l采用對布線電容最大的部分布線Sj(2)僅進(jìn)行一次充電的結(jié)構(gòu),以 減小流入源極布線Sj的電流。
另外,顯示裝置l所生成的灰度電壓取決于各電容和源極布線的寄生電 容所保持的電壓,而不取決于開關(guān)元件的特性(閾值或遷移率)。因此,在構(gòu) 成開關(guān)元件時,即使是采用閾值或遷移率等特性容易波動的CG硅TFT或多 晶硅TFT的情況下,灰度電壓的變動也很小。因而,即使是采用CG硅TFT 或多晶硅TFT的情況下,也可以高生產(chǎn)率、低成本地實現(xiàn)驅(qū)動器一體型的顯 示裝置。
另外,在顯示裝置l中,通過分割源極布線Sj形成起電容作用的3根部 分布線Sj(2) Sj(0).通過這樣分割源極布線Sj來形成全部或一部分電容,可 以節(jié)省形成電容的面積。顯示裝置1中,部分布線Sj(2)、 Sj(l)配置于顯示區(qū) 域10的內(nèi)部,部分布線Sj(0)配置于顯示區(qū)域10的外部,如上所述 Ca:Cb:Cc=4:2:l。因而,設(shè)置于顯示區(qū)域IO的外部的電容Cc為源極布線Sj 的布線電容(Ca+Cb)的l/6即可。
另外,在顯示裝置l中,由于部分布線Sj(2) Sj(0)中只有兩根部分布線 Sj(2)、 Sj(l)配置于顯示區(qū)域10的內(nèi)部,所以配置于顯示區(qū)域10內(nèi)部的第二 開關(guān)元件對每根數(shù)據(jù)信號線Sj設(shè)置一個即可。配置于顯示區(qū)域10內(nèi)部的第 二開關(guān)元件(TFT:Q2)的控制布線E2與相鄰的柵極布線G6、 G7之間的距離大 致等于柵極布線G1 G6間或柵極布線G7 G9間的距離。因而,只將柵極 布線Gi中的一根布線替換成控制布線E2,就可以混入柵極布線Gi的配置間 隔而使得控制布線E2的存在不明顯。由于因替換而缺少的柵極布線僅為一 根,所以只要使用相鄰的柵極布線來代替缺少的柵極布線即可。
此外,顯示裝置1中,視頻數(shù)據(jù)的比特數(shù)為3比特,但視頻數(shù)據(jù)的比特 數(shù)可以是任意的。例如,為了對應(yīng)4比特的視頻數(shù)據(jù),只要在顯示裝置l中增加部分布線Sj(O)的一半的電容即可。同樣地,通過依次增加一半的電容, 也可以對應(yīng)5比特以上的視頻數(shù)據(jù)。
通常,與一個像素電路對應(yīng)的源極布線的布線電容量為可形成與該像
素電路同等大小的電容的電容量的數(shù)十分之一左右。因而,在顯示區(qū)域的 外部形成與源極布線的總電容相等的電容時,需要數(shù)個像素電路大小的區(qū)
域。另外,分割源極布線Sj而構(gòu)成的多根部分布線中配置于顯示區(qū)域內(nèi)部
的部分布線和配置于顯示區(qū)域外部的部分布線可自由地決定。
另外,顯示裝置1具有2根固定電位布線,但也可以具有3根以上的固定 電位布線。例如,具有4根固定電位布線的顯示裝置的電壓選擇電路對應(yīng)于 視頻數(shù)據(jù)的各2比特輸出4種電壓。這些變形例的顯示裝置也具有與顯示裝 置l同樣的效果。
(第二實施方式)
圖15是表示本發(fā)明第二實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖15所示
的顯示裝置2包括顯示區(qū)域20;柵極驅(qū)動電路7;以及源極驅(qū)動電路21。
在以下所示的各實施方式中,對于與先前所述的實施方式相同的構(gòu)成要素, 附加同一參考標(biāo)號并省略其說明。
顯示區(qū)域20中,與第一實施方式一樣設(shè)置有m根柵極布線Gi(圖15中 m=9)、 n根源極布線Sj、以及(mxn)個像素電路Aij。但是,并未將源極布線 Sj分割成部分布線,像素電路Aij都具有圖16所示的電路結(jié)構(gòu)。圖16所示的 像素電路是在圖2所示的像素電路中作了以下變更,即將TFT:Q1的源極端子 與源極布線Sj連接的電路。
源極驅(qū)動電路21是在第一實施方式的源極驅(qū)動電路11中,將低位比特 電路15替換成低位比特電路25的電路。圖17是低位比特電路25的等效電路 圖。低位比特電路25中設(shè)置有2個電容器Cj(1)、 Cj(O)。在源極布線Sj和節(jié)點 Tj之間配置有TFT:Q21,在電容器Cj(l)和節(jié)點Tj之間配置有TFT:Q22,在電 容器Cj(0)和節(jié)點Tj之間配置有TFT:Q23,在輸入端Bj和節(jié)點Tj之間配置有 TFT:Q24。 TFT:Q24起到第一開關(guān)元件的作用,TFT:Q21 Q23起到第二開 關(guān)元件的作用。TFT:Q21 Q24是n型TFT, TFT:Q21 Q24的柵極端子分別 與控制布線E2 E0、 Pl連接。電容器Cj(l)構(gòu)成為其電容量為源極布線Sj的布線電容的一半的結(jié)構(gòu),
電容器Cj(O)構(gòu)成為其電容量為電容器Cj(l)的電容量的一半的結(jié)構(gòu)。顯示裝 置2中,源極布線Sj與視頻數(shù)據(jù)的第2比特對應(yīng),電容器Cj(l)、 Cj(0)分別與 視頻數(shù)據(jù)的第l比特、第0比特對應(yīng)。
圖18是顯示裝置2的時序圖。圖18(1)表示柵極信號G1的變化,(2)表示 鎖存脈沖LP的變化,(3)表示比特選擇信號Sx的變化、(4) (6)中表示控制信 號E2 E0的變化,(7)表示控制信號P1的變化,(8)表示極性控制信號Rv的變 化。
參照圖18,說明在柵極布線Gl的lH期間(時刻t4 t8)中顯示裝置2的動 作。該lH期間分成電壓施加期間(時刻t4 t7)和電壓平均化期間(時刻t7 t8)。柵極信號G1、鎖存脈沖LP、比特選擇信號Sx、控制信號E2及極性控制 信號Rv的變化與圖8所示相同??刂菩盘朎l在時刻t4 t5和時刻t6 t7為GL, 在除此以外的時間為GH。控制信號E0在時刻t4 t6為GL,在除此以外的時 間為GH。控制信號Pl在時刻t7 t8為GL,在除此以外的時間為GH。通常, 控制信號E1、 EO、 Pl在各lH期間與時刻t4 t8同樣地變化。
與圖8相同,電壓選擇電路14在時刻t4 t5輸出與數(shù)據(jù)Dj2(視頻數(shù)據(jù)的 第2比特)對應(yīng)的電壓,在時刻t5 t6輸出與數(shù)據(jù)Djl(視頻數(shù)據(jù)的第l比特)對 應(yīng)的電壓,在時刻t6 t7輸出與數(shù)據(jù)DjO(視頻數(shù)據(jù)的第0比特)對應(yīng)的電壓。
在時刻t4 t5,由于控制信號E2、 P1為GH,控制信號E1、 EO為GL,所 以TFT:Q21、 Q24為導(dǎo)通狀態(tài),TFT:Q22、 Q23為截止?fàn)顟B(tài)。因而,向源極 布線Sj提供電壓選擇電路14的輸出電壓,在源極布線Sj上積累與數(shù)據(jù)Dj2對 應(yīng)的電荷。
在時刻t5 t6,由于控制信號E1、 P1為GH,控制信號E2、 EO為GL,所 以TFT:Q22、 Q24為導(dǎo)通狀態(tài),TFT:Q21、 Q23為截止?fàn)顟B(tài)。因而,向電容 器Cj(l)提供電壓選擇電路14的輸出電壓,在電容器Cj(l)上積累與數(shù)據(jù)Djl
對應(yīng)的電荷。
在時刻t6 t7,由于控制信號EO、 P1為GH,控制信號E2、 E1為GL,所 以TFT:Q23、 Q24為導(dǎo)通狀態(tài),TFT:Q21、 Q22為截止?fàn)顟B(tài)。因而,向電容 器Cj(0)提供電壓選擇電路14的輸出電壓,在電容器Cj(O)上積累與數(shù)據(jù)DjO對應(yīng)的電荷。
在時刻t7 t8,由于控制信號E2 E0為GH,控制信號P1為GL,所以 TFT:Q21 Q23為導(dǎo)通狀態(tài),TFT:Q24為截止?fàn)顟B(tài)。這時,源極布線Sj和電 容器Cj(l)、 Cj(0)通過TFT:Q21 Q23相互連接。這時的源極布線Sj的電壓為 對在時刻t4 t7提供給源極布線Sj和電容器Cj(l)、Cj(0)的電壓進(jìn)行加權(quán)平均 得到的電壓。由于在時刻t7 t8柵極信號Gl為GH,所以源極布線Sj的電壓 提供給像素電路Alj內(nèi)的像素電極Plj。
與第一實施方式相同,在極性控制信號Rv為DL時,控制公共電極com 的電位于VL,在極性控制信號Rv為DH時,控制公共電極com的電位于VH。 從而,可以在極性控制信號Rv為DL時,對液晶元件Lc施加O以上(VH-VL) 以下的電壓(正灰度電壓),在極性控制信號Rv為DH時,對液晶元件Lc施加 (VL-VH)以上O以下的電壓(負(fù)灰度電壓)。
這樣,在本實施方式的顯示裝置2中,在電壓施加期間,第一開關(guān)元件 (TFT:Q24)為導(dǎo)通狀態(tài),第二開關(guān)元件(TFT:Q21 Q23)均為導(dǎo)通狀態(tài),向源 極布線Sj和電容器Cj(l)、 Cj(O)提供與視頻數(shù)據(jù)的各比特對應(yīng)的電壓。在電 壓平均化期間,第一開關(guān)元件為截止?fàn)顟B(tài),第二開關(guān)元件為導(dǎo)通狀態(tài),源 極布線Sj的電壓為將提供給源極布線Sj和電容器Cj(l)、 Cj(O)的電壓平均化 的電壓。將平均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件(TFT:Q1)的像素 電路Aij內(nèi)的像素電極Pij。
因而,若采用本實施方式的顯示裝置2,則與第一實施方式的顯示裝置 l相同,不需要使用運算放大電路(及緩沖電路)就可以生成與視頻數(shù)據(jù)對應(yīng) 的灰度電壓并提供給像素電極Pij,可以顯示所希望的視頻。另外,由于未 使用運算放大電路,所以可以使恒定地流過運算放大電路的電源間的電流 為零,從而可以降低顯示裝置的功耗,可以高生產(chǎn)率且低成本地實現(xiàn)驅(qū)動 器一體型的顯示裝置。
(第三實施方式)
圖19是表示本發(fā)明第三實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖19所示 的顯示裝置3是在第一實施方式的顯示裝置1中,將源極驅(qū)動電路ll替換成 源極驅(qū)動電路31的裝置。顯示裝置3的特征在于,對于視頻數(shù)據(jù)Din的輸入,采用從多個數(shù)值數(shù)據(jù)中將權(quán)重相等的部分集中并依次傳送的格式。
如第一實施方式中說明的那樣,在電壓施加期間,最開始提供與視頻 數(shù)據(jù)的第2比特對應(yīng)的電壓,然后提供與視頻數(shù)據(jù)的第l比特對應(yīng)的電壓, 最后提供與視頻數(shù)據(jù)的第O比特對應(yīng)的電壓。因而,并不是逐個依次地輸入 視頻數(shù)據(jù),而是最開始集中輸入視頻數(shù)據(jù)的第2比特,然后集中輸入視頻數(shù) 據(jù)的第1比特,最后集中輸入視頻數(shù)據(jù)的第O比特,從而可以減少源極驅(qū)動
電路31的電路量。
源極驅(qū)動電路31包括(n/3)比特的移位寄存器32; n比特的寄存器33; n個帶l比特鎖存器的電壓選擇電路34;以及n個低位比特電路15。移位寄存 器32按照時鐘信號SCK依次傳送啟動脈沖SP。移位寄存器32的輸出作為定 時脈沖SSP提供給寄存器33。當(dāng)?shù)赼個(a為l以上(n/3)以下的整數(shù))定時脈沖 SSP輸出時,寄存器33將3比特的視頻數(shù)據(jù)Din逐個比特地保存在與源極布線 Sb-2、 Sb-l、 Sb對應(yīng)的位置(其中,b=3a)。
圖20是表示電壓選擇電路34的詳細(xì)框圖。圖20中,鎖存器36是1比特的 鎖存器,按照鎖存脈沖LP取入寄存器33中保存的l比特的數(shù)據(jù)Dj。選擇電路 37將鎖存器36中保存的l比特的數(shù)據(jù)以與極性控制信號Rv對應(yīng)的極性輸出。 在極性控制信號Rv為DL時選擇電路37的選擇輸出Dx為Dj,在極性控制信號 Rv為DH時為INV(Dj)。
圖21是表示顯示裝置3中的視頻數(shù)據(jù)傳送格式的時序圖。該例中,行方 向的像素數(shù)n為9個。為了在1H期間輸入9個視頻數(shù)據(jù),將1H期間分割成9個 周期,在各周期中輸入3比特的視頻數(shù)據(jù)的量。最開始,集中視頻數(shù)據(jù)的第 2比特B2q(全部都是9比特;以下相同),在3個周期內(nèi)第2比特B2q以3比特為 一組逐組輸入。然后,集中視頻數(shù)據(jù)的第l比特Blq,在3個周期內(nèi)第1比特 Blq以3比特為一組逐組輸入。最后,集中視頻數(shù)據(jù)的第0比特BOq,在3個 周期內(nèi)第0比特B0q以3比特為一組逐組輸入。
鎖存脈沖LP以每3個周期一次的比例,從DH變?yōu)镈L。
為了利用圖21所示的傳送格式輸入視頻數(shù)據(jù)Din,源極驅(qū)動電路31包 括(n/3)比特的移位寄存器32; n比特的寄存器33;以及n個帶l比特鎖存器 的電壓選擇電路34。而且不需要比特選擇信號Sx。因而,源極驅(qū)動電路31的電路量少于第一實施方式的源極驅(qū)動電路ll的電路量。
如上所示,若采用本實施方式的顯示裝置3,對于視頻數(shù)據(jù)的輸入,采 用從多個數(shù)值數(shù)據(jù)中集中權(quán)重相等的部分依次傳送的格式,從而可以減少 源極驅(qū)動電路的電路量,可以高生產(chǎn)率且低成本地實現(xiàn)顯示裝置。 (第四實施方式)
圖22是表示本發(fā)明第四實施方式的顯示裝置的結(jié)構(gòu)的框圖。圖22所示
的顯示裝置4包括顯示區(qū)域40;柵極驅(qū)動電路7;以及源極驅(qū)動電路41。
顯示區(qū)域40中與第一實施方式一樣設(shè)置有m根柵極布線Gi(圖22中 m=9)、 n根源極布線Sj、以及(mxn)個像素電路Aij。源極布線Sj對應(yīng)于視頻 數(shù)據(jù)的比特數(shù)(3比特)而被分割成三根部分布線Sj(2) Sj(0)。
顯示裝置4中,將多根電容布線H2 H0設(shè)置成與柵極布線Gi平行,與 源極布線Sj交叉。電容布線H2、 Hl設(shè)置于顯示區(qū)域40的內(nèi)部,電容布線HO 設(shè)置于顯示區(qū)域40的外部。在源極布線Sj和電容布線H2 H0交叉的位置形 成電容器。
像素電路Aij具有因行號i而不同的電路結(jié)構(gòu)。在顯示裝置4中,像素電 路Alj具有圖23所示的電路結(jié)構(gòu),像素電路A2j A5j具有圖24所示的電路結(jié) 構(gòu),像素電路A6j具有圖25所示的電路結(jié)構(gòu),像素電路A7j A9j具有圖26所 示的電路結(jié)構(gòu)。圖23所示的像素電路是在圖2所示的像素電路中增加了2個 電容器C1、 C2的電路。電容器C1、 C2通過將部分布線Sj(2)與電容布線H2 交叉而形成。圖24所示的像素電路是在圖2所示的像素電路中增加了電容器 Ci+1的電路。電容器Ci+l通過將部分布線Sj(2)和電容布線H2交叉而形成。
圖25所示的像素電路是在圖2所示的像素電路中增加了第二開關(guān)元件 即TFT:Q41的電路。TFT:Q41是n型TFT,配置于部分布線Sj(2)和部分布線 Sj(l)之間。TFT:Q41的柵極端子與控制布線E2連接。圖26所示的像素電路 是在圖2所示的像素電路中增加了電容器Ci的電路,并作了以下變更即將 TFT:Ql的源極端子與部分布線Sj(l)連接。電容器Ci通過將部分布線Sj(l)和 電容布線H1交叉而形成。
源極驅(qū)動電路41包括(n/3)比特的移位寄存器32; n比特的寄存器33; n個帶l比特鎖存器的電壓選擇電路44;以及n個低位比特電路45。圖27是表示電壓選擇電路44的詳細(xì)框圖。圖27中,鎖存器46是1比特的鎖存器,按照 鎖存脈沖LP取入寄存器33中保存的l比特的數(shù)據(jù)Dj。選擇電路47在鎖存器46 中保存的1比特的數(shù)據(jù)和控制信號PV之間進(jìn)行邏輯運算。選擇電路47的選擇 輸出Dy基于控制信號PV和數(shù)據(jù)Dj,如圖28所示確定。
電壓選擇電路44中,在輸出端Bj和具有固定電位VL的布線之間串聯(lián)配 置TFT:Q44、 Q45,在TFT:Q44、 Q45的連接點Bx和具有固定電位VH的布線 之間配置有TFT:Q46。 TFT:Q44、 Q45是n型TFT, TFT:Q46是p型TFT。向 TFT:Q44的柵極端子提供選擇輸出Dy,向TFT:Q45、 Q46的柵極端子提供極 性控制信號Rv。當(dāng)選擇輸出Dy為l、極性控制信號Rv為DH時,從輸出端Bj 輸出電壓VL,當(dāng)選擇輸出Dy為l、極性控制信號Rv為DL時,從輸出端Bj 輸出電壓VH,當(dāng)選擇輸出Dx為O時,輸出端Bj為開放狀態(tài)。
圖29是低位比特電路45的等效電路圖。低位比特電路45中設(shè)置有部分 布線Sj(0)和電容器C10。在低位比特電路45的輸入端Bj和部分布線Sj(0)之間 配置有第一開關(guān)元件即TFT:Q43,在部分布線Sj(O)和部分布線Sj(l)之間配 置有第二開關(guān)元件即TFT:Q42。電容器C10通過將部分布線Sj(0)和電容布線 HO交叉而形成。TFT:Q42、 Q43是n型TFT, TFT:Q42、 Q43的柵極端子分別 與控制布線E1、 EO連接。
圖30是顯示裝置4的時序圖。下面將電容布線上的信號稱為電容控制信 號。圖30(1)表示柵極信號G1的變化,(2)表示視頻數(shù)據(jù)Din的變化,(3)表示 鎖存脈沖LP的變化,(4)表示控制信號PV的變化,(5) (7)表示控制信號E2 EO的變化,(8) (10)表示電容控制信號H2 H0的變化,(ll)表示極性控制 信號Rv的變化。圖30中,將1H期間分成9個小期間時,用tk表示從時刻O經(jīng) 過k個小期間的時刻。
參照圖30 圖38,說明在柵極布線Gl的lH期間(時刻t4 tl3)中顯示裝 置4的動作。該lH期間分成電壓施加期間(時刻t4 tll)和電壓平均化期間 (時亥iJtll U3)。柵極信號Gl在時亥Utll tl3為GH,在除此以外的時間為GL。 鎖存脈沖LP在時刻t5 t6、時刻t8 t9、以及時刻tll tl2為DH,在除此以 外的時間為DL。控制信號PV在時刻t4 t5、時刻t6 t7、以及時刻t9 t10 為DH,在除此以外的時間為DL。控制信號E2在時刻t6 tll為GL,在除此以外的時間為GH??刂菩盘朎l在時刻t9 tll為GL,在除此以外的時間為 GH。控制信號E0在時刻tll tl3為GL,在除此以外的時間為GH。電容控 制信號H2在時刻t4 t5為GL,在除此以外的時間為GH。電容控制信號H1 在時刻t4 t5及時刻t6 t8為GL,在除此以外的時間為GH。電容控制信號 H0在時刻t4 t5、時刻t6 t8、以及時刻t9 tlO為DL,在除此以外的時間為 DH。極性控制信號Rv在時刻t4 tl3為DL。
通常,柵極信號Gi在各幀期間,在某一個1H期間的一部分為GH,除此 以外為GL。鎖存脈沖LP和控制信號PV、 E2 E0在各lH期間與時刻t4 t13 同樣地變化。極性控制信號Rv每一lH期間變?yōu)镈H和DL,在下一幀期間為 反極性。電容控制信號H2 H0在極性控制信號Rv為DL時如上述那樣變化, 在極性控制信號Rv為DH時為反極性。
圖31 圖37分別表示在時刻t4 t5、時刻t5 t6、時刻t6 t8、時刻t8 t9、時刻t9 tl0、時亥ijtl0 tll及時亥ljtll tl3的,部分布線Sj(2) Sj(0)或 源極布線Sj的電壓。在時刻t4 tll提供給部分布線Sj(2) Sj(0)的電壓與時 刻tll tl3的源極布線Sj的電壓之間存在圖38所示的關(guān)系。圖31 圖37描述 了根據(jù)提供給部分布線Sj(2) Sj(0)的電壓,源極布線Sj的電壓變?yōu)閂7 VI、 VH的情況。
顯示裝置4對視頻數(shù)據(jù)Din的輸入采用圖21所示的傳送格式。圖30中, 在對Din記載為"2"的小期間內(nèi),輸入9個視頻數(shù)據(jù)的第2比特中的3比特。同 樣,在對Din記載為"l"的小期間內(nèi),輸入9個視頻數(shù)據(jù)的第1比特中的3比特, 在對Din記載為"O"的小期間內(nèi),輸入9個視頻數(shù)據(jù)的第0比特中的3比特。
要對像素電路Alj寫入的視頻數(shù)據(jù)在時刻0 t9期間輸入。在時刻0 t3 輸入9個視頻數(shù)據(jù)的第2比特,在時刻t3鎖存脈沖LP從DH變化到DL時,視頻 數(shù)據(jù)的第2比特保存在鎖存器46中。在時刻t3 t6,輸入9個視頻數(shù)據(jù)的第1 比特,在時刻t6鎖存脈沖LP從DH變化到DL時,視頻數(shù)據(jù)的第l比特保存在 鎖存器46中。在時刻t6 t9,輸入9個視頻數(shù)據(jù)的第0比特,在時刻t9鎖存脈 沖LP從DH變?yōu)镈L時,視頻數(shù)據(jù)的第0比特保存在鎖存器46中。以下將鎖存 器46中保存的視頻數(shù)據(jù)的第2比特 第0比特分別稱為Xj2 XjO。
在時刻t4 t13,極性控制信號Rv為DL,所以TFT:Q45為截止?fàn)顟B(tài),TFT:Q46為導(dǎo)通狀態(tài)。因此,當(dāng)選擇輸出Dy為l時,電壓選擇電路44輸出電 壓VH,當(dāng)選擇輸出Dy為O時,電壓選擇電路44的輸出端Bj為開放狀態(tài)。
在時刻t4 t5,控制信號PV為DH,所以選擇輸出Dy為l(參照圖28),電 壓選擇電路44輸出電壓VH。這時控制信號E2 E0為DH,所以TFT:Q41、 Q42、 Q43為導(dǎo)通狀態(tài)。因而,向部分布線Sj(2) Sj(0)提供電壓選擇電路44 的輸出電壓VH。這時,電容控制信號H2 H0為GL(參照圖31)。
在時刻t5 t6,控制信號PV為DL,所以選擇輸出Dy為INV(Xj2),即對 視頻數(shù)據(jù)的第2比特取非。當(dāng)Xj2:0時,電壓選擇電路44輸出電壓VH,當(dāng) Xj24時,電壓選擇電路44的輸出端Bj為開放狀態(tài)。在時刻t5,電容控制信 號H2 H0從GL變?yōu)镚H。因而,部分布線Sj(2)的電壓在Xj2-0時,時刻t5以 后也一直保持VH不變,但是在Xj24時,在時刻t5變?yōu)轭A(yù)定電平Va(參照圖 32)。
在時刻t6 t7,控制信號PV為DH,所以選擇輸出Dy為l,電壓選擇電 路44輸出電壓VH。這時控制信號E1、 EO為DH,控制信號E2為DL,所以 TFT:Q42、 Q43為導(dǎo)通狀態(tài),TFT:Q41為截止?fàn)顟B(tài)。因而,部分布線Sj(2)的 電壓與從前相同,向部分布線Sj(l)、 Sj(0)提供電壓選擇電路44的輸出電壓 VH。這時,電容控制信號H2為GH,電容控制信號H1、 H0為GL(參照圖33)。
在時刻t7 t9,控制信號PV為DL,所以選擇輸出Dy為INV(Xjl)。當(dāng) XjhO時,電壓選擇電路44輸出電壓VH,當(dāng)Xj一l時,電壓選擇電路44的輸 出端Bj為開放狀態(tài)。在時刻t8,電容控制信號H1、 HO從GL變化到GH。因 而,部分布線Sj(l)的電壓在Xj^O時,在時刻t7以后也一直保持VH不變,在 Xjl-1時,在時刻t8變?yōu)轭A(yù)定電平Vb(參照圖34)。
在時刻t9 t10,控制信號PV為DH,所以選擇輸出Dy為l,電壓選擇電 路44輸出電壓VH。這時控制信號EO為DH、控制信號E2、 E1為DL,所以 TFT:Q43為導(dǎo)通狀態(tài),TFT:Q41、 Q42為截止?fàn)顟B(tài)。因而,部分布線Sj(2)、 Sj(l)的電壓與從前相同,向部分布線Sj(0)提供電壓選擇電路44的輸出電壓 VH。這時,電容控制信號H2、 H1為GH,電容控制信號H0為GL(參照圖35)。
在時刻tlO t11,控制信號PV為DL,所以選擇輸出Dy為INV(XjO)。當(dāng) Xj(^0時,電壓選擇電路44輸出電壓VH,當(dāng)Xj04時,電壓選擇電路44的輸出端Bj為開放狀態(tài)。在時刻t10,電容控制信號HO從GL變化到GH。因而, 部分布線Sj(0)的電壓在Xj04時,在時刻UO以后也一直保持VH不變,但是 在Xj04時,在時刻tlO變?yōu)轭A(yù)定電平Vc(參照圖36)。
在時亥ljtll t13,控制信號E2、 E1為GH,控制信號EO為GL,所以 TFT:Q41、 Q42為導(dǎo)通狀態(tài),TFT:Q43為截止?fàn)顟B(tài)。這時,部分布線Sj(2) Sj(0)通過TFT:Q41、 Q42相互連接,形成一根源極布線Sj。這時的源極布線 Sj的電壓如下所示,成為對在時刻t4 tll提供給部分布線Sj(2) Sj(0)的電 壓進(jìn)行加權(quán)平均得到的電壓。
將電容器Cl C6的總電容記為Ca,將伴隨部分布線Sj(2)電容以外的電 容記為Cd,向電容Cd的一端施加電壓Va。由于部分布線Sj(2)上積累的電荷 在時刻t5前后不發(fā)生變化,所以有下式(7)成立。
Ca(VH-GL)+Cd(VH-Va)=Ca(Va-GH)+Cd(Va-Va) ......(7)
將電容器C7 C9的總電容記為Cb,將伴隨部分布線Sj(l)的電容以外的 電容記為Ce,向電容Ce的一端施加電壓V(3。部分布線Sj(l)上積累的電荷在 時刻t8前后不發(fā)生變化,所以有下式(8)成立。
Cb(VH-GL)+Ce(VH-V卩)Cb(Vb-GH)+Ce(Vb-V卩)......(8)
將電容器C10的電容記為Cc,將伴隨部分布線Sj(O)的電容以外的電容 記為Cf,向電容Cf的一端施加電壓VY。部分布線Sj(O)上積累的電荷在時刻 tlO前后不發(fā)生變化,所以有下式(9)成立。
Cc(VH-GL)+Cf(VH-Vy)=Cc(Vc-GH)+Cf(Vc-V力 ......(9)
從式(7) (9)可得到下式(10) (12)。
Va=VH+{Ca(GH-GL)}/(Ca+Cd) ......(10)
Vb=VH+{Cb(GH-GL)}/(Cb+Ce) ......(11)
Vc=VH+{Cc(GH-GL)}/(Cc+Cf) ......(12)
當(dāng)視頻數(shù)據(jù)的值為7時,在時刻t4 tll提供給部分布線Sj(2) Sj(0)的電 壓分別為Va、 Vb、 Vc,時亥ijtll tl3的源極布線Sj的電壓為V7(參照圖30 圖37中最左端的源極布線)。部分布線Sj(2) Sj(0)上積累的電荷在時刻t11 前后不發(fā)生變化,所以有下式成立。
(Ca+Cd)Va+(Cb+Ce)Vb+(Cc+Cf)Vc=(Ca+Cb+Cc+Cd+Ce+Cf)V7
28因而,若將(Ca+Cd)記為Ca、將(Cb+Ce)記為C卩、將(Cc+Cf)記為CY、 將(Ca+Cb+Cc+Cd+Ce+Cf)記為Cs,則電壓V7由下式(13)給出。同樣,電壓 V6 V1分別由下式(14) (19)給出。
V7=(Ca-Va+C(3-Vb+OrVc)/Cs ......(13)
V6氣Ca'Va+C卩'Vb+Cy.VH)/Cs ......(14)
V5=(Ca.Va+Cp.VH+0/.Vc)/Cs ......(15)
V4=(Ca.Va+Cp'VH+Cy.VH)/Cs ......(16)
V3-(Ca-VH+C卩.Vb+CyVc)/Cs ......(17)
V2=(Ca-VH+C(3-Vb+Cy'VH)/Cs ......(18)
Vl:(Ca.VH+C卩-VH+Oy.Vc)/Cs ......(19)
其結(jié)果是,例如當(dāng)3CaK:d、3Cb二Ce、3CcK:f、Ca:Cb:a^4:2:l、GH-12V、 GL=-8V、 VH二5V時,由式(10) (12)得到Va-Vb-Vc^0V。另夕卜,電壓V7 Vl由式(13) (19)得到如下所述的值。
V7=(4 Va+2 Vb+Vc)/7=(7 x 10)/7= 10
V6=(4Va+2Vb+VH)/7=(6x 10+5)/7 = 65/7
V5=(4 Va+2 VH+Vc)/7=(5 x 10+2x 5)/7 = 60〃
V4=(4 Va+2 VH+VH)/7=(4 x 10+3 x 5)/7 = 5 5/7
V3=(4 VH+2 Vb+Vc)/7=(3 x 10+4 x 5)/7 = 5 0/7
V2=(4 VH+2 Vb+VH)〃=(2 x 10+5 x 5)/7 = 45〃
V1 =(4 VH+2 VH+Vc)/7=( 10+6 x 5)/7 = 40〃
這樣,當(dāng)極性控制信號Rv為DL時,源極布線Sj的電壓根據(jù)視頻數(shù)據(jù)的 值,變?yōu)?V以上10V以下的8級電壓中的某一個。相反地,當(dāng)極性控制信號 Rv為DH時,電壓選擇電路44的輸出電壓為VL,源極布線Sj的電壓根據(jù)視頻 數(shù)據(jù)的值,變?yōu)?5V以上0V以下的8級電壓中的某一個。在時刻tll tl3柵 極信號G1為GH,所以源極布線Sj的電壓被提供給像素電路Alj內(nèi)的像素電 極Plj。
顯示裝置4的公共電極驅(qū)動電路(未圖示)控制公共電極com的電位為 (VH+VL)/2。從而,可以在極性控制信號Rv為DL時,對液晶元件施加3V以 上8V以下的電壓(正灰度電壓),在極性控制信號Rv為DH時,對液晶元件Lc施加-7V以上-2V以下的電壓(負(fù)灰度電壓)。
此外,在顯示裝置4中,柵極信號Gi也可以不僅僅在lH期間的電壓平均 化期間為GH,而是在整個1H期間為GH。另外,為了防止部分布線的電容 的變動,除了顯示用的像素電路Aij之外,還可以設(shè)置調(diào)整電容用的像素電 路A0j、 A10j等。
如上所示,本實施方式的顯示裝置4包括多根柵極布線Gi;多根源極 布線Sj;與柵極布線Gi和源極布線Sj的交點對應(yīng)配置的多個像素電路Aij; 以及與各源極布線Sj分別對應(yīng),通過分割源極布線Sj而構(gòu)成的,多根起到電 容的作用的部分布線Sj(2) Sj(0)、在上述電容和具有固定電位VH、 VL的布 線之間設(shè)置的第一開關(guān)元件(TFT:Q43)、在上述電容間設(shè)置的第二開關(guān)元件 (TFT:Q41、 Q42)、和與源極布線Sj交叉的電容布線H2 H0。
在電壓施加期間,第一開關(guān)元件為導(dǎo)通狀態(tài),第二開關(guān)元件最開始兩 者均為導(dǎo)通狀態(tài),接著僅有TFT:Q42為導(dǎo)通狀態(tài),最后兩者均為截止?fàn)顟B(tài), 向與電容布線H2 H0交叉而形成電容器的各部分布線Sj(2) Sj(0)提供與 視頻數(shù)據(jù)的各比特對于的電壓。在電壓平均化期間,第一開關(guān)為截止?fàn)顟B(tài), 第二開關(guān)為導(dǎo)通狀態(tài),源極布線Sj的電壓為將提供給部分布線Sj(2) Sj(0) 的電壓平均化的電壓。將平均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件 (TFT:Ql)的像素電路Aij內(nèi)的像素電極Pij。
因而,若采用本實施方式的顯示裝置4,則與第一實施方式的顯示裝置 l相同,不需要使用運算放大電路(及緩沖電路)就可以生成與視頻數(shù)據(jù)對應(yīng) 的灰度電壓并提供給像素電極Pij,可以顯示所希望的視頻。另外,由于未 使用運算放大電路,所以可以使恒定地流過運算放大電路的電源間的電流 為零,從而可以降低顯示裝置的功耗,可以高生產(chǎn)率且低成本地實現(xiàn)驅(qū)動 器一體型的顯示裝置。而且,若采用顯示裝置4,則可以使V7〉VH等,使得 提供給像素電極Pij的電壓的振幅大于源極驅(qū)動電路41的輸出電壓的振幅。
到此為止說明了具有液晶元件Lc作為顯示元件的液晶顯示裝置,但也 可以用同樣的方法構(gòu)成具有有機(jī)EL作為顯示元件的有機(jī)EL顯示裝置。有機(jī) EL顯示裝置如圖39所示,包括控制寫入用的有源元件即TFT:Q51;驅(qū)動 用的有源元件即TFT:Q52;顯示元件即有機(jī)EL元件OL;以及包含電容器Ct的像素電路51。像素電極Pij與TFT:Q52的柵極端子連接,TFT:52的源極端 子與電源布線Vp連接,漏極端子與有機(jī)EL元件OL連接。
有機(jī)EL元件OL的發(fā)光量取決于流過TFT:Q52的電流量,該電流量由電 源布線Vp和像素電極Pij之間的電位差決定。因而,具有相同結(jié)構(gòu)的有機(jī)EL 顯示裝置也不需要使用運算放大電路(及緩沖電路)就可以生成與視頻數(shù)據(jù) 對應(yīng)的灰度電壓并提供給像素電極Pij,可以顯示所希望的視頻。
在像素電路51中,流過TFT:Q52的電流量受到TFT:Q52的閾值電壓或遷 移率的影響。因此,為了減輕該影響,使用圖40所示的像素電路52即可。 在像素電路52中,流過TFT:Q52的電流的一部分經(jīng)由電阻R回流到TFT:Q52 的柵極端子,TFT:Q52的柵極端子電壓隨著有機(jī)EL元件OL的發(fā)光量而上升。 因而,有機(jī)EL元件OL的發(fā)光量不易受TFT:Q52的閾值電壓或遷移率的影響。
工業(yè)上的實用性
本發(fā)明的顯示裝置的特征在于,可以不使用運算放大電路地驅(qū)動源極 布線,低功耗且高生產(chǎn)率,因此,可以用于液晶顯示裝置或有機(jī)EL顯示裝
置等各種顯示裝置。
權(quán)利要求
1.一種顯示裝置,基于視頻數(shù)據(jù)進(jìn)行灰度顯示,其特征在于,包括多根掃描信號線;多根數(shù)據(jù)信號線;與所述掃描信號線和所述數(shù)據(jù)信號線的交點對應(yīng)配置的多個像素電路;以及與所述各數(shù)據(jù)信號線分別對應(yīng)的,包含由所述數(shù)據(jù)信號線構(gòu)成的電容的多個電容、在所述電容和固定電位布線之間設(shè)置的第一開關(guān)元件、和在所述電容間設(shè)置的第二開關(guān)元件。
2. 如權(quán)利要求1所述的顯示裝置,其特征在于,所述多個電容中的兩個以上電容通過分割所述數(shù)據(jù)信號線而構(gòu)成。
3. 如權(quán)利要求2所述的顯示裝置,其特征在于,所述第二開關(guān)元件的至少一部分配置于被分割的數(shù)據(jù)信號線之間,配 置于該位置的第二開關(guān)元件的控制布線與相鄰的掃描信號線之間的距離與 所述掃描信號線之間的距離實質(zhì)上相等。
4. 如權(quán)利要求1所述的顯示裝置,其特征在于, 具有多根所述固定電位布線。
5. 如權(quán)利要求1所述的顯示裝置,其特征在于, 還具有與所述數(shù)據(jù)信號線交叉的電容布線。
6. 如權(quán)利要求1所述的顯示裝置,其特征在于,在電壓施加期間,所述第二開關(guān)元件為導(dǎo)通狀態(tài)或截止?fàn)顟B(tài),向所述 各電容分別提供與視頻數(shù)據(jù)對應(yīng)的電壓,在電壓平均化期間,所述第一開關(guān)元件為截止?fàn)顟B(tài),所述第二開關(guān)元 件為導(dǎo)通狀態(tài),提供給所述電容的電壓平均化,將所述平均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件的像素電路的像 素電極。
7. 如權(quán)利要求1所述的顯示裝置,其特征在于,對于視頻數(shù)據(jù)的輸入,采用從多個數(shù)值數(shù)據(jù)中將權(quán)重相等的部分集中并依次傳送的格式。
全文摘要
在源極布線(Sj)和電壓選擇電路(14)之間設(shè)置第一開關(guān)元件(Q6),在分割源極布線(Sj)而得到的部分布線(Sj(2)~Sj(0))之間設(shè)置第二開關(guān)元件(Q2、Q4)。在電壓施加期間,第一開關(guān)為導(dǎo)通狀態(tài),第二開關(guān)為導(dǎo)通狀態(tài)或截止?fàn)顟B(tài),向各部分布線提供與視頻數(shù)據(jù)(Din)的各比特對應(yīng)的電壓。在電壓平均化期間,第一開關(guān)為截止?fàn)顟B(tài),第二開關(guān)為導(dǎo)通狀態(tài),源極布線(Sj)的電壓成為將部分布線的電壓平均化的電壓。將平均化的電壓提供給包含導(dǎo)通狀態(tài)的有源元件(Q1)的像素電路(Aij)的像素電極(Pij)。以此提供一種不使用運算放大電路地驅(qū)動源極布線的低功耗且高生產(chǎn)率的顯示裝置。
文檔編號G09G3/36GK101627416SQ200780051909
公開日2010年1月13日 申請日期2007年11月19日 優(yōu)先權(quán)日2007年5月25日
發(fā)明者沼尾孝次 申請人:夏普株式會社