專利名稱:柵極脈沖調(diào)制電路及其液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種液晶顯示器,尤其涉及一種柵極脈沖調(diào)制電路,用以改善液晶顯
示器的顯示效能。
背景技術(shù):
—種液晶顯示器(LCD)包含液晶顯示面板,其中液晶顯示面板是由液晶單元與像 素元件所組成,而像素元件分別與液晶單元相對應(yīng)。并且,每一像素元件包含液晶(LC)電 容與儲(chǔ)存電容,而薄膜晶體管(TFT)則電性耦接至液晶電容與儲(chǔ)存電容。像素元件的配置 大體上為一矩陣,致使具有多個(gè)像素列與像素行。具體來說,掃描信號(hào)是連續(xù)施加于像素 列,進(jìn)而依序一列一列地開啟所對應(yīng)的薄膜晶體管。當(dāng)掃描信號(hào)施加于像素列,以開啟所對 應(yīng)像素列上的像素元件的薄膜晶體管時(shí),用于像素列的來源信號(hào)(例如,圖像信號(hào))將同時(shí) 施加在像素行上,使得對于所對應(yīng)的液晶電容與像素列上的儲(chǔ)存電容進(jìn)行充電,來調(diào)準(zhǔn)與 像素列相對應(yīng)的液晶單元的方向,進(jìn)而控制光線穿透度。透過對于全部所有像素列實(shí)行上 述動(dòng)作,將得以提供圖像信號(hào)的相對應(yīng)來源信號(hào)到所有像素元件上。 為了降低功率損耗,半源驅(qū)動(dòng)器(half so urce driver)因此應(yīng)蘊(yùn)而生。在半源 驅(qū)動(dòng)器的設(shè)計(jì)中,相異像素的兩相鄰子像素電極電性耦接至同一數(shù)據(jù)線,而且同一像素上 的兩子像素則是電連接于兩相鄰柵線。相對于液晶顯示器傳統(tǒng)電路設(shè)計(jì),通過上述設(shè)計(jì)將 可減少一半功率損耗。然而,倘若子像素充電不均勻時(shí),則當(dāng)顯示圖像過程中,將會(huì)產(chǎn)生 暗_明線與閃爍現(xiàn)象,而影響液晶顯示裝置的顯示效果。 因此,迄今為止的相關(guān)現(xiàn)有技藝仍無法有效且全面性地來解決上述缺陷和不足之 處。
發(fā)明內(nèi)容
因此本發(fā)明的一態(tài)樣就是關(guān)于一種適用于液晶顯示裝置的柵極脈沖調(diào)制電路。在 一實(shí)施方式中,柵極脈沖調(diào)制電路具有一低電壓穩(wěn)壓調(diào)節(jié)器LDOJ)、一第一電阻R^t、一電 容C^、一開關(guān)SW以及一第二電阻R^。第一電阻R^t具有一第一端電連接于低電壓穩(wěn)壓 調(diào)節(jié)器,與一第二端電連接于一節(jié)點(diǎn)DTS。電容C^具有一第一端電連接于第一電阻的第二 端,與一第二端電性接地。開關(guān)SW具有一控制端、一第一端與一第二端,其中開關(guān)SW的第 一端電連接于節(jié)點(diǎn)。第二電阻R^則具有一第一端電連接于開關(guān)的第二端,與一第二端電 性接地。 柵極脈沖調(diào)制電路更包含一比較器,其具有一第一輸入端電連接于節(jié)點(diǎn)DTS、一第 二輸入端用以接收一電壓信號(hào)Vref與一輸出端電連接于開關(guān)的控制端。
柵極脈沖調(diào)制電路亦包含一位準(zhǔn)移相器,具有N個(gè)輸入端用以接收N個(gè)時(shí)序信號(hào) (CKjh與N個(gè)輸出端用以輸出N個(gè)調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3, ...N,其中N為大于
零的一偶數(shù)整數(shù)。 而且,柵極脈沖調(diào)制電路更包含一邏輯控制單元,具有一第一輸入端用以接收N個(gè)時(shí)序信號(hào){CKj}、一第二輸入端電連接于比較器的輸出端與一輸出端。 此外,柵極脈沖調(diào)制電路包含N個(gè)開關(guān){Sj}、一第三電阻R。以及一第四電阻RE。
其中每一開關(guān)具有一控制端電連接于邏輯控制單元的輸出端、一第一端電連接于該位準(zhǔn)移
相器的一個(gè)別輸出端與一第二端。第三電阻R。具有一第一端電連接于N個(gè)開關(guān){Sj}的每
一奇數(shù)開關(guān)Sk, k = 1,3,5, . . . , N-l的第二端,與一第二端電性接地。第四電阻&則具有
一第一端電連接于N個(gè)開關(guān){Sj}的每一偶數(shù)開關(guān)Sq, q = 2, 4, 6,. . . N的第二端,與一第二
端電性接地。 在一實(shí)施方式中,N個(gè)調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3, ... , N中的每一調(diào)制時(shí) 序信號(hào)CKHj具有一波形,其中波形在時(shí)間tl,由一第一電壓VGL上升至一第二電壓VGH;并 且,直到時(shí)間t2,皆維持在第二電壓VGH ;接著,在時(shí)間t2與t3之間,則依著一斜率,從第二 電壓VGH降至一第三電壓Vj,并且其中通過T = (t3-t2),來定義每一調(diào)制時(shí)序信號(hào)CKHj 的一下降時(shí)間。 每一調(diào)制時(shí)序信號(hào)CKHj, j = 1,2,3,...,N的下降時(shí)間T二 (t3_t2),為電容Csrt 的電容值的一函數(shù)。N個(gè)調(diào)制時(shí)序信號(hào){CKHj}, j = l,2,3,...,N的每一奇數(shù)調(diào)制時(shí)序信 號(hào)CKHk, k = 1, 3, 5, . . . , N-l的波形中,其中第三電壓Vk為第三電阻R。的電阻值的函數(shù), 并且其中N個(gè)調(diào)制時(shí)序信號(hào){CKHj}的每一偶數(shù)調(diào)制時(shí)序信號(hào)CKHq, q = 2, 4, 6, . . . , N的 波形中,其第三電壓Vq,為第四電阻I^的電阻值的函數(shù)。 在一實(shí)施方式中,第三電阻值R。的電阻值不同于第四電阻&的電阻值,并且其中 介在每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k = 1,3,5, . . . , N-l的第三電壓Vk與第一電壓VGL間 的電壓差A(yù)VI = (Vk-VGL),不同于介在每一偶數(shù)數(shù)調(diào)制時(shí)序信號(hào)CKHq,q = 2,4,6,... ,N 的第三電壓Vq與第一電壓VGL間的電壓差A(yù) V2 = (Vq-VGL)。
另外,在時(shí)間t2,所對應(yīng)的時(shí)序信號(hào)CKj具有一下降沿沿。 在一實(shí)施方式中,邏輯控制單元包含一CK脈沖下降沿檢測器、一比較輸出檢測 器以及一開關(guān)ON/OFF控制器。而于其中,CK脈沖下降沿沿檢測器用以接收每一時(shí)序信號(hào) {CKj} , j = 1,2,3, . . . , N以及檢測每一時(shí)序信號(hào){CKj}的波形的下降沿,而比較輸出檢測 器用以從比較器中接收一輸出信號(hào)。開關(guān)ON/OFF控制器則是作為CK脈沖下降沿檢測器與 比較輸出檢測器之間的聯(lián)系,進(jìn)而根據(jù)CK脈沖下降沿檢測器所檢測到的對應(yīng)調(diào)制時(shí)序信 號(hào)的下降沿,與比較輸出檢測器所檢測到的該比較器的該輸出信號(hào),來決定啟閉開關(guān){Sj}, j = 1,2,3,... ,N中的所對應(yīng)開關(guān)。 在一實(shí)施方式中,當(dāng)CK脈沖下降沿檢測器,檢測到在一時(shí)序信號(hào)CKj, j = 1,2, 3, ... , N中的下降沿時(shí),開關(guān)ON/OFF控制器則響應(yīng)產(chǎn)生一第一信號(hào),用以開啟所對應(yīng)的開 關(guān)Sj。因此從位準(zhǔn)移相器的j-th輸出端中,所輸出的對應(yīng)調(diào)制時(shí)序信號(hào)CKHj,則通過第三 電阻R。或第四電阻RE釋放至地,而且低電壓穩(wěn)壓調(diào)節(jié)器LD0_0通過第一 電阻R&rt,以提供 一電流信號(hào),來對電容Cset充電,進(jìn)而使得該節(jié)點(diǎn)DTS具有一電壓VDTS。
比較器用以比較DTS節(jié)點(diǎn)的電壓VDTS與參考電壓Vref,其中當(dāng)VDTS = Vref時(shí),比 較器產(chǎn)生一輸出信號(hào)至比較輸出檢測器,使得開關(guān)ON/OFF控制器產(chǎn)生一第二信號(hào),進(jìn)而關(guān) 閉所對應(yīng)的開關(guān)Sj,以及產(chǎn)生輸出信號(hào)至開關(guān)SW的控制端,進(jìn)而開啟開關(guān)SW,因此致使節(jié) 點(diǎn)DTS上的電壓VDTS,經(jīng)由第二電阻RDTS釋放至地。 本發(fā)明的另一態(tài)樣是有關(guān)一種液晶顯示裝置,其具有一液晶顯示面板、一柵極脈沖調(diào)制電路以及一移位暫存器。液晶顯示面板具有多個(gè)像素單元列,而且像素單元列與所 對應(yīng)的柵線相互耦接。柵極脈沖調(diào)制電路用以接收N個(gè)時(shí)序信號(hào){CKj}與輸出N個(gè)調(diào)制時(shí) 序信號(hào){CKHj}, j = 1,2,3,...N,N為大于零的一偶數(shù)整數(shù),并且其中每一對應(yīng)于時(shí)序信號(hào) CKj的調(diào)制時(shí)序信號(hào)CKHj,包含具有下降斜率的波形。移位暫存器則是用以接收調(diào)制時(shí)序 信號(hào){CKHj},并且產(chǎn)生柵信號(hào),來分別施加于柵線上,致使驅(qū)動(dòng)像素單元列。
在一實(shí)施方式中,柵極脈沖調(diào)制電路包含一低電壓穩(wěn)壓調(diào)節(jié)器(LD0J))、一第一電 阻R^t、一電容C^、一開關(guān)SW以及與一第二電阻RDTS。第一電阻RCsrt具有一第一端電連接 于低電壓穩(wěn)壓調(diào)節(jié)器,與一第二端電性接地。電容C^具有一第一端電連接于第一電阻的第 二端,與一第二端電性接地。開關(guān)SW具有一控制端、一第一端與一第二端,其中開關(guān)SW的 第一端電連接于節(jié)點(diǎn)。第二電阻R^具有一第一端電連接于開關(guān)的第二端與一第二端電性 接地。 柵極脈沖調(diào)制電路更包含一比較器、一位準(zhǔn)移相器與一邏輯控制單元。比較器具 有一第一輸入端電連接于節(jié)點(diǎn)DTS、一第二輸入端用以接收一電壓信號(hào)Vref以及一輸出端 電連接于開關(guān)的控制端。位準(zhǔn)移相器具有N個(gè)輸入端用以接收N個(gè)時(shí)序信號(hào)(CKjh與N個(gè) 輸出端用以輸出N個(gè)調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3, ...N,其中N為大于零的一偶數(shù)整 數(shù)。邏輯控制單元具有一第一輸入端用以接收N個(gè)時(shí)序信號(hào){CKj}、一第二輸入端電連接于 比較器的輸出端與一輸出端。 另外,柵極脈沖調(diào)制電路更包含N個(gè)開關(guān)(SjK—第三電阻R。與一第四電阻I^。每 一開關(guān)具有一控制端電連接于邏輯控制單元的輸出端、一第一端電連接于位準(zhǔn)移相器的個(gè) 別輸出端與一第二端。第三電阻R。具有一第一端電連接于開關(guān){Sj}的每一奇數(shù)開關(guān)Sk, k= 1,3,5,... ,N-l的第二端,與一第二端電性接地。第四電阻RE具有一第一端電連接于 N開關(guān){Sj}的每一偶數(shù)開關(guān)Sq, q = 2,4,6, . . . N的第二端,與一第二端電性接地。
在一實(shí)施方式中,調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3, ... , N中的每一調(diào)制時(shí)序信 號(hào)CKHj的波形,由一第一電壓VGL,上升至一第二電壓VGH ;并且,直到時(shí)間t2,皆維持在第 二電壓VGH ;接著,在時(shí)間t2與t3之間,則依著一斜率,從該第二電壓VGH下降至一第三電 壓Vj,并且其中每一調(diào)制時(shí)序信號(hào)CKHj的下降時(shí)間,通過T = (t3-t2)來定義之。
每一調(diào)制時(shí)序信號(hào)CKHj, j = 1,2,3, , N的下降時(shí)間T = (t3_t2),為電容Cset 的電容值的函數(shù)。調(diào)制時(shí)序信號(hào)(C則,j = 1,2,3,... ,N的每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k = 1, 3, 5,. . . , N-l的波形中,其第三電壓Vk,為第三電阻R。的電阻值的函數(shù),并且其中調(diào) 制時(shí)序信號(hào){CKHj}的每一偶數(shù)調(diào)制時(shí)序信號(hào)0(的,(1 = 2,4,6,...^的波形中,其第三電 壓Vq,為第四電阻I^的電阻值的函數(shù)。 在一實(shí)施方式中,第三電阻值R。的電阻值不同于第四電阻&的電阻值,并且其中 介在每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k = 1,3,5, . . . , N-l的第三電壓Vk與第一電壓VGL間 的電壓差A(yù)VI = (Vk-VGL),不同于介在每一偶數(shù)數(shù)調(diào)制時(shí)序信號(hào)CKHq,q = 2,4,6,... ,N 的第三電壓Vq與第一電壓VGL間的電壓差A(yù) V2 = (Vq-VGL)。 此外,時(shí)序信號(hào)CKj于時(shí)間t2,具有一下降沿。當(dāng)時(shí)序信號(hào)CKj,在時(shí)間t2下降 時(shí),邏輯控制單元產(chǎn)生一第一信號(hào),用以開啟對應(yīng)開關(guān)Sj,因此自位準(zhǔn)移相器的j-th輸出 端中,所輸出的對應(yīng)調(diào)制時(shí)序信號(hào)CKHj,則通過第三電阻R。或第四電阻RE釋放至地。并 且,低電壓穩(wěn)壓調(diào)節(jié)器(LDOJ)),提供一電流信號(hào),通過第一電阻R^t,來對電容C^充電,因此使得節(jié)點(diǎn)DTS具有一電壓VDTS。然而,比較器則用于比較DTS節(jié)點(diǎn)的電壓VDTS與參考電 壓Vref,其中當(dāng)VDTS = Vref,比較器產(chǎn)生一輸出信號(hào)至比較輸出檢測器,使得產(chǎn)生一第二信 號(hào),進(jìn)而關(guān)閉所對應(yīng)的開關(guān)Sj,以及產(chǎn)生一輸出信號(hào)至開關(guān)SW的控制端,進(jìn)而開啟開關(guān)SW, 因此節(jié)點(diǎn)DTS的電壓VDTS,則經(jīng)由第二電阻RDTS釋放至地。 本發(fā)明的其他態(tài)樣,將由下列各個(gè)實(shí)施方式與其所對應(yīng)的附圖,來予以詳細(xì)說明。
為讓本發(fā)明的上述和其他目的、特征、優(yōu)點(diǎn)與實(shí)施例能更明顯易懂,附圖的說明如 下 圖1為繪示依照本發(fā)明一實(shí)施方式的一種柵極脈沖調(diào)制電路圖。
圖2為繪示依照本發(fā)明一實(shí)施方式的一種用于柵極脈沖調(diào)制電路的邏輯控制單
元的方塊圖。 圖3A-圖3D為繪示圖1中的柵極脈沖調(diào)制電路在不同時(shí)間的電流流動(dòng)圖。
圖4A_圖4B為繪示依照本發(fā)明一實(shí)施方式的由柵極脈沖調(diào)制電路所產(chǎn)生的時(shí)序 信號(hào)與調(diào)制時(shí)序信號(hào)的波形圖,其中圖4A對應(yīng)于奇數(shù)通道,而圖4B則對應(yīng)于偶數(shù)通道。
圖5為繪示依照本發(fā)明一實(shí)施方式,由柵極脈沖調(diào)制電路所產(chǎn)生的時(shí)序信號(hào)、位 準(zhǔn)偏移時(shí)序信號(hào)與調(diào)制時(shí)序信號(hào)的波形圖。 圖6為繪示依照本發(fā)明一實(shí)施方式,由柵極脈沖調(diào)制電路所產(chǎn)生的時(shí)序信號(hào)與調(diào) 制時(shí)序信號(hào)的波形圖。 圖7為繪示依照本發(fā)明一實(shí)施方式的液晶顯示裝置的方塊圖。 圖8為繪示依照本發(fā)明一實(shí)施方式的適用于液晶顯示裝置的柵極脈沖調(diào)制電路
與移位暫存器的電路圖。附圖標(biāo)號(hào)
100:柵極脈沖調(diào)制電路101:時(shí)間控制器110:比較器111:第一輸入端112:第二輸入端113:輸出端120:邏輯控制單元121:第一輸入端122:第二輸入端123:CK脈沖下降沿檢測器124:比較輸出檢測器125:開關(guān)ON/OFF控制器126:輸出端130:位準(zhǔn)移相器130a :輸入端
131--136 :輸出端
700顯示液晶裝置710顯示液晶面板711像素元件列712像素元件列720柵極脈沖調(diào)制電路730移位暫存器
具體實(shí)施例方式
為了使本發(fā)明的敘述更加詳盡與完備,以讓本領(lǐng)域技術(shù)人員將能清楚明白其中的 差異與變化,可參照以下所述的實(shí)施例。在下列段落中,對于本發(fā)明的各種實(shí)施方式予以詳 細(xì)敘述。附圖中,相同的號(hào)碼代表相同或相似的元件。另外,在實(shí)施方式與權(quán)利要求中,除 非內(nèi)文中對于冠詞有所特別限定,否則"一"與"該"可泛指單一個(gè)或多個(gè)。并且,在實(shí)施方 式與權(quán)利要求中,除非本文中有所特別限定,否則所提及的"在...中"也包含"在...里" 與"在...上"的涵意。 為了使本發(fā)明的敘述更加詳盡與完備,可參照附圖及以下所述各種實(shí)施例,附圖 中相同的號(hào)碼代表相同或相似的元件。另一方面,眾所周知的元件與步驟并未描述于實(shí)施 例中,以避免造成本發(fā)明不必要的限制。 關(guān)于本文中所使用的"約"、"大約"或"大致約" 一般通常是指數(shù)值的誤差或范圍 在百分之二十以內(nèi),較好地是在百分之十以內(nèi),而更佳地則是在百分之五以內(nèi)。文中若無明 確說明,其所提及的數(shù)值皆視作為近似值,即如"約"、"大約"或"大致約"所表示的誤差或 范圍。 然而,至于本文中所使用的"包含"、"包括"、"具有"及相似詞匯,皆認(rèn)定為開放式 連接詞。例如,"包含"表示元件、成分或步驟的組合中不排除請求項(xiàng)未記載的元件、成分或步驟。 下列將對于本發(fā)明的實(shí)施方式及所對應(yīng)的圖l-8,予以詳細(xì)詳述。根據(jù)本發(fā)明的目 的,以更具體且廣泛地來說,本發(fā)明的一態(tài)樣為關(guān)于一種適用于液晶顯示器上的柵極脈沖 調(diào)制電路。 圖1為繪示根據(jù)本發(fā)明一實(shí)施方式的一種柵極脈沖調(diào)制電路100。柵極脈沖調(diào)制 電路100包含一低電壓穩(wěn)壓調(diào)節(jié)器LD0J)、一電容C化t、一第一電阻R^t、一第二電阻RDTS、一 第四電阻R"—第三電阻R。、一開關(guān)SW、一比較器110、一邏輯控制單元120、一位準(zhǔn)移相器 130以及N個(gè)開關(guān){Sj},j = 1,2,3,...N,其中N為一大于零的偶數(shù)整數(shù)。在圖1所示的實(shí) 施方式中,N = 6,例如為6-相位結(jié)構(gòu)。在一實(shí)施方式中,低電壓穩(wěn)壓調(diào)節(jié)器LDOJ)為一電 流源。 請繼續(xù)參照圖l,第一電阻RCsrt具有一第一端電連接于低電壓穩(wěn)壓調(diào)節(jié)器LDO_0, 與一第二端電連接于一節(jié)點(diǎn)DTS。電容C^具有一第一端電連接于第一電阻R^t的第二端, 與一第二端電性接地。開關(guān)SW具有一控制端、一第一端與一第二端,其中開關(guān)SW的第一端 電連接于節(jié)點(diǎn)DTS。第二電阻R^具有一第一端電連接于開關(guān)的第二端,與一第二端電性接 地。 比較器IIO,具有一第一輸入端111電連接于節(jié)點(diǎn)DTS、一第二輸入端112用以接收一電壓信號(hào)Vref以及一輸出端113電連接于開關(guān)SW的控制端。 位準(zhǔn)移相器130用以轉(zhuǎn)換一或多個(gè)時(shí)序信號(hào)的電壓位準(zhǔn)至所需的電壓位準(zhǔn)。如圖 1所示的6-相位結(jié)構(gòu)中,位準(zhǔn)移相器130具有一輸入端130a(或六個(gè)輸入端)用以接收六
個(gè)時(shí)序信號(hào)CK 1 、 CK2.....CK6 ,與六個(gè)輸出端131 、 132.....136用以分別輸出六個(gè)對應(yīng)位
準(zhǔn)位移的時(shí)序信號(hào)LS1、LS2.....LS6,其中位準(zhǔn)位移時(shí)序信號(hào)LS1、LS2.....LS6則皆是產(chǎn)
生自時(shí)間控制器TCON。而且,柵極脈沖調(diào)制電路100將位準(zhǔn)位移時(shí)序信號(hào)LS1、 LS2.....
LS6分別轉(zhuǎn)化為調(diào)制時(shí)序信號(hào)CKH1、 CKH2、. . . 、 CKH6。 舉例來說,如圖5所示,每一時(shí)序信號(hào)CK1、CK2.....CK6包含一矩形波形,其具有
一低電壓位準(zhǔn)OV與一高電壓位準(zhǔn)2. 5V。當(dāng)位準(zhǔn)移相器對于時(shí)序信號(hào)CK1、CK2.....CK6進(jìn)
行位準(zhǔn)偏移后,位準(zhǔn)偏移時(shí)序信號(hào)LS1、LS2.....LS6具有與時(shí)序信號(hào)CK1、CK2.....CK6相
同的波形,但是低電壓位準(zhǔn)與高電壓位準(zhǔn)偏,則分別偏移至-7V與23V。每一時(shí)序信號(hào)CK1、
CK2.....CK6以及位準(zhǔn)偏移時(shí)序信號(hào)LS1、LS2.....LS6皆具有下降沿。根據(jù)本發(fā)明的一實(shí)
施方式,位準(zhǔn)偏移的時(shí)序信號(hào)LS1、 LS2.....LS6皆分別通過如下所述的預(yù)定放電程序,來
進(jìn)行信號(hào)調(diào)制。因此,每一對應(yīng)調(diào)制時(shí)序信號(hào)CKH1、 CKH2.....CK朋,皆包含一具有傾斜沿
的波形。此外,奇數(shù)調(diào)制時(shí)序信號(hào)CKH1、CKH3、CKH5的斜率不同于偶數(shù)調(diào)制時(shí)序信號(hào)CKH2、 CKH4、CKH6。 請繼續(xù)參照圖l,邏輯控制單元120具有一第一輸入端121、一第二輸入端122與
一輸出端126。第一輸入端121用以接收六個(gè)時(shí)序信號(hào)CK1、CK2.....CK6。第二輸入端122
電連接于比較器110的輸出端113。 如圖1所示,在6-相位結(jié)構(gòu)中,柵極脈沖調(diào)制電路100包含六個(gè)開關(guān)S1、S2.....
S6。每一開關(guān)具有一控制端、一第一端與一第二端??刂贫穗娺B接于邏輯控制單元120的
輸出端126。第一端電連接于位準(zhǔn)移相器130的個(gè)別輸出端131、132.....136。至于奇數(shù)
開關(guān)S1、S3、S5,其每一第二端電連接于第三電阻R。的第一端,而第三電阻R。的第二端則是 接地。至于偶數(shù)開關(guān)S2、S4、S6,其第二端電連接于第四電阻RE的第一端,而第四電阻I^第 二端則是接地。 如圖4八_圖4B所繪示的柵極脈沖調(diào)制電路的結(jié)構(gòu),每一調(diào)制時(shí)序信號(hào)CKH1、
CKH2.....CKH6具有一波形,其中波形在時(shí)間tl,由一第一電壓VGL上升至一第二電壓VGH ;
并且,直到時(shí)間t2,皆維持在第二電壓VGH ;接著,在時(shí)間t2與t3之間,則依著一斜率,從 第二電壓VGH降至一第三電壓Vj,并且其中通過T = (t3-t2),來定義每一調(diào)制時(shí)序信號(hào) CKH1、CKH2.....CKH6的下降時(shí)間,并且為電容Cset的電容值的函數(shù)。 每一奇數(shù)調(diào)制時(shí)序信號(hào)CKH1、 CKH3、 CKH5的波形上的第三電壓Vk為第三電阻R。 的電阻值的函數(shù);然而,每一偶數(shù)調(diào)制時(shí)序信號(hào)CKH2、CKH4、CKH6的波形上的第三電壓Vq為 第四電阻I^的電阻值的函數(shù)。換句話說,介于每一奇數(shù)調(diào)制時(shí)序信號(hào)CKH1、 CKH3、 CKH5的 波形上的第三電壓Vk與第一電壓VGL間的電壓差A(yù)V1 = (Vk-VGL),為第三電阻R。的電阻 值的函數(shù)。而且,每一偶數(shù)調(diào)制時(shí)序信號(hào)CKH2、CKH4、CKH6的波形上的第三電壓Vq與第一 電壓VGL間的電壓差A(yù)V2= (Vq-VGL),為第四電阻I^的電阻值的函數(shù)。因此,根據(jù)本發(fā)明 一實(shí)施方式,當(dāng)所選擇第三電阻R。的電阻值與第四電阻&的電阻值相異時(shí),可使得電壓差 AV1與AV2具有不同的電壓差值。 請繼續(xù)參照圖2,如圖2所示,邏輯控制單元120具有一 CK脈沖下降沿檢測器123、
11一比較輸出檢測器124以及一開關(guān)ON/OFF控制器125。 CK脈沖下降沿檢測器123用于接 收由時(shí)間控制器TC0N101所產(chǎn)生的每一時(shí)序信號(hào){CKj}, j = 1,2,3, ... ,N,以及用于檢測 所接收每一時(shí)序信號(hào){CKj}的波形上的下降沿。比較輸出檢測器124則是用于接收從比較 器110輸出的輸出信號(hào)。開關(guān)ON/OFF控制器125用以作為CK脈沖下降沿檢測器123與比 較輸出檢測器124之間的聯(lián)系,進(jìn)而根據(jù)CK脈沖下降沿檢測器123所檢測到的對應(yīng)調(diào)制時(shí) 序信號(hào)的下降沿,與比較輸出檢測器124所檢測到由比較器所輸出的輸出信號(hào),來決定啟 閉開關(guān)(Sj}, j = 1,2,3, ... ,N中的所對應(yīng)開關(guān)。 具體來說,如圖4A所示,當(dāng)該CK脈沖下降沿檢測器123,檢測到在時(shí)間t2在時(shí)序 信號(hào)CK1的下降沿時(shí),即電壓位準(zhǔn)由高電壓位準(zhǔn)VgH下降至VgL,開關(guān)ON/OFF控制器125則 響應(yīng)產(chǎn)生第一信號(hào),來開啟所對應(yīng)的開關(guān)Sl。因此,如圖3B所示,電流ICKH1則從位準(zhǔn)移相 器130的輸出端131,流經(jīng)第三電阻R。至地,從而釋放所對應(yīng)的位準(zhǔn)偏移時(shí)序信號(hào)LS1。因 此,致使調(diào)制時(shí)序信號(hào),自第二電壓VGH沿著下降斜率遞減。同時(shí),如圖3A所示,低電壓穩(wěn) 壓調(diào)節(jié)器LD0_0提供一電流信號(hào)L,并通過第一電阻R^t,來對電容Csrt充電,進(jìn)而使得節(jié) 點(diǎn)DTS具有一電壓VDTS。 接著,比較器110則以參考電壓Vref,來對DTS節(jié)點(diǎn)的電壓V^進(jìn)行比較。如圖4A 所示,當(dāng)在時(shí)間t3上VDTS = Vref時(shí),比較器110產(chǎn)生輸出信號(hào)至比較輸出檢測器124,使得 開關(guān)ON/OFF控制器125產(chǎn)生第二信號(hào),進(jìn)而啟閉所對應(yīng)的開關(guān)S1。如圖3D所示,其中沒有 電流從位準(zhǔn)移相器130的輸出端131,流經(jīng)第三電阻R。至地。因此,如圖4A所示,調(diào)制時(shí)序 信號(hào)CKH1在時(shí)間t3,下降至第三位準(zhǔn)Vk。而且同時(shí),所產(chǎn)生的輸出信號(hào)則施加于開關(guān)SW 的控制端上,進(jìn)而開啟開關(guān)SW。如此一來,如圖3C所示,電流12將可從節(jié)點(diǎn)DTS,流經(jīng)第二 電阻RDTS至地,從而透過第二電阻RDTS,釋放節(jié)點(diǎn)DTS上的電壓VDTS至地。更適切地說,節(jié) 點(diǎn)DTS上的電壓VDTS在下一循環(huán)周期前,放電至零電位。電容Cset由零電位充電至Vref 的所需時(shí)間,即為調(diào)制時(shí)序信號(hào)CKH1自第二電壓位準(zhǔn)VGH到第三電壓位準(zhǔn)Vk的時(shí)間。因 此,通過設(shè)定不同Vref的電壓值,將可以調(diào)校電容Cset的充電時(shí)間T二 (t3_t2)。第三電 壓Vk則是由第三電阻R。與電容Csrt的充電時(shí)間來決定。 重復(fù)上述步驟,得以獲取其他調(diào)制時(shí)序信號(hào)CKH2、CKH3.....CKH(N-1)。至于偶數(shù)
調(diào)制時(shí)序信號(hào)CKH2、CKH4.....CKHN,其第三電壓Vq是由第四電阻的電阻值與電容Cset的
充電時(shí)間T來決定。 圖6為繪示根據(jù)本發(fā)明一實(shí)施方式的時(shí)序信號(hào)CK1、 CK2.....CK6,以及由六_相
位柵極脈沖調(diào)制電路所對應(yīng)產(chǎn)生的調(diào)制時(shí)序信號(hào)CKH1、CKH2.....CKH6的時(shí)序圖。每一調(diào)
制時(shí)序信號(hào)CKH1、 CKH2.....CKH6的波形皆具有一下降斜率,而當(dāng)所對應(yīng)的時(shí)序信號(hào)下降
時(shí),則其波形隨之下降。 圖7與圖8為根據(jù)本發(fā)明一實(shí)施方式的顯示液晶裝置700,其通過柵極脈沖調(diào)制電 路,以調(diào)制奇數(shù)柵極脈沖波形與偶數(shù)柵極脈沖波形。 顯示液晶裝置700具有顯示液晶面板710,而顯示液晶面板710則具有多個(gè)像素元 件列711與712以及多個(gè)對應(yīng)柵線gl、g2、g3、g4,分別電性耦接于像素元件列711與712。 至于本發(fā)明一實(shí)施方式的圖示,則僅以兩個(gè)像素元件列711與712,以及四個(gè)柵線gl、 g2、 g3、g4來說明之。液晶顯示裝置700具有一柵極脈沖調(diào)制電路720,用以接收四個(gè)時(shí)序信號(hào) CK1、 CK2、 CK3、 CK4,以及用以輸出四個(gè)調(diào)制時(shí)序信號(hào)CKH1、 CKH2、 CKH3、 CKH4。每一調(diào)制時(shí)序信號(hào)CKH1、 CKH2、 CKH3、 CKH4分別對應(yīng)于一時(shí)序信號(hào)CK1、 CK2、 CK3、 CK4,而且每一對應(yīng)波 形皆具有下降斜率。如圖1所示,柵極脈沖調(diào)制電路720相同于柵極脈沖調(diào)制電路100,除 了上述實(shí)施方式是采用四-相位結(jié)構(gòu)。調(diào)制時(shí)序信號(hào)CKH1、 CKH2、 CKH3、 CKH4為移位暫存 器的輸入信號(hào),其中移位暫存器730形成于液晶顯示面板710上的玻璃基板,例如,柵極驅(qū) 動(dòng)電路基板技術(shù)(gate on array ;GOA)。根據(jù)本發(fā)明一實(shí)施方式,移位暫存器730對應(yīng)產(chǎn) 生多個(gè)柵信號(hào)G(1)、G(2)、....,其中奇數(shù)柵信號(hào)的波形與偶數(shù)柵信號(hào)的波形相異。當(dāng)柵信 號(hào)G(1)、G(2)、...依序施加于柵線gl、g2、...以驅(qū)動(dòng)像素元件列711與712時(shí),奇數(shù)柵線 與偶數(shù)柵線產(chǎn)生不同饋通效應(yīng),因此進(jìn)而可減少暗_明線以及與HSD像素設(shè)計(jì)相關(guān)的閃爍 現(xiàn)象,并且改善液晶顯示裝置的顯示效能。 雖然本發(fā)明已以實(shí)施方式揭露如上,然其并非用以限定本發(fā)明,任何本領(lǐng)域技術(shù) 人員,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種的更動(dòng)與潤飾,因此本發(fā)明的保護(hù)范圍 當(dāng)視權(quán)利要求范圍所界定者為準(zhǔn)。
權(quán)利要求
一種柵極脈沖調(diào)制電路,適用于一液晶顯示器,其特征在于,所述柵極脈沖調(diào)制電路包含一低電壓穩(wěn)壓調(diào)節(jié)器;一第一電阻,具有一第一端電連接于所述低電壓穩(wěn)壓調(diào)節(jié)器,與一第二端電連接于一節(jié)點(diǎn);一電容,具有一第一端電連接于所述第一電阻的所述第二端,與一第二端電接地;一開關(guān),具有一控制端、一第一端與一第二端,其中所述開關(guān)的所述第一端電連接于所述節(jié)點(diǎn);一第二電阻,具有一第一端電連接于所述開關(guān)的第二端,與一第二端電性接地;一比較器,具有一第一輸入端電連接于所述節(jié)點(diǎn)、一第二輸入端用以接收一電壓信號(hào)Vref與一輸出端電連接于所述開關(guān)的所述控制端;一位準(zhǔn)移相器,具有N個(gè)輸入端用以接收N個(gè)時(shí)序信號(hào){CKj},與N個(gè)輸出端用以輸出N個(gè)調(diào)制時(shí)序信號(hào){CKHj},j=1,2,3,...N,其中N為大于零的一偶數(shù)整數(shù);一邏輯控制單元,具有一第一輸入端用以接收所述時(shí)序信號(hào){CKj}、一第二輸入端電連接于所述比較器的所述輸出端與一輸出端;N個(gè)開關(guān),其中每一開關(guān)具有一控制端電連接于所述邏輯控制單元的所述輸出端、一第一端電連接于所述位準(zhǔn)移相器的一個(gè)別輸出端與一第二端;一第三電阻,具有一第一端電連接于所述開關(guān)的每一奇數(shù)開關(guān)Sk,k=1,3,5,...,N-1的所述第二端,與一第二端電性接地;以及一第四電阻,具有一第一端電連接于所述開關(guān)的每一偶數(shù)開關(guān)Sq,q=2,4,6,...N的所述第二端,與一第二端,電性接地。
2. 如權(quán)利要求1所述的柵極脈沖調(diào)制電路,其特征在于,所述N個(gè)調(diào)制時(shí)序信號(hào) {CKHj} , j = 1,2,3,. . . , N的每一調(diào)制時(shí)序信號(hào)CKHj,皆具有一波形,其中所述波形在時(shí)間 tl,由一第一電壓VGL,上升至一第二電壓VGH ;并且,直到時(shí)間t2,皆維持在第二電壓VGH ; 接著,在時(shí)間t2與t3之間,則依著一斜率,從所述第二電壓VGH下降至一第三電壓Vj,并且 其中通過T = (t3-t2),來定義每一調(diào)制時(shí)序信號(hào)CKHj的一下降時(shí)間。
3. 如權(quán)利要求2所述的柵極脈沖調(diào)制電路,其特征在于,所對應(yīng)的所述時(shí)序信號(hào)CKj在 時(shí)間t2具有一下降沿。
4. 如權(quán)利要求2所述的柵極脈沖調(diào)制電路,其特征在于,每一調(diào)制時(shí)序信號(hào)CKHj,j = 1,2,3, . . . , N的所述下降時(shí)間T = (t3-t2),為所述電容的電容值的一函數(shù)。
5. 如權(quán)利要求4所述的柵極脈沖調(diào)制電路,其特征在于,在所述調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3, , N的每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k = 1,3,5, , N-l的所述波形中,其 第三電壓Vk為所述第三電阻的電阻值的函數(shù),并且其中所述N個(gè)調(diào)制時(shí)序信號(hào){CKHj}的 每一偶數(shù)調(diào)制時(shí)序信號(hào)CKHq, q = 2,4,6, . . . , N的所述波形中,其第三電壓Vq為所述第四 電阻的電阻值的函數(shù)。
6. 如權(quán)利要求4所述的柵極脈沖調(diào)制電路,其特征在于,所述第三電阻值的電阻值不 同于所述第四電阻的電阻值,并且其中介在每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k= 1,3,5,..., N-l的所述第三電壓Vk與所述第一電壓VGL間的電壓差A(yù)V1 = (Vk-VGL),不同于介在每 一偶數(shù)調(diào)制時(shí)序信號(hào)CKHq, q = 2,4,6, . . . , N的所述第三電壓Vq與所述第一電壓VGL間的電壓差<formula>formula see original document page 3</formula>
7. 如權(quán)利要求1所述的柵極脈沖調(diào)制電路,其特征在于,所述邏輯控制單元包含一 CK脈沖下降沿檢測器,用以接收每一所述N個(gè)時(shí)序信號(hào){CKj} , j = 1 , 2, 3,. . . , N以及檢測每一所述N個(gè)時(shí)序信號(hào){CKj}的一波形的一下降沿;一比較輸出檢測器,用以自所述比較器中,接收一輸出信號(hào);以及一開關(guān)ON/OFF控制器,用以作為所述CK脈沖下降沿檢測器與所述比較輸出檢測器之間的聯(lián)系,進(jìn)而根據(jù)所述CK脈沖下降沿檢測器所檢測到所述對應(yīng)調(diào)制時(shí)序信號(hào)的下降沿,與所述比較輸出檢測器所檢測到由所述比較器所輸出的輸出信號(hào),來決定啟閉所述開關(guān){Sj}, j = 1,2,3,... ,N中的一對應(yīng)開關(guān)。
8. 如權(quán)利要求7所述的柵極脈沖調(diào)制電路,其特征在于,當(dāng)所述CK脈沖下降沿沿檢測 器,檢測到在一時(shí)序信號(hào)CKj, j = 1,2,3, . . . , N中的一下降沿時(shí),所述開關(guān)ON/OFF控制器則響應(yīng)產(chǎn)生一第一信號(hào),用以開啟所述對應(yīng)開關(guān),因此從所述 位準(zhǔn)移相器的j-th輸出端中,所輸出的所述對應(yīng)調(diào)制時(shí)序信號(hào)CKHj,則透過所述第三電阻 或所述第四電阻釋放至地;以及所述低電壓穩(wěn)壓調(diào)節(jié)器,提供一 電流信號(hào),并且通過所述第一 電阻,來對所述電容充 電,進(jìn)而使得所述節(jié)點(diǎn)上具有一電壓VDTS。
9. 如權(quán)利要求8所述的柵極脈沖調(diào)制電路,其特征在于,所述比較器用以比較所述節(jié) 點(diǎn)的所述電壓VDTS與所述參考電壓Vref ,其中當(dāng)VDTS = Vref ,所述比較器產(chǎn)生一輸出信號(hào)至所述比較輸出檢測器,使得所述開關(guān)ON/OFF控制器產(chǎn)生一第二信號(hào),進(jìn)而關(guān)閉所對應(yīng) 的所述開關(guān);以及所述開關(guān)的所述控制端,進(jìn)而開啟所述開關(guān),因此所述節(jié)點(diǎn)的電壓V^,則經(jīng)由所述第 二電阻釋放至地。
10. —液晶顯示器,其特征在于,所述的液晶顯示器包含一液晶顯示面板,具有多個(gè)像素單元列與多個(gè)對應(yīng)柵線,其中所述多個(gè)對應(yīng)柵線耦接 至所述多個(gè)像素單元列;一柵極脈沖調(diào)制電路,用以接收N個(gè)時(shí)序信號(hào){CKj},j = 1,2,3,... ,N,而N則為大于 零的一偶數(shù)整數(shù),并且用于輸出N個(gè)調(diào)制時(shí)序信號(hào)(CKHjh其中每一調(diào)制時(shí)序信號(hào)CKHj,對 應(yīng)于一時(shí)序信號(hào)CKj,并且所述時(shí)序信號(hào)CKj的一波形,具有一下降斜率;以及一移位暫存器,用以接收所述調(diào)制時(shí)序信號(hào){CKHj},并且用以產(chǎn)生多個(gè)柵信號(hào),分別施 加于所述多個(gè)柵線上,來驅(qū)動(dòng)所述多個(gè)像素單元列,其中所述柵極脈沖調(diào)制電路包含一低電壓穩(wěn)壓調(diào)節(jié)器;一第一電阻,具有一第一端電連接于所述低電壓穩(wěn)壓調(diào)節(jié)器,與一第二端電連接于一 節(jié)點(diǎn);一電容,具有一第一端電連接于所述第一電阻的所述第二端,與一第二端電性接地; 一開關(guān),具有一控制端、一第一端與一第二端,其中所述開關(guān)的所述第一端電連接于所 述節(jié)點(diǎn);一第二電阻,具有一第一端電連接于所述開關(guān)的第二端,與一第二端電性接地; 一比較器,具有一第一輸入端電連接于所述節(jié)點(diǎn)、一第二輸入端用以接收一電壓信號(hào)Vref與一輸出端電連接于所述開關(guān)的所述控制端;一位準(zhǔn)移相器,具有N個(gè)輸入端用以接收N個(gè)時(shí)序信號(hào){CKj},與N個(gè)輸出端用以輸出 N個(gè)調(diào)制時(shí)序信號(hào){CKHj}, j = 1,2,3,...N,其中N為大于零的一偶數(shù)整數(shù);一邏輯控制單元,具有一第一輸入端用以接收所述時(shí)序信號(hào){CKj}、一第二輸入端電連 接于所述比較器的所述輸出端與一輸出端;N個(gè)開關(guān)(Sjh其中每一開關(guān)具有一控制端電連接于所述邏輯控制單元的所述輸出 端、一第一端電連接于所述位準(zhǔn)移相器的一個(gè)別輸出端與一第二端;一第三電阻,具有一第一端電連接于所述N個(gè)開關(guān){Sj}的每一奇數(shù)開關(guān)Sk,k二 1,3, 5, . . . , N-l的所述第二端,與一第二端電性接地;以及一第四電阻,具有一第一端電連接于所述N個(gè)開關(guān){Sj}的每一偶數(shù)開關(guān)Sq,q二 2,4, 6, . . . N的所述第二端,與一第二端電性接地。
11. 如權(quán)利要求IO所述的液晶顯示器,其特征在于,所述調(diào)制時(shí)序信號(hào){CKHj}, j = 1, 2, 3,. . . ,N中的每一調(diào)制時(shí)序信號(hào)CKHj的所述波形,由一第一電壓VGL,上升至一第二電壓 VGH ;并且,直到時(shí)間t2,皆維持在第二電壓VGH ;接著,在時(shí)間t2與t3間,則依著一斜率,從 所述第二電壓VGH下降至一第三電壓Vj,并且其中通過T = (t3-t2),來定義每一調(diào)制時(shí)序 信號(hào)CKHj的一下降時(shí)間。
12. 如權(quán)利要求ll所述的液晶顯示器,其特征在于,每一調(diào)制時(shí)序信號(hào)CKHj, j = 1,2, 3, . . . , N的所述下降時(shí)間T = (t3-t2),為所述電容的電容值的_函數(shù)。
13. 如權(quán)利要求12所述的液晶顯示器,其特征在于,在所述調(diào)制時(shí)序信號(hào){CKHj},j = 1,2,3, ... , N的每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk, k= 1,3,5, ... , N_l的所述波形中,其第三 電壓Vk,為所述第三電阻的電阻值的函數(shù),并且其中所述調(diào)制時(shí)序信號(hào){CKHj}的每一偶數(shù) 調(diào)制時(shí)序信號(hào)CKHq, q = 2, 4, 6,. . . , N的所述波形中,其第三電壓Vq,為所述第四電阻的電 阻值的函數(shù)。
14. 如權(quán)利要求13所述的液晶顯示器,其特征在于,所述第三電阻值的電阻值不同于 所述第四電阻的電阻值,并且其中介在每一奇數(shù)調(diào)制時(shí)序信號(hào)CKHk,k二 1,3,5,... ,N-l的 所述第三電壓Vk與所述第一電壓VGL間的電壓差A(yù)V1= (Vk-VGL),不同于介在每一偶數(shù) 調(diào)制時(shí)序信號(hào)CKHq, q = 2,4,6, . . . , N的所述第三電壓Vq與所述第一電壓VGL間的電壓 差A(yù) V2 = (Vq-VGL)。
15. 如權(quán)利要求11所述的液晶顯示器,其特征在于,所述時(shí)序信號(hào)CKj在時(shí)間t2具有 一下降沿。
16. 如權(quán)利要求15所述的液晶顯示器,其特征在于,其中當(dāng)所述時(shí)序信號(hào)CKj,在時(shí)間 t2下降時(shí),邏輯控制單元,產(chǎn)生一第一信號(hào),用以開啟所對應(yīng)的所述開關(guān),因此從所述位準(zhǔn)移相器 的j-th輸出端中,所輸出的所述對應(yīng)調(diào)制時(shí)序信號(hào)CKHj,則通過所述第三電阻或所述第四 電阻釋放至地;以及所述低電壓穩(wěn)壓調(diào)節(jié)器,提供一電流信號(hào),通過所述第一電阻,來對所述電容充電,因 此使得所述節(jié)點(diǎn)具有一電壓VDTS。
17. 如權(quán)利要求16所述的液晶顯示器,其特征在于,所述比較器用以比較所述節(jié)點(diǎn)的 所述電壓VDTS與所述參考電壓Vref,其中當(dāng)VDTS = Vref,所述比較器產(chǎn)生一輸出信號(hào)至所述比較輸出檢測器,進(jìn)而產(chǎn)生一第二信號(hào),以關(guān)閉所對應(yīng)的所述開關(guān);以及 所述開關(guān)的所述控制端,進(jìn)而開啟所述開關(guān),因此所述節(jié)點(diǎn)的電壓V^,則經(jīng)由所述第 二電阻釋放至地。
全文摘要
本發(fā)明公開了一種柵極脈沖調(diào)制電路及其應(yīng)用的液晶顯示器,以用于改善顯示效能。柵極脈沖調(diào)制電路用以調(diào)制多-相位時(shí)序脈沖信號(hào),進(jìn)而對應(yīng)產(chǎn)生相異的奇數(shù)柵極脈沖信號(hào)與偶數(shù)柵極脈沖信號(hào)。本發(fā)明實(shí)施例的柵極脈沖調(diào)制電路及液晶顯示器可以減少暗-明線以及與HSD像素設(shè)計(jì)相關(guān)的閃爍現(xiàn)象,并且改善液晶顯示裝置的顯示效能。
文檔編號(hào)G09G3/36GK101699550SQ20091020942
公開日2010年4月28日 申請日期2009年10月30日 優(yōu)先權(quán)日2009年7月20日
發(fā)明者李宗鴻, 鄭曉鐘, 陳欽舜 申請人:友達(dá)光電股份有限公司