国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置的制作方法

      文檔序號(hào):2585626閱讀:148來源:國(guó)知局
      專利名稱:自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明關(guān)于一種源極驅(qū)動(dòng)裝置,特別是一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置。
      背景技術(shù)
      液晶顯示器(Liquid Crystal Display,LCD)為一種外型輕薄的平面顯示裝置,其具有低輻射、體積小及低耗能等優(yōu)點(diǎn),現(xiàn)今已逐漸取代傳統(tǒng)的電子映像管顯示器,因此被廣泛地應(yīng)用于筆記本電腦、平板電腦、平面電視、桌上型平面顯示器或行動(dòng)裝置的顯示屏幕等 目息廣品上。液晶顯示器一般使用時(shí)序控制器(Timing Controller)來產(chǎn)生顯示影像的相關(guān)數(shù)據(jù)信號(hào),及驅(qū)動(dòng)液晶顯示面板所需的控制信號(hào)和頻率信號(hào)。液晶顯示器的源極驅(qū)動(dòng)裝置在依據(jù)數(shù)據(jù)信號(hào)、頻率信號(hào)和控制信號(hào)來執(zhí)行邏輯運(yùn)算,以產(chǎn)生液晶顯示面板的驅(qū)動(dòng)信號(hào)。 在目前市面上的液晶顯示器之中,常見的傳輸接口包含晶體管與晶體管邏輯接口(TTL)、低電壓差動(dòng)信號(hào)接口(LVDS)、低擺幅差動(dòng)信號(hào)接口(RSDS)以及微低電壓差動(dòng)信號(hào)接口(mini-LVDS)等。但是,無論使用何種接口來傳遞信號(hào),數(shù)據(jù)信號(hào)、控制信號(hào)和頻率信號(hào)之間的設(shè)置時(shí)間(Setup Time)和維持時(shí)間(Hold Time)需有相對(duì)應(yīng)的關(guān)系,以使得源極驅(qū)動(dòng)裝置的內(nèi)部邏輯電路能正確地讀取到數(shù)據(jù)而能產(chǎn)生正確的驅(qū)動(dòng)信號(hào)。隨著平面顯示器的大型化,使用者對(duì)分辨率的要求也因而大幅提升。液晶顯示面板的尺寸、源極驅(qū)動(dòng)裝置的數(shù)目以及信號(hào)傳輸媒介的尺寸也隨之增加,例如印刷電路板。時(shí)序控制器和源極驅(qū)動(dòng)裝置之間的信號(hào)傳遞路徑也同時(shí)變長(zhǎng),而使得傳遞時(shí)間也同時(shí)增加。再加上液晶顯示器上的時(shí)序控制器至不同源極驅(qū)動(dòng)裝置之間的電路布局(Circuit Layout)也不相同,因而導(dǎo)致時(shí)序控制器與不同的源極驅(qū)動(dòng)裝置之間的信號(hào)路徑長(zhǎng)度也會(huì)有所差異,還有加上每一驅(qū)動(dòng)裝置的觸發(fā)頻率(Toggle Rate)、接地屏蔽(GroundShielding)與輸出的驅(qū)動(dòng)能力也有差異。因此,不同源極驅(qū)動(dòng)裝置接收到的各信號(hào)會(huì)遇到不同程度的信號(hào)延遲,如此會(huì)造成不同信號(hào)之間的相位差偏離預(yù)定值,而使得源極驅(qū)動(dòng)裝置內(nèi)部邏輯電路無法正確地讀取到數(shù)據(jù),此種信號(hào)偏移的情形會(huì)大幅影響液晶顯示器的顯示質(zhì)量。在高頻應(yīng)用時(shí),信號(hào)偏移對(duì)顯示質(zhì)量的影響更為明顯。此外,在已知技術(shù)的液晶顯示器中,時(shí)序控制器所產(chǎn)生的數(shù)據(jù)信號(hào)和頻率信號(hào)之間的相位關(guān)系為固定,設(shè)置時(shí)間及維持時(shí)間也為固定值。當(dāng)不同源極驅(qū)動(dòng)裝置因?yàn)樾盘?hào)路徑長(zhǎng)度、觸發(fā)頻率、接地屏蔽或輸出級(jí)驅(qū)動(dòng)能力的差異,使得接收到的數(shù)據(jù)信號(hào)和頻率信號(hào)遇到不同程度的信號(hào)延遲時(shí),現(xiàn)有的液晶顯示器無法調(diào)整信號(hào)偏移,如此一來,該液晶顯示器的畫面顯示質(zhì)量會(huì)受到極大的影響。由此可知,上述現(xiàn)有的液晶顯示器無法調(diào)整信號(hào)偏移,進(jìn)而影響顯示器的畫面顯示質(zhì)量。因此,為改善上述缺失,本發(fā)明提供一種可自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置及其方法
      發(fā)明內(nèi)容
      鑒于上述問題,本發(fā)明的目的提供一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置,以解決先前技術(shù)所存在的液晶顯示器無法調(diào)整信號(hào)偏移,進(jìn)而影響顯示器的畫面顯示質(zhì)量的技術(shù)問題。為實(shí)現(xiàn)上述目的,本發(fā)明采用了以下的技術(shù)方案一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置,經(jīng)配置以接收來自一時(shí)序控制器的一數(shù)據(jù)信號(hào)及一頻率信號(hào),其用于驅(qū)動(dòng)一液晶顯示面板,其特征在于,包含一信號(hào)延遲裝置,其包含一數(shù)據(jù)信號(hào)可變延遲電路,用于接收該數(shù)據(jù)信號(hào),并經(jīng)配置以產(chǎn)生一第一延遲數(shù)據(jù)信號(hào);一頻率信號(hào)可變延遲電路,用于接收該頻率信號(hào),并經(jīng)配置以產(chǎn)生一第一延遲頻 率信號(hào);一設(shè)置時(shí)間緩存器,其數(shù)據(jù)輸入端耦接于該頻率信號(hào)可變延遲電路的輸出端;一維持時(shí)間緩存器,其頻率信號(hào)輸入端耦接于該數(shù)據(jù)信號(hào)可變延遲電路的輸出端;一第一信號(hào)延遲單元,耦接于該數(shù)據(jù)信號(hào)可變延遲電路的輸出端和該設(shè)置時(shí)間緩存器的頻率信號(hào)輸入端之間,并經(jīng)配置以產(chǎn)生一第二延遲數(shù)據(jù)信號(hào);一第二信號(hào)延遲單元,耦接于該頻率信號(hào)可變延遲電路的輸出端和該維持時(shí)間緩存器的數(shù)據(jù)信號(hào)輸入端之間,并經(jīng)配置以產(chǎn)生一第二延遲頻率信號(hào);一邏輯電路,耦接于該設(shè)置時(shí)間緩存器及該維持時(shí)間緩存器,用以產(chǎn)生一控制信號(hào)至該信號(hào)延遲裝置;以及一數(shù)據(jù)緩存器,其頻率輸入端耦接于該頻率信號(hào)可變延遲電路,其數(shù)據(jù)輸入端耦接于該數(shù)據(jù)信號(hào)可變延遲電路;其中,該第一延遲數(shù)據(jù)信號(hào)用來對(duì)該第二延遲頻率信號(hào)取樣及該第二延遲數(shù)據(jù)信號(hào)用來對(duì)第一延遲頻率信號(hào)取樣。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中該數(shù)據(jù)信號(hào)可變延遲電路包含多個(gè)數(shù)據(jù)信號(hào)延遲開關(guān)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中該頻率信號(hào)可變延遲電路包含多個(gè)頻率信號(hào)延遲開關(guān)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該數(shù)據(jù)延遲信號(hào)的上升邊緣對(duì)應(yīng)至該頻率信號(hào)的數(shù)據(jù)保持時(shí)間的中心時(shí),為正確取樣。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第二延遲數(shù)據(jù)信號(hào)正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)無法正確取樣該第二延遲頻率信號(hào)時(shí),依據(jù)該第一延遲頻率信號(hào)是否為最短延遲而產(chǎn)生新的第一延遲頻率信號(hào)或第一延遲數(shù)據(jù)信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第一延遲頻率信號(hào)為最短延遲時(shí),則采用該第二延遲數(shù)據(jù)信號(hào)為該新的第一延遲數(shù)據(jù)信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第一延遲頻率信號(hào)不是最短延遲時(shí),則減少一頻率延遲開關(guān),并產(chǎn)生該新的第一延遲頻率信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第二延遲數(shù)據(jù)信號(hào)無法正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)正確取樣該第二延遲頻率信號(hào),依據(jù)該第一延遲頻率信號(hào)是否為最短延遲而產(chǎn)生新的第一延遲頻率信號(hào)或第一延遲數(shù)據(jù)信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第一延遲頻率信號(hào)為最長(zhǎng)延遲時(shí),則減少一數(shù)據(jù)延遲開關(guān),并產(chǎn)生該新的第一延遲數(shù)據(jù)信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)該第一延遲頻率信號(hào)不是最長(zhǎng)延遲時(shí),則采用該第二延遲頻率信號(hào)為新的第一延遲頻率信號(hào)。依照本發(fā)明所述的源極驅(qū)動(dòng)裝置,其中當(dāng)使用該第二延遲數(shù)據(jù)信號(hào)正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)正確取樣該第二延遲頻率信號(hào)時(shí),或當(dāng)使用該第二延遲數(shù)據(jù)信號(hào)無法正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)無法正確取樣該第二延遲頻率信號(hào)時(shí),保持且采用該第一延遲頻率信號(hào)及第一延遲數(shù)據(jù)信號(hào)。 依照本發(fā)明提供的技術(shù)方案,可以實(shí)現(xiàn)調(diào)整信號(hào)偏移,進(jìn)而提高頻顯示器的畫面顯示質(zhì)量。


      圖I為一液晶顯示器的功能方塊圖;圖2為本發(fā)明一實(shí)施例的源極驅(qū)動(dòng)裝置的示意圖;圖3為本發(fā)明一實(shí)施例的一信號(hào)比對(duì)流程圖;圖4為本發(fā)明一實(shí)施例的另一信號(hào)比對(duì)流程圖;圖5為本發(fā)明一實(shí)施例的另一信號(hào)比對(duì)流程圖;圖6為本發(fā)明一實(shí)施例的另一信號(hào)比對(duì)流程圖;及圖7為圖3實(shí)施例的信號(hào)比對(duì)圖。
      具體實(shí)施例方式為解決現(xiàn)有液晶顯示器無法調(diào)整信號(hào)偏移,進(jìn)而影響顯示器的畫面顯示質(zhì)量的問題。本發(fā)明提供給一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置及其方法。圖I為一液晶顯不器10的功能方塊圖。其中一時(shí)序控制器13產(chǎn)生一頻率信號(hào)CLK及一數(shù)據(jù)信號(hào)DATA,并將該頻率信號(hào)CLK及該數(shù)據(jù)信號(hào)DATA傳送至一源極驅(qū)動(dòng)裝置15,再經(jīng)由該源極驅(qū)動(dòng)裝置內(nèi)的一信號(hào)延遲模塊17作自動(dòng)調(diào)整信號(hào)偏移的動(dòng)作后,將調(diào)整過后的該頻率信號(hào)CLK及該數(shù)據(jù)信號(hào)DATA用于驅(qū)動(dòng)一液晶顯示面板11。圖2為本發(fā)明一實(shí)施例的源極驅(qū)動(dòng)裝置的示意圖。該源極驅(qū)動(dòng)裝置15包含一信號(hào)延遲模塊17、一設(shè)置時(shí)間緩存器22、一維持時(shí)間緩存器24、一第一信號(hào)延遲單兀26、一第二信號(hào)延遲單元28及一邏輯電路29。其中該信號(hào)延遲模塊17包含一頻率信號(hào)可變延遲電路21及一數(shù)據(jù)信號(hào)可變延遲電路23,其中該頻率信號(hào)可變延遲電路21還包括多個(gè)頻率信號(hào)延遲開關(guān)27,其被編號(hào)為CLI^D1 CLK_Dn。該數(shù)據(jù)信號(hào)可變延遲電路23還包括多個(gè)數(shù)據(jù)信號(hào)延遲開關(guān)25,其被編號(hào)為DATA-D1 DATA_Dm。該數(shù)據(jù)信號(hào)可變延遲電路23用于接收該數(shù)據(jù)信號(hào)DATA,其信號(hào)輸出端分別耦接于該第一信號(hào)延遲單元26及一數(shù)據(jù)緩存器R的數(shù)據(jù)信號(hào)輸入端。該頻率信號(hào)可變延遲電路21用于接收該頻率信號(hào)CLK,其信號(hào)輸出端分別耦接于該第二信號(hào)延遲單元28及該數(shù)據(jù)緩存器R的頻率信號(hào)輸入端。該第一信號(hào)延遲單元26耦接于該數(shù)據(jù)信號(hào)可變延遲電路23的信號(hào)輸出端及該設(shè)置時(shí)間緩存器22的頻率信號(hào)輸入端之間。該第二信號(hào)延遲單元28耦接于該頻率信號(hào)可變延遲電路21的信號(hào)輸出端及該維持時(shí)間緩存器24數(shù)據(jù)信號(hào)輸入端之間。該邏輯電路29耦接于該設(shè)置時(shí)間緩存器22及該維持時(shí)間緩存器24,用以產(chǎn)生一控制信號(hào)S1至該信號(hào)延遲模塊17。該頻率信號(hào)可變延遲電路21經(jīng)配置以產(chǎn)生一第一延遲頻率信號(hào)Ist MD,并將其傳送至該數(shù)據(jù)緩存器R的頻率信號(hào)輸入端、該設(shè)置時(shí)間緩存器22的數(shù)據(jù)信號(hào)輸入端及該第二信號(hào)延遲單元28。其中該第二延遲信號(hào)單元28會(huì)將該第一延遲頻率信號(hào)lst—D延遲,再進(jìn)一步產(chǎn)生一第二延遲頻率信號(hào)2nd M D,并將其傳送至該維持時(shí)間緩存器24的頻率輸入端。該數(shù)據(jù)信號(hào)可變延遲電路23經(jīng)配置以產(chǎn)生一第一延遲數(shù)據(jù)信號(hào)Ist DATA D,并將其傳送至該數(shù)據(jù)緩存器R的數(shù)據(jù)信號(hào)輸入端、該維持時(shí)間緩存器24的頻率信號(hào)輸入端及該第一信號(hào)延遲單元26,其中該第一信號(hào)延遲單元26會(huì)將該第一延遲數(shù)據(jù)信號(hào)Ist DATA D延遲,再進(jìn)一步產(chǎn)生一第二延遲數(shù)據(jù)信號(hào)2nd—DATA—D,并將其傳送至該設(shè)置時(shí)間緩存器22的頻率信號(hào)輸入端。
      而于該設(shè)置時(shí)間緩存器22內(nèi)及于該維持時(shí)間緩存器24內(nèi),當(dāng)該數(shù)據(jù)延遲信號(hào)的上升邊緣對(duì)應(yīng)至該頻率信號(hào)的數(shù)據(jù)保持時(shí)間的中心時(shí),判斷為正確取樣。于該設(shè)置時(shí)間緩存器22內(nèi),將該第一延遲頻率信號(hào)Ist M D及該第二延遲數(shù)據(jù)信號(hào)2nd—DATA—D作信號(hào)的相位比較,以確認(rèn)是否該第二延遲數(shù)據(jù)信號(hào)2nd—DATA—D可正確取樣該第一延遲頻率信號(hào)Ist MD,并依照相位比較的結(jié)果產(chǎn)生一第一邏輯位準(zhǔn)Ts_Judge,并將該第一邏輯位準(zhǔn)Ts_JUdge傳送至該邏輯電路29。于該維持時(shí)間緩存器24內(nèi),將該第一延遲數(shù)據(jù)信號(hào)Dm—D及該第二延遲頻率信號(hào)2nd—D作信號(hào)的相位比較,以確認(rèn)是否該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D可正確取樣該第二延遲頻率信號(hào)2nd—D,并依照相位比較的結(jié)果產(chǎn)生一第二邏輯位準(zhǔn)Th_Judge,并將該第二邏輯位準(zhǔn)Th_Judge傳送至該邏輯電路29。而該邏輯電路29則依照接收到的該第一邏輯位準(zhǔn)Ts_Judge及該第二邏輯位準(zhǔn)Th_Judge產(chǎn)生一相對(duì)應(yīng)的控制信號(hào)S1,并將該控制信號(hào)S1傳送至該信號(hào)延遲模塊17,進(jìn)一步控制該數(shù)據(jù)信號(hào)可變延遲電路23內(nèi)的該多個(gè)數(shù)據(jù)信號(hào)延遲開關(guān)25的導(dǎo)通數(shù)量及該頻率信號(hào)可變延遲電路21內(nèi)的該多個(gè)頻率信號(hào)延遲開關(guān)27的導(dǎo)通數(shù)量。藉此,該數(shù)據(jù)信號(hào)可變延遲電路23可以產(chǎn)生正確的第一延遲頻率信號(hào)lst—D及該頻率信號(hào)可變延遲電路21可以產(chǎn)生正確的第一延遲數(shù)據(jù)信號(hào)lst—DATA—D,并使得該數(shù)據(jù)緩存器R得以輸出正確的邏輯位準(zhǔn),進(jìn)而驅(qū)動(dòng)該液晶顯示面板11。同時(shí),其它數(shù)據(jù)緩存器(未顯示于圖)也可依據(jù)該數(shù)據(jù)信號(hào)可變延遲電路23所產(chǎn)生的正確的第一延遲頻率信號(hào)Ist M D及該頻率信號(hào)可變延遲電路21所產(chǎn)生的正確的第一延遲數(shù)據(jù)信號(hào)lst—DATA—D而得以輸出正確的邏輯位準(zhǔn),進(jìn)而驅(qū)動(dòng)該液晶顯示面板11。圖3為本發(fā)明另一實(shí)施例的信號(hào)比對(duì)流程圖。在步驟S301,當(dāng)出現(xiàn)該第二延遲數(shù)據(jù)信號(hào)2nd DATAD無法正確取樣該第一延遲頻率信號(hào)lst—D,且該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D正確取樣該第二延遲頻率信號(hào)2nd—D。在步驟S302,判斷第一延遲頻率信號(hào)lst—D是否為最長(zhǎng)延遲。如果是最長(zhǎng)延遲,進(jìn)入步驟S303,減少一數(shù)據(jù)延遲開關(guān)25,并產(chǎn)生另一第一延遲數(shù)據(jù)信號(hào)IstDATA—D。如果不是最長(zhǎng)延遲,進(jìn)入步驟S304,采用第二延遲頻率信號(hào)2nd—D為新的第一延遲頻率信號(hào)lst—D。在步驟S305,將該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D及該第一延遲頻率信號(hào)lst—CLO施加于該數(shù)據(jù)緩存器。圖7為本實(shí)施例的信號(hào)比對(duì)圖,由圖中可知,當(dāng)該第二延遲數(shù)據(jù)信號(hào)2nd DATA D上升時(shí)無法對(duì)該第一延遲頻率信號(hào)lst—CM—D正確取樣,而該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D可正確取樣該第二延遲頻率信號(hào)2nd—ακ—D。再加上該第一延遲頻率信號(hào)lst—ακ—D不是為最長(zhǎng)延遲。因此,采用第二延遲頻率信號(hào)2nd—D為新的第一延遲頻率信號(hào)lst—D,以使得該第二延遲頻率信號(hào)上升時(shí)可對(duì)該新的第一延遲頻率信號(hào)正確取樣。圖4為本發(fā)明一實(shí)施例的信號(hào)比對(duì)流程圖。在步驟S401,該第二延遲數(shù)據(jù)信號(hào)2ndDATA—D正確取樣該第一延遲頻率信號(hào)lst—M—D,且該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D無法正確取樣該第二延遲頻率信號(hào)2nd—D。在步驟S402,判斷第一延遲頻率信號(hào)lst—D是否為最短延遲。如果是最短延遲,進(jìn)入步驟S403,采用該第二延遲數(shù)據(jù)信號(hào)2nd—DATA—D為新的第一延遲數(shù)據(jù)信號(hào)lst—Dm—d。如果不是最短延遲,進(jìn)入步驟S404,則減少一頻率延遲開關(guān),并廣生另一第一延遲頻率信號(hào)lst—D。在步驟S405,將該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D及該第一延遲頻率信號(hào)lst_CLO施加于該數(shù)據(jù)緩存器R。圖5為本發(fā)明另一實(shí)施例的信號(hào)比對(duì)流程圖。在步驟S501,該第二延遲數(shù)據(jù)信號(hào)2nd_DATA_D正確取樣該第一延遲頻率信號(hào)lst—D,且該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D正確取樣該第二延遲頻率信號(hào)2nd—ακ—D。在步驟S502,保持該第一延遲頻率信號(hào)lst—D及該第一延遲數(shù) 據(jù)信號(hào)mTA—D。在步驟S503,采用原先的該第一延遲頻率信號(hào)Ist raui及該第一延遲數(shù)據(jù)信號(hào)mTA—D。此時(shí)該數(shù)據(jù)緩存器R的設(shè)置時(shí)間及維持時(shí)間為平衡的狀態(tài)。圖6為本發(fā)明另一實(shí)施例的信號(hào)比對(duì)流程圖。在步驟S601,該第二延遲數(shù)據(jù)信號(hào)2nOATA_D無法正確取樣該第一延遲頻率信號(hào)lst—D,且該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D無法正確取樣該第二延遲頻率信號(hào)2nd—ακ—D。在步驟S602,保持該第一延遲頻率信號(hào)lst—D及該第一延遲數(shù)據(jù)信號(hào)lst—DATA—D。在步驟S603,米用原先的該第一延遲頻率信號(hào)lst—CM—D及該第一延遲數(shù)據(jù)信號(hào)lst DATA D。此時(shí)該數(shù)據(jù)緩存器R的設(shè)置時(shí)間及維持時(shí)間也為平衡的狀態(tài)。本發(fā)明的技術(shù)內(nèi)容及技術(shù)特點(diǎn)已公考如上,然而熟悉本項(xiàng)技術(shù)的人士仍可能基于本發(fā)明的教示及揭示而作種種不背離本發(fā)明精神的替換及修飾。因此,本發(fā)明的保護(hù)范圍應(yīng)不限于實(shí)施例所揭示者,而應(yīng)包括各種不背離本發(fā)明的替換及修飾,并為以權(quán)利要求所涵蓋。
      權(quán)利要求
      1.一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置,經(jīng)配置以接收來自一時(shí)序控制器的一數(shù)據(jù)信號(hào)及一頻率信號(hào),其用于驅(qū)動(dòng)一液晶顯示面板,其特征在于,包含 一信號(hào)延遲裝置,其包含 一數(shù)據(jù)信號(hào)可變延遲電路,用于接收該數(shù)據(jù)信號(hào),并經(jīng)配置以產(chǎn)生一第一延遲數(shù)據(jù)信號(hào); 一頻率信號(hào)可變延遲電路,用于接收該頻率信號(hào),并經(jīng)配置以產(chǎn)生一第一延遲頻率信號(hào); 一設(shè)置時(shí)間緩存器,其數(shù)據(jù)輸入端耦接于該頻率信號(hào)可變延遲電路的輸出端; 一維持時(shí)間緩存器,其頻率信號(hào)輸入端耦接于該數(shù)據(jù)信號(hào)可變延遲電路的輸出端;一第一信號(hào)延遲單元,耦接于該數(shù)據(jù)信號(hào)可變延遲電路的輸出端和該設(shè)置時(shí)間緩存器的頻率信號(hào)輸入端之間,并經(jīng)配置以產(chǎn)生一第二延遲數(shù)據(jù)信號(hào); 一第二信號(hào)延遲單元,耦接于該頻率信號(hào)可變延遲電路的輸出端和該維持時(shí)間緩存器的數(shù)據(jù)信號(hào)輸入端之間,并經(jīng)配置以產(chǎn)生一第二延遲頻率信號(hào); 一邏輯電路,耦接于該設(shè)置時(shí)間緩存器及該維持時(shí)間緩存器,用以產(chǎn)生一控制信號(hào)至該信號(hào)延遲裝置; 以及 一數(shù)據(jù)緩存器,其頻率輸入端耦接于該頻率信號(hào)可變延遲電路,其數(shù)據(jù)輸入端耦接于該數(shù)據(jù)信號(hào)可變延遲電路; 其中,該第一延遲數(shù)據(jù)信號(hào)用來對(duì)該第二延遲頻率信號(hào)取樣及該第二延遲數(shù)據(jù)信號(hào)用來對(duì)第一延遲頻率信號(hào)取樣。
      2.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中該數(shù)據(jù)信號(hào)可變延遲電路包含多個(gè)數(shù)據(jù)信號(hào)延遲開關(guān)。
      3.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中該頻率信號(hào)可變延遲電路包含多個(gè)頻率信號(hào)延遲開關(guān)。
      4.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該數(shù)據(jù)延遲信號(hào)的上升邊緣對(duì)應(yīng)至該頻率信號(hào)的數(shù)據(jù)保持時(shí)間的中心時(shí),為正確取樣。
      5.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第二延遲數(shù)據(jù)信號(hào)正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)無法正確取樣該第二延遲頻率信號(hào)時(shí),依據(jù)該第一延遲頻率信號(hào)是否為最短延遲而產(chǎn)生新的第一延遲頻率信號(hào)或第一延遲數(shù)據(jù)信號(hào)。
      6.如權(quán)利要求5所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第一延遲頻率信號(hào)為最短延遲時(shí),則采用該第二延遲數(shù)據(jù)信號(hào)為該新的第一延遲數(shù)據(jù)信號(hào)。
      7.如權(quán)利要求5所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第一延遲頻率信號(hào)不是最短延遲時(shí),則減少一頻率延遲開關(guān),并產(chǎn)生該新的第一延遲頻率信號(hào)。
      8.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第二延遲數(shù)據(jù)信號(hào)無法正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)正確取樣該第二延遲頻率信號(hào),依據(jù)該第一延遲頻率信號(hào)是否為最短延遲而產(chǎn)生新的第一延遲頻率信號(hào)或第一延遲數(shù)據(jù)信號(hào)。
      9.如權(quán)利要求8所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第一延遲頻率信號(hào)為最長(zhǎng)延遲時(shí),則減少一數(shù)據(jù)延遲開關(guān),并產(chǎn)生該新的第一延遲數(shù)據(jù)信號(hào)。
      10.如權(quán)利要求8所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)該第一延遲頻率信號(hào)不是最長(zhǎng)延遲時(shí),則采用該第二延遲頻率信號(hào)為新的第一延遲頻率信號(hào)。
      11.如權(quán)利要求I所述的源極驅(qū)動(dòng)裝置,其特征在于,其中當(dāng)使用該第二延遲數(shù)據(jù)信號(hào)正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)正確取樣該第二延遲頻率信號(hào)時(shí),或當(dāng)使用該第二延遲數(shù)據(jù)信號(hào)無法正確取樣該第一延遲頻率信號(hào)且使用該第一延遲數(shù)據(jù)信號(hào)無法正確取樣該第二延遲頻率信號(hào)時(shí),保持且采用該第一延遲頻率信號(hào)及第一延遲數(shù)據(jù)信號(hào)。
      全文摘要
      本發(fā)明公開一種自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置。該自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置經(jīng)配置以接收來自一時(shí)序控制器的一數(shù)據(jù)信號(hào)及一頻率信號(hào),用于驅(qū)動(dòng)一液晶顯示面板。該自動(dòng)調(diào)整信號(hào)偏移的源極驅(qū)動(dòng)裝置包含一信號(hào)延遲裝置、一設(shè)置時(shí)間緩存器、一維持時(shí)間緩存器、一第一信號(hào)延遲單元、一第二信號(hào)延遲單元以及一邏輯電路。
      文檔編號(hào)G09G3/36GK102930836SQ20111028989
      公開日2013年2月13日 申請(qǐng)日期2011年9月20日 優(yōu)先權(quán)日2011年8月9日
      發(fā)明者顏育仁 申請(qǐng)人:瑞鼎科技股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1