專利名稱:平面顯示器、位移緩存器及其控制方法
平面顯示器、位移緩存器及其控制方法
技術(shù)領(lǐng)域:
本發(fā)明是有關(guān)于一種電子裝置,且特別是有關(guān)于一種位移緩存器。背景技術(shù):
近年來由于工商發(fā)達、社會進步,相對提供的產(chǎn)品亦主要針對便利、確實、經(jīng)濟實惠為主旨,因此,當(dāng)前開發(fā)的產(chǎn)品亦比以往更加進步,而得以貢獻社會。平面顯示器,例如液晶顯示器(Liquid Crystal Display,簡稱IXD)、場發(fā)射顯示器、有機發(fā)光二極管顯示器或電子紙,因具有外型輕薄、耗電量少以及低輻射污染等特性, 目前已逐漸取代傳統(tǒng)桌上型計算機的CRT監(jiān)視器,且被廣泛地應(yīng)用在筆記型計算機、手機、 電視等電子產(chǎn)品。而平面顯示器每列畫素通常的設(shè)計為每一列畫素的循序更新,因此,需要位移緩存器根據(jù)頻率信號與其它信號來產(chǎn)生逐一更新的控制信號。然而由于余電子產(chǎn)品日漸精密,電子電路設(shè)計條件也更加嚴(yán)苛,例如頻率信號傳遞上若造成明顯的延遲,即有可能使得根據(jù)頻率信號來產(chǎn)生掃描信號的位移緩存器輸出產(chǎn)生異常。由此可見,上述現(xiàn)有的位移緩存單元,顯然仍存在不便與缺陷,而有待加以進一步改進。為了解決上述問題,相關(guān)領(lǐng)域莫不費盡心思來謀求解決之道,但長久以來一直未見適用的方式被發(fā)展完成。因此,如何能防止移緩存單元的輸出端無法輸入正常信號至下一級, 實屬當(dāng)前重要研發(fā)課題之一,亦成為當(dāng)前相關(guān)領(lǐng)域亟需改進的目標(biāo)。
發(fā)明內(nèi)容因此,本發(fā)明之一態(tài)樣是在提供一種平面顯示器、位移緩存器及其控制方法,用以解決上述的問題。依據(jù)本發(fā)明一實施例,一種位移緩存器包含多個位移緩存單元,其中至少一位移緩存單元電性耦接前一級位移緩存單元與后一級位移緩存單元,此位移緩存單元包含信號輸入電路、信號輸出電路、下拉電路與切換電路。信號輸入電路用以接收一來自前一級位移緩存單元的邏輯信號;信號輸出電路,電性耦接信號輸入電路與后一級位移緩存單元,并接收一第一頻率信號,其中信號輸出電路經(jīng)由一控制信號端電性耦接信號輸入電路;下拉電路,電性耦接信號輸入電路與信號輸出電路,并接收一第一工作電壓,用以下拉控制信號端的電壓;切換電路,電性連接耦接下拉電路與控制信號端,其中下拉電路通過切換電路與控制信號端選擇性的電性連接耦接或電性隔離。當(dāng)?shù)谝活l率信號與前一級位移緩存單元所接收之一第二頻率信號均為邏輯低位準(zhǔn)時,將控制信號端與下拉電路電性隔離;當(dāng)?shù)谝活l率信號與第二頻率信號中有任一者為邏輯高位準(zhǔn)時,切換電路將控制信號端與下拉電路電性耦接。切換電路包含一對晶體管,該對晶體管分別包含一第一端、一第二端與一柵極端, 該對晶體管的二第一端皆電性耦接至信號控制端且對晶體管的二第二端電性耦接至下拉電路,該對晶體管的二柵極分別用以接收第一頻率信號與第二頻率信號。
信號輸入電路包含第一反向器與第一晶體管。第一反向器的輸入端接收來自前一級位移緩存單元的邏輯信號;第一晶體管具有一柵極電性耦接第一反向器的輸入端、一第一端電性耦接反向器的輸出端、以及一第二端電性耦接控制信號端。信號輸出電路包含第二晶體管與第二反向器。第二晶體管具有一柵極電性耦接控制信號端、一第一端用以接收第一頻率信號、以及一第二端,電性耦接后一級位移緩存單元;第二反向器具有一輸入端電性耦接第二晶體管的第二端、一輸出端電性耦接下拉電路。下拉電路包含第三晶體管與第四晶體管。第三晶體管具有一柵極電性耦接第一反向器的輸出端、一第一端電性耦接第二反向器的輸出端、以及一第二端;第四晶體管具有一柵極電性耦接第三晶體管的第二端、一第一端電性耦接第一工作電壓、以及一第二端電性耦接切換電路。上述的位移緩存器亦可包含一電容器。電容器具有一第一端與一第二端,第一端電性耦接一第二工作電壓,第二端電性耦接控制信號端。依據(jù)本發(fā)明另一實施例,一種平面顯示器包含多個畫素、多條數(shù)據(jù)線、多條掃描線與上一實施例所述的位移緩存器,多條數(shù)據(jù)線,分別電性耦接這些畫素,用以傳輸畫素電壓以驅(qū)動這些畫素;多條掃描線跟這些數(shù)據(jù)線交錯設(shè)置,分別電性耦接這些畫素,用以控制這些畫素的更新;多個位移緩存單元分別電性耦接掃描線,用以產(chǎn)生復(fù)數(shù)掃描信號以控制畫素的更新。依據(jù)本發(fā)明又一實施例,一種位移緩存器的控制方法,位移緩存器包含多個位移緩存單元,其中至少一位移緩存單元包含信號輸入電路、信號輸出電路與下拉電路,信號輸出電路經(jīng)由一控制信號端電性耦接信號輸入電路,信號輸出電路并用以接收一第一頻率信號,控制方法包含通過信號輸入電路接收前一級位移緩存單元的邏輯信號;通過信號輸入電路產(chǎn)生控制信號端的控制電壓;通過控制信號端的控制電壓控制信號輸出電路;通過信號輸出電路產(chǎn)生一輸出信號;通過下拉電路下拉控制信號端的控制電壓;其中,當(dāng)?shù)谝活l率信號與前一級位移緩存單元所接收之一第二頻率信號均為邏輯低位準(zhǔn)時,將控制信號端與下拉電路電性隔離。當(dāng)?shù)谝活l率信號與第二頻率信號中有任一者為邏輯高位準(zhǔn)時,將控制信號端與下拉電路電性耦接。綜上所述,本發(fā)明的技術(shù)方案與現(xiàn)有技術(shù)相比具有明顯的優(yōu)點和有益效果。通過上述技術(shù)方案,可達到相當(dāng)?shù)募夹g(shù)進步,并具有產(chǎn)業(yè)上的廣泛利用價值,其至少具有下列優(yōu)點。
1.下拉電路通過切換電路與控制信號端選擇性的電性耦接或電性隔離,避免位移緩存單元不正常放電;以及2.通過克服位移緩存單元不正常放電的問題,大幅增加系統(tǒng)的穩(wěn)定性。以下將以實施方式對上述的說明作詳細(xì)的描述,并對本發(fā)明的技術(shù)方案提供更進一步的解釋。
為讓本發(fā)明的上述和其它目的、特征、優(yōu)點與實施例能更明顯易懂,所附圖式的說明如下〔0022〕圖1是低溫多晶硅面板上驅(qū)動掃描線的某一級位移緩存單元;
〔0023〕圖2是圖1的位移緩存單元在正常狀態(tài)下的時序〔0024〕圖3是圖1的位移緩存單元在異常狀態(tài)下的時序〔0025〕圖4是依照本發(fā)明一實施例之一種平面顯示器的示意〔0026〕圖5是依照本發(fā)明一實施例之一種位移緩存單元的電路〔0027〕圖6是圖5的位移緩存單元的時序圖;以及
〔0028〕圖7是圖5的位移緩存單元的頻率延遲運作時序圖。
^0029主要組件符號說明
^0030^100位移緩存單元130 下拉電路
〔0〇31〕200 平面顯示器210 畫素
〔0032〕220 數(shù)據(jù)線230 掃描線
〔0〇33〕300 位移緩存器310 330 位移緩存單元
〔0034〕410 信號輸入電路411 第一反向器
〔0035〕412 第一晶體管420 信號輸出電路
〔0036〕421第二晶體管422第二反向器
〔0037〕430 下拉電路431 第三晶體管
〔0038〕432第四晶體管440切換電路
〔0〇39〕441、442 —對晶體管450電容器
〔0040〕8^111 輸入端輸出端
^00413孫00計控制信號端7。10沙第一頻率信號
〔0042〕乂比仏沙第二頻率信號冗3第一工作電壓
〔0043〕^00第二工作電壓時間11、12、1具體實施方式
〔0044〕 為了使本發(fā)明的敘述更加詳盡與完備,可參照所附的圖式及以下所述各種實施 例,圖式中相同的號碼代表相同或相似的組件。另一方面,眾所周知的組件與步驟并未描述 于實施例中,以避免對本發(fā)明造成不必要的限制。
〔0045〕 于實施方式與申請專利范圍中,涉及『耦接(⑶叩16(1 #讓)』的描述,其可泛指一 組件通過其它組件而間接連接至另一組件,或是一組件無須通過其它組件而直接連接至另
一組件。
〔0046〕 于實施方式與申請專利范圍中,除非內(nèi)文中對于冠詞有所特別限定,否則『一』與 『該』可泛指單一個或多個。
〔0047〕 本文中所使用的『約』、『大約』或『大致』用以修飾任何可些微變化的數(shù)量,但這種 些微變化并不會改變其本質(zhì)。于實施方式中若無特別說明,則代表以『約』、『大約』或『大 致』所修飾的數(shù)值的誤差范圍一般是容許在百分的二十以內(nèi),較佳地是于百分的十以內(nèi),而 更佳地則是于百分五的以內(nèi)。
〔0048〕 本發(fā)明的技術(shù)態(tài)樣是一種位移緩存器,其可應(yīng)用在平面顯示器,或是廣泛地運用 在相關(guān)的技術(shù)環(huán)節(jié)。值得一提的是,本技術(shù)方案可避免位移緩存單元不正常放電。以下將 搭配圖式來說明此位移緩存器的具體實施方式
。
圖1為低溫多晶硅面板上驅(qū)動掃描線的某一級位移緩存單元100,當(dāng)輸入端SR_ in輸入邏輯低位準(zhǔn)Vgl時,控制信號端Vboost被抬升到邏輯高準(zhǔn)位Vgh,此時當(dāng)級信號 Vclock輸入邏輯高準(zhǔn)位Vgh,如表一所示《表一》
權(quán)利要求
1.一種位移緩存器,其包含多個位移緩存單元,其中至少一位移緩存單元電性耦接前一級位移緩存單元與后一級位移緩存單元,該至少一位移緩存單元包含一信號輸入電路,電性耦接前一級位移緩存單元,用以接收一來自前一級位移緩存單元的邏輯信號;一信號輸出電路,電性耦接該信號輸入電路與后一級位移緩存單元,并接用以收一第一頻率信號,其中該信號輸出電路經(jīng)由一控制信號端電性耦接該信號輸入電路;一下拉電路,電性耦接該信號輸入電路與該信號輸出電路,并用以接收一第一工作電壓,下拉該控制信號端的電壓;以及一切換電路,該下拉電路通過該切換電路電性耦接至該控制信號端。
2.根據(jù)權(quán)利要求1所述的位移緩存器,其特征在于當(dāng)該第一頻率信號與前一級位移緩存單元所接收之一第二頻率信號均為邏輯低位準(zhǔn)時,該切換電路將該控制信號端與該下拉電路電性隔離;以及當(dāng)該第一頻率信號與第二頻率信號中有任一者為邏輯高位準(zhǔn)時,該切換電路將該控制信號端與該下拉電路電性耦接。
3.根據(jù)權(quán)利要求2所述的位移緩存器,其特征在于,該切換電路包含一對晶體管,該對晶體管分別包含一第一端、一第二端與一柵極端,該對晶體管的二第一端皆電性耦接至該信號控制端且該對晶體管的二第二端電性耦接至該下拉電路,該對晶體管的二柵極分別用以接收該第一頻率信號與該第二頻率信號。
4.根據(jù)權(quán)利要求1所述的位移緩存器,其特征在于,該信號輸入電路包含一第一反向器,其輸入端接收該來自前一級位移緩存單元的邏輯信號;以及一第一晶體管,具有一柵極電性耦接該第一反向器的輸入端、一第一端電性耦接該反向器的輸出端、以及一第二端電性耦接該控制信號端。
5.根據(jù)權(quán)利要求4所述的位移緩存器,其特征在于,該信號輸出電路包含一第二晶體管,具有一柵極電性耦接該控制信號端、一第一端用以接收該第一頻率信號、以及一第二端,電性耦接后一級位移緩存單元;以及一第二反向器,具有一輸入端電性耦接該第二晶體管的第二端、一輸出端電性耦接該下拉電路。
6.根據(jù)權(quán)利要求5所述的位移緩存器,其特征在于,該下拉電路包含一第三晶體管,具有一柵極電性耦接該第一反向器的輸出端、一第一端電性耦接該第二反向器的輸出端、以及一第二端;以及一第四晶體管,具有一柵極電性耦接該第三晶體管的第二端、一第一端電性耦接該第一工作電壓、以及一第二端電性耦接該切換電路。
7.根據(jù)權(quán)利要求1所述的位移緩存器,其特征在于,更包含一電容器,具有一第一端與一第二端,該第一端電性耦接一第二工作電壓,該第二端電性耦接該控制信號端。
8.一種平面顯示器,包含多個畫素;多條數(shù)據(jù)線,分別電性耦接所述多個畫素,用以傳輸畫素電壓以驅(qū)動所述多個畫素;多條掃描線,分別電性耦接所述多個畫素,跟所述多個數(shù)據(jù)線交錯設(shè)置,用以控制所述多個畫素的更新;以及根據(jù)權(quán)利要求1所述的位移緩存器,其中所述位移緩存單元分別電性耦接所述掃描線,用以產(chǎn)生復(fù)數(shù)掃描信號以控制所述畫素的更新。
9.一種位移緩存器的控制方法,該位移緩存器包含多個位移緩存單元,其中至少一位移緩存單元包含一信號輸入電路、一信號輸出電路與一下拉電路,該信號輸出電路經(jīng)由一控制信號端電性耦接該信號輸入電路,該信號輸出電路并用以接收一第一頻率信號,該控制方法包含通過該信號輸入電路接收前一級位移緩存單元的邏輯信號;通過該信號輸入電路產(chǎn)生該控制信號端的控制電壓;通過該控制信號端的控制電壓控制該信號輸出電路;通過該信號輸出電路產(chǎn)生一輸出信號;以及通過該下拉電路下拉該控制信號端的控制電壓;其中,當(dāng)該第一頻率信號與前一級位移緩存單元所接收之一第二頻率信號均為邏輯低位準(zhǔn)時,將該控制信號端與該下拉電路電性隔離。
10.根據(jù)權(quán)利要求9所述的控制方法,其特征在于,更包含當(dāng)該第一頻率信號與第二頻率信號中有任一者為邏輯高位準(zhǔn)時,將該控制信號端與該下拉電路電性耦接。
全文摘要
一種平面顯示器、位移緩存器及其控制方法在此揭露,位移緩存器包含多個位移緩存單元,其中至少一位移緩存單元電性耦接前一級位移緩存單元與后一級位移緩存單元,此位移緩存單元包含信號輸入電路、信號輸出電路、下拉電路與切換電路。信號輸入電路,電性耦接前一級位移緩存單元,用以接收一來自前一級位移緩存單元的邏輯信號;信號輸出電路,經(jīng)由一控制信號端電性耦接信號輸入電路,且電性耦接后一級位移緩存單元,接收一第一頻率信號;切換電路電性耦接下拉電路與控制信號端,其中下拉電路通過切換電路與控制信號端選擇性的電性耦接或電性隔離。
文檔編號G09G3/36GK102568369SQ20121006349
公開日2012年7月11日 申請日期2012年3月12日 優(yōu)先權(quán)日2011年12月5日
發(fā)明者丁友信, 傅春霖, 盧朝文, 徐偉鈞, 林男穎, 陳沛樺 申請人:友達光電股份有限公司