專利名稱:一種amoled顯示面板的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電致發(fā)光器件技術(shù)領(lǐng)域,具體涉及一種AMOLED顯示面板。
背景技術(shù):
眾所周知,OLED(Organic Light Emitting Diode)是電流驅(qū)動發(fā)光的,而 AMOLED(Active Matrix Organic Light Emitting Diode)為有源矩陣有機發(fā)光二極體面板,AMOLED顯示面板具有反應(yīng)速度較快、對比度更高、視角較廣等特點。圖I所示為現(xiàn)有的AMOLED顯示面板的框架圖,從圖中可以看出,像素P (M,N)按照等間隔排列組成像素矩陣,根據(jù)每個像素所處的行數(shù)和列數(shù)為每個像素進(jìn)行編號,如像 素P (1,I)代表第一行第一列的像素,像素P (2,I)代表第二行第一列的像素,依次類推,像素P (M,N)代表第M行第N列的像素。如圖所示,每個像素P (M,N)位于第M行地址線和第N列地址線交叉點的位置處。為了便于描述,圖中只列出了一部分的像素P (M,N),實際上,像素P (M,N)可能有幾百行和幾百列,相應(yīng)的采用4M表示第M行的行地址線,采用5N表示第N列的列地址線。圖2給出了像素P (M,N)的內(nèi)部電路,每個像素P (M,N)內(nèi)部電路包括OLED器件11,所述OLED器件11的負(fù)極連接到第二電源線7,所述OLED器件11的正極通過第一晶體管12與第一電源線6連通;第二晶體管14,其柵極與行地址線4連接,另外兩端分別接列地址線5和第一晶體管12的柵極,根據(jù)所述第二晶體管14的類型選擇連接方式,保證當(dāng)行地址線4提供選通信號時,所述第二晶體管14可以導(dǎo)通使得所述列地址線5的數(shù)據(jù)信號可以通過所述第二晶體管14后輸入至所述第一晶體管12的柵極;數(shù)據(jù)保持電容13,一端連接至第一電源線6,另一端連接至第一晶體管12的柵極,所述第一晶體管12的連接方式根據(jù)所述第一晶體管12的類型決定,保證當(dāng)所述列地址線5傳輸?shù)臄?shù)據(jù)信號輸入至所述第一晶體管12的柵極時,所述第一晶體管12導(dǎo)通,所述第一電源線6可加至所述OLED發(fā)光器件11上。其中,所述第一晶體管12和第二晶體管14可以是P類型的薄膜晶體管(PTFT),根據(jù)實際電路的連接也可以是N類型的薄膜晶體管(NTFT),也可以由多晶硅制成的其他類型的晶體管。圖3所示為行驅(qū)動器2的電路圖,如圖所示,該行驅(qū)動器2包括M個D觸發(fā)器,盡管圖3只顯示了四個D觸發(fā)器,實際上,在行驅(qū)動器2內(nèi)部有多少行就有多少D觸發(fā)器。如圖3所示,一行地址移位信號線22至觸發(fā)器23的輸入端D,通過移位信號線22提供柵極掃描信號,在每個時間段都有一行像素被選通。D觸發(fā)器23的輸出端Q連接到行地址線41和D觸發(fā)器24的輸入端D ;D觸發(fā)器24的輸出端Q連接到行地址線42和D觸發(fā)器25的輸入端D ;D觸發(fā)器25的輸出端Q連接到行地址線43和D觸發(fā)器26的輸入端D ;D觸發(fā)器26的輸出端Q連接到行地址線44。D觸發(fā)器23、24、25以及26的時鐘輸入端與時鐘信號21連接。圖4顯示了列驅(qū)動器3的框圖,列驅(qū)動器3包含一數(shù)據(jù)寄存器31,用于儲存輸入的視頻信號33和傳遞該視頻數(shù)據(jù)33到數(shù)模轉(zhuǎn)換器32,數(shù)模轉(zhuǎn)換器32的輸出端連接到列地址線5。結(jié)合圖I至圖4,AMOLED顯示面板的工作原理如下
在寫入周期行驅(qū)動器2通過行地址線4M選通第M行的像素時,行地址線4M給第M行的像素電路中的第一晶體管14的柵極提供選通信號;列驅(qū)動器3,通過列地址線5N通過第二晶體管14應(yīng)用于第一晶體管12的柵極,列地址線5上的數(shù)據(jù)信號通過第一晶體管12控制對應(yīng)大小的電流流過OLED器件11,控制OLED器件11發(fā)出相應(yīng)灰度的光。在顯示周期第一晶體管12柵極的電壓被液晶電容13保持到下個寫入周期,因此在此期間OLED器件11的發(fā)光灰度也一直保持不變。圖5給出了像素電路的工作一個周期的時序圖。從圖2中可以看出,由于第一列像素距離行驅(qū)動器2最近,因此行地址線4上的選通信號到達(dá)第一列像素用時最短;第N列像素距離行驅(qū)動器2最遠(yuǎn),行地址線上的選通信號到達(dá)第N列像素用時最長;因此行地址線4上的選通信號從像素P (M,I)到像素P (M,N)的具有dl的延時時間。另一方面,第一行 的像素距離列驅(qū)動器3最近,第M行的像素距離列驅(qū)動器3最遠(yuǎn);因此列地址線5的數(shù)據(jù)信號從第一行像素到第M行像素具有d2的延時時間。設(shè)時鐘信號21的周期是一幀周期H,因此AMOLED顯示面板的像素P (M,N)信號寫入時間為t=H-dl_d2。對于AMOLED顯示面板來說,M行地址線和N列地址線全部選通的時間即為一圖片幀的周期V,顯然,一幀周期的時間長度為V=M*H。并且由于AMOLED顯示面板的圖片幀周期V的長度是固定的,因此隨著AMOLED顯示面板的行數(shù)和列數(shù)的不斷增加,即M值的不斷增加,幀周期H的長度縮短。幀周期H的長度縮短后,會導(dǎo)致AMOLED顯示面板的每個像素信號的寫入周期t=H-dl-d2的縮短,因此隨著顯示屏尺寸和分辨率的增大,每一行像素的導(dǎo)通時間就要相應(yīng)的縮短,對于每個像素來說很難得到足夠長的寫入周期t,便會大大降低AMOLED顯示面板的清晰度。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是現(xiàn)有技術(shù)中由于顯示屏尺寸和分辨率的增大,導(dǎo)致AMOLED顯不面板的像素與入周期時間不足影響AMOLED顯不面板的清晰度進(jìn)而提供一種可以增加大面積顯示面板像素寫入周期的AMOLED顯示面板。為解決上述技術(shù)問題,本發(fā)明提供一種AMOLED顯示面板,包括像素矩陣,包括若干處于M行、N列的像素P (M,N),其中M為大于I的自然數(shù),N為大于I的自然數(shù);
時鐘信號處理器,接收周期為H的系統(tǒng)時鐘信號,輸出周期為2H的時鐘信號;
行驅(qū)動器,在所述時鐘信號處理器輸出的時鐘信號時序條件下工作,其通過行地址線為所述像素矩陣中的所述像素P (M,N)提供行選通信號;
列驅(qū)動器,通過列地址線為所述像素矩陣中的所述像素P (M,N)提供數(shù)據(jù)信號;所述行地址線通過并聯(lián)的第一子行地址線和第二子行地址線分別為第(2m-l)行像素和第2m行像素提供選通信號;
所述列地址線通過并聯(lián)的第一子列地址線和第二子列地址線為第n列的像素提供數(shù)據(jù)信號;
所述第一子列地址線為第(2m-l)行第n列的像素提供數(shù)據(jù)信號,所述第二子列地址線為第(2m)行第n列的像素提供數(shù)據(jù)信號。
所述行驅(qū)動器由串聯(lián)的m個D觸發(fā)器組成,每一所述D觸發(fā)器的時鐘信號輸入端與所述時鐘信號處理器的信號輸出端連接;
每一所述D觸發(fā)器的輸入端D端接收上一 D觸發(fā)器的輸出端Q端的輸出信號;且每一所述D觸發(fā)器的輸出端Q端分別與所述行地址線連通。所述時鐘信號處理器采用分頻D觸發(fā)器,所述分頻D觸發(fā)器的信號輸入端D端接收系統(tǒng)時鐘信號,其信號輸出端Q端輸出的信號反饋至其信號輸入端D端的同時與所述行驅(qū)動器內(nèi)的所有D觸發(fā)器的時鐘信號輸入端連接。所述列驅(qū)動器包括寄存器組及數(shù)模轉(zhuǎn)換器組;
所述寄存器組包括第一寄存器及第二寄存器;所述數(shù)模轉(zhuǎn)換器組包括第一數(shù)模轉(zhuǎn)換器及第二數(shù)模轉(zhuǎn)換器;
所述第一寄存器接收并存儲輸入的第一視頻信號并將所述第一視頻信號傳輸至所述 第一數(shù)模轉(zhuǎn)換器進(jìn)行數(shù)模轉(zhuǎn)換處理,所述第一數(shù)模轉(zhuǎn)換器將轉(zhuǎn)換后的模擬信號輸出至所述第一子列地址線;
所述第二寄存器接收并存儲輸入的第二視頻信號并將所述第二視頻信號傳輸至所述第二數(shù)模轉(zhuǎn)換器進(jìn)行數(shù)模轉(zhuǎn)換處理,所述第二數(shù)模轉(zhuǎn)換器將轉(zhuǎn)換后的模擬信號輸出至所述第二子列地址線。本發(fā)明的上述技術(shù)方案與現(xiàn)有技術(shù)相比具有如下有益效果
(I)本發(fā)明中,每一行地址線包括第一子行地址線和第二子行地址線,第一子行地址線選通第2m-l行像素,第二子行地址線選通第2m行像素;因此當(dāng)行驅(qū)動器通過某一行地址線為像素矩陣中的像素提供選通信號時,可以同時為兩行像素提供選通信號;同時,本發(fā)明中每一列地址線包括第一子列地址線和第二子列地址線,第一子列地址線為第2m-l行的第n列的像素提供數(shù)據(jù)信號,第二子列地址線為第2m行第n列的像素提供數(shù)據(jù)信號。因此當(dāng)兩行像素被同時選通時,可以分別通過第一子列地址線和第二子列地址線分別控制同一列中的相鄰兩行的像素進(jìn)行發(fā)光,進(jìn)而實現(xiàn)對每個像素單獨訪問,并且由于兩行像素可以同時被選通可以保證每個像素的寫入周期的時間足夠長,保證顯示屏的清晰度。(2)本發(fā)明中,時鐘信號經(jīng)時鐘信號處理器處理后,輸出的時鐘信號的周期擴(kuò)展為系統(tǒng)時鐘信號周期的二倍,時鐘信號處理器輸出的信號與行驅(qū)動器內(nèi)的所有D觸發(fā)器的時鐘信號輸入端聯(lián)通。因此每一行地址線同時為兩行像素提供選通信號時,每一行像素可獲得的選通信號的周期延長為原時鐘信號周期的二倍,以保證為每個像素提供充足的寫入周期。
圖I為現(xiàn)有技術(shù)提供的AMOLED顯示面板的框架 圖2為現(xiàn)有技術(shù)的AMOLED顯示面板像素電路 圖3為現(xiàn)有技術(shù)提供的AMOLED顯示面板行驅(qū)動器的框架 圖4為現(xiàn)有技術(shù)提供的AMOLED顯示面板列驅(qū)動器的框架 圖5為現(xiàn)有技術(shù)提供的AMOLED顯示面板寫入一個像素的波形的時序 圖6為本發(fā)明的AMOLED顯示面板框架 圖7為本發(fā)明的AMOLED顯示面板的行驅(qū)動器框架圖;圖8為本發(fā)明的AMOLED顯示面板的列驅(qū)動器框架 圖9為本發(fā)明的AMOLED顯示面板的寫入一個像素的波形的時序 圖10為本發(fā)明AMOLED顯示面板的行像素選通時序圖。
具體實施方式
下面結(jié)合附圖及具體實施例對本發(fā)明進(jìn)行進(jìn)一步說明。本實施例提供一種AMOLED顯示面板,如圖6所示,其包括一種AMOLED顯示面板,包括像素矩陣,像素矩陣,包括若干處于M行、N列的像素P(M,N),其中M為大于I的自然數(shù),N為大于I的自然數(shù);時鐘信號處理器210,接收周期為H的系統(tǒng)時鐘信號,輸出周期為2H的時鐘信號;行驅(qū)動器2,在所述時鐘信號處理器210輸出的時鐘信號時序條件下工作,其通過行地址線(4m) (m為自然數(shù),且m<M/2)為所述像素矩陣中的所述像素P (M,N)提供行選通信號;列驅(qū)動器3,通過列地址線5n (n為自然數(shù),且n < N/2)為所述像素矩陣中的所述像素P (M,N)提供數(shù)據(jù)信號;所述行地址線4m通過并聯(lián)的第一子行地址線4ma和第二子行地址線4mb分別為第2m-l行像素和第2m行像素提供選通信號;所述列地址線5n通過并聯(lián)的第一子列地址線5na和第二子列地址線5nb為第n列的像素提供數(shù)據(jù)信號;所述第一子列地址線5na為第2m-l行第n列的像素提供數(shù)據(jù)信號,所述第二子列地址線5nb為第2m行第n列的像素提供數(shù)據(jù)信號。以第一行的行地址線41為例,從圖中可看出行地址線41包括第一子行地址線41a和第二子行地址線41b,所述第一子行地址線41a用于選通第一行像素,所述第二子行地址線41b用于選通第二行像素;而對于第一列的地址線51,可以看出其包括第一子列地址線51a和第二子列地址線51b,并且第一子列地址線51a與像素P (1,1)、像素P (3,I)聯(lián)通,第二子列地址線51b與像素P (2,I)、像素P (4,I)聯(lián)通;
從圖6中可以看到,第一電源線6,連接至所有的像素,提供通過OLED器件11的電流;第二電源線7,連接至所有像素,提供通過OLEDll的漏電流。簡單起見,在圖中僅標(biāo)識了幾個像素I。實際上,可能有幾百行和幾百列。圖7是依據(jù)本實施例顯示的行驅(qū)動電路2的框圖,為了選通第一行和第二行的像素,通過驅(qū)動行地址線41,第一子行地址線41a和第二子行地址線41b ;
圖8所示為本實施例提供的列驅(qū)動器3的框圖。列驅(qū)動器3包括兩數(shù)據(jù)寄存器31a,31b,在兩行時間內(nèi)存儲輸入視頻數(shù)據(jù)33a,33b,傳輸存儲視頻數(shù)據(jù)33a,33b到數(shù)模轉(zhuǎn)化器32a, 32b。數(shù)模轉(zhuǎn)化器32a和32b的輸出連接至列地址線51a,51b,52a,52b,…,5ma,5mb(這里m是行數(shù)M的一半)。圖9是依據(jù)本實施例顯示的寫入周期的信號波形時序圖。行地址線上的一選通信號從一像素P (M,I)到一像素P (M,N)的延時是dl。因為兩行同時選通,這樣一個寫入周期tl=2*H-dl。另一方面,數(shù)據(jù)信號51a,51b,52a,52b,53a,53b從第一列像素到M列像素的延時是d2。因此最后的寫入周期t2=2*H-dl-d2,相對于先有技術(shù)來說增加了一個時鐘周期H的長度,因此具有足夠長的寫入周期。隨著顯示屏的越大和越高的分辨率,由于視頻幀周期變小,幀周期也變得越來越小。但是,依據(jù)本發(fā)明AMOLED顯示器依然保持充足的像素寫入周期。在本例中僅顯示了兩行同時選通。實際上,很容易擴(kuò)展到多于2行,特別對于AMLCD講更容易擴(kuò)展。
上述實施例僅為本發(fā)明較佳的實施方式,但本發(fā)明的實施方式并不受上述實施例的限制,其他任何未背離本發(fā)明的精神實質(zhì)與原理下所作的改變、修飾、組合、簡化,均應(yīng)為等效的置換方式,都包含在本發(fā)明的保護(hù)范圍之內(nèi)。雖然本發(fā)明已以比較佳實施例揭露如上,然而其并非用以限定本發(fā)明,任何熟悉此技術(shù)人士,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種的更動與潤飾,因此,本發(fā) 明的保護(hù)范圍當(dāng)以申請的專利范圍所界定為準(zhǔn)。
權(quán)利要求
1.ー種AMOLED顯示面板,包括 像素矩陣,包括若干處于M行、N列的像素P (M,N),其中M為大于I的自然數(shù),N為大于I的自然數(shù); 時鐘信號處理器(210),接收周期為H的系統(tǒng)時鐘信號,輸出周期為2H的時鐘信號; 行驅(qū)動器(2),在所述時鐘信號處理器(210)輸出的時鐘信號時序條件下工作,其通過行地址線(4m) (m為自然數(shù),且M/2)為所述像素矩陣中的所述像素P (M,N)提供行選通信號; 列驅(qū)動器(3),通過列地址線(5η) (η為自然數(shù),且η彡Ν/2)為所述像素矩陣中的所述像素P (Μ,N)提供數(shù)據(jù)信號; 其特征在于 所述行地址線(4m)通過并聯(lián)的第一子行地址線(4ma)和第二子行地址線(4mb)分別為第(2m-l)行像素和第2m行像素提供選通信號; 所述列地址線(5n)通過并聯(lián)的第一子列地址線(5na)和第二子列地址線(5nb)為第η列的像素提供數(shù)據(jù)信號; 所述第一子列地址線(5na)為第(2m-l)行第η列的像素提供數(shù)據(jù)信號,所述第二子列地址線(5nb)為第(2m)行第η列的像素提供數(shù)據(jù)信號。
2.根據(jù)權(quán)利要求I所述的AMOLED顯示面板,其特征在于 所述行驅(qū)動器(2)由串聯(lián)的m個D觸發(fā)器組成,每一所述D觸發(fā)器的時鐘信號輸入端與所述時鐘信號處理器(210)的信號輸出端連接; 姆一所述D觸發(fā)器的輸入端D端接收上ー D觸發(fā)器的輸出端Q端的輸出信號;且姆ー所述D觸發(fā)器的輸出端Q端分別與所述行地址線(4m)連通。
3.根據(jù)權(quán)利要求2所述的AMOLED顯示面板,其特征在于 所述時鐘信號處理器(210)采用分頻D觸發(fā)器,所述分頻D觸發(fā)器的信號輸入端D端接收系統(tǒng)時鐘信號,其信號輸出端Q端輸出的信號反饋至其信號輸入端D端的同時與所述行驅(qū)動器(2)內(nèi)的所有D觸發(fā)器的時鐘信號輸入端連接。
4.根據(jù)權(quán)利要求1-3任一所述的AMOLED顯示面板,其特征在于 所述列驅(qū)動器(3)包括寄存器組(31)及數(shù)模轉(zhuǎn)換器組(32); 所述寄存器組包括第一寄存器(31a)及第ニ寄存器(31b);所述數(shù)模轉(zhuǎn)換器組(32)包括第一數(shù)模轉(zhuǎn)換器(32a)及第ニ數(shù)模轉(zhuǎn)換器(32b); 所述第一寄存器(31a)接收并存儲輸入的第一視頻信號(33a)并將所述第一視頻信號(33a)傳輸至所述第一數(shù)模轉(zhuǎn)換器(32a)進(jìn)行數(shù)模轉(zhuǎn)換處理,所述第一數(shù)模轉(zhuǎn)換器(32a)將轉(zhuǎn)換后的模擬信號輸出至所述第一子列地址線(5na); 所述第二寄存器(31b)接收并存儲輸入的第二視頻信號(33b)并將所述第二視頻信號(33b )傳輸至所述第二數(shù)模轉(zhuǎn)換器(32b )進(jìn)行數(shù)模轉(zhuǎn)換處理,所述第二數(shù)模轉(zhuǎn)換器(32b )將轉(zhuǎn)換后的模擬信號輸出至所述第二子列地址線(5nb)。
全文摘要
本發(fā)明公開了一種AMOLED顯示面板,包括像素矩陣,由像素按照等間隔排列組成;行驅(qū)動器,通過行地址線為所述像素矩陣中的所述像素提供行選通信號;列驅(qū)動器,通過列地址線為所述像素矩陣中的所述像素提供數(shù)據(jù)信號;每一行地址線,同時與相鄰兩行的所述像素的第一晶體管的柵極聯(lián)通;每一列地址線包括第一列地址線和第二列地址線,所述相鄰兩行中的其中一個所述像素的所述第一晶體管的一端與所述第一列地址線聯(lián)通;所述相鄰兩行中的另一個所述像素的所述的第一晶體管的一端與所述第二列地址線聯(lián)通。
文檔編號G09G3/32GK102737580SQ20121022094
公開日2012年10月17日 申請日期2012年6月29日 優(yōu)先權(quán)日2012年6月29日
發(fā)明者永井肇, 胡思明, 邱勇, 黃秀頎 申請人:昆山工研院新型平板顯示技術(shù)中心有限公司