專(zhuān)利名稱(chēng):行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及液晶顯示器技術(shù)領(lǐng)域,特別涉及一種行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器。
背景技術(shù):
薄膜晶體管液晶顯示器具有低電壓、微功耗、顯示信息量大、易于彩色化等優(yōu)點(diǎn),在當(dāng)前的顯示器市場(chǎng)占據(jù)了主導(dǎo)地位。其已被廣泛應(yīng)用于電子計(jì)算機(jī)、電子記事本、移動(dòng)電話、攝像機(jī)、高清電視機(jī)等電子設(shè)備中。薄膜晶體管液晶顯示器包括mXn個(gè)像素陣列,行驅(qū)動(dòng)電路及列驅(qū)動(dòng)電路,其中,所述行驅(qū)動(dòng)電路向所述mXn個(gè)像素陣列提供柵極信號(hào),所述列驅(qū)動(dòng)電路向所述mXn個(gè)像素陣列提供數(shù)據(jù)信號(hào)。請(qǐng)參考圖1,其為現(xiàn)有的行驅(qū)動(dòng)電路的原理示意圖。如圖1所示,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)Gatel的第一個(gè)移位寄存器SRl、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)Gate2的第二個(gè)移位寄存器SR2至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)Gate (m)的第m個(gè)移位寄存器SR (m),每個(gè)移位寄存器包括一輸入端及一輸出端,其中,前一個(gè)移位寄存器的輸出端與后一個(gè)移位寄存器的輸入端連接(即對(duì)于兩個(gè)移位寄存器而言的話,在前的一個(gè)移位寄存器的輸出端與在后的一個(gè)移位寄存器的輸入端連接)。此外,每個(gè)移位寄存器還包括一高電平Vgh連接端、一低電平Vgl連接端、一第一時(shí)鐘CKl連接端、一第二時(shí)鐘CK2連接端、一復(fù)位Reset端以及一柵極驅(qū)動(dòng)信號(hào)輸出端。對(duì)于第一個(gè)移位寄存器SRl,其輸入端接收的輸入信號(hào)為起始信號(hào)STV,即與起始信號(hào)STV端連接;而對(duì)于第m個(gè)移位寄存器SR (m),其輸出端可不與其它部件連接,或者說(shuō)輸出端不輸出信號(hào)?,F(xiàn)有技術(shù)中,為了避免薄膜晶體管液晶顯示器出現(xiàn)殘影問(wèn)題,往往需要采用像素電平極性反轉(zhuǎn)的技術(shù)。例如,若要實(shí)現(xiàn)線反轉(zhuǎn)(line inversion)技術(shù)的話(請(qǐng)參考圖2),只能使得列驅(qū)動(dòng)電路所提供的數(shù)據(jù)信號(hào)不停的進(jìn)行(電平)反轉(zhuǎn)切換(相應(yīng)的電平信號(hào)請(qǐng)參考圖3)。由此,將造成薄膜晶體管液晶顯示器的功耗增加,降低了薄膜晶體管液晶顯示器的競(jìng)爭(zhēng)力。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一種行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器,以解決現(xiàn)有技術(shù)中在實(shí)現(xiàn)線反轉(zhuǎn)等像素電平極性反轉(zhuǎn)技術(shù)時(shí),將造成薄膜晶體管液晶顯示器的功耗增加的問(wèn)題。為解決上述技術(shù)問(wèn)題,本實(shí)用新型提供了一種行驅(qū)動(dòng)電路,包括:m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器,所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器所在的組為第一組,m和a均為大于等于2的自然數(shù)??蛇x的,在所述的行驅(qū)動(dòng)電路中,每組中的移位寄存器所產(chǎn)生的柵極驅(qū)動(dòng)信號(hào)所控制的像素的電平極性相同??蛇x的,在所述的行驅(qū)動(dòng)電路中,a為2??蛇x的,在所述的行驅(qū)動(dòng)電路中,第奇數(shù)個(gè)移位寄存器組成一組;第偶數(shù)個(gè)移位寄存器組成另一組。可選的,在所述的行驅(qū)動(dòng)電路中,第4b+l個(gè)和第4b+2個(gè)移位寄存器組成一組;第4b+3個(gè)和第4b+4個(gè)移位寄存器組成另一組,其中b為非負(fù)整數(shù)。可選的,在所述的行驅(qū)動(dòng)電路中,每個(gè)移位寄存器包括一輸入端及一輸出端,每組中的移位寄存器按序連接為序號(hào)在前的移位寄存器的輸出端與序號(hào)最靠近的在后的移位寄存器的輸入端連接??蛇x的,在所述的行驅(qū)動(dòng)電路中,前一組的最后一個(gè)移位寄存器的輸出端與后一組的第一個(gè)移位寄存器的輸入端連接??蛇x的,在所述的行驅(qū)動(dòng)電路中,所述第一個(gè)移位寄存器的輸入端與一起始信號(hào)端連接。可選的,在所述的行驅(qū)動(dòng)電路中,每個(gè)移位寄存器還包括一高電平連接端、一低電平連接端、一第一時(shí)鐘連接端、一第二時(shí)鐘連接端、一復(fù)位端及一柵極驅(qū)動(dòng)信號(hào)輸出端。本實(shí)用新型還提供一種薄膜晶體管液晶顯示器,包括mXη個(gè)像素陣列;行驅(qū)動(dòng)電路,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器,所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器所在的組為第一組,m和a均為大于等于2的自然數(shù);列驅(qū)動(dòng)電路,所述列驅(qū)動(dòng)電路包括η列數(shù)據(jù)信號(hào)輸出端,其中,η為自然數(shù);其中,m個(gè)移位寄存器分別與m行像素耦接,η列數(shù)據(jù)信號(hào)輸出端分別與η列像素耦接。可選的,在所述的薄膜晶體管液晶顯示器中,每組中的移位寄存器所產(chǎn)生的柵極驅(qū)動(dòng)信號(hào)所控制的像素的電平極性相同??蛇x的,在所述的薄膜晶體管液晶顯示器中,a為2??蛇x的,在所述的薄膜晶體管液晶顯示器中,第奇數(shù)個(gè)移位寄存器組成一組;第偶數(shù)個(gè)移位寄存器組成另一組。可選的,在所述的薄膜晶體管液晶顯示器中,第4b+l個(gè)和第4b+2個(gè)移位寄存器組成一組;第4b+3個(gè)和第4b+4個(gè)移位寄存器組成另一組,其中b為非負(fù)整數(shù)??蛇x的,在所述的薄膜晶體管液晶顯示器中,每個(gè)移位寄存器包括一輸入端及一輸出端,每組中的移位寄存器按序連接為序號(hào)在前的移位寄存器的輸出端與序號(hào)最靠近的在后的移位寄存器的輸入端連接。可選的,在所述的薄膜晶體管液晶顯示器中, 前一組的最后一個(gè)移位寄存器的輸出端與后一組的第一個(gè)移位寄存器的輸入端連接。[0028]可選的,在所述的薄膜晶體管液晶顯示器中,所述第一個(gè)移位寄存器的輸入端與一起始信號(hào)端連接??蛇x的,在所述的薄膜晶體管液晶顯示器中,每個(gè)移位寄存器還包括一高電平連接端、一低電平連接端、一第一時(shí)鐘連接端、一第二時(shí)鐘連接端、一復(fù)位端及一柵極驅(qū)動(dòng)信號(hào)輸出端。在本實(shí)用新型提供的行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器中,通過(guò)將m個(gè)移位寄存器分成a組,由此可避免實(shí)現(xiàn)線反轉(zhuǎn)等像素電 平極性反轉(zhuǎn)技術(shù)時(shí),頻繁的進(jìn)行反轉(zhuǎn)切換,從而避免了造成薄膜晶體管液晶顯示器的功耗增加的問(wèn)題,進(jìn)而提高了薄膜晶體管液晶顯示器的競(jìng)爭(zhēng)力。
圖1是現(xiàn)有的行驅(qū)動(dòng)電路的原理不意圖;圖2是像素電平實(shí)現(xiàn)線反轉(zhuǎn)的示意圖;圖3是像素電平實(shí)現(xiàn)線反轉(zhuǎn)時(shí)的電平信號(hào)示意圖;圖4是本實(shí)用新型實(shí)施例一的行驅(qū)動(dòng)電路的原理示意圖;圖5是本實(shí)用新型實(shí)施例一的像素電平實(shí)現(xiàn)線反轉(zhuǎn)時(shí)的電平信號(hào)示意圖;圖6是本實(shí)用新型實(shí)施例二的行驅(qū)動(dòng)電路的原理示意圖;圖7是像素電平實(shí)現(xiàn)雙線反轉(zhuǎn)的示意圖。
具體實(shí)施方式
以下結(jié)合附圖和具體實(shí)施例對(duì)本實(shí)用新型提出的行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器作進(jìn)一步詳細(xì)說(shuō)明。根據(jù)下面說(shuō)明和權(quán)利要求書(shū),本實(shí)用新型的優(yōu)點(diǎn)和特征將更清楚。需說(shuō)明的是,附圖均采用非常簡(jiǎn)化的形式且均使用非精準(zhǔn)的比例,僅用以方便、明晰地輔助說(shuō)明本實(shí)用新型實(shí)施例的目的。實(shí)施例一請(qǐng)參考圖4,其為本實(shí)用新型實(shí)施例一的行驅(qū)動(dòng)電路的原理示意圖。如圖4所示,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)Gatel的第一個(gè)移位寄存器SR1、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)Gate2的第二個(gè)移位寄存器SR2至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)Gate (m)的第m個(gè)移位寄存器SR (m),所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接(即前一組移位寄存器組與后一組移位寄存器組連接,后一組移位寄存器組與第三組移位寄存器組連接),每組中的移位寄存器按序連接(即序號(hào)在前的移位寄存器與序號(hào)在后的移位寄存器連接,例如,有三個(gè)移位寄存器第一個(gè)移位寄存器、第三個(gè)移位寄存器及第五個(gè)移位寄存器,則第一個(gè)移位寄存器與第三個(gè)移位寄存器連接,第三個(gè)移位寄存器與第五個(gè)移位寄存器連接),其中,第一個(gè)移位寄存器SRl所在的組為第一組,m和a均為大于等于2的自然數(shù)。請(qǐng)繼續(xù)參考圖4,具體的,在本實(shí)施例中,將m個(gè)移位寄存器分成兩組移位寄存器組,即a等于2。當(dāng)然,在本實(shí)用新型的其他實(shí)施例中,也可以將m個(gè)移位寄存器分成更多組,例如3組、4組、5組……等。但是,通過(guò)將m個(gè)移位寄存器分成兩組移位寄存器組可以最大化的降低該行驅(qū)動(dòng)電路的功耗以及使用該行驅(qū)動(dòng)電路的薄膜晶體管液晶顯示器的功耗。[0042]在本實(shí)施例中,每組中的移位寄存器所產(chǎn)生的柵極驅(qū)動(dòng)信號(hào)所控制的像素的電平極性相同。即,當(dāng)將m個(gè)移位寄存器分成兩組移位寄存器組時(shí),要實(shí)現(xiàn)線反轉(zhuǎn)技術(shù)的話,對(duì)于列驅(qū)動(dòng)電路所提供的數(shù)據(jù)信號(hào)而言,只需要進(jìn)行一次反轉(zhuǎn)即可,由此便可極大地降低行驅(qū)動(dòng)電路的功耗以及使用該行驅(qū)動(dòng)電路的薄膜晶體管液晶顯示器的功耗。在本實(shí)施例中,第奇數(shù)個(gè)移位寄存器組成一組;第偶數(shù)個(gè)移位寄存器組成另一組。即,若m為奇數(shù),則第一個(gè)、第三個(gè)、第五個(gè)……第m個(gè)移位寄存器組成一組,第二個(gè)、第四個(gè)、第六個(gè)……第m-Ι個(gè)移位寄存器組成另一組(由圖4可見(jiàn),在本實(shí)施例中,設(shè)m為奇數(shù));若m為偶數(shù),則第一個(gè)、第三個(gè)、第五個(gè)……第m-Ι個(gè)移位寄存器組成一組,第二個(gè)、第四個(gè)、第六個(gè)……第m個(gè)移位寄存器組成另一組。具體的,每個(gè)移位寄存器包括一輸入端及一輸出端,每組中的移位寄存器按序連接為序號(hào)在前的移位寄存器的輸出端與序號(hào)最靠近的在后的移位寄存器的輸入端連接。即在本實(shí)施例中,在一組(即第一組,第一移位寄存器SRl所在的組)中,第一個(gè)移位寄存器SRl的輸出端與第三個(gè)移位寄存器SR3的輸入端連接,第三個(gè)移位寄存器SR3的輸出端與第五個(gè)移位寄存器SR5的輸入端連接,依此類(lèi)推,直至第m-2個(gè)移位寄存器SR (m-2)的輸出端與第m個(gè)移位寄存器SR Cm)的輸入端連接,由此,便完成了第一組中移位寄存器的連接。在另一組(自然地,也就是第二組)中,第二個(gè)移位寄存器SR2的輸出端與第四個(gè)移位寄存器SR4的輸入端連接,第四個(gè)移位寄存器SR4的輸出端與第六個(gè)移位寄存器SR6的輸入端連接,依此類(lèi)推,直至第m-3個(gè)移位寄存器SR (m-3)的輸出端與第m_l個(gè)移位寄存器SR(m-Ι)的輸入端連接,由此,變完成了第二組中移位寄存器的連接。對(duì)于移位寄存器組之間,實(shí)行單向連接,在只有兩組移位寄存器組的情況下,便是第一組移位寄存器組與第二組移位寄存器組連接。具體的,前一組(即第一組)的最后一個(gè)移位寄存器的輸出端與后一組(即第二組)的第一個(gè)移位寄存器的輸入端連接。即,第m個(gè)移位寄存器SR Cm)的輸出端與第二個(gè)移位寄存器SR2的輸入端連接。若將m個(gè)移位寄存器分成更多組時(shí),例如5組,則第一個(gè)移位寄存器SRl所在的組仍為第一組,而對(duì)于其他四組,可按任意的方式單向連接。優(yōu)選的,以每組中的第一個(gè)移位寄存器的序號(hào)為判斷基準(zhǔn),序號(hào)小的移位寄存器,則所在的移位寄存器組同樣序號(hào)小,即先進(jìn)行連接。例如,分成5組,每組中的第一個(gè)移位寄存器的序號(hào)分別為第一、第二、第三、第四及第五個(gè)移位寄存器,則第一個(gè)移位寄存器所在的寄存器組與第二個(gè)移位寄存器所在的寄存器組連接,第二個(gè)移位寄存器所在的寄存器組與第三個(gè)移位寄存器所在的寄存器組連接,第三個(gè)移位寄存器所在的寄存器組與第四個(gè)移位寄存器所在的寄存器組連接,第四個(gè)移位寄存器所在的寄存器組與第五個(gè)移位寄存器所在的寄存器組連接。此外,與現(xiàn)有技術(shù)相同的是,第一個(gè)移位寄存器SRl的輸入端與一起始信號(hào)STV端連接,每個(gè)移位寄存器還包括一高電平連接端、一低電平連接端、一第一時(shí)鐘連接端、一第二時(shí)鐘連接端、一復(fù)位端及一柵極驅(qū)動(dòng)信號(hào)輸出端,對(duì)此本實(shí)施例不再贅述。接著,請(qǐng)參考圖5,其為本實(shí)用新型實(shí)施例一的像素電平實(shí)現(xiàn)線反轉(zhuǎn)時(shí)的電平信號(hào)示意圖。通過(guò)圖5所示的電平信號(hào)同樣能夠?qū)崿F(xiàn)圖2所示的像素電平的線反轉(zhuǎn)。如圖5所示,在此,數(shù)據(jù)信號(hào)僅需要實(shí)現(xiàn)一次反轉(zhuǎn)即可,具體可通過(guò)奇數(shù)數(shù)據(jù)(Data Odd)與偶數(shù)數(shù)據(jù)(Data Even)的前半部分分別為高和低來(lái)實(shí)現(xiàn),在此,奇數(shù)數(shù)據(jù)(Data Odd)與偶數(shù)數(shù)據(jù)(Data Even)的后半部分可不予適用,由此由一條平的(或者略有跳動(dòng))的直線予以表示。[0049]由此可見(jiàn),通過(guò)本實(shí)用新型實(shí)施例提供的行驅(qū)動(dòng)電路能夠降低功耗,提高薄膜晶體管液晶顯示器的競(jìng)爭(zhēng)力。相應(yīng)的,本實(shí)施例還提供一種包好上述行驅(qū)動(dòng)電路的薄膜晶體管液晶顯示器,所述薄膜晶體管液晶顯示器包括mX η個(gè)像素陣列;行驅(qū)動(dòng)電路,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器,所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器所在的組為第一組,m和a均為大于等于2的自然數(shù);列驅(qū)動(dòng)電路,所述列驅(qū)動(dòng)電路包括η列數(shù)據(jù)信號(hào)輸出端,其中,η為自然數(shù);其中,m個(gè)移位寄存器分別與m行像素耦接,η列數(shù)據(jù)信號(hào)輸出端分別與η列像素耦接。由此,當(dāng)需要實(shí)現(xiàn)線反轉(zhuǎn)等像素電平極性反轉(zhuǎn)技術(shù)時(shí),所述薄膜晶體管液晶顯示器能夠降低功耗,提高薄膜晶體管液晶顯示器的競(jìng)爭(zhēng)力。實(shí)施例二請(qǐng)參考圖7,其為本實(shí)用新型實(shí)施例二的行驅(qū)動(dòng)電路的原理示意圖(在該圖7中,僅示意性地示出了輸入端與輸出端的連接方式)。如圖7所示,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器SR1、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器SR2至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器SR (m),所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器SRl所在的組為第一組,m和a均為大于等于2的自然數(shù)。在此a為2。在本實(shí)施例中,第4b+l個(gè)和第4b+2個(gè)移位寄存器組成一組;第4b+3個(gè)和第4b+4個(gè)移位寄存器組成另一組,其中b為非負(fù)整數(shù)。即假設(shè)m為4的整數(shù)倍數(shù),則第一個(gè)移位寄存器、第二個(gè)移位寄存器、第五個(gè)移位寄存器、第六個(gè)移位寄存器……依此類(lèi)推,直至第m-3個(gè)移位寄存器、第m-2個(gè)移位寄存器組成一組;第三個(gè)移位寄存器、第四個(gè)移位寄存器、第七個(gè)移位寄存器、第八個(gè)移位寄存器……依此類(lèi)推,直至第m-Ι個(gè)移位寄存器、第m個(gè)移位寄存器組成另一組。通過(guò)上述連接,同樣的,數(shù)據(jù)信號(hào)通過(guò)一次電平反轉(zhuǎn)(對(duì)此,可示意性地參考圖5中的Data Odd與Data Even信號(hào)),便可實(shí)現(xiàn)像素電平實(shí)現(xiàn)雙線反轉(zhuǎn)(可參考圖7),從而可以最大化的降低該行驅(qū)動(dòng)電路的功耗以及使用該行驅(qū)動(dòng)電路的薄膜晶體管液晶顯示器的功耗。對(duì)于移位寄存器組之間以及移位寄存器的輸入端與輸出端之間的連接等,可相應(yīng)參考實(shí)施例一,本實(shí)施例不再贅述。根據(jù)上述兩個(gè)實(shí)施例的教導(dǎo),可知,通過(guò)本實(shí)用新型提供的行驅(qū)動(dòng)電路還可以方便的實(shí)現(xiàn)三線反轉(zhuǎn)、四線反轉(zhuǎn)等,本申請(qǐng)對(duì)此不再贅述。上述描述僅是對(duì)本實(shí)用新型較佳實(shí)施例的描述,并非對(duì)本實(shí)用新型范圍的任何限定,本實(shí)用新型領(lǐng)域的普通技術(shù)人員根據(jù)上述揭示內(nèi)容做的任何變更、修飾,均屬于權(quán)利要求書(shū)的保護(hù)范圍。
權(quán)利要求1.一種行驅(qū)動(dòng)電路,用于薄膜晶體管液晶顯示器,其特征在于,包括:m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器,所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器所在的組為第一組,m和a均為大于等于2的自然數(shù)。
2.如權(quán)利要求1所述的行驅(qū)動(dòng)電路,其特征在于,每組中的移位寄存器所產(chǎn)生的柵極驅(qū)動(dòng)信號(hào)所控制的像素的電平極性相同。
3.如權(quán)利要求1所述的行驅(qū)動(dòng)電路,其特征在于,a為2。
4.如權(quán)利要求3所述的行驅(qū)動(dòng)電路,其特征在于,第奇數(shù)個(gè)移位寄存器組成一組;第偶數(shù)個(gè)移位寄存器組成另一組。
5.如權(quán)利要求3所述的行驅(qū)動(dòng)電路,其特征在于,第4b+l個(gè)和第4b+2個(gè)移位寄存器組成一組;第4b+3個(gè)和第4b+4個(gè)移位寄存器組成另一組,其中b為非負(fù)整數(shù)。
6.如權(quán)利要求1至5中的任一項(xiàng)所述的行驅(qū)動(dòng)電路,其特征在于,每個(gè)移位寄存器包括一輸入端及一輸出端,每組中的移位寄存器按序連接為序號(hào)在前的移位寄存器的輸出端與序號(hào)最靠近的在后的移位寄存器的輸入端連接。
7.如權(quán)利要求6所述的行驅(qū)動(dòng)電路,其特征在于,前一組的最后一個(gè)移位寄存器的輸出端與后一組的第一個(gè)移位寄存器的輸入端連接。
8.如權(quán)利要求1至5中的任一項(xiàng)所述的行驅(qū)動(dòng)電路,其特征在于,所述第一個(gè)移位寄存器的輸入端與一起始信號(hào)端連接。
9.如權(quán)利要求1至5中的任一項(xiàng)所述的行驅(qū)動(dòng)電路,其特征在于,每個(gè)移位寄存器還包括一高電平連接端、一低電平連接端、一第一時(shí)鐘連接端、一第二時(shí)鐘連接端、一復(fù)位端及一柵極驅(qū)動(dòng)信號(hào)輸出端。
10.一種薄膜晶體管液晶顯示器,其特征在于,包括mXn個(gè)像素陣列;行驅(qū)動(dòng)電路,所述行驅(qū)動(dòng)電路包括m個(gè)移位寄存器,所述m個(gè)移位寄存器按序分別為產(chǎn)生第一柵極驅(qū)動(dòng)信號(hào)的第一個(gè)移位寄存器、產(chǎn)生第二柵極驅(qū)動(dòng)信號(hào)的第二個(gè)移位寄存器至產(chǎn)生第m柵極驅(qū)動(dòng)信號(hào)的第m個(gè)移位寄存器,所述m個(gè)移位寄存器分成a組,a組移位寄存器單向連接,每組中的移位寄存器按序連接,其中,第一個(gè)移位寄存器所在的組為第一組,m和a均為大于等于2的自然數(shù);列驅(qū)動(dòng)電路,所述列驅(qū)動(dòng)電路包括η列數(shù)據(jù)信號(hào)輸出端,其中,η為自然數(shù);其中,m個(gè)移位寄存器分別與m行像素耦接,η列數(shù)據(jù)信號(hào)輸出端分別與η列像素耦接。
11.如權(quán)利要求10所述的薄膜晶體管液晶顯示器,其特征在于,每組中的移位寄存器所產(chǎn)生的柵極驅(qū)動(dòng)信號(hào)所控制的像素的電平極性相同。
12.如權(quán)利要求10所述的薄膜晶體管液晶顯示器,其特征在于,a為2。
13.如權(quán)利要求12所述的薄膜晶體管液晶顯示器,其特征在于,第奇數(shù)個(gè)移位寄存器組成一組;第偶數(shù)個(gè)移位寄存器組成另一組。
14.如權(quán)利要求12所述的薄膜晶體管液晶顯示器,其特征在于,第4b+l個(gè)和第4b+2個(gè)移位寄存器組成一組;第4b+3個(gè)和第4b+4個(gè)移位寄存器組成另一組,其中b為非負(fù)整數(shù)。
15.如權(quán)利要求10至14中的任一項(xiàng)所述的薄膜晶體管液晶顯示器,其特征在于,每個(gè)移位寄存器包括一輸入端及一輸出端,每組中的移位寄存器按序連接為序號(hào)在前的移位寄存器的輸出端與序號(hào)最靠近的在后的移位寄存器的輸入端連接。
16.如權(quán)利要求15所述的薄膜晶體管液晶顯示器,其特征在于,前一組的最后一個(gè)移位寄存器的輸出端與后一組的第一個(gè)移位寄存器的輸入端連接。
17.如權(quán)利要求10至14中的任一項(xiàng)所述的薄膜晶體管液晶顯示器,其特征在于,所述第一個(gè)移位寄存器的輸入端與一起始信號(hào)端連接。
18.如權(quán)利要求10至14中的任一項(xiàng)所述的薄膜晶體管液晶顯示器,其特征在于,每個(gè)移位寄存器還包括一高電平連接端、一低電平連接端、一第一時(shí)鐘連接端、一第二時(shí)鐘連接端、一復(fù)位端及一柵極驅(qū)動(dòng)信號(hào)輸出端。
專(zhuān)利摘要本實(shí)用新型提供了一種行驅(qū)動(dòng)電路以及薄膜晶體管液晶顯示器,通過(guò)將m個(gè)移位寄存器分成a組,由此可避免實(shí)現(xiàn)線反轉(zhuǎn)等像素電平極性反轉(zhuǎn)技術(shù)時(shí),頻繁的進(jìn)行反轉(zhuǎn)切換,從而避免了造成薄膜晶體管液晶顯示器的功耗增加的問(wèn)題,進(jìn)而提高了薄膜晶體管液晶顯示器的競(jìng)爭(zhēng)力。
文檔編號(hào)G09G3/36GK202838921SQ201220525068
公開(kāi)日2013年3月27日 申請(qǐng)日期2012年10月12日 優(yōu)先權(quán)日2012年10月12日
發(fā)明者周秀峰 申請(qǐng)人:廈門(mén)天馬微電子有限公司