国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      顯示設備及電子裝置以及顯示面板的驅動方法

      文檔序號:2538433閱讀:191來源:國知局
      顯示設備及電子裝置以及顯示面板的驅動方法
      【專利摘要】本發(fā)明公開了顯示設備及電子裝置以及顯示面板的驅動方法,其中一種彩色顯示單元包括呈矩陣形式排列的子像素。顯示像素由多個子像素形成,每個顯示顏色對應一個子像素,多個子像素被一起分組于多個子像素行中。形成有驅動單元,其包括與公共電源線連接的多個顯示像素行。設置有公共寫入掃描線,其中每個驅動單元的公共寫入掃描線的數量等于顯示像素中包括的子像素的行數。每條公共寫入掃描線與其相應的驅動單元中的至少一個給定顏色的每個像素連接。沿驅動單元掃描方向順序驅動驅動單元。在每個單獨的驅動單元內,掃描其寫入掃描線,以沿與驅動單元掃描方向相反的掃描方向按順序地進行信號寫入操作。
      【專利說明】顯示設備及電子裝置以及顯示面板的驅動方法
      【技術領域】
      [0001]本發(fā)明涉及一種包括在每個像素中具有發(fā)光元件(例如有機EL (電致發(fā)光)元件)的顯示面板的顯示設備及電子裝置,以及此顯示面板的驅動方法。
      【背景技術】
      [0002]近年來,在顯示圖像的顯示設備的領域中,已經開發(fā)出使用電流驅動型發(fā)光元件(例如其發(fā)出光的亮度隨著運行電流的值改變的有機EL元件)作為像素的發(fā)光元件的顯示設備,而且已經商業(yè)化。此有機EL元件是與液晶元件不同的自發(fā)光元件。由于這個原因,對于使用有機EL元件的顯示設備(有機EL顯示設備),光源(背光)并不是必要的,因此,設備可以進一步薄化,并且與具有光源的液晶顯示設備表現出更高的亮度。
      [0003]另一方面,有機EL元件的電流-電壓(1-V)特性一般隨著時間流逝而劣化(時間劣化)。當有機EL元件的1-V特性隨時間在驅動有機EL元件的電流的像素電路中改變時,有機EL元件和與有機EL元件串聯連接的驅動晶體管之間的分壓比改變,因此,驅動晶體管的柵源間的電壓也改變。因此,由于在驅動晶體管中流動的電流的值改變,因此有機EL元件中流動的電流的值也改變,相應地,發(fā)出光的亮度也根據電流值而改變。
      [0004]另外,存在以下情況:驅動晶體管的閾值電壓(Vth)和遷移率(μ )隨著時間流逝而改變,或者由于制造工藝不均勻,Vth和μ根據像素電路表現出不同的值。當驅動晶體管的Vth和μ根據像素電路表現出不同的值時,在驅動晶體管中流動的電流的值根據像素電路而不均勻,因此,即使向驅動晶體管的柵極施加相同電壓,有機EL元件發(fā)出光的亮度也不均勻,相應地,屏幕的均勻度(均勻性)是有缺陷的。
      [0005]因此,即使當有機EL元件的1-V特性隨著時間流逝而改變,或者驅動晶體管的Vth和μ隨著時間流逝而改變時,為了在不受此等變化的影響而恒定地保持有機EL元件的發(fā)出光的亮度,已經開發(fā)出結合有有機EL元件的1-V特性的變化的補償功能和驅動晶體管的Vth和μ的變化的校正功能的顯示設備(例如,日本未審查專利申請公開第2008-083272號)。

      【發(fā)明內容】

      [0006]與此同時,為了插入保持驅動晶體管的柵源間的電壓的保持電容器的目的,輔助電容器與驅動晶體管的源極連接。在這種情況下,存在這樣的情況:其中與輔助電容器的一端連接的電壓恒定的配線(恒壓線路)被其他像素共享。然而,在這種情況下,當驅動彼此共享恒壓線路的多個像素中的像素時,驅動影響經由恒壓線路波及到另一個像素,并且像素中驅動晶體管的源極的電壓由此波動。因此,像素中驅動晶體管的柵極的電壓隨著源極的電壓的波動而發(fā)生波動。
      [0007]當多個像素之間的耦合如此發(fā)生時,柵極電壓的波動根據受耦合影響的像素中的源極電壓的波動而改變。當在對驅動晶體管的μ變化進行校正之后發(fā)生耦合時,驅動晶體管的柵源間的電壓相對于耦合之前的值幾乎不改變。然而,當在對驅動晶體管的μ變化進行校正之前發(fā)生耦合時,驅動晶體管的柵源間的電壓變得小于耦合之前的電壓,并且發(fā)出光的亮度由此變低。因此,當其中驅動晶體管的柵源間的電壓相對于耦合之前的值幾乎不改變的像素和驅動晶體管的柵源間的電壓變得小于耦合之前的值的像素混合時,存在的問題在于發(fā)出光的亮度變化趨勢存在差異,從而導致亮度不均勻。
      [0008]本技術希望提供一種可以減少由耦合導致的亮度不均勻的顯示設備和電子裝置以及可以減少由耦合導致的亮度不均勻的顯示面板驅動方法。
      [0009]根據本發(fā)明主題的示例性說明的一方面,一種顯示單元可以包括:以包括行和列的矩陣形式設置的多個像素電路,多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;多條寫入掃描線,各條寫入掃描線分別與多個像素電路中的相應行連接;多條信號線,各條信號線分別與多個像素電路的相應列連接;多條電源線,各條電源線分別與多個像素電路的兩個相應相鄰行連接;以及驅動控制部。多個像素電路可被分組成驅動單元,每個驅動單元包括與對應單元電源線連接的4個連續(xù)像素電路行,對應單元電源線由多條電源線中被配置成共用線的Κ/2條組成。驅動單元的每一個可以包括L >2條單元寫入掃描線,L^2條單元寫入掃描線均包括多條寫入掃描線中被配置成共用線的M≤2條寫入掃描線,其中K=L.Μ。驅動控制部可以配置為使用于信號寫入操作的寫入掃描脈沖以與驅動驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給驅動單元中給定驅動單元的單元寫入掃描線。
      [0010]進一步地,在上述示例性說明中,多個像素電路中的每一個可以對應于N個顯示顏色中的一個,并且多個像素電路被分組成顯示像素單元,每個顯示像素單元均包括多個像素電路中分別與N個顯示顏色相對應的N個像素電路,顯示像素單元被連續(xù)設置在MSN個連續(xù)行中。
      [0011 ] 進一步地,在上述示例性說明中,每條單元寫入掃描線可以與顯示顏色的至少一個相對應并與所有以下這樣的像素電路連接:該像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括 在相應單元寫入掃描線所屬的驅動單元中。
      [0012]進一步地,在上述示例性說明中,對于多個像素電路中的每一個:第一晶體管可被配置為當掃描脈沖施加給多條寫入掃描線中與所述第一晶體管連接的一條時,對多條信號線中的一條上攜帶的電位進行取樣,具有第一端子的電容器被配置為保持由第一晶體管取樣的電位,并且第二晶體管可以配置為將驅動電流供給顯示元件,驅動電流的大小與電容器的第一端子和電容器的第二端子之間的電壓相對應。
      [0013]進一步地,在上述示例性說明中,驅動單元可以是以從最接近顯示單元的第一側的第一驅動單元到最接近顯示單元的與第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且寫入掃描脈沖可以以從驅動單元中給定驅動單元的最后單元寫入掃描線行進到驅動單元中給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加給驅動單元中給定驅動單元的單元寫入掃描線,驅動單元中給定驅動單元的最后單元寫入掃描線包括多條寫入掃描線中位于驅動單元的給定驅動單元中的最接近顯示單元的第二側的一條寫入掃描線,并且驅動單元的給定驅動單元的第一單元寫入掃描線包括多條寫入掃描線中位于驅動單元的給定驅動單元中的最接近顯示單元的第一側的一條寫入掃描線。
      [0014]進一步地,在上述示例性說明中,驅動控制部可以被配置為通過控制對多條寫入掃描線、多條信號線以及多條電源線的驅動,來使多個像素電路顯示與輸入圖像數據相對應的圖像幀,多個像素電路可以被配置為在驅動控制部的控制下執(zhí)行閾值校正操作,閾值校正操作導致將多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在多個像素電路中相應像素電路的電容器中。驅動控制部還可以被配置為使多個像素電路中包括在驅動單元的給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行閾值校正操作。
      [0015]進一步地,在上述示例性說明中,驅動控制部可以被配置為通過使多個像素電路中包括在驅動單元的給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施加給相應像素電路的第二晶體管。
      [0016]進一步地,在上述示例性說明中,對于多個像素電路中給定像素電路來說,信號寫入操作可以包括通過將多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使多個像素電路中的給定像素電路對視頻信號電位進行取樣,同時將視頻信號電位施加給與多個像素電路中的給定像素電路連接的信號線。
      [0017]進一步地,在上述示例性說明中,N可以等于4,M可以等于2,K可以等于8,并且顯示顏色可以包括紅色、綠色和藍色。
      [0018]進一步地,在上述示例性說明中,顯示顏色可以進一步包括白色。
      [0019]進一步地,在上述示例性說明中,顯示顏色可以進一步包括黃色。
      [0020]根據本發(fā)明主題的第二示例性說明的一方面,一種顯示單元可以包括:呈包括行和列的矩陣形式設置的多個像素電路,多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路中的相應行連接;多條信號線,各條信號線分別與所述多個像素電路的相應列連接;多條電源線,各條電源線分別與所述多個像素電路的兩個相應相鄰行連接;以及驅動控制部。多個像素電路可以被分組成驅動單元,每個驅動單元包括與對應單元電源線連接的4個連續(xù)像素電路行,對應單元電源線由多條電源線中被配置成共用線的2條組成。驅動單元的每一個可以包括2條單元寫入掃描線,2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的2條寫入掃描線,并且驅動控制部被配置為用于信號寫入操作的寫入掃描脈沖以與驅動所述驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。
      [0021]進一步地,在上述示例性說明中,多個像素電路中的每一個可以對應于4個顯示顏色中的一個,并且所述多個像素電路被分組成顯示像素單元,每個所述顯示像素單元均包括所述多個像素電路中被連續(xù)設置在兩個相鄰行并且分別與所述4個顯示顏色相對應的4個像素電路。
      [0022]進一步地,在上述示例性說明中,每條單元寫入掃描線可以與顯示顏色的兩個相對應并與所有以下這樣的像素電路連接:該像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括在相應單元寫入掃描線所屬的驅動單元中。
      [0023]進一步地,在上述示例性說明中,對于多個像素電路中的每一個:第一晶體管可被配置為當掃描脈沖施加給所述多條寫入掃描線中與所述第一晶體管連接的一條時,對所述多條信號線中的一條信號線上攜帶的電位進行取樣,具有第一端子的電容器可被配置為保持由第一晶體管取樣的電位,并且第二晶體管可以配置為將驅動電流供應給顯示元件,驅動電流的大小與電容器的第一端子和電容器的第二端子之間的電壓相對應。
      [0024]進一步地,在上述示例性說明中,驅動單元可以是以從最接近所述顯示單元的第一側的第一驅動單元到最接近所述顯示單元的與所述第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且寫入掃描脈沖可以以從驅動單元中的給定驅動單元的最后單元寫入掃描線行進到驅動單元中的給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加至驅動單元中給定驅動單元的單元寫入掃描線,驅動單元中給定驅動單元的最后單元寫入掃描線包括多條寫入掃描線中位于驅動單元的給定驅動單元中的最接近顯示單元的第二側的一條寫入掃描線,并且驅動單元的給定驅動單元的第一單元寫入掃描線包括多條寫入掃描線中位于驅動單元的給定驅動單元中的最接近顯示單元的第一側的一條寫入掃描線。
      [0025]進一步地,在上述示例性說明中,驅動控制部可以被配置為通過控制對所述多條寫入掃描線、所述多條信號線以及所述多條電源線的驅動,來使所述多個像素電路顯示與輸入圖像數據相對應的圖像幀,多個像素電路可以被配置為在所述驅動控制部的控制下執(zhí)行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在所述多個像素電路中相應像素電路的電容器中,并且驅動控制部可以被配置為使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行所述閾值校正操作。
      [0026]進一步地,在上述示例性說明中,驅動控制部可以被配置為通過使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施 加給相應像素電路的第二晶體管。
      [0027]進一步地,在上述示例性說明中,對于多個像素電路中給定像素電路,信號寫入操作可以包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      [0028]根據主題的第三示例性說明的一方面,一種顯示單元的驅動方法可以包括:使驅動單元以沿給定方向進行的順序來順序地發(fā)光;以及使用于信號寫入操作的寫入掃描脈沖以沿與給定方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。顯示單元可以包括:以包括行和列的矩陣形式設置的多個像素電路,并且所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路的對應行連接;多條信號線,各條信號線分別與所述多個像素電路的對應列連接;以及多條電源線,各條電源線分別與所述多個像素電路的兩個對應相鄰行連接。驅動單元均可以包括與相同單元電源線連接的K > 4個連續(xù)像素電路行,所述相同單元電源線由所述多條電源線中被配置成共用線的K/2條組成。驅動單元的每一個可以包括L≤2條單元寫入掃描線,所述L≤2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的M > 2條,其中K=L.M。
      【專利附圖】

      【附圖說明】
      [0029]圖1是根據本發(fā)明實施例的顯示設備的示意配置圖;[0030]圖2是示出了每個像素(子像素)的電路配置的示例的示意圖;
      [0031]圖3是示出了行方向上彼此相鄰的兩個顯示像素的電路配置的示例的示意圖;
      [0032]圖4是示出了行方向上彼此相鄰的兩個顯示像素的電路配置的另一個示例的示意圖;
      [0033]圖5是示出了施加給圖3和圖4的DTL的電壓示例的示意圖;
      [0034]圖6是示出了當集中于行方向上彼此相鄰的兩個單元時,施加給每個像素(子像素)行的選擇脈沖的隨時間變化的示例的波形示意圖;
      [0035]圖7是示出了當集中于一個像素(子像素)時,施加給WSL、DSL和DTL的電壓、柵電壓和源電壓的隨時間變化的示例的波形示意圖;
      [0036]圖8是示出了當集中于行方向上彼此相鄰的兩個單元時,施加給WSL、DSL和DTL的電壓的隨時間變化的示例的波形示意圖;
      [0037]圖9是用于描述與被圖6的A包圍的兩條WSL相對應的兩個像素之間的耦合的波形示意圖;
      [0038]圖10是用于描述與被圖6的B包圍的2條WSL相對應的兩個像素之間的耦合的波形示意圖;
      [0039]圖11是示出了根據比較例的顯示面板中的每個像素的電路配置的示例的示意圖;
      [0040]圖12是示出了當在具有圖11的布局的顯示設備中集中于行方向上彼此相鄰的兩個像素時,施加給WSL、DSL和DTL的電壓的隨時間變化的示例的波形示意圖;
      [0041]圖13是示出了當在具有圖11的布局的顯示設備中集中于行方向上彼此相鄰的兩個像素時,施加給WSL、DSL和DTL的電壓的隨時間變化的另一個示例的波形示意圖;
      [0042]圖14是示出了由驅動束導致的亮度不均勻的示例的示意圖;
      [0043]圖15是示出了當在具有圖3和圖4的布局的顯示設備中集中于行方向上彼此相鄰的兩個單元時,施加給WSL、DSL和DTL的電壓的隨時間變化的比較例的波形示意圖;
      [0044]圖16是示出了 WSL的每個分支的圖15的波形的波形示意圖;
      [0045]圖17是用于描述與被圖16的D包圍的兩條WSL相對應的兩個像素之間的耦合的波形示意圖;
      [0046]圖18是示出了根據上述實施例的發(fā)光器件的應用例I的外觀的透視圖;
      [0047]圖19A是示出了從正面觀察的應用例2的外觀的透視圖;
      [0048]圖19B是示出了從背面觀察的應用例2的外觀的透視圖;
      [0049]圖20是示出了應用例3的外觀的透視圖;
      [0050]圖21是示出了應用例4的外觀的透視圖;
      [0051]圖22A是應用例5處于打開狀態(tài)下的前視圖;
      [0052]圖22B是應用例5的側視圖;
      [0053]圖22C是應用例5處于關閉狀態(tài)下的前視圖;
      [0054]圖22D是應用例5的左側視圖;
      [0055]圖22E是應用例5的右側視圖;
      [0056]圖22F是應用例5的頂視圖;
      [0057]圖22G是應用例5的底視圖。【具體實施方式】
      [0058]在下文中,將參照附圖詳細描述用于實現本技術的實施例。應注意的是,將按以下順序提供描述。
      [0059]1、實施例(顯示設備)
      [0060]2、修改例(顯示設備)
      [0061]3、應用例(電子裝置)
      [0062]1、實施例
      [0063]配置
      [0064]圖1示出了根據本技術實施例的顯示設備I的示意配置。顯示設備I包括顯示面板10,以及基于從外部輸入的視頻信號20A和同步信號20B驅動顯示面板10的驅動電路
      20。驅動電路20例如具有時序生成電路21、視頻信號處理電路22、信號線驅動電路23、掃描線驅動電路24以及電源線驅動電路25。
      [0065]顯示面板10
      [0066]顯示面板10具有呈矩陣形狀設置在顯示面板10的顯示區(qū)域IOA的整個面上的多個像素11。顯示面板10通過利用驅動電路20基于從外部輸入的視頻信號20A對每個像素11執(zhí)行有源矩陣驅動來顯示圖像。
      [0067]圖2示出了像素11的電路配置的示例。每個像素11例如具有像素電路12和有機EL元件13。有機EL元件13被配置成(例如)陽極電極、有機層以及陰極電極依次層疊。有機EL元件13具有元件電容器Coled (未示出)。像素電路12例如由驅動晶體管Trl、寫入晶體管Tr2以及保持電容器Cs和輔助電容器Csub構成,并且被配置成2Tr2C的電路。
      [0068]寫入晶體管Tr2控制對驅動晶體管Trl的柵極進行與視頻信號相對應的信號電壓的施加。具體地說,寫入晶體管Tr2對稍后描述的信號線DTL的電壓執(zhí)行取樣,并對驅動晶體管Trl的柵極執(zhí)行寫入。驅動晶體管Trl驅動有機EL元件13,并與此串聯連接。驅動晶體管Trl根據寫入晶體管Tr2寫入的電壓強度對有機EL元件13中流動的電流進行控制。保持電容器Cs保持驅動晶體管Trl的柵源間的預定電壓。輔助電容器Csub使從驅動晶體管Trl供應的一部分電流流入。應注意的是,像素電路12可以被配置為使得將各個電容器和晶體管添加到上述2Tr2C的電路,或者可被配置成與上述2Tr2C的電路配置不同的電路。
      [0069]驅動晶體管TrI和寫入晶體管Tr2例如由η溝道MOS型薄膜晶體管(TFT (薄膜晶體管))形成。應注意的是,TFT的類型不特別受限制,并且例如可以是反交錯結構(所謂的底柵型),或者可以是交錯結構(頂柵型)。另外,驅動晶體管Trl和寫入晶體管Tr2可以由P溝道MOS型TFT形成。
      [0070]顯示面板10具有在行方向上延伸的多條掃描線WSL、在列方向上延伸的多條信號線DTL、在行方向上延伸的多條電源線DSL以及在行方向上延伸的多條陰極線CTL (參考電壓線)。掃描線WSL用于選擇每個像素11。信號線DTL用于根據視頻信號將信號電壓供給每個像素11。電源線DSL用于將驅動電流供給每個像素11。
      [0071]像素11設置在每條信號線DTL和每條掃描線WSL的交叉點附近。每條信號線DTL與稍后將描述的信號線驅動電路23的輸出端(未示出)以及寫入晶體管Tr2的源極或漏極連接。每條掃描線WSL與稍后將描述的掃描線驅動電路24的輸出端(未示出)以及寫入晶體管Tr2的柵極連接。每條電源線DSL與輸出固定電壓的電源的輸出端(未示出)以及驅動晶體管Trl的源極或漏極連接。陰極線CTL例如是設置在顯示區(qū)域IOA周圍且與具有參考電壓的構件連接的構件。
      [0072]寫入晶體管Tr2的柵極與掃描線WSL連接。寫入晶體管Tr2的源極或漏極與信號線DTL連接,并且寫入晶體管Tr2的源極或漏極中不與信號線DTL連接的端子與驅動晶體管Trl的柵極連接。驅動晶體管Trl的源極或漏極與電源線DSL連接,并且驅動晶體管Trl的源極或漏極中不與電源線DSL連接的端子與有機EL元件13的陽極連接。保持電容器Cs的一端與驅動晶體管Trl的柵極連接,并且保持電容器Cs的另一端與驅動晶體管Trl的源極(圖2中的有機EL元件13側的端子)連接。換句話說,保持電容器Cs插在驅動晶體管Trl的柵源之間。輔助電容器Csub的一端與驅動晶體管Trl的源極(圖2中的有機EL元件13側的端子)連接,并且輔助電容器Csub的另一端與陰極線CTL連接。
      [0073]顯示面板10進一步具有與有機EL元件13的陰極連接的接地線GND,如圖2所示。接地線GND與具有接地電位的外部電路(未示出)電連接。接地線GND例如是形成在整個顯示區(qū)域IOA上方的片狀電極。應注意的是,接地線GND可以是與像素行或像素列對應的以冊狀(reed shape)形成的帶狀電極。顯示面板10例如進一步具有位于顯示區(qū)域IOA邊緣、不顯示視頻的框架區(qū)域??蚣軈^(qū)域例如由遮光構件覆蓋。
      [0074]圖3和圖4示出了列方向上彼此相鄰的兩個顯示像素14 (稍后將描述)中的電路配置的示例。圖3示出了第η和第η+1顯示像素行中的每個顯示像素14的電路配置的示例(I < η < N,并且N是顯示像素行的總數(偶數))。圖4示出了第η+2和第η+3顯示像素行中的每個顯示像素14的電路配置的示例。本文中的顯示像素行指的是由行方向上設置的多個顯示像素14形成的線。另一方面,像素行指的是由行方向上設置的多個像素11形成的線,并且與子像素行相對應。在下文中,為了避免像素行和顯示像素行之間的混淆,像素行將被稱為子像素行。對每個顯示像素行來說具有L個子像素行,其中L等于或大于2并且等于或小于顯示顏色的數量。在本實施例中,對每個顯示像素行來說具有2個子像素行,但其他配置當然也在本發(fā)明的主題的范圍內。
      [0075]第η顯示像素行和第η+2顯示像素行中的顯示像素具有彼此相似的電路布局,同時第η+1顯示像素行和第η+3顯示像素行中的顯示像素具有彼此相似的電路布局。在下文中,為了避免重復描述,不再對第η+2顯示像素行和第η+3顯示像素行中的每個像素的電路布局加以描述。
      [0076]每個像素11與構成顯示面板10上的畫面的最小單元的點相對應。顯示面板10是彩色顯示面板,并且像素11與發(fā)出單色光(例如紅色、綠色、藍色、白色等)的子像素相對應。應注意的是,像素11可以與發(fā)出單色光(例如紅色、綠色、藍色、黃色等)的子像素相對應。
      [0077]在本實施例中,顯示像素14由發(fā)出不同顏色的四個像素11構成,但其他配置當然在本發(fā)明的主題的范圍內。換句話說,發(fā)光顏色的種類數為4,并且每個顯示像素14中包括的像素11的數量也為4。顯示像素14中包括的四個像素11例如是發(fā)出紅光的像素11R、發(fā)出綠光的像素11G、發(fā)出藍光的像素IlB以及發(fā)出白光的像素11W。在每個顯示像素14中,四個像素11呈2X2矩陣設置,2X2矩陣形成所謂的田字布置(4個方形)(即,L=2)。另夕卜,在每個顯示像素14中,四個像素11的布置相同。例如,如圖3所示,像素IlR設置在田字形狀的左上部分中,像素IIG設置在田字形狀的左下部分中,像素IIB設置在田字形狀的右下部分中,像素IlW設置在田字形狀的右上部分中。
      [0078]顯示像素行被分組成各自包括k個顯示像素行(k ^ 2)的驅動單元。每個驅動單元包括L條單元寫入掃描線WSL。一個驅動單元中包括的顯示像素的數量行(k)等于或大于2并且等于或小于發(fā)光顏色的種類數。在該具體實施例中,在每個驅動單元中包括兩條單元寫入掃描線WSL和兩個顯示像素行(即,1=2且k=2)。單元寫入掃描線WSL的總數等于顯示像素行的總數,為N。應注意的是,圖3中的η為等于或大于I且等于或小于N的正整數。圖3中的WSL(η)指的是第η (第η行)單元寫入掃描線WSL。
      [0079]每條單元寫入掃描線WSL與其各自的驅動單元中具有特定發(fā)光顏色的所有像素11連接。在一個驅動單元中包括兩條單元寫入掃描線WSL(n)和WSL(n+l)的該具體實施例中,單元寫入掃描線WSL(η)與一個驅動單元中包括的所有紅色像素IlR和所有白色像素IlW連接,并且單元寫入掃描線WSL(n+l)與一個驅動單元中包括的所有綠色像素IlG和所有藍色像素IlB連接。在位于一個驅動單元中的不同行中且在列方向上彼此相鄰的兩個顯示像素14中,由每條掃描線WSL共享的具有兩種發(fā)光顏色的像素11的發(fā)光顏色的組合相同。
      [0080]單元寫入掃描線WSL (WSL(η)至WSL(η+3))中的每一條由被配置成共用線的多條寫入掃描線(分支)構成,其中每條單元寫入掃描線WSL由單獨的寫入掃描線(分支)組成,并且所包括的單獨的寫入掃描線的數量與一個驅動單元中包括的顯示像素行的數量相同(即,k個分支)(在該具體實施例中,為兩個分支(第一配線和第二配線))。將每條單獨的寫入掃描線(分支)分配給一個子像素行。在單個驅動單元中,給定單元寫入掃描線WSL的分支分別與驅動單元中包括的顯示像素行的類似定位的子像素行連接,使得驅動單元中相同顏色的每個像素與相同單元寫入掃描線WSL連接。例如,在該具體實施例中,單元寫入掃描線WSL(n)的分支與驅動單元中包括的兩個顯示像素行的上部子像素行連接,而單元寫入掃描線WSL(n+l)的分支與驅動單元中包括的兩個顯示像素行的下部子像素行連接。在該具體實施例中,給定單元寫入掃描線的每個分支在顯示面板10中與其每個其他分支連接。分支的連接點Cl可以位于顯示區(qū)域IOA內,或者位于顯示區(qū)域IOA的邊緣(框架區(qū)域)。另外,如從顯示面板10的法線方向觀察,每條單元寫入掃描線WSL的一部分與另一單元寫入掃描線WSL在相同單元內相交于某個點。每條單元寫入掃描線WSL的分支橫穿田字形狀布置的中心。寫入晶體管Tr2的柵極電極14A與單元寫入掃描線WSL的分支連接。
      [0081]針對一個驅動單元分配多條單元電源線DSL中的一條。因此,一個驅動單元中包括的單元電源線DSL的數量為I。單元電源線DSL的總數為J(=N/k)。在該具體實施例中,k=2,因此J=N/2,相當于顯示像素行的總數的二分之一。應注意的是,圖3中的j是等于或大于I且等于或小于N/2的正整數,圖3中的DSL(j)指的是第j電源線DSL。每條單元電源線DSL與一個驅動單元的所有像素11連接。具體地說,一個驅動單元中包括的一條單元電源線DSL與一個驅動單元中包括的所有像素11 (IIR、11G、11B和11W)連接。
      [0082]此外,每條單元電源線DSL由被配置成共用線的多條電源線(分支)構成,每條單元電源線DSL包括k條組成的單獨電源線(分支),即數量與一個單元中包括的顯示像素行的數量相同(在該具體實施例中,為兩個分支)。在該具體實施例中,單元電源線DSL的每一個分支(DSL(j)或DSL(j+l))在顯示面板10內彼此連接。分支的連接點C2可以位于顯示區(qū)域IOA內,或者可以位于顯示區(qū)域IOA的邊緣(框架區(qū)域)內。通過以這樣的方式將分支設置在單元寫入掃描線WSL和單元電源線DSL中,可以加寬單元掃描線WSL之間的間隔以及單元電源線DSL之間的間隔。因此,布線變得容易。電源線DSL的每個分支橫穿田字布置的中心。
      [0083]盡管在說明性示例中描述了單元電源線DSL和單元寫入掃描線WSL的分支配置,但本發(fā)明不限于此具體配置。具體地,在本發(fā)明和所附權利要求書中,當這些配線被同時施加有相同電壓時,多條配線“被配置成共用線”。例如,因為配線彼此直接連接(如在上文討論的分支配置),所以可以是這種情況。然而,“被配置成共用線”的多條配線不需要彼此直接連接,只要同時施加有相同的電壓即可(即,盡管這些線物理上是分開的,但是被有效視為相同的線)。例如,驅動電路可被配置為同時向多條配線施加相同的電壓,在這種情況下,多條配線將“被配置成共用線”。
      [0084]設置有在列方向上延伸的信號線DTL。每個子像素11列的信號線DTL的數量與每個驅動單元的顯示像素行的數量(k)相同。在本實施例中,k=2,并且因此對于每個子像素11列具有兩條信號線DTL。在一個驅動單元內,每條信號線DTL與一個顯示像素中位于與信號線DTL相對應的單個列中的所有像素11連接。因此,在本實施例中,如圖3所示,信號線DTL (m)與第一顯示像素中位于第一像素11列中的兩個像素11連接,信號線DTL (m+1)與第二顯示像素中位于第一像素11列中的兩個像素11連接,信號線DTL(m+2)與第一顯示像素中位于第二像素11列中的兩個像素11連接,信號線DTL(m+3)與第二顯示像素中位于第二像素11列中的兩個像素11連接。在圖3的示例中,針對每個顯示像素行中的每個顯示像素14分配多條信號線DTL中的兩條。在分配給每個顯示像素行中的每個顯示像素14的兩條信號線DTL中,一條信號線DTL與不共享相同單元寫入掃描線WSL的兩種發(fā)光顏色的像素11連接,另一條信號線DTL與具有剩余兩種發(fā)光顏色的像素11連接。在下文中,將集中于第η和η+1顯示像素行中包括的多個顯示像素14之中在列方向上彼此相鄰的兩個顯示像素14描述上述連接的實施例。應注意的是,上述兩個顯示像素14與一個驅動單元內位于彼此不同的顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14相對應。
      [0085]兩個顯示像素14中包括在第η顯示像素行中的顯示像素14分配有兩條信號線DTL(m)和DTL(m+2)。此外,兩個顯示像素14中包括在第η+1顯示像素行中的顯示像素14分配有兩條信號線DTL(m+1)和DTL(m+3)。換句話說,對于一個驅動單元內位于彼此不同的顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14,將偶數列的兩條信號線DTL(m)和DTL (m+2)分配給一個顯示像素14,將奇數列的兩條信號線DTL (m+1)和DTL (m+3)分配給另一個顯示像素14。因此,將信號線DTL的總數抑制到最小。
      [0086]針對列方向上彼此相鄰的每兩個顯示像素14分配多條信號線DTL中的四條。因此,信號線DLT的總數為M,其中M=k.C,且C為子像素電路列的總數。在圖3中,m是等于或大于I且等于或小于M-4的正整數,且在I除外時是等效于[4+1的倍數]的數。因此,圖3中的DTL(m)指的是第m信號線DTL。例如,為列方向上彼此相鄰的兩個顯示像素14,分配四條信號線 DTL (m) ,DTL (m+1) ,DTL (m+2)和 DTL (m+3)。四條信號線 DTL (m) ,DTL (m+1)、DTL(m+2)和DTL(m+3)順次設置在行方向上。在每個顯示像素14中,四個像素11中位于左側的兩個像素11在行方向上介于信號線DTL(m)與信號線DTL(m+l)之間。另外,在每個顯示像素14中,四個像素11中位于右側的兩個像素11在行方向上介于信號線DTL(m+2)與信號線DTL(m+3)之間。
      [0087]另外,在一個驅動單元內位于不同的顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14中,具有相同發(fā)光顏色的兩個像素11設置在兩條共享信號線DTL之間。具體地說,一個驅動單元內位于不同顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14中,兩個像素IlR設置在兩條信號線DTL(m)和DTL(m+l)之間。通過相同的方式,在一個驅動單元內位于不同顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14中,兩個像素IlG設置在兩條信號線DTL(m)和DTL(m+l)之間。另外,在一個單元內位于不同顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14中,兩個像素IlB設置在兩條信號線DTL(m+2)和DTL(m+3)之間。另外,在一個驅動單元內位于不同顯示像素行中并在列方向上彼此相鄰的兩個顯示像素14中,兩個像素IlW設置在兩條信號線DTL(m+2)和DTL(m+3)之間。
      [0088]上述兩條信號線DTL (m)和DTL (m+2)與不共享掃描線WSL的兩種發(fā)光顏色的像素11連接。具體地說,信號線DTL(m)與不共享掃描線WSL的兩種發(fā)光顏色的像素IlR和IlG連接,并且信號線DTL(m+2)與不共享掃描線WSL的兩種發(fā)光顏色的像素IlB和IlW連接。此外,為第η+1顯示像素行中包括的兩個顯示像素14中的一個分配兩條信號線DTL(m+1)和DTL (m+3)。兩條信號線DTL (m+1)和DTL (m+3)與不共享掃描線WSL的兩種發(fā)光顏色的像素11連接。具體地說,信號線DTL(m+1)與不共享掃描線WSL的兩種發(fā)光顏色的像素IlR和IlG連接,并且信號線DTL(m+3)與剩余兩種發(fā)光顏色的像素IlB和IlW連接。
      [0089]針對每兩個子像素行分配多條陰極線CTL中的一條。具體地說,針對列方向上彼此相鄰且位于彼此不同的顯示像素行中的每兩個子像素行分配多條陰極線CTL中的一條。例如,如圖3所示,像素IlG (其是第η顯示像素行的下部分中的一個子像素)和像素IlR(其是第η+1顯示像素行的上部分中的一個子像素)與共享陰極線CTL連接。以相同的方式,例如,像素IlG (其是第η+1顯示像素行的下部分中的一個子像素)和像素IlR (其是第η+2顯示像素行的上部分中的一個子像素)與共享陰極線CTL連接。另外,如圖3所示,例如,像素IlB (其是第η顯示像素行的下部分中的一個子像素)和像素IlW (其是第η+1顯示像素行的上部分中的一個子像素)與共享陰極線CTL連接。以相同的方式,例如,像素IlB(其是第η+1顯示像素行的下部分中的一個子像素)和像素IlW (其是第η+2顯示像素行的上部分中的一個子像素)與共享陰極線CTL連接。
      [0090]每條陰極線CTL與兩個分配子像素行中包括的所有輔助電容器Csub連接。例如,如圖3所示,第η顯示像素行的下部分中的子像素行中包括的所有像素IlG和IlB的輔助電容器Csub和第η+1顯示像素行的上部分中的子像素行中包括的所有像素IlR和IlW的輔助電容器Csub與共享陰極線CTL連接。以相同的方式,例如,如圖3和圖4所示,第η+1顯示像素行的下部分中的子像素行中包括的所有像素HG和IlB的輔助電容器Csub和第η+2顯示像素行的上部分中的子像素行中包括的所有像素I IR和IlW的輔助電容器Csub與共享陰極線CTL連接。
      [0091]驅動電路20
      [0092]接下來將描述驅動電路20。驅動電路20例如具有時序生成電路21、視頻信號處理電路22、信號線驅動電路23、掃描線驅動電路24以及電源線驅動電路25,如上所述。時序生成電路21進行控制使得驅動電路20中的每個電路彼此聯動操作。時序生成電路21根據從外部輸入的同步信號20Β (與其同步)使上述電路輸出控制信號21Α。[0093]視頻信號處理電路22對例如從外部輸入的數字視頻信號20A執(zhí)行預定校正,并將由此獲得的視頻信號22A輸出至信號線驅動電路23。例如,作為預定校正,實例有伽瑪校正、過驅動校正等。
      [0094]信號線驅動電路23根據例如控制信號21A的輸入(與其同步),將與從視頻信號處理電路22輸入的視頻信號22A相對應的模擬信號電壓施加給每條信號線DTL。信號線驅動電路23例如可以輸出兩種電壓(Vofs和Vsig)。具體地說,信號線驅動電路23經由信號線DTL將兩種電壓(Vofs和Vsig)供給由掃描線驅動電路24所選擇的像素11。
      [0095]圖5示出了根據單元寫入掃描線WSL的掃描,依次施加給與列方向上彼此相鄰的兩個驅動單元中排列在列方向上的四個顯示像素14連接的四條信號線DTL (DTL(m)、DTL (m+1) ,DTL (m+2)和 DTL (m+3))的信號電壓 V (η) ,V (η+1) ,V (η+2)和 V (η+3)的示例。信號線驅動電路23被設計為響應于單元寫入掃描線WSL (η)的選擇來輸出信號電壓V (η),并響應于單兀寫入掃描線WSL(η+1)的選擇來輸出信號電壓V(n+1)。以相同的方式,信號線驅動電路23被設計為響應于單元寫入掃描線WSL (η+2)的選擇來輸出信號電壓V (η+2),并響應于單元寫入掃描線WSL (η+3)的選擇來輸出信號電壓V (η+3)。這里,掃描線驅動電路24被設計為在寫入信號電壓期間以WSL (n+1)、WSL (η)、WSL (η+3)和WSL (η+2)的順序來選擇單元寫入掃描線WSL。由于這個原因,信號線驅動電路23被設計為在寫入信號電壓期間以V (η+1)、V (η)、V (η+3)和V (η+2)的順序來輸出信號電壓Vsig。
      [0096]信號線驅動電路23被設計為經由偶數列中的信號線DTL(m)和DTL(m+2),將與第η顯示像素行相對應的電壓Vsig (Vsig (n, m)和Vsig (n, m+2))供給由掃描線驅動電路24同時選擇的多個像素11中屬于第η顯示像素行的多個像素11,例如,如圖5所示。此外,信號線驅動電路23被設計為經由奇數列中的信號線DTL(m+1)和DTL(m+3),將與第η+1顯示像素行相對應的電壓Vsig (Vsig(n+l,m+l)和Vsig(n+1,m+3))供給由掃描線驅動電路24同時選擇的多個像素11中屬于第n+1顯示像素行的多個像素11。
      [0097]換句話說,信號線驅動電路23被設計為當在信號寫入期間選擇掃描線WSL(n)時,將與第η顯示像素行相對應的電壓Vsig(n, m)和Vsig(n,m+2)輸出至偶數列中的信號線DTL(m)和DTL(m+2),同時將與第n+1顯示像素行相對應的電壓Vsig(n+1,m+1)和Vsig (n+1, m+3)輸出至奇數列中信號線DTL (m+1)和DTL (m+3)。另外,信號線驅動電路23被設計為當在信號寫入期間選擇掃描線WSL(n+1)時,將與第n+1顯示像素行相對應的電壓Vsig (n+1, m)和Vsig(n+l,m+2)輸出至偶數列中的信號線DTL (m)和DTL (m+2),同時將與第η顯示像素行相對應的電壓Vsig(n, m+1)和Vsig(n, m+3)輸出至奇數列中信號線DTL(m+1)和DTL (m+3)。應注意的是,信號線驅動電路23以與第η和第n+1顯示像素行中相同的方式針對第η+2和第η+3顯示像素行施加電壓。
      [0098]Vsig是與視頻信號20Α相對應的電壓值。Vofs是與視頻信號20Α無關的恒定電壓。Vsig的最小電壓是低于Vofs的電壓值,Vsig的最大電壓是高于Vofs的電壓值。
      [0099]由掃描線驅動電路24同時選擇的多個像素11中,設置在偶數信號線DTL(m)與奇數信號線DTL(m+l)之間的兩個像素11是具有相同發(fā)光顏色的像素。以相同的方式,在由掃描線驅動電路24同時選擇的多個像素11中,設置在偶數信號線DTL(m+2)與奇數信號線DTL(m+3)之間的兩個像素11也是具有相同發(fā)光顏色的像素。因此,當選擇單元寫入掃描線WSL(η)時,信號線驅動電路23將與相同發(fā)光顏色的像素相對應的電壓Vsig輸出至信號線DTL (m)和DTL (m+1),同時將與具有另一相同發(fā)光顏色的像素相對應的電壓Vsig輸出至信號線DTL(m+2)和DTL(m+3)。例如,當選擇單元寫入掃描線WSL(η)時,信號線驅動電路23將與像素IlR相對應的電壓Vsig輸出至信號線DTL (m)和DTL (m+1),同時將與像素IIW相對應的電壓Vsig輸出至信號線DTL (m+2)和DTL (m+3)。
      [0100]掃描線驅動電路24通過根據控制信號21A的輸入(與其同步)以預定順序選擇多條掃描線WSL,來以所需的順序執(zhí)行Vth校正、信號電壓Vsig的寫入和μ校正。這里,Vth校正指的是使驅動晶體管Trl的柵源間的電壓Vgs接近驅動晶體管的閾值電壓的校正操作。信號電壓Vsig的寫入(信號寫入)指的是經由寫入晶體管Tr2將信號電壓Vsig寫入驅動晶體管Trl的柵極的操作。μ校正指的是根據驅動晶體管Trl的遷移率(μ )的大小來校正驅動晶體管Trl的柵源間保持的電壓Vgs的操作。信號寫入和μ校正可以在不同時序執(zhí)行。在本實施例中,掃描線驅動電路24通過將一個所選的脈沖輸出至單元寫入掃描線WSL來同時(或以不間斷的連續(xù)方式)執(zhí)行信號寫入和μ校正。
      [0101]另一方面,驅動電路20—次對一個驅動單兀執(zhí)行Vth校正和信號寫入。具體地說,驅動電路20對第一驅動單元執(zhí)行Vth校正和信號寫入,然后對列方向上與第一驅動單元相鄰的第二驅動單元執(zhí)行Vth校正和信號寫入,以此類推,如圖6所示。換句話說,驅動電路20以相繼順序分離地對每個單獨的驅動單元執(zhí)行一系列操作(Vth校正和信號寫入)。
      [0102]圖6示出了施加給列方向上彼此相鄰的兩個驅動單元內的每個子像素行的所選脈沖的隨時間變化的示例。在圖6中,Vwl是對應于第η顯示像素行的上部分中的子像素行設置的單元寫入掃描線WSL(η)的分支的電壓波形。Vw2是對應于第η顯示像素行的下部分中的子像素行設置的單元寫入掃描線WSL(η+1)的分支的電壓波形。Vw3是對應于第η+1顯示像素行的上部分中的子像素行設置的單元寫入掃描線WSL(η)的分支的電壓波形。Vw4是對應于第n+1顯示像素行的下部分中的子像素行設置的單元寫入掃描線WSL (n+1)的分支的電壓波形。Vw5是對應于第η+2顯示像素行的上部分中的子像素行設置的單元寫入掃描線WSL(n+2)的分支的電壓波形。Vw6是對應于第η+2顯示像素行的下部分中的子像素行設置的單元寫入掃描線WSL(n+3)的分支的電壓波形。Vw7是對應于第η+3顯示像素行的上部分中的子像素行設置的單元寫入掃描線WSL(n+2)的分支的電壓波形。VwS是對應于第η+3顯示像素行的下部分中的子像素行設置的單元寫入掃描線WSL(η+3)的分支的電壓波形。應注意的是,稍后將描述由圖6中的虛線包圍的A和B。
      [0103]在Vth校正期間,掃描線驅動電路24被設計為同時(或在相同時間)選擇一個驅動單元中包括的所有單元寫入掃描線WSL。具體地說,掃描線驅動電路24被設計為在Vth校正期間同時(或在相同時間)選擇一個驅動單元中包括的兩條單元寫入掃描線WSL(n)和WSL (n+1)。換句話說,掃描線驅動電路24被設計為在Vth校正期間,同時(或在相同時間)選擇第η顯示像素行的上部分中的子像素行中包括的多個像素11(例如,像素IlR和11W)、第η顯示像素行的下部分中的子像素行中包括的多個像素11 (例如,像素IlG和11Β)、第η+1顯示像素行的上部分中的子像素行中包括的多個像素11 (例如,像素IlR和11W)、第η+1顯示像素行的下部分中的子像素行中包括的多個像素11 (例如,像素IlG和11Β)。
      [0104]此外,掃描線驅動電路24被設計為在信號寫入操作期間,以與掃描驅動單元的掃描方向(以下簡稱為“驅動單元掃描方向”)相反的方向進行的順序,來選擇一個驅動單元中包括的多條單元寫入掃描線WSL。驅動單元掃描方向例如是與從顯示面板10的上端側延伸至其下端側的方向平行的方向。因此,掃描線驅動電路24對與第二配線(下部子像素行)連接的每個像素11執(zhí)行將信號寫入一個顯示像素行中的每個像素11,然后對與第一配線(上部子像素行)連接的每個像素11執(zhí)行該操作。應注意的是,驅動單元掃描方向可以是與從顯示面板10的下端側延伸至其上端側的方向平行的方向。在這種情況下,盡管圖6中未示出,但是掃描線驅動電路24被設計為對與第一配線連接的每個像素11執(zhí)行將信號寫入一個顯示像素行中的每個像素U,然后對與第二配線連接的每個像素11執(zhí)行該操作。
      [0105]掃描線驅動電路24被設計為在信號寫入期間,以單元寫入掃描線WSL(n+l)和單元寫入掃描線WSL(η)的順序,來選擇一個驅動單元中包括的兩條單元寫入掃描線WSL(η)和WSL(η+1)。由于這個原因,在信號寫入期間,掃描線驅動電路24經由單元寫入掃描線WSL(η+1)同時選擇第η顯示像素行的下部分中的子像素行中包括的多個像素11以及第η+1顯示像素行的下部分中的子像素行中包括的多個像素11,然后經由單元寫入掃描線WSL(η)選擇第η顯示像素行的上部分中的子像素行中包括的多個像素11以及第η+1顯示像素行的上部分中的子像素行中包括的多個像素11。
      [0106]掃描線驅動電路24例如可以輸出兩種電壓(Von和Voff)。具體地說,掃描線驅動電路24經由單元寫入掃描線WSL將兩種電壓(Von和Voff)供給待驅動的像素11以控制寫入晶體管Tr2的接通和斷開。本文中的Von具有等于或大于寫入晶體管Tr2的接通電壓的值。Von是在稍后將描述的“Vth校正準備階段的后半部分”、“Vth校正階段”和“信號寫Λ/μ校正階段”等中,從掃描線驅動電路24輸出的寫入脈沖的峰值。Voff是小于寫入晶體管Tr2的接通電壓的值,也是小于Von的值。Voff是在稍后將描述的“Vth校正準備階段的前半部分”、“發(fā)光階段”等中從掃描線驅動電路24輸出的寫入脈沖的峰值。
      [0107]電源線驅動電路25根據例如控制信號21A的輸入(與其同步)順序地選擇預定驅動單元中的多條電源線DSL。電源線驅動電路25例如可以輸出兩種電壓(Vcc和Vss)。電源線驅動電路25被設計為經由電源線DSL將兩種電壓(Vcc和Vss)供給包括由掃描線驅動電路24選擇的像素11 (換句話說,一個驅動單元中包括的所有像素11)的一個完整驅動單元。本文中的Vss是小于通過將有機EL元件13的閾值電壓Vel和有機EL元件13的陰極電壓Vcath相加而獲得的電壓(Vel+Vcath)的電壓值。Vcc是等于或大于電壓(Vel+Vcath)的電壓值。
      [0108]操作
      [0109]接下來,將描述根據本實施例的顯示設備I的操作(從消光至發(fā)光的操作)。為了即使在有機EL元件13的1-V特性或驅動晶體管Trl的閾值電壓和遷移率表現出這樣的時間變化時,也能夠保持有機EL元件13的發(fā)光的恒定亮度而不受時間變化的影響,在本實施例中結合有有機EL元件13的1-V特性的變化的補償操作和驅動晶體管Trl的閾值電壓和遷移率的變化的校正操作。
      [0110]圖7示出了在顯示設備I中展示的各個波形的示例。圖7示出了掃描線WSL、電源線DSL和信號線DTL中呈現出的每時刻二進制電壓的變化的狀態(tài)。此外,圖7示出了隨著掃描線WSL、電源線DSL和信號線DTL的電壓變化,驅動晶體管Trl的柵電壓Vg和源電壓Vs的每時刻變化的狀態(tài)。
      [0111]Vth校正準備階段
      [0112]首先,驅動電路20準備Vth校正,其中使驅動晶體管TrI的柵源間的電壓Vgs接近驅動晶體管Trl的閾值電壓。具體地說,當掃描線WSL的電壓為Voff,信號線DTL的電壓為Vofs,并且電源線DSL的電壓為Vcc時(換句話說,當有機EL元件13發(fā)光時),電源線驅動電路25根據控制信號21A,將電源線DSL的電壓從Vcc降至Vss (Tl)。然后,源電壓Vs降至Vss,并且有機EL元件13的光消滅。此時,柵電壓Vg還通過經由保持電容器Cs的耦合而降低。
      [0113]接下來,當電源線DSL的電壓為Vss,并且信號線DTL的電壓為Vofs時,掃描線驅動電路24根據控制信號2IA將掃描線WSL的電壓從Voff升至Von (T2)。然后,將柵電壓Vs降至vofs。此時,柵電壓Vg與源電壓Ns之間的電位差Vgs可以小于,等于或大于驅動晶體管Trl的閾值電壓。
      [0114]Vth校正階段
      [0115]接下來,驅動電路20執(zhí)行Vth校正。具體地說,當信號線DTL的電壓為Vofs并且掃描線WSL的電壓為Von時,電源線驅動電路25根據控制信號2IA將電源線DSL的電壓從Vss升至Vcc (T3)。然后,電流Ids在驅動晶體管Trl的漏源之間流動,源電壓Vs由此升高。此時,當源電壓Vs小于Vofs-Vth時(當Vth校正尚未完成時),電流Ids在驅動晶體管Trl的漏源之間流動直至驅動晶體管Trl處于截止狀態(tài)(直至電位差Vgs達到Vth)。因此,柵電壓Vg變成VofS,并且源電壓Vs升高,因此,保持電容器Cs被充電至Vth,且由此電位差Vgs由此變成Vth。
      [0116]之后,在信號線驅動電路23根據控制信號21A將信號線DTL的電壓從Vofs切換至Vsig之前,掃描線驅動電路24根據控制信號21A將掃描線WSL的電壓從Von降至VofT(T4)。然后,由于驅動晶體管Trl的柵極處于浮置狀態(tài),因此可以將電位差Vgs保持為Vth,而不管信號線DTL的電壓的大小如何。以這種方式,通過將電位差Vgs設為Vth,使得即使當驅動晶體管Trl的閾值電壓Vth對每個像素電路12來說不均勻時,有機EL元件13的發(fā)光亮度也可以免除不均勻。
      [0117]Vth校正靜止階段
      [0118]之后,在Vth校正的靜止階段期間,信號線驅動電路23將信號線DTL的電壓從Vofs切換至Vsig。
      [0119]信號寫入/μ校正階段
      [0120]在Vth校正靜止階段結束之后(換句話說,在完成Vth校正之后),驅動電路20根據視頻信號20Α執(zhí)行信號電壓的寫入和μ校正。具體地說,當信號線DTL的電壓變成Vsig,并且電源線DSL的電壓變成Vcc時,掃描線驅動電路24根據控制信號2IA將掃描線WSL的電壓從Voff升至Von (T5),使得驅動晶體管Trl的柵極與信號線DTL連接。然后,驅動晶體管Trl的柵電壓Vg變成信號線DTL的電壓Vsig。此時,在這種狀態(tài)下,有機EL元件13的陽極電壓仍然小于有機EL元件13的閾值電壓Vel,并且有機EL元件13處于截止狀態(tài)。由于這個原因,電流Ids流入有機EL元件13的元件電容器Coled和輔助電容器Csub,以給元件電容器Coled和輔助電容器Csub充電,因此,源電壓Vs升高Λ Vs,然后電位差Vgs變成Vsig+Vth-AVs。以這種方式,寫入的同時執(zhí)行μ校正。這里,隨著驅動晶體管Trl的遷移率μ變大,Λ Vs也增加,因此,通過在發(fā)光之前使電位差Vgs減少Λ V,可以消除每個像素11的遷移率μ的不均勻。
      [0121]發(fā)光[0122]最后,掃描線驅動電路24根據控制信號2IA將掃描線WSL的電壓從Von降至VofT(T6)。然后,驅動晶體管Trl的柵極處于浮置狀態(tài),電流Ids在驅動晶體管Trl的漏源之間流動,并且源電壓Vs由此增加。因此,將等于或大于閾值電壓Vel的電壓施加給有機EL元件13,并且有機EL元件13發(fā)出所需亮度的光。
      [0123]接下來,將參照圖7和圖8描述根據本實施例的顯示設備I中的Vth校正和信號寫入/μ校正的掃描的示例。應注意的是,圖8示出了在列方向上彼此相鄰的兩個驅動單元中的Vth校正和信號寫入/ μ校正的掃描的示例。
      [0124]應注意的是,下文所提供的描述基于一個驅動單元內的所有像素11針對每條連接掃描線WSL分成組的假設。在本實施例中,假設一個驅動單元內的所有像素I IR和所有像素IlW為一組,且假設驅動單元內的所有像素IlG和所有像素IlB為一組。因此,在下文中,掃描線WSL (η)和WSL (η+1)所屬的一個驅動單元中的所有像素I IR和所有像素IIW形成第一組,且該驅動單元中的所有像素IIG和所有像素IIB形成第二組。此外,掃描線WSL (η+2)和WSL (η+3)所屬的一個驅動單元中的所有像素I IR和所有像素IlW形成第三組,且該驅動單元中的所有像素IlG和所有像素IlB形成第四組。
      [0125]驅動電路20在相同時間對一個驅動單元中的所有組(第一組)和第二組)執(zhí)行Vth校正,然后以組的順序對驅動單元中的所有組(第一和第二組)執(zhí)行信號寫入。此時,驅動電路20對包括設置在一個顯示像素行的下部分中的像素11的第二組執(zhí)行信號寫入,然后對包括設置在該顯示像素行的上部分中的像素11的第一組執(zhí)行信號寫入。
      [0126]之后,驅動電路20在相同時間對下一個驅動單元中的所有組(第三和第四組)執(zhí)行Vth校正,然后以組的順序對驅動單元中的所有組(第三和第四組)執(zhí)行信號寫入。此時,驅動電路20對包括設置在一個顯示像素行的下部分中的像素11的第四組執(zhí)行信號寫入,然后對包括設置在顯示像素行的上部分中的像素11的第三組執(zhí)行信號寫入。
      [0127]此時,驅動電路20在一個水平周期(1Η)對一個驅動單元執(zhí)行Vth校正,然后在下一個水平周期(IH)執(zhí)行信號寫入。換句話說,驅動電路20在兩個連續(xù)的水平周期(2Η)對一個驅動單元執(zhí)行Vth校正和信號寫入。
      [0128]此外,驅動電路20在對每個組執(zhí)行信號寫入的同時對組中包括的所有像素11執(zhí)行信號寫入。具體地說,當選擇單元寫入掃描線WSL(n)時,驅動電路20將上述電壓V(n)輸出至每條信號線DTL。換句話說,當選擇單元寫入掃描線WSL(η)時,驅動電路20將第η顯示像素行的電壓Vsig (Vsig(n,m)和Vsig(n, m+2))輸出至偶數信號線DTL (DTL(m)和DTL (m+2)),同時將第 n+1 顯不像素行的電壓 Vsig (Vsig (n+1, m+1)和 Vsig (n+1, m+3))輸出至奇數信號線DTL(DTL(m+l)和DTL(m+3))。此外,當選擇單元寫入掃描線WSL(n+1)時,驅動電路20將第n+1顯示像素行的電壓Vsig (Vsig (n+1, m)和Vsig (n+1, m+2))輸出至偶數信號線DTL (DTL(m)和DTL(m+2)),同時將第η顯示像素行的電壓Vsig (Vsig(n, m+1)和Vsig (n,m+3))輸出至奇數信號線 DTL (DTL (m+1)和 DTL (m+3))。
      [0129]因此,由于Vth校正結束至μ校正開始的時間段(所謂的等待時間Atl)在具有相同顏色的每個像素IlR中是一致的,因此多個像素IlR中的等待時間Atl在每個顯示像素行中是一致的。在該實施例中,每個像素IlW的等待時間Λ t2等于每個像素IlR的等待時間Λ tl。由于這個原因,由于等待時間Λ t2甚至在具有相同顏色的每個像素IlW中是一致的,因此多個像素IlW的等待時間Λ t2在每個顯示像素行中是一致的。此外,由于等待時間Λ t3甚至在具有相同顏色的每個像素IlG中是一致的,因此多個像素IlG的等待時間Δ t3在每個顯示像素行中是一致的。在本實施例中,每個像素IlB的等待時間Λ t4等于每個像素IlG的等待時間Λ t3。由于這個原因,由于等待時間Λ t4甚至在具有相同顏色的每個像素IlB中是一致的,因此多個像素IlB的等待時間Λ t4在每個顯示像素行中是一致的。應注意的是,像素IlR和IlW的等待時間Δ tl和Δ t2不同于像素IlG和IlB的等待時間Λ t3和Λ t4,但是差異對顏色再現性的影響很小,并且不影響顏色不均。
      [0130]接下來,將描述經由陰極線CTL的多個像素的耦合。圖9示出了圖6中用虛線表示的圓圈A中的每個波形所施加至的兩個像素11的耦合的狀態(tài)。圖10示出了圖6中用虛線表示的圓圈B中的每個波形所施加至的兩個像素11的耦合的狀態(tài)。應注意的是,在圖9中,耦合的源是第n+1顯示像素行的下部分中的像素11,并且受耦合影響的像素是第η+2顯示像素行的上部分中的像素11。另外,在圖10中,耦合的源是第η+2顯示像素行的下部分中的像素11,并且受耦合影響的像素是第η+3顯示像素行的上部分中的像素11。
      [0131]第η+1顯示像素行的下部分中的像素11 (例如,像素11G)的輔助電容器Csub經由如圖3和圖4中所示的陰極線CTL與第η+2顯示像素行的上部分中的像素11 (例如,像素I IR)的輔助電容器Csub連接。由于這個原因,當在第η+1顯示像素行的下部分中的像素11中執(zhí)行信號寫入時,第η+1顯示像素行的下部分中的像素11的驅動晶體管Trl的源電壓Vs的變化(升高)經由陰極線CTL和輔助電容器Csub傳播至第η+2顯示像素行的上部分中的像素11的驅動晶體管Trl的源極電極。結果,第η+2顯示像素行的上部分中的像素11的驅動晶體管Trl的源電壓Vs改變(升高),因此,柵電壓Vg也改變(升高)。此時,在源電壓Vs和柵電壓Vg改變之前和之后,柵源間的電壓Vgs變化不明顯。然而,在發(fā)生這樣的電壓變化之后,在第η+2顯示像素行的上部分中的像素11中執(zhí)行Vth校正。此時,由于源電壓Vs根據柵電壓Vg的大小改變(升高),因此源電壓Vs根據柵電壓Vg的升高另外改變(升高)。因此,Vth校正之后的柵源間的電壓Vgs比沒有耦合影響時進一步降低。
      [0132]另一方面,第η+2顯示像素行的下部分中的像素11 (例如,像素11G)的輔助電容器Csub經由如圖4中所示的陰極線CTL與第η+3顯示像素行的上部分中的像素11 (例如,像素11R)的輔助電容器Csub連接。由于這個原因,當在第η+2顯示像素行的下部分中的像素11中執(zhí)行信號寫入時,第η+2顯示像素行的下部分中的像素11的驅動晶體管Trl的源電壓Vs的變化(升高)經由陰極線CTL和輔助電容器Csub傳播至第η+3顯示像素行的上部分中的像素11的驅動晶體管Trl的源極電極。因此,第η+3顯示像素行的上部分中的像素11的驅動晶體管Trl的源電壓Vs改變(升高),相應地柵電壓Vg也改變(升高)。此時,在源電壓Vs和柵電壓Vg改變之前和之后,柵源間的電壓Vgs變化不明顯。然而,在發(fā)生這樣的電壓變化之后,在第η+3顯示像素行的上部分中的像素11中執(zhí)行信號寫入(和μ校正)。此時,柵電壓Vg具有由于柵電壓Vg的升高而大于Vofs的電壓值。由于這個原因,信號電壓實際上減小,因此,信號寫入(和μ校正)期間的柵源間的電壓Vgs比沒有耦合影響時進一步降低。
      [0133]以這種方式,在本實施例中,第η+1顯示像素行的下部分中的像素11的信號寫入對第η+2顯示像素行的上部分中的像素11的影響等同于第η+2顯示像素行的下部分中的像素11的信號寫入對第η+3顯示像素行的上部分中的像素11的影響。換句話說,即使在耦合發(fā)生于多個像素11之間的電路配置中,受耦合影響的趨勢在受耦合影響的所有像素11中是相同的。因此,發(fā)光的亮度變化的趨勢在受耦合影響的所有像素11中基本上是相同的。
      [0134]效果
      [0135]接下來,將描述根據本實施例的顯示設備I的效果。
      [0136]圖11示出了相關技術中通常使用的像素排列的示例。在相關技術中,顯示像素40中包括的每個像素110RU10G和IlOB與共享掃描線WSL(η)和電源線DSL(n)連接。在此像素排列中,例如,當針對每個IH周期執(zhí)行Vth校正和信號寫入時,如圖12所示,很難縮短IH周期和每個IH的掃描時段(換句話說,很難獲得高速驅動)。由于這個原因,例如,在共享IH周期內對兩條線一起執(zhí)行Vth,如圖13所示,然后在下一個IH周期中針對每條線執(zhí)行信號寫入。該驅動方法用于高速驅動的原因在于,執(zhí)行Vth校正一次。然而,從Vth校正結束至信號寫入開始的等待時間At在每條線中是不同的。由于這個原因,即使當向每條線中的驅動晶體管的柵極施加具有相同等級的信號電壓時,發(fā)光的亮度在每條線中是不同的,如圖14所示,并且問題在于會出現亮度不均。
      [0137]另一方面,在本實施例中,用于選擇每個像素11的每條單元寫入掃描線WSL與一個驅動單元內具有相同的發(fā)光顏色的多個像素11連接。此外,用于將驅動電流供給每個像素11的每條單元電源線DSL與一個驅動單元的所有像素11連接。因此,可以在相同時間對一個驅動單元的所有組執(zhí)行Vth校正,然后可以針對每個組對驅動單元的所有組執(zhí)行信號電壓的寫入,如上所述。因此,由于從Vth校正結束至μ校正開始的等待時間在具有相同顏色的每個像素11中是一致的,因此具有相同顏色的像素11中的等待時間在每條線中是一致的。所以,可以減少一次執(zhí)行Vth校正導致的亮度不均的發(fā)生。
      [0138]圖15示出了根據比較例的顯示設備中在列方向上彼此相鄰的兩個驅動單元中掃描Vth校正和信號寫入/μ校正的示例。圖16是示出了施加給在列方向上彼此相鄰的兩個驅動單元內的每個子像素行的所選脈沖的隨時間變化的示例的波形圖。應注意的是,在根據比較例的顯示設備中,像素配置與上述實施例的像素配置相同。
      [0139]在本比較例中,驅動電路20在相同時間對一個驅動單元的所有組(第一和第二組)執(zhí)行Vth校正,然后通過與上述實施例中相同的方式以組的順序對驅動單元的所有組(第一和第二組)執(zhí)行信號電壓的寫入(和μ校正)。此時,掃描線驅動電路24被設計為在信號寫入期間,當在每個驅動單元中順序地執(zhí)行一系列操作(Vth校正和信號寫入)時,沿與掃描方向(以下簡稱為“驅動單元掃描方向”)相同的方向順序地選擇一個驅動單元中包括的多條單元寫入掃描線WSL。因此,由于從Vth校正結束至μ校正開始的時間段(所謂的等待時間)在具有相同顏色的每個像素11中是一致的,因此具有相同顏色的每個像素11中的等待時間在每個顯示像素行中是一致的。在這一點上,根據比較例的顯示設備與根據上述實施例的顯示設備I之間沒有差別。
      [0140]接下來,將描述比較例中的耦合。圖17示出了圖16中用虛線表示的圓圈D中的每個波形所施加至的兩個像素11的耦合的狀態(tài)。應注意的是,圖16中用虛線表示的圓圈C中的每個波形所施加至的兩個像素11的耦合的狀態(tài)與圖9的相同。
      [0141]在本比較例中,第η+2顯示像素行的下部分中的像素11(例如,像素11G)的輔助電容器Csub經由如圖4中所示的陰極線CTL與第η+3顯示像素行的上部分中的像素11 (例如,像素11R)的輔助電容器Csub連接。由于這個原因,當在第η+2顯示像素行的下部分中的像素11中執(zhí)行信號寫入時,第η+2顯示像素行的下部分中的像素11的驅動晶體管Trl的源電壓Vs的變化(升高)經由陰極線CTL和輔助電容器Csub傳播至第η+3顯示像素行的上部分中的像素11的驅動晶體管Trl的源極電極。結果,在第η+3顯示像素行的上部分中的像素11的驅動晶體管Trl的源電壓Vs改變(升高),相應地柵電壓Vg也改變(升高)。此時,在源電壓Vs和柵電壓Vg改變之前和之后,柵源之間的電壓Vgs變化不明顯。因此,在信號寫入(和μ校正)之后,會發(fā)生本比較例中的這樣的電壓變化。由于這個原因,柵源間的電壓Vgs不會顯著地變化直至下一個消光周期開始(換句話說,在發(fā)光周期期間)。
      [0142]以這種方式,在本比較例中,第η+1顯示像素行的下部分中的像素11的信號寫入對第η+2顯示像素行的上部分中的像素11的影響不同于第η+2顯示像素行的下部分中的像素11的信號寫入對第η+3顯示像素行的上部分中的像素11的影響。由于這個原因,第η+2顯示像素行的上部分中的像素11的發(fā)光亮度由于柵源之間的降低的電壓Vgs而變得有點暗。另一方面,第η+3顯示像素行的上部分中的像素11的發(fā)光亮度由于柵源間的電壓Vgs不改變,而變得比第η+2顯示像素行的上部分中的像素11的發(fā)光亮度更亮。因此,出現亮度不均,如圖14所示。
      [0143]另一方面,在上述實施例中,第η+1顯示像素行的下部分中的像素11的信號寫入對第η+2顯示像素行的上部分中的像素11的影響等同于第η+2顯示像素行的下部分中的像素11的信號寫入對第η+3顯示像素行的上部分中的像素11的影響,如上所述。換句話說,即使在耦合發(fā)生于多個像素11中的電路配置中,受耦合影響的趨勢在受耦合影響的所有像素11中是相同的。相應地,由于發(fā)光的亮度變化的趨勢在受耦合影響的所有像素11中基本上是相同的,因此可以減少亮度不均。
      [0144]2、修改例
      [0145]下文中,將描述根據上述實施例的顯示設備I的各個修改例。應注意的是,下文中,對與上述實施例的顯示設備I相同的組成要素將賦予相同的參考標號。此外,適當省略對與上述實施例的顯示設備I相同的組成要素進行的描述。
      [0146]修改例I
      [0147]在上述實施例中,在每個驅動單元中分配多條單元寫入掃描線WSL中的兩條,因此一個驅動單元中包括的掃描線WSL的數量為2。然而,盡管附圖中未示出,但在每個驅動單元中按照與一個驅動單元中包括的顯示像素行的數量相同的數量來分配多條掃描線WSL,并且一個驅動單元中包括的掃描線WSL的數量可以與一個驅動單元中包括的顯示像素行的數量相同。然而,在這種情況下,將相同的電壓施加給多條單元寫入掃描線WSL中的每兩條線。
      [0148]修改例2
      [0149]在上述實施例中,在每個驅動單元中分配多條單元電源線DSL中的一條,因此一個驅動單元中包括的電源線DSL的數量為I。然而,盡管附圖中未示出,但在每個驅動單元中可以按照與一個驅動單元中包括的顯示像素行的數量相同的數量來分配多條電源線DSL,并且一個驅動單元中包括的電源線DSL的數量可以與一個驅動單元中包括的顯示像素行的數量相同。然而,在這種情況下,多條電源線DSL被設計為將相同電壓施加給每個驅動單元。
      [0150]修改例3[0151]在上述實施例中,在置于一個驅動單元中的不同行中且彼此相鄰的兩個顯示像素14中,具有相同發(fā)光顏色的兩個像素11設置在兩條共享信號線DTL之間。然而,在置于一個驅動單元中的不同行中且彼此相鄰的兩個顯示像素14中,具有相同發(fā)光顏色的兩個像素11中的一個像素可以設置在兩條信號線DTL(m)和DTL(m+1)之間,另一個像素可以設置在兩條信號線DTL(m+2)和DTL(m+3)之間。例如,在置于一個驅動單元中的不同行中且彼此相鄰的兩個顯示像素14中,兩個像素I IR中的一個像素I IR可以設置在兩條信號線DTL (m)和DTL(m+l)之間,另一個像素IlR可以設置在兩條信號線DTL(m+2)和DTL(m+3)之間。
      [0152]修改例4
      [0153]在上述實施例中,顯示像素14由彼此具有不同發(fā)光顏色的四個像素11構成。此夕卜,在每個顯示像素14中,四個像素11形成所謂的田字布置(4個方形),且呈2X2矩陣設置。然而,顯示像素14可以由數量為偶數的彼此具有不同發(fā)光顏色的六個或六個以上像素11構成。在這種情況下,在每個顯示像素14中,數量為偶數的6個以上像素11可以呈2Xa矩陣設置。這里,a為(顯示像素14中的像素11的數量)/2。
      [0154]3、應用例
      [0155]在下文中,將描述上述實施例和修改例(以下簡稱“上述實施例等”)中描述的顯示設備I的應用例。根據上述實施例等的顯示設備I可以適用于所有領域的電子裝置的顯示設備,比如電視設備、數碼相機、筆記本式個人計算機、移動終端設備(比如移動電話)以及將從外部輸入的視頻信號或其中生成的視頻信號顯示為圖像或視頻的攝像機。
      [0156]應用例I
      [0157]圖18示出了上述實施例等的顯示設備I所應用于的電視設備的外觀。該電視設備具有包括前面板310和濾光玻璃320的視頻顯示屏單元300,并且該視頻顯示屏單元300由根據上述實施例等的顯示設備I配置而成。
      [0158]應用例2
      [0159]圖19A和圖19B示出了上述實施例等的顯示設備I所應用于的數碼相機的外觀。該數碼相機例如具有閃光用發(fā)光單元410、顯示單元420、菜單開關430以及快門按鈕440,并且該顯示單元420由根據上述實施例等的顯示設備I配置而成。
      [0160]應用例3
      [0161]圖20示出了上述實施例等的顯示設備I所應用于的筆記本式個人計算機的外觀。該筆記本式個人計算機例如具有主體510、用于字符等的操作輸入的鍵盤520以及用于顯示圖像的顯示單元530,并且該顯示單元530由根據上述實施例等的顯示設備I配置而成。
      [0162]應用例4
      [0163]圖21示出了上述實施例等的顯示設備I所應用于的攝像機的外觀。該攝像機例如具有主體單元610、用于拍攝物體并設置在主體單元610的正面上的透鏡620、拍攝期間的啟動/停止開關630以及顯示單元640,并且該顯示單元640由根據上述實施例等的顯示設備I配置而成。
      [0164]應用例5
      [0165]圖22A至圖22G示出了上述實施例等的顯示設備I所應用于的移動電話的外觀。該移動電話例如具有用連接部(鉸鏈部)730連接的上部殼體710和下部殼體720、顯示器740、副顯示器750、圖像燈760以及相機770。該顯示器740或副顯示器750由根據上述實施例等的顯示設備I配置而成。
      [0166]在上文中,以舉例說明實施例和應用例的方式描述了本技術,但本技術不限于上述實施例等,且可以進行各種修改。
      [0167]例如,在上述實施例等中,用于執(zhí)行有源矩陣驅動的像素電路12的配置不限于上述每個實施例中描述的,并且根據需要,可以將電容元件或晶體管增設至此。在這種情況下,根據像素電路12的變化,可以增設除上述信號線驅動電路23、掃描線驅動電路24和電源線驅動電路25之外的所需驅動電路。
      [0168]另外,在上述實施例等中,信號線驅動電路23、掃描線驅動電路24和電源線驅動電路25的驅動由時序生成電路21和視頻信號處理電路22控制,但是其他電路可以控制其驅動。另外,信號線驅動電路23、掃描線驅動電路24和電源線驅動電路25的控制可以由硬件(電路)或軟件(程序)執(zhí)行。
      [0169]另外,在上述實施例等中,寫入晶體管Tr2的源極和漏極以及驅動晶體管Trl的源極和漏極被描述成是固定的,但是當然存在其中面向彼此的源極和漏極的關系根據電流流動的方向與上文描述中的相反的情況。在這種情況下,源極替代地可以被當作漏極,而漏極可以被當作源極。 [0170]另外,在上述實施例等中,寫入晶體管Tr2和驅動晶體管Trl被描述成由η溝道MOS型TFT形成,但是寫入晶體管Tr2和驅動晶體管Trl中的至少一個可以由P溝道MOS型TFT形成。應注意的是,在上述實施例等中,當驅動晶體管Trl由P溝道MOS型TFT形成時,有機EL元件13的陽極變成陰極,有機EL元件13的陰極變成陽極。另外,在上述實施例等中,寫入晶體管Tr2和驅動晶體管Trl不必總是為非晶硅型TFT或微硅型TFT,例如可以是低溫多晶硅型TFT或氧化物半導體TFT。
      [0171]另外,例如,本技術可以具有以下配置。
      [0172](I)—種顯示單元,包括:
      [0173]以包括行和列的矩陣形式設置的多個像素電路,所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;
      [0174]多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路中的相應行連接;
      [0175]多條信號線,各條信號線分別與所述多個像素電路的相應列連接;
      [0176]多條電源線,各條電源線分別與所述多個像素電路的兩個相應相鄰行連接;以及
      [0177]驅動控制部,
      [0178]其中所述多個像素電路被分組成驅動單元,每個所述驅動單元包括與對應單元電源線連接的K > 4個連續(xù)像素電路行,所述對應單元電源線由所述多條電源線中被配置成共用線的K/2條組成,
      [0179]所述驅動單元的每一個包括L ^ 2條單元寫入掃描線,所述L ^ 2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的M ^ 2條寫入掃描線,其中K=L.Μ,并且
      [0180]所述驅動控制部被配置為使用于信號寫入操作的寫入掃描脈沖以與驅動所述驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。
      [0181](2)如(I)所述的顯示單元,[0182]其中,所述多個像素電路中的每一個對應于N個顯示顏色中的一個,并且所述多個像素電路被分組成顯示像素單元,每個所述顯示像素單元均包括所述多個像素電路中分別與所述N個顯示顏色相對應的N個像素電路,所述顯示像素單元被連續(xù)設置在MSNf連續(xù)行中。
      [0183](3)如(2)所述的顯示單元,
      [0184]其中每條單元寫入掃描線與顯示顏色的至少一個相對應并與以下這樣的所有像素電路連接:所有像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括在相應單元寫入掃描線所屬的驅動單元中。
      [0185](4)如(I)所述的顯示單元,
      [0186]其中,對于所述多個像素電路中的每一個:
      [0187]所述第一晶體管被配置為當掃描脈沖施加給所述多條寫入掃描線中與所述第一晶體管連接的一條時,對所述多條信號線中的一條上攜帶的電位進行取樣,
      [0188]具有第一端子的所述電容器被配置為保持由所述第一晶體管取樣的電位,并且
      [0189]所述第二晶體管被配置為將驅動電流供給所述顯示元件,所述驅動電流的大小與所述電容器的第一端子和所述電容器的第二端子之間的電壓相對應。
      [0190](5)如(I)所述的顯示單元,
      [0191]其中,所述驅動單元是以從最接近所述顯示單元的第一側的第一驅動單元到最接近所述顯示單元的與所述第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且
      [0192]所述寫入掃描脈沖以從所述驅動單元中所述給定驅動單元的最后單元寫入掃描線行進到所述驅動單元中所述給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加給所述驅動單元中所述給定驅動單元的單元寫入掃描線,所述驅動單元中所述給定驅動單元的最后單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第二側的一條寫入掃描線,并且所述驅動單元的所述給定驅動單元的第一單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第一側的一條寫入掃描線。
      [0193](6)如(I)所述的顯示單元,
      [0194]其中,所述驅動控制部被配置為通過控制對所述多條寫入掃描線、所述多條信號線以及所述多條電源線的驅動,來使所述多個像素電路顯示與輸入圖像數據相對應的圖像幀,
      [0195]所述多個像素電路被配置為在所述驅動控制部的控制下執(zhí)行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在所述多個像素電路中相應像素電路的電容器中,并且
      [0196]所述驅動控制部被配置為使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行所述閾值校正操作。
      [0197](7)如(6)所述的顯示單元,
      [0198]其中,所述驅動控制部被配置為通過使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施加給相應像素電路的第二晶體管。
      [0199](8)如(I)所述的顯示單元,
      [0200]其中,對于所述多個像素電路中的給定像素電路,所述信號寫入操作包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中的所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      [0201](9)如(2)所述的顯示單元,
      [0202]其中N=4, M=2, K=4,并且顯示顏色包括紅色、綠色和藍色。
      [0203](10)如(9)所述的顯示單元,
      [0204]其中顯示顏色進一步包括白色。
      [0205](11)如(9)所述的顯示單元,
      [0206]其中顯示顏色進一步包括黃色。
      [0207](12)—種顯示單元,包括:
      [0208]呈包括行和列的矩陣形式設置的多個像素電路,所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;
      [0209]多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路中的相應行連接;
      [0210]多條信號線,各條信號線分別與所述多個像素電路的相應列連接;
      [0211]多條電源線,各條電源線分別與所述多個像素電路的兩個相應相鄰行連接;以及
      [0212]驅動控制部,
      [0213]其中,所述多個像素電路被分組成驅動單元,每個所述驅動單元包括與對應單元電源線連接的4個連續(xù)像素電路行,所述對應單元電源線由所述多條電源線中被配置成共用線的2條組成,
      [0214]所述驅動單元的每一個包括2條單元寫入掃描線,所述2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的2條寫入掃描線,并且
      [0215]所述驅動控制部配置為使用于信號寫入操作的寫入掃描脈沖以與驅動所述驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。
      [0216](13)如(12)所述的顯示單元,
      [0217]其中,所述多個像素電路中的每一個對應于4個顯示顏色中的一個,并且所述多個像素電路被分組成顯示像素單元,每個所述顯示像素單元均包括所述多個像素電路中被連續(xù)設置在兩個相鄰行并且分別與所述4個顯示顏色相對應的4個像素電路。
      [0218](14)如(13)所述的顯示單元,
      [0219]其中,每條單元寫入掃描線與所述顯示顏色的兩個相對應并與所有以下這樣的像素電路連接:該像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括在相應單元寫入掃描線所屬的驅動單元中。
      [0220](15)如(14)所述的顯示單元,
      [0221]其中,對于所述多個像素電路中的每一個:
      [0222]所述第一晶體管被配置為當掃描脈沖施加給所述多條寫入掃描線中與所述第一晶體管連接的一條時,對所述多條信號線中的一條信號線上攜帶的電位進行取樣,[0223]具有第一端子的所述電容器被配置為保持由所述第一晶體管取樣的電位,并且
      [0224]所述第二晶體管被配置為將驅動電流供給所述顯示元件,所述驅動電流的大小與所述電容器的第一端子和所述電容器的第二端子之間的電壓相對應。
      [0225]( 16)如(12)所述的顯示單元,
      [0226]其中,所述驅動單元是以從最接近所述顯示單元的第一側的第一驅動單元到最接近所述顯示單元的與所述第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且
      [0227]所述寫入掃描脈沖以從所述驅動單元中的所述給定驅動單元的最后單元寫入掃描線行進到所述驅動單元中的所述給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加至所述驅動單元中所述給定驅動單元的單元寫入掃描線,所述驅動單元中所述給定驅動單元的最后單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第二側的一條寫入掃描線,并且所述驅動單元的所述給定驅動單元的第一單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第一側的一條寫入掃描線。
      [0228](17)如(12)所述的顯示單元,
      [0229]其中,所述驅動控制部被配置為通過控制對所述多條寫入掃描線、所述多條信號線以及所述多條電源線的驅動,來使所述多個像素電路顯示與輸入圖像數據相對應的圖像幀,
      [0230]所述多個像素電路被配置為在所述驅動控制部的控制下執(zhí)行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在所述多個像素電路中相應像素電路的電容器中,并且
      [0231]所述驅動控制部被配置為使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行所述閾值校正操作。
      [0232](18)如(17)所述的顯示單元,
      [0233]其中,所述驅動控制部被配置為通過使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施加給相應像素電路的第二晶體管。
      [0234](19)如(12)所述的顯示單元,
      [0235]其中,對于所述多個像素電路中的給定像素電路,所述信號寫入操作包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      [0236](20) 一種顯示單元的驅動方法,包括:
      [0237]其中,對于所述多個像素電路中的給定像素電路,所述信號寫入操作包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      [0238](21) —種顯示設備,包括:[0239]顯示面板;以及
      [0240]驅動顯示面板的驅動電路,
      [0241]其中顯示面板具有包括多個子像素的多個像素;
      [0242]其中子像素的每一個包括發(fā)光元件、驅動發(fā)光元件的驅動晶體管、寫入與視頻信號相對應的信號電壓的寫入晶體管 以及保持驅動晶體管的柵源間的電壓的保持電容器,
      [0243]其中,當k (k > 2)個像素行形成一個單元時,驅動電路執(zhí)行使驅動晶體管的柵源間的電壓接近驅動晶體管的閾值電壓的Vth校正,并將信號電壓寫入第一單元,然后在列方向上與第一單元相鄰的第二單元中執(zhí)行Vth校正并將信號電壓寫入,并且
      [0244]其中當在每個單元中執(zhí)行信號電壓的寫入時,驅動電路通過沿與掃描方向相反的方向掃描來執(zhí)行將信號電壓寫入一個像素行的每個子像素。
      [0245](22)如(21)所述的顯示設備,
      [0246]其中每個像素中包括的多個子像素呈2Xy (y≥2)矩陣設置,并且
      [0247]其中驅動電路對像素行的下部分中的子像素執(zhí)行將信號電壓寫入一個像素行的每個子像素,然后對其上部分中的子像素執(zhí)行寫入。
      [0248](23)如(22)所述的顯示設備,
      [0249]其中顯示面板向一個單元的每個像素行的上部分中的子像素行分配多條第一配線中的一條,以及向一個單元的每個像素行的下部分中的子像素行分配多條第二配線中的一條,
      [0250]其中子像素的發(fā)光顏色在每個像素中彼此不同,
      [0251]其中每條第一配線與一個單元內具有相同發(fā)光顏色的多個子像素連接,
      [0252]其中每條第二配線與具有與第一配線連接的子像素的顏色不同的發(fā)光顏色但在一個單元內具有相同發(fā)光顏色的多個子像素連接,并且
      [0253]其中驅動電路對與第二配線連接的每個子像素執(zhí)行將信號電壓寫入一個像素行的每個子像素,然后對與第一配線連接的每個子像素執(zhí)行寫入。
      [0254](24)如(23)所述的顯示設備,
      [0255]其中每個子像素進一步包括與驅動晶體管的源極連接的輔助電容器,并且
      [0256]其中顯示面板進一步具有多條參考電壓線,所述多條參考電壓線被分配為列方向上彼此相鄰但置于不同像素行中的每兩個子像素一條參考電壓線,并與輔助電容器連接。
      [0257](25)如(24)所述的顯示設備,
      [0258]其中每條參考電壓線與兩個分配的子像素行中包括的所有輔助電容器連接。
      [0259]( 26 ) 一種電子裝置,包括:
      [0260]顯示設備,
      [0261]其中顯示設備具有顯示面板,以及驅動顯示面板的驅動電路,
      [0262]其中顯示面板具有包括多個子像素的多個像素;
      [0263]其中子像素的每一個包括發(fā)光元件、驅動發(fā)光元件的驅動晶體管、寫入與視頻信號相對應的信號電壓的寫入晶體管以及保持驅動晶體管的柵源間的電壓的保持電容器,
      [0264]其中,當k (k > 2)個像素行形成一個單元時,驅動電路執(zhí)行使驅動晶體管的柵源間的電壓接近驅動晶體管的閾值電壓的Vth校正,并將信號電壓寫入第一單元,然后在列方向上與第一單元相鄰的第二單元中執(zhí)行Vth校正并將信號電壓寫入,并且[0265]其中當在每個單元中執(zhí)行信號電壓的寫入時,驅動電路通過沿與掃描方向相反的方向掃描來執(zhí)行將信號電壓寫入一個像素行的每個子像素。
      [0266](27)—種顯示面板的驅動方法,所述顯示面板具有包括多個子像素的多個像素,子像素的每一個具有發(fā)光元件、驅動發(fā)光元件的驅動晶體管、寫入與視頻信號相對應的信號電壓的寫入晶體管以及保持驅動晶體管的柵源間的電壓的保持電容器,所述方法包括:
      [0267]當k (k > 2)個像素行形成一個單元時,執(zhí)行使驅動晶體管的柵源間的電壓接近驅動晶體管的閾值電壓的Vth校正,并將信號電壓寫入第一單元,然后在列方向上與第一單元相鄰的第二單元中執(zhí)行Vth校正并將信號電壓寫入;以及
      [0268]當在每個單元中執(zhí)行寫入信號電壓時,通過沿與掃描方向相反的方向掃描來執(zhí)行將信號電壓寫入一個像素行的每個子像素。
      [0269]本發(fā)明包含于2012年7月31日向日本專利局提交的日本優(yōu)先權專利申請JP2012-170306中公開的相關主題,其全部內容通過引用并入本文。
      [0270]本領域技術人員應該理解,根據設計需求和其它因素可以進行各種修改、組合、子組合以及改變,只要其在所附權利要求或其等同內容的范圍之內即可。
      【權利要求】
      1.一種顯示單元,包括: 以包括行和列的矩陣形式設置的多個像素電路,所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管; 多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路中的相應行連接; 多條信號線,各條信號線分別與所述多個像素電路的相應列連接; 多條電源線,各條 電源線分別與所述多個像素電路的兩個相應相鄰行連接;以及 驅動控制部, 其中所述多個像素電路被分組成驅動單元,每個所述驅動單元包括與相應單元電源線連接的K > 4個連續(xù)像素電路行,所述相應單元電源線由所述多條電源線中被配置成共用線的K/2條組成,所述驅動單元的每一個包括L ^ 2條單元寫入掃描線,所述L ^ 2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的M ^ 2條寫入掃描線,其中K=L.M,并且所述驅動控制部被配置為使用于信號寫入操作的寫入掃描脈沖以與驅動所述驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。
      2.根據權利要求1所述的顯示單元, 其中,所述多個像素電路中的每一個對應于N個顯示顏色中的一個,并且所述多個像素電路被分組成顯示像素單元,每個所述顯示像素單元均包括所述多個像素電路中分別與所述N個顯示顏色相對應的N個像素電路,所述顯示像素單元被連續(xù)設置在MSN個連續(xù)行中。
      3.根據權利要求2所述的顯示單元, 其中每條單元寫入掃描線與顯示顏色的至少一個相對應并與以下這樣的所有像素電路連接:所述像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括在相應單元寫入掃描線所屬的驅動單元中。
      4.根據權利要求1所述的顯示單元, 其中,對于所述多個像素電路中的每一個: 所述第一晶體管被配置為當掃描脈沖施加給所述多條寫入掃描線中與所述第一晶體管連接的一條時,對所述多條信號線中的一條上攜帶的電位進行取樣, 具有第一端子的所述電容器被配置為保持由所述第一晶體管取樣的電位,并且所述第二晶體管被配置為將驅動電流供給所述顯示元件,所述驅動電流的大小與所述電容器的第一端子和所述電容器的第二端子之間的電壓相對應。
      5.根據權利要求1所述的顯示單元, 其中,所述驅動單元是以從最接近所述顯示單元的第一側的第一驅動單元到最接近所述顯示單元的與所述第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且 所述寫入掃描脈沖以從所述驅動單元中所述給定驅動單元的最后單元寫入掃描線行進到所述驅動單元中所述給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加給所述驅動單元中所述給定驅動單元的單元寫入掃描線,所述驅動單元中所述給定驅動單元的最后單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第二側的一條寫入掃描線,并且所述驅動單元的所述給定驅動單元的第一單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第一側的一條寫入掃描線。
      6.根據權利要求1所述的顯示單元, 其中,所述驅動控制部被配置為通過控制對所述多條寫入掃描線、所述多條信號線以及所述多條電源線的驅動,來使所述多個像素電路顯示與輸入圖像數據相對應的圖像幀,所述多個像素電路被配置為在所述驅動控制部的控制下執(zhí)行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在所述多個像素電路中相應像素電路的電容器中,并且 所述驅動控制部被配置為使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行所述閾值校正操作。
      7.根據權利要求6所述的顯示單元, 其中,所述驅動控制部被配置為通過使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施加給所述相應像素電路的所述第二晶體管。
      8.根據權利要求1所述的顯示單元, 其中,對于所述多個像素電路中的給定像素電路,所述信號寫入操作包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中的所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      9.根據權利要求2所述的顯示單元, 其中N=4,m=2, K=4,并且所述顯示顏色包括紅色、綠色和藍色。
      10.根據權利要求9所述的顯示單元, 其中,所述顯示顏色進一步包括白色。
      11.根據權利要求9所述的顯示單元, 其中,所述顯示顏色進一步包括黃色。
      12.根據權利要求1所述的顯示單元,還包括多條陰極線,所述多條陰 極線被分配為每兩個像素電路行分配一條陰極線。
      13.—種顯示單元,包括: 以包括行和列的矩陣形式設置的多個像素電路,所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管; 多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路中的相應行連接; 多條信號線,各條信號線分別與所述多個像素電路的相應列連接; 多條電源線,各條電源線分別與所述多個像素電路的兩個相應相鄰行連接;以及 驅動控制部, 其中,所述多個像素電路被分組成驅動單元,每個所述驅動單元包括與相應單元電源線連接的4個連續(xù)像素電路行,所述相應單元電源線由所述多條電源線中被配置成共用線的2條組成,所述驅動單元的每一個包括2條單元寫入掃描線,所述2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的2條寫入掃描線,并且 所述驅動控制部配置為使用于信號寫入操作的寫入掃描脈沖以與驅動所述驅動單元發(fā)光的順序行進的方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線。
      14.根據權利要求13所述的顯示單元, 其中,所述多個像素電路中的每一個對應于4個顯示顏色中的一個,并且所述多個像素電路被分組成顯示像素單元,每個所述顯示像素單元均包括所述多個像素電路中被連續(xù)設置在兩個相鄰行并且分別與所述4個顯示顏色相對應的4個像素電路。
      15.根據權利要求14所述的顯示單元, 其中,每條單元寫入掃描線與所述顯示顏色的兩個相對應并與所有以下這樣的像素電路連接:該像素電路與對應于相應單元寫入掃描線的顯示顏色的任何一個相對應且包括在相應單元寫入掃描線所屬的驅動單元中。
      16.根據權利要求15所述的顯示單元, 其中,對于所述多個像素電路中的每一個: 所述第一晶體管被配置為當掃描脈沖施加給所述多條寫入掃描線中與所述第一晶體管連接的一條時,對所述多條信號線中的一條信號線上攜帶的電位進行取樣, 具有第一端子的所述電容器被配置為保持由所述第一晶體管取樣的電位,并且 所述第二晶體管被配置為將驅動電流供給所述顯示元件,所述驅動電流的大小與所述電容器的第一端子和所述電容器的第二端子之間的電壓相對應。
      17.根據權利要求13所述的顯示單元, 其中,所述驅動單元是以從最接近所述顯示單元的第一側的第一驅動單元到最接近所述顯示單元的與所述第一側相對的第二側的最后驅動單元行進的順序,而被順序地驅動的單元,并且 所述寫入掃描脈沖以從所述驅動單元中的所述給定驅動單元的最后單元寫入掃描線行進到所述驅動單元中的所述給定驅動單元的第一單元寫入掃描線的順序,來按順序地施加至所述驅動單元中所述給定驅動單元的單元寫入掃描線,所述驅動單元中所述給定驅動單元的最后單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第二側的一條寫入掃描線,并且所述驅動單元的所述給定驅動單元的第一單元寫入掃描線包括所述多條寫入掃描線中位于所述驅動單元的所述給定驅動單元中的最接近所述顯示單元的第一側的一條寫入掃描線。
      18.根據權利要求13所述的顯示單元, 其中,所述驅動控制部被配置為通過控制對所述多條寫入掃描線、所述多條信號線以及所述多條電源線的驅動,來使所述多個像素電路顯示與輸入圖像數據相對應的圖像幀, 所述多個像素電路被配置為在所述驅動控制部的控制下執(zhí)行閾值校正操作,所述閾值校正操作導致將所述多個像素電路中相應像素電路的第二晶體管的閾值電壓存儲在所述多個像素電路中相應像素電路的電容器中,并且 所述驅動控制部被配置為使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路在給定圖像幀時期內同時執(zhí)行所述閾值校正操作。
      19.根據權利要求18所述的顯示單元, 其中,所述驅動控制部被配置為通過使所述多個像素電路中包括在所述驅動單元的所述給定驅動單元中的每一個像素電路的第一晶體管處于導通狀態(tài)來使相應像素電路執(zhí)行所述閾值校正操作,同時在與相應像素電路連接的信號線上攜帶參考電位并同時將驅動電壓施加給所述相應像素電路的所述第二晶體管。
      20.根據權利要求13所述的顯示單元, 其中,對于所述多個像素電路中的給定像素電路,所述信號寫入操作包括通過將所述多個像素電路中給定像素電路的第一晶體管置于導通狀態(tài)下來使所述多個像素電路中所述給定像素電路對視頻信號電位進行取樣,同時將所述視頻信號電位施加給與所述多個像素電路中的所述給定像素電路連接的信號線。
      21.—種顯示單元的驅動方法,包括: 使驅動單元以沿給定方向進行的順序來順序地發(fā)光;以及 使用于信號寫入操作的寫入掃描脈沖以沿與給定方向不同的方向行進的順序,來按順序地施加給所述驅動單元中給定驅動單元的單元寫入掃描線, 其中,所述顯示單元包括:以包括行和列的矩陣形式設置的多個像素電路,并且所述多個像素電路中的每一個包括顯示元件、第一晶體管、電容器以及第二晶體管;多條寫入掃描線,各條寫入掃描線分別與所述多個像素電路的相應行連接;多條信號線,各條信號線分別與所述多個像素電路的相應列連接;以及多條電源線,各條電源線分別與所述多個像素電路的兩個相應相鄰行連接, 所述驅動單元均包括與相同 單元電源線連接的K ^4個連續(xù)像素電路行,所述相同單元電源線由所述多條電源線中被配置成共用線的K/2條組成,并且 所述驅動單元的每一個包括L ^ 2條單元寫入掃描線,所述L ^ 2條單元寫入掃描線均包括所述多條寫入掃描線中被配置成共用線的M > 2條,其中K=L.M。
      【文檔編號】G09G3/32GK103578422SQ201310314446
      【公開日】2014年2月12日 申請日期:2013年7月24日 優(yōu)先權日:2012年7月31日
      【發(fā)明者】豐村直史, 山下淳一 申請人:索尼公司
      網友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1