液晶顯示面板及其驅動方法
【專利摘要】本發(fā)明涉及一種液晶顯示面板及其驅動方法,其中公開了一種通過在n個水平同步間隔期間施加選通高壓來按交疊驅動模式驅動的LCD面板。此LCD面板包括:多個選通線;以及選通驅動器,該選通驅動器被配置為包括連接到所述多個選通線的多個級。該多個級被分組成多個級組,每一級組包括n個級。奇數編號的級組均允許n個級按照Z形排列,顯示區(qū)位于其之間。偶數編號的級組均允許n級按照倒Z形排列,顯示區(qū)位于其之間。
【專利說明】液晶顯示面板及其驅動方法
【技術領域】
[0001 ] 本申請涉及一種液晶顯示面板及其驅動方法。
【背景技術】
[0002]隨著信息社會的發(fā)展,對用于顯示圖像的顯示裝置的要求以各種方式增加。因此,正在積極研究并制造與現有技術的陰極射線管(CRT)相比更薄、重量更輕的平板顯示裝置。平板顯示裝置包括液晶顯示(IXD)裝置、等離子體顯示裝置(PDP)、有機發(fā)光顯示(OLED)裝置等。在平板顯示裝置當中,IXD裝置如今正由于諸如尺寸小、重量輕、纖薄和低功率驅動的特征而被廣泛使用。
[0003]LCD裝置響應于通過薄膜晶體管施加的數據電壓而使液晶分子重新排列,并控制每一像素區(qū)的透射率,以便顯示圖像。多個選通線形成在設置有薄膜晶體管的IXD面板上。薄膜晶體管可通過相應選通線上的選通電壓而導通/截止。
[0004]選通線從選通驅動器接收選通電壓。在近來提出的GIP (gate-1n-panel)型的IXD裝置中,選通驅動器形成在IXD面板上以便降低制造成本并使功耗最小化??梢栽诜墙化B驅動模式和交疊驅動模式下來驅動這樣的選通驅動器。
[0005]圖1是例示現有技術的非交疊驅動模式的波形圖。圖2是例示現有技術的交疊驅動模式的波形圖。
[0006]參照圖1,依次與第一時鐘信號CLKl和第二時鐘信號CLK2 (第一時鐘信號CLKl和第二時鐘信號CLK2彼此交替地在單個水平間隔中維持高電平)同步地將選通高壓施加于選通線。更具體地講,與第一時鐘信號CLKl同步地將選通高壓施加于第一選通線GLl。另夕卜,與第二時鐘信號CLK2同步地將選通高壓施加于第二選通線GL2。
[0007]參照圖2,在兩個水平間隔中將選通高壓施加于各選通線。施加于各選通線的選通高壓與第一時鐘信號CLKl和第二時鐘信號CLK2(第一時鐘信號CLKl和第二時鐘信號CLK2各自在兩個水平間隔中維持高電平)同步。
[0008]與第一時鐘信號CLKl相比,第二時鐘信號CLK2的相位延遲了單個水平同步間隔。因此,第一時鐘信號CLKl和第二時鐘信號CLK2彼此交疊了單個水平同步間隔。
[0009]據此,施加于第一選通線GLl的選通高壓的寬度與施加于第二選通線GL2的選通高壓的寬度部分交疊。這源自這樣的事實:第一選通線GLl上的選通高壓與第一時鐘信號CLKl的高電平間隔同步,第二選通線GL2上的選通高壓與第二時鐘信號CLK2的高電平間隔同步。換言之,第一選通線GLl上的選通高壓與第二選通線GL2上的選通高壓交疊了單個水平同步間隔。這樣,交疊驅動模式允許施加于選通線的選通高壓彼此部分交疊。
[0010]與非交疊驅動模式相比,交疊驅動模式在更長的間隔期間施加選通高壓。因此,可得到對選通線預充電的效果。預充電效果可防止由于選通線上的阻容延遲所導致的選通脈沖的上升時間的延遲而引起的問題。
[0011]然而,交疊驅動模式難以解決由選通脈沖的下降時間的延遲引起的問題。因此,可能產生信號失真和縱向線缺陷。
【發(fā)明內容】
[0012]根據本發(fā)明的一個方面,提供了一種顯示面板,該顯示面板包括:多個選通線;第一時鐘線和第二時鐘線;以及選通驅動器,其被配置為包括連接到所述多個選通線的多個級,其中所述多個級分組成多個第一種編號的級和多個第二種編號的級,所述多個第一種編號的級的一端連接到所述第一時鐘線,另一端連接到對應的補償晶體管,使得顯示區(qū)位于第一種編號的級與對應的補償晶體管之間,所述多個第二種編號的級的一端連接到所述第二時鐘線,另一端連接到對應的補償晶體管,使得顯示區(qū)位于第二種編號的級與對應的補償晶體管之間。
【專利附圖】
【附圖說明】
[0013]附圖被包括在內以提供對實施方式的進一步理解,并且并入本文中并構成此申請的一部分,附圖示出本公開的實施方式,并與說明書一起用于說明本公開。在附圖中:
[0014]圖1是例示了現有技術的非交疊驅動模式的波形圖;
[0015]圖2是例示了現有技術的交疊驅動模式的波形圖;
[0016]圖3是示出了根據本公開實施方式的IXD裝置的框圖;
[0017]圖4的詳細電路圖示出了根據本公開第一實施方式的IXD裝置的選通驅動器;
[0018]圖5是示出了從圖4的選通驅動器輸出的選通脈沖的波形圖;
[0019]圖6的詳細電路圖示了出根據本公開第二實施方式的IXD裝置的選通驅動器;
[0020]圖7的波形圖示出了從根據本公開的第一和第二實施方式的各選通驅動器輸出的選通脈沖的下降沿特性;以及
[0021]圖8的詳細電路圖示出了根據本公開第三實施方式的選通驅動器。
【具體實施方式】
[0022]在本公開中,將理解,當在實施方式中諸如基底、層、區(qū)域、膜或電極之類的元件被稱作形成在另一元件“上”或“下”時,其可直接在該另一元件上或下,或者可存在中間元件(非直接)。元件的術語“上”或“下”將基于附圖確定。
[0023]如本文所述,本發(fā)明可以按許多不同的形式實施。然而,并非所有示出的部件均需要,相對于本公開中所明確描述的那些,一些實現方式可包括另外的、不同的或更少的部件。在不脫離本文所闡述的權利要求的精神或范圍的情況下,部件的布置方式和類型可變化。
[0024]現在將更詳細地描述實施方式,附圖中例示了這些實施方式的示例。在附圖中,為了清晰和說明方便,元件的尺寸和厚度可能被夸大、省略或簡化,其并不表示元件的實際尺寸。
[0025]根據本實施方式的第一一般方面的LCD面板可通過在η個水平同步間隔期間施加選通高壓來以交疊驅動模式驅動。此LCD面板可包括:多個選通線;選通驅動器,其被配置為包括連接到多個選通線的多個級。該多個級分成多個級組,每一級組包括η級。奇數編號的級組均允許η級按照Z形排列,顯示區(qū)位于其之間。偶數編號的級組均允許η級按照倒Z形排列,顯示區(qū)位于其之間。[0026]液晶顯示面板還可包括多個補償晶體管,其連接到多個選通線并被配置為將選通低壓施加到選通線。
[0027]該多個補償晶體管的第k補償晶體管可通過第(k+n)選通線上的電壓導通/截止。
[0028]補償晶體管可與級相對地設置,顯示區(qū)位于補償晶體管與級之間。
[0029]第k補償晶體管的柵極可在與第(k+n)級相鄰的區(qū)域中電連接到第(k+n)選通線。
[0030]選通驅動器可包括設置在顯示區(qū)兩側的第一選通驅動器和第二選通驅動器。
[0031]第一選通驅動器可包括:奇數編號的級組內的奇數編號的級和偶數編號的補償晶體管;以及偶數編號的級組內的偶數編號的級和奇數編號的補償晶體管。
[0032]第二選通驅動器可包括:奇數編號的級組內的偶數編號的級和奇數編號的補償晶體管;和偶數編號的級組內的奇數編號的級和偶數編號的補償晶體管。
[0033]數量“η”可為2的倍數。
[0034]第一選通驅動器可包括:用于傳輸時鐘信號的第一時鐘線;用于傳輸選通高壓的第一電壓線;和用于傳輸選通低壓的第二電壓線。
[0035]第二選通驅動器可包括:用于傳輸時鐘信號的第二時鐘線;用于傳輸選通高壓的第一電壓線;和用于傳輸選通低壓的第二電壓線。
[0036]根據本實施方式的第二一般方面的LCD面板可通過在兩個水平同步間隔期間施加選通高壓來以交疊驅動模式驅動。此LCD面板可包括:多個選通線;選通驅動器,其被配置為包括連接到該多個選通線的多個級。該多個級包括--第(4k-3)級和第(4k-2)級,彼此交替排列,顯示區(qū)位于其之間;第(4k-l)級和第(4k)級,彼此交替排列,顯示區(qū)位于其之間。
[0037]第(4k_3)和第(4k_2)級排列在顯示區(qū)的左側和右側。第(4k_l)和第(4k)級排列在顯示區(qū)的右側和左側。
[0038]液晶顯示面板還可包括多個補償晶體管,其連接到多個選通線并被配置為將選通低壓施加到選通線。
[0039]該多個補償晶體管中的第η補償晶體管可通過第(η+2)選通線上的電壓來導通/截止。
[0040]補償晶體管可與級相對地設置,顯示區(qū)位于其之間。
[0041]第η補償晶體管的柵極可在與(k+n)級相鄰的區(qū)域中電連接到第(η+2)選通線。
[0042]選通驅動器可包括設置在顯示區(qū)兩側的第一和第二選通驅動器。
[0043]第一選通驅動器 可包括--第(4k_3)和第(4k)級;和多個補償晶體管當中的第(4k-2)和第(4k-l)補償晶體管。
[0044]第二選通驅動器可包括--第(4k_2)和第(4k_l)級;和多個補償晶體管當中的第(4k-3)和第(4k)補償晶體管。
[0045]圖3是示出了根據本公開實施方式的IXD裝置的框圖。
[0046]參照圖3,根據本公開實施方式的IXD裝置包括IXD面板1、選通驅動器10和數據驅動器30。選通驅動器10形成在IXD面板I上。
[0047]多個選通線GLl~GLn形成在IXD面板I上。另外,多個數據線DLl~DLm在與多個選通線GLl?GLn交叉的方向上形成在IXD面板I上。
[0048]彼此交叉的多個選通線GLl?GLn和多個數據線DLl?DLm限定多個像素區(qū)。多個薄膜晶體管T可連接到多個選通線GLl?GLn和多個數據線DLl?DLm。
[0049]每一薄膜晶體管可包括柵極、源極和漏極。柵極可連接到選通線GLl?GLn中的一個,源極可連接到數據線DLl?DLm中的一個。柵極可形成在與選通線GL合并的單體(single body)中。源極可形成在與數據線DL合并的單體中。漏極可連接到像素區(qū)中的像素電極。
[0050]IXD面板I可被限定為顯示區(qū)AA和非顯示區(qū)NA。顯示區(qū)AA可用于顯示圖像。非顯示區(qū)NA不顯示任何圖像。非顯示區(qū)NA位于顯示區(qū)AA的外側。
[0051]選通驅動器10可形成在非顯示區(qū)NA上。另外,數據驅動器30可形成在非顯示區(qū)NA上。
[0052]選通驅動器10可包括第一選通驅動器21和第二選通驅動器22。第一選通驅動器21可位于非顯示區(qū)NA的一側邊緣中。第二選通驅動器22可位于非顯示區(qū)NA的另一邊緣中。換言之,第一選通驅動器21和第二選通驅動器22可以彼此面對的方式形成在非顯示區(qū)NA上。
[0053]第一選通驅動器21可電連接到多個選通線GLl?GLn的一端。第二選通驅動器22可電連接到多個選通線GLl?GLn的另一端。
[0054]選通驅動器10可將選通脈沖施加到多個選通線GLl?GLn?;陲@示區(qū)AA的中心軸線,第一選通驅動器21可將選通脈沖施加到選通線GLl?GLn的一部分,該部分位于顯示區(qū)AA的、與第一選通驅動器21相鄰的一個域中。基于顯示區(qū)AA的中心軸線,第二選通驅動器22可將選通脈沖施加到選通線GLl?GLn的另一部分,該另一部分位于顯示區(qū)AA的、與第二選通驅動器22的另一域中。換言之,第一選通驅動器21和第二選通驅動器22可將選通脈沖施加到多個選通線GLl?GLn的根據顯示區(qū)AA的域分割的部分。這樣,選通驅動器10形成在多個選通線GLl?GLn的兩側,并將選通脈沖施加到多個選通線GLl?GLn。結果,大尺寸顯示裝置中由線電阻引起的阻容延遲可最小化。因此,大尺寸顯示裝置的圖像品質可提聞。
[0055]數據驅動器30可電連接到多個數據線DLl?DLm。數據驅動器30可與通過選通脈沖導通晶體管T的時間點同步地通過數據線DLl?DLm將數據電壓施加到薄膜晶體管T。這樣的數據驅動器30可位于非顯示區(qū)NA中。
[0056]圖4是示出了根據本公開第一實施方式的IXD裝置的選通驅動器的詳細電路圖。
[0057]參照圖4,根據本公開第一實施方式的IXD裝置的IXD面板I可被限定為顯示區(qū)AA和非顯示區(qū)NA。非顯示區(qū)NA可位于顯示區(qū)AA的外側。
[0058]為了方便說明,附圖中將顯示區(qū)AA顯示為尺寸比非顯示區(qū)NA小。然而,本實施方式不限于此。
[0059]選通驅動器10可形成在非顯示區(qū)NA上。選通驅動器10包括第一選通驅動器21和第二選通驅動器22。選通驅動器10包括多個級。例如,選通驅動器10可包括第一級11至第八級18。盡管圖中示出具有八個級的選通驅動器10,但級的數量取決于選通線的數量。因此,級的數量不限于此。
[0060]第一選通驅動器21包括奇數編號的級。例如,第一選通驅動器21可包括第一級11、第三級13、第五級15和第七級17。另外,第一選通驅動器21可包括第一時鐘線CLK1、第一電壓線VGH和第二電壓線VGL。
[0061]此外,第一選通驅動器21可包括偶數編號的補償晶體管。例如,第一選通驅動器21可包括第二補償晶體管TR2、第四補償晶體管TR4、第六補償晶體管TR6和第八補償晶體管 TR8。
[0062]第一時鐘線CLKl可用于傳輸時鐘信號。盡管圖中僅示出第一時鐘線CLK1,但第一選通驅動器21中可包括用于傳輸頻率彼此不同的時鐘信號的多個時鐘線。
[0063]第一電壓線VGH可用于傳輸第一電壓,第二電壓線VGL可用于傳輸第二電壓。第一電壓和第二電壓可被設定為彼此不同的電平。例如,第一電壓可成為選通高壓,第二電壓可成為選通低壓。
[0064]第二選通驅動器22包括偶數編號的級。例如,第二選通驅動器22可包括第二級
12、第四級14、第六級16和第八級18。另外,第二選通驅動器22可包括第二時鐘線CLK2、第一電壓線VGH和第二電壓線VGL。
[0065]另外,第二選通驅動器22可包括奇數編號的補償晶體管。例如,第二選通驅動器22可包括第一補償晶體管TR1、第三補償晶體管TR3、第五補償晶體管TR5和第七補償晶體管 TR7。
[0066]第二時鐘線CLK2可用于傳輸時鐘信號。盡管圖中僅不出第二時鐘線CLK1,但第二選通驅動器22中可包括用于傳輸頻率彼此不同的時鐘信號的多個時鐘線。
[0067]第一電壓線VGH可用于傳輸第一電壓,第二電壓線VGL可用于傳輸第二電壓。第一電壓和第二電壓可被設定為彼此不同的電平。例如,第一電壓可成為選通高壓,第二電壓可成為選通低壓。
[0068]第一級11、第三級13、第五級15和第七級17可電連接到第一時鐘線CLKl、第一電壓線VGH和第二電壓線VGL。
[0069]第二級12、第四級14、第六級16和第八級18可電連接到第二時鐘線CLK2、第一電壓線VGH和第二電壓線VGL。
[0070]級11?18中的每一個可響應于時鐘線CLK上的時鐘信號選擇性地利用選通高壓和選通低壓產生選通脈沖。另外,級11?18中的每一個可將產生的選通脈沖施加到相應的選通線GL。
[0071]第一級11可電連接到第一選通線GLl。第二級12可電連接到第二選通線GL2。第三級13可電連接到第三選通線GL3。第四級14可電連接到第四選通線GL4。第五級15可電連接到第五選通線GL5。第六級16可電連接到第六選通線GL6。第七級17可電連接到第七選通線GL7。第八級18可電連接到第八選通線GL8。
[0072]第一選通線GLl可電連接到第一級11和第二選通驅動器22的第二電壓線VGL0第一補償晶體管TRl的漏極可連接到第二選通驅動器22的第二電壓線VGL。第一補償晶體管TRl的源極可電連接到第一選通線GLl的與第二選通驅動器22的第二電壓線VGL相鄰的一端。第一補償晶體管TRl的柵極可電連接到第五選通線GL5。更具體地講,第一補償晶體管TRl的柵極可電連接到第五選通線GL5的與第二選通驅動器22的第二電壓線VGL相鄰的一端。連接第一補償晶體管TRl的柵極和第五選通線GL5的導線可形成在與選通線GLl?GL8不同的層中,并與選通線GLl?GL8電隔離。[0073]第二選通線GL2可電連接到第二級12和第一選通驅動器21的第二電壓線VGL。第二補償晶體管TR2的漏極可連接到第一選通驅動器21的第二電壓線VGL。第二補償晶體管TR2的源極可電連接到第二選通線GL2的與第一選通驅動器21的第二電壓線VGL相鄰的另一端。第二補償晶體管TR2的柵極可電連接到第六選通線GL6。更具體地講,第二補償晶體管TR2的柵極可電連接到第六選通線GL6的與第一選通驅動器21的第二電壓線VGL相鄰的該另一端。
[0074]第三選通線GL3可電連接到第三級13。另外,第三選通線GL3可經由第三補償晶體管TR3電連接到第二選通驅動器22的第二電壓VGL。
[0075]第四選通線GL4可電連接到第四級14。另外,第四選通線GL4可經由第四補償晶體管TR4電連接到第一選通驅動器21的第二電壓VGL。
[0076]第五選通線GL5可電連接到第五級15。另外,第五選通線GL5可經由第五補償晶體管TR5電連接到第二選通驅動器22的第二電壓VGL。
[0077]第六選通線GL6可電連接到第六級16。另外,第六選通線GL6可經由第六補償晶體管TR6電連接到第一選通驅動器21的第二電壓VGL。
[0078]第七選通線GL7可電連接到第七級17。另外,第七選通線GL7可經由第七補償晶體管TR7電連接到第二選通驅動器22的第二電壓VGL。
[0079]第八選通線GL8可電連接到第八級18。另外,第八選通線GL8可經由第八補償晶體管TR8電連接到第一選通驅動器21的第二電壓VGL。
[0080]補償晶體管TRl?TR8中的每一個可通過不同選通線的信號來導通/截止。例如,第η補償晶體管可通過第(η+4)選通線上的信號導通/截止。這源自這樣的事實:第η補償晶體管可電連接到第(η+4)選通線。
[0081]圖5是示出從圖4的選通驅動器輸出的選通脈沖的波形圖。
[0082]參照圖5,根據本公開第一實施方式的IXD裝置的選通驅動器10在四個水平同步間隔期間將選通高壓施加到每一選通線。另外,選通驅動器10按照與信號水平同步間隔對應的時間差依次將選通高壓施加到選通線GLl?GL8。因此,選通線GLl?GL8可以按交疊驅動模式驅動,使得它們之間具有單個水平同步間隔的時間差。
[0083]第一補償晶體管TRl通過從第五選通線GL5施加的選通高壓來導通,并將第二電壓線VGL上的選通低壓傳輸到第一選通線GLl。換言之,與第五選通線GL5上的選通高壓同步地將選通低壓施加到第一選通線GL1。因此,在過去四個水平同步間隔之后選通脈沖的下降時間可減小。更具體地講,可通過經第一補償晶體管TRl將選通低壓施加到第一選通線GL可以減小由于第一級11在供應選通高壓達四個水平同步間隔之后將選通低壓施加到第一選通線GLl時的阻容延遲引起的下降時間的延遲。
[0084]這樣,可與第五選通線GL5上的選通高壓同步地將選通低壓施加到第一選通線GL1。類似地,也可與不同選通線上的選通高壓同步地將選通低壓施加到每一選通線。換言之,可與將選通高壓施加到第(η+4)選通線的時間同步地將選通低壓施加到第η選通線。因此,選通脈沖的下降時間可減小。
[0085]此外,與將兩個級連接到各選通線的兩端的其他構型不同,選通驅動器10允許級和補償晶體管連接到各選通線的兩端。因此,級的數量可減少。據此,選通驅動器和非顯示區(qū)的尺寸可減小。這樣,可實現窄邊框。[0086]圖6是示出了根據本公開第二實施方式的IXD裝置的選通驅動器的詳細電路圖。
[0087]除了級和補償晶體管的位置上的交換之外,第二實施方式的選通驅動器具有與第一實施方式相同的構型。因此,第二實施方式與第一實施方式重復的描述將省略。
[0088]參照圖6,根據本公開第二實施方式的IXD裝置的IXD面板I可被限定為顯示區(qū)AA和非顯示區(qū)NA。非顯示區(qū)NA可位于顯示區(qū)AA的外側。
[0089]選通驅動器110可形成在非顯示區(qū)NA上。選通驅動器110包括第一選通驅動器121和第二選通驅動器122。選通驅動器110可包括第一級111至第八級118。
[0090]第一級111至第四級114可構成第一級組123,第五級115至第八級118可構成第二級組124。第一級組123可具有Z形的級排列,第二級組124可具有倒Z形級排列。
[0091]第一選通驅動器121可包括第一級組123內的奇數編號的級和第二級組124內的偶數編號的級。例如,第一選通驅動器121包括第一級111、第三級113、第六級116和第八級118。第一選通驅動器121還可包括第一時鐘線CLK1、第一電壓線VGH和第二電壓線VGL。
[0092]第二選通驅動器122可包括第一級組123內的偶數編號的級和第二級組124內的奇數編號的級。例如,第二選通驅動器122包括第二級112、第四級114、第五級115和第七級117。第二選通驅動器122還可包括第二時鐘線CLK2、第一電壓線VGH和第二電壓線VGL。
[0093]多個補償晶體管可形成在與多個級相對的區(qū)域中。例如,第二補償晶體管TR2、第四補償晶體管TR4、第五補償晶體管TR5和第七補償晶體管TR7可形成在第一選通驅動器121內。第一補償晶體管TR1、第三補償晶體管TR3、第六補償晶體管TR6和第八補償晶體管TR8可形成在第二選通驅動器122內。換言之,與第一級組123相對的第一至第四補償晶體管TRl至TR4可按照倒Z形排列,與第二級組124相對的第五至第八補償晶體管TR5至TR8可按照Z形排列。
[0094]第一級111、第三級113、第六級116和第八級118可電連接到第一時鐘線CLKl、第一電壓線VGH和第二電壓線VGL。
[0095]第二級112、第四級114、第五級115和第七級117可電連接到第二時鐘線CLK2、第一電壓線VGH和第二電壓線VGL。
[0096]第一補償晶體管TRl可通過第五選通線GL5上的信號導通/截止。為此,第一補償晶體管TRl的柵極可電連接到第五選通線GL5。更具體地講,第一補償晶體管TRl的柵極可電連接到第五選通線GL5的在與第五級115相鄰的區(qū)域中的一端。
[0097]第一級組123具有Z形級排列,第二級組124可具有倒Z形級排列。另外,第η補償晶體管的柵極可在與第(η+4)級相鄰的區(qū)域中電連接到第(η+4)選通線。
[0098]上述連接構型可減小選通脈沖的下降時間的延遲,如圖7所示。在圖7中,①是通過第二實施方式產生的選通脈沖的下降曲線,②是通過第一實施方式產生的選通脈沖的下降曲線。
[0099]在第二實施方式的LCD裝置中,第η補償晶體管的柵極在與第(η+4)級相鄰的區(qū)域中連接到第η+4選通線。因此,當從第(η+4)級輸出選通高壓時,選通低壓可沒有任何時間延遲地立即施加到第η選通線。實際上,在第二實施方式中第η補償晶體管的柵極與第(η+4)級之間的距離可變得比第一實施方式小。據此,可防止由于第(η+4)選通線的電阻引起的信號延遲,可將選通低壓更快速地施加到第η選通線。因此,可防止或最小化選通脈沖的下降時間的延遲,另外可提高圖像品質。
[0100]圖8是示出了根據本公開第三實施方式的選通驅動器的詳細電路圖。
[0101]根據本公開第三實施方式的LCD裝置的選通驅動器可實現交疊驅動模式,其以單個水平同步間隔的時間差依次在兩個水平同步間隔中將選通高壓施加到選通線。因此,除了級和補償晶體管的位置上的交換之外,第三實施方式的選通驅動器具有與第一實施方式相同的構型。因此,第三實施方式與第一實施方式重復的描述將省略。
[0102]參照圖8,根據本公開第三實施方式的IXD裝置的IXD面板I可被限定為顯示區(qū)AA和非顯示區(qū)NA。非顯示區(qū)NA可位于顯示區(qū)AA的外側。
[0103]選通驅動器210可形成在非顯示區(qū)NA上。選通驅動器210可包括第一選通驅動器221和第二選通驅動器222。選通驅動器210可包括多個級。盡管如圖所示說明了選通驅動器210包括第一級211至第四級214,但選通驅動器210不限于此。
[0104]多個級中的第(4k_3)和第(4k_2)級可設置在顯示區(qū)AA的左側和右側,顯示區(qū)AA位于之間。術語“k”是自然數。另外,多個級中的第(4k)和第(4k-l)級可設置在顯示區(qū)AA的左側和右側,顯示區(qū)AA位于之間。因此,第(4k-l)級可設置在(4k-2)級下方。
[0105]現在參照附圖,第一級211和第二級212可設置在顯示區(qū)AA的左側和右側,顯示區(qū)AA位于之間。第三級213和第四級214也可設置在顯示區(qū)AA的右側和左側,顯示區(qū)AA位于之間。因此,第三級213可設置在第二級212下方。
[0106]第一選通驅動器221可包括第(4k_3)級和第(4k)級。第二選通驅動器222可包括第(4k-2)級和第(4k-l)級。
[0107]換言之,第一選通驅動器221可包括第一級211和第二級212。第二選通驅動器222可包括第三級213和第四級214。
[0108]第一選通驅動器221還可包括第一時鐘線CLK1、第一電壓線VGH和第二電壓線VGL0第二選通驅動器221還可包括第二時鐘線CLK2、第一電壓線VGH和第二電壓線VGL。
[0109]多個補償晶體管可形成在與多個級相對的區(qū)域中。第一補償晶體管TRl可通過第一選通線GLl連接到第一級211。第二補償晶體管TR2可通過第二選通線GL2連接到第二級212。第三補償晶體管TR3可通過第三選通線GL3連接到第三級213。第四補償晶體管TR4可通過第四選通線GL4連接到第四級214。
[0110]補償晶體管中的第(4k-2)和第(4k_l)補償晶體管可包括在第一選通驅動器221中。補償晶體管中的第(4k-3)和第(4k)補償晶體管可包括在第二選通驅動器222中。例如,第一選通驅動器221可包括第二補償晶體管TR2和第三補償晶體管TR3,第二選通驅動器222可包括第一補償晶體管TRl和第四補償晶體管TR4。
[0111]第η補償晶體管的柵極可電連接到與第(η+2)級連接的第(η+2)選通線。換言之,第η補償晶體管的柵極可在與第(η+2)級相鄰的區(qū)域中電連接到(η+2)選通線。例如,第一補償晶體管TRl的柵極可在與第三級213相鄰的區(qū)域中電連接到第三選通線GL3。
[0112]這樣,第η補償晶體管的柵極可電連接到與第(η+2)級連接的第(η+2)選通線。因此,選通驅動器210可以按交疊驅動模式驅動選通線,其允許選通高壓以與單個水平同步間隔對應的時間差依次在兩個水平同步間隔中施加到選通線。
[0113]另外,第η補償晶體管的柵極可在與第(η+2)級相鄰的區(qū)域中電連接到第(η+2)選通線。因此,選通低壓可在將選通高壓從第(η+2)級施加到第(η+2)選通線的時間點,沒有任何時間延遲地立即施加到第k選通線。據此,可防止或最小化選通脈沖的下降時間的延遲,另外可提聞圖像品質。
[0114]根據本實施方式的LCD面板允許包括在選通驅動器中的級按照Z形和倒Z形中的一種排列。另外,IXD面板使得補償晶體管能夠連接到不同級的相鄰區(qū)域中的選通線,這些區(qū)域與相應的級相對。因此,可防止或最小化由選通線上的阻容延遲引起的選通脈沖的下降時間的延遲。因此,可提聞圖像品質。
[0115]盡管僅就上述實施方式有限地說明了本公開,但本領域普通技術人員應該理解,本公開不限于這些實施方式,在不脫離本公開的精神的情況下,可對本公開進行各種改變或修改。因此,本公開的范圍應僅由所附權利要求及其等同物確定。
[0116]本申請要求提交于2012年10月29日的韓國專利申請N0.10-2012-0120413的優(yōu)先權,該韓國專利申請以引用的方式全部并入本文。
【權利要求】
1.一種顯示面板,所述顯示面板包括: 多個選通線; 第一時鐘線和第二時鐘線;以及 選通驅動器,其被配置為包括連接到所述多個選通線的多個級,其中所述多個級分組成多個第一種編號的級和多個第二種編號的級,所述多個第一種編號的級的一端連接到所述第一時鐘線,另一端連接到對應的補償晶體管,使得顯示區(qū)位于第一種編號的級與對應的補償晶體管之間,所述多個第二種編號的級的一端連接到所述第二時鐘線,另一端連接到對應的補償晶體管,使得顯示區(qū)位于第二種編號的級與對應的補償晶體管之間。
2.根據權利要求1所述的顯示面板,其中,所述多個級分成第一級組和第二級組,所述第一級組由以交替方式連接的第一種編號的級和第二種編號的級構成,并且所述第二級組由以交替方式連接的第一種編號的級和第二種編號的級構成。
3.根據權利要求2所述的顯示面板,其中,所述第一級組中的第k補償晶體管的柵極被配置為電連接到所述第二級組中的第k選通線。
4.根據權利要求2所述的顯示面板,其中,所述第一級組的最后一級是第二種編號的級,所述第二級組的第一級是第二種編號的級,使得所述第二級組跟隨所述第一級組。
5.根據權利要求2所述的顯示面板,其中,在與所述第一級組中的級的數量對應數量的水平同步間隔將高壓提供給包括在所述第一級組中的選通線。
6.根據權利要求2所述的顯示面板,其中,從所述第二級組的第一級供應的高壓被供應給所述第一級組的第一級的對應的補償晶體管。
7.根據權利要求6所述的顯示面板,其中,從所述第二級組的第一級供應的高壓是從所述第二級組的第一級與顯示區(qū)之間的節(jié)點提供的。
8.根據權利要求6所述的顯示面板,其中,從所述第二級組的第一級供應的高壓是從相鄰區(qū)域的非顯示區(qū)中的節(jié)點向顯示區(qū)提供的。
9.根據權利要求6所述的顯示面板,其中,供應給所述第一級組的第一級的對應的補償晶體管的高壓使所述對應的補償晶體管導通。
10.根據權利要求9所述的顯示面板,其中,如果所述第一級組的第一級的對應的補償晶體管導通,則將低壓供應給與所述第一級組的第一級對應的選通線。
11.根據權利要求1所述的顯示面板,所述顯示面板還包括: 被配置在所述顯示區(qū)的第一側的第一選通驅動器以及被配置在所述顯示區(qū)的與所述第一側相對的第二側的第二選通驅動器,其中所述第一選通驅動器包括用于傳輸時鐘信號的第一時鐘線; 用于傳輸高壓的第一電壓線;以及 用于傳輸低壓的第二電壓線。
12.根據權利要求11所述的顯示面板,其中,所述第二選通驅動器包括用于傳輸時鐘信號的第二時鐘線; 用于傳輸選通高壓的第一電壓線;以及 用于傳輸選通低壓的第二電壓線。
13.—種驅動顯示面板的方法,所述方法包括以下步驟: 將選通驅動器配置為包括連接到多個選通線的多個級,其中所述多個級分組成多個第一種編號的級和多個第二種編號的級; 驅動所述第一種編號的級,所述第一種編號的級的一端包括第一時鐘線,另一端包括對應的補償晶體管,其中顯示區(qū)位于第一種編號的級與對應補的償晶體管之間;以及 驅動所述第二種編號的級,所述第二種編號的級的一端包括第二時鐘線,另一端包括對應的補償晶體管,使得其中顯示區(qū)位于第二種編號的級與對應的補償晶體管之間。
14.根據權利要求13所述的方法,所述方法還包括以下步驟: 驅動由以交替方式連接的第一種編號的級和第二種編號的級構成的第一級組,以及 驅動由以交替方式連接的第一種編號的級和第二種編號的級構成的第二級組。
15.根據權利要求14所述的方法,其中,驅動所述第一級組包括驅動所述第一級組的最后一級,所述最后一級是第二種編號的級,并且 其中,驅動所述第二級組包括驅動所述第二級組的第一級,所述第一級是第二種編號的級,其中所述第二級組跟隨所述第一級組。
16.根據權利要求14所述的方法,其中,驅動所述第一級組和第二級組包括驅動所述第一級組中的第k補償晶體管的柵極,所述柵極電連接到所述第二級組中的第k選通線。
17.根據權利要求14所述的方法,其中,驅動所述第一級組包括在與所述第一級組中的級的數量對應數量的水平 同步間隔用高壓驅動包括在所述第一級組中的選通線。
18.根據權利要求14所述的方法,其中,驅動所述第一級組和第二級組包括驅動所述第二級組的第一級以將高壓供應給所述第一級組的第一級的對應的補償晶體管。
19.根據權利要求18所述的方法,其中,從所述第二級組的第一級供應的高壓是從所述第二級組的第一級與顯示區(qū)之間的節(jié)點提供的。
20.根據權利要求18所述的方法,其中,從所述第二級組的第一級供應的高壓是從相鄰區(qū)域的非顯示區(qū)中的節(jié)點向顯示區(qū)提供的。
【文檔編號】G09G3/36GK103794181SQ201310463566
【公開日】2014年5月14日 申請日期:2013年10月8日 優(yōu)先權日:2012年10月29日
【發(fā)明者】蘇炳成, 崔貞美 申請人:樂金顯示有限公司