国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種陣列基板及顯示面板的制作方法

      文檔序號:2547553閱讀:108來源:國知局
      一種陣列基板及顯示面板的制作方法
      【專利摘要】本發(fā)明提供一種陣列基板及顯示面板,所述陣列基板包括多個第一像素單元與多個第二像素單元,所述第一像素單元與所述第二像素單元交錯排列;所述第一像素單元的每個子像素單元的驅(qū)動電路的第一輸入端接收第一脈沖信號,所述第一像素單元的每個子像素單元的驅(qū)動電路的第二輸入端接收第二脈沖信號,而所述第二像素單元的每個子像素單元的驅(qū)動電路的第一輸入端接收所述第二脈沖信號,所述第二像素單元的每個子像素單元的驅(qū)動電路的第二輸入端接收所述第一脈沖信號,所述第一脈沖信號與所述第二脈沖信號互為反相,以控制所述第一像素單元與所述第二像素單元交替驅(qū)動。通過本發(fā)明實施例,可提高能量利用效率,延長像素單元的壽命。
      【專利說明】一種陣列基板及顯示面板
      【【技術(shù)領(lǐng)域】】
      [0001]本發(fā)明涉及顯示【技術(shù)領(lǐng)域】,具體地,涉及一種陣列基板及顯示面板。
      【【背景技術(shù)】】
      [0002]相比傳統(tǒng)的液晶面板,AMOLED(Active Matrix Organic Light Emitting Diode)顯示面板具有反應(yīng)速度快、高對比度度與廣視角等優(yōu)點。因此AMOLED是顯示器研發(fā)業(yè)者逐漸關(guān)注的技術(shù)。
      [0003]發(fā)光二極管(LED,0LED,等)中,尤其OLED是通過驅(qū)動晶體管在飽合狀態(tài)時產(chǎn)生的電流來驅(qū)動發(fā)光的。目前,OLED面臨許多問題,其中,最主要的是OLED的老化問題。因為現(xiàn)有技術(shù)中,大部分都是通過直流進行OLED的驅(qū)動??昭?未圖示)與電子(未圖示)的傳輸方向是固定不變的,他們分別從正負(fù)極進入一發(fā)光層(未圖示),在發(fā)光層中形成激子,接著輻射發(fā)光。其中,部分未參與發(fā)光的空穴或電子可能會累積在一空穴傳輸層與所述發(fā)光層(未圖示)(或一電子傳輸層與所述發(fā)光層)的界面者流入OLED中。
      [0004]參考圖1,現(xiàn)有技術(shù)中陣列基板的一子像素單元的細(xì)部結(jié)構(gòu)示意圖。一子像素單元10包括數(shù)據(jù)線19、柵極線18、驅(qū)動源16、接地點15與子像素單元23。所述每一子像素單元10還包括發(fā)光 二極管17與所述驅(qū)動電路24。所述驅(qū)動電路還包括每一驅(qū)動電路240包括第一驅(qū)動晶體管11,第二驅(qū)動晶體管12與存儲電容25。也就是說,隨著OLED使用時間增加,發(fā)光層與所述空穴傳輸層(或所述電子傳輸層)的界面累積許多空穴或電子,進而在OLED內(nèi)部形成一內(nèi)建電場,使OLED的一閥值電壓逐漸升高、發(fā)光亮度逐漸降低與電力使用效率逐漸降低。

      【發(fā)明內(nèi)容】

      [0005]本發(fā)明的一目的在于提供一種陣列基板,可提高能量利用效率,延長像素單元的
      口卩。O
      [0006]為實現(xiàn)上述目的,本發(fā)明提供一種陣列基板,所述陣列基板包括多個第一像素單元與多個第二像素單元,所述第一像素單元與第二像素單元交錯排列;其中
      [0007]所述第一像素單元的每個子像素單元的驅(qū)動電路的第一輸入端接收第一脈沖信號時,所述第一像素單元的每個子像素單元的的驅(qū)動電路的第二輸入端會接收第二脈沖信號。所述第二像素單元的驅(qū)動電路的第一輸入端接收所述第二脈沖信號時,所述第二像素單元的每個子像素單元的的驅(qū)動電路的第二輸入端會接收所述第一脈沖信號,所述第一脈沖信號與所述第二脈沖信號互為反相,以控制所述第一像素單元與所述第二像素單元交替驅(qū)動。
      [0008]優(yōu)選地,每一所述驅(qū)動電路包括第一驅(qū)動晶體管、第二驅(qū)動晶體管、第三驅(qū)動晶體管、第四驅(qū)動晶體管與存儲電容;
      [0009]每一所述子像素單元還包括發(fā)光二極管,所述發(fā)光二極管具有第一端與第二端,所述發(fā)光二極管的第一端耦接至驅(qū)動源;[0010]所述第一驅(qū)動晶體管的柵極耦接至其中柵極線,所述第一驅(qū)動晶體管的第一端耦接至所述第三驅(qū)動晶體管的第二端;
      [0011]所述第二驅(qū)動晶體管的第一端耦接至所述發(fā)光二極管的第二端,所述第二驅(qū)動晶體管的第二端耦接至所述接地點;
      [0012]所述第三驅(qū)動晶體管的第一端耦接至數(shù)據(jù)線;
      [0013]所述第四驅(qū)動晶體管的第一端與第二端分別耦接至所述存儲電容的兩端,所述第四驅(qū)動晶體管的第二端耦接至所述接地點;
      [0014]所述第二驅(qū)動晶體管的柵極耦接至所述第一驅(qū)動晶體管的第二端與所述第四驅(qū)動晶體管的第一端;
      [0015]所述像素單元的每個子像素單元的驅(qū)動電路的第一輸入端為所述第三驅(qū)動晶體管的柵極;所述像素單元的每個子像素單元的驅(qū)動電路的第二輸入端為所述第四驅(qū)動晶體管的柵極。
      [0016]優(yōu)選地,所述第一脈沖信號和所述第二脈沖信號的周期分別為幀周期。
      [0017]優(yōu)選地,所述發(fā)光二極管為有機發(fā)光二極管。
      [0018]優(yōu)選地,所述第一驅(qū)動晶體管的第一端為源極,所述第一驅(qū)動晶體管的第二端為漏極。
      [0019]優(yōu)選地,所述第二驅(qū)動晶體管的第一端為源極,所述第二驅(qū)動晶體管的第二端為漏極。
      [0020]優(yōu)選地,所述第三驅(qū)動晶體管的第一端為源極,所述第三驅(qū)動晶體管的第二端為漏極。
      [0021]優(yōu)選地,所述第四驅(qū)動晶體管的第一端為源極,所述第四驅(qū)動晶體管的第二端為漏極。
      [0022]本發(fā)明實施例還提供一種顯示面板,包含上述陣列基版。
      [0023]本發(fā)明實施例通過互為反相的第一脈沖信號和第二脈沖信號控制第一像素單元與第二像素單元交替驅(qū)動,可提高能量利用效率,延長像素單元的壽命。
      【【專利附圖】

      【附圖說明】】
      [0024]圖1,現(xiàn)有技術(shù)中陣列基板的一子像素單元的細(xì)部結(jié)構(gòu)示意圖。
      [0025]圖2,繪示一種本發(fā)明的發(fā)光二極管陣列。
      [0026]圖3,繪示圖2中一子像素單元的細(xì)部結(jié)構(gòu)示意圖。
      [0027]圖4,繪示本發(fā)明第一脈沖信號與第二脈沖信號的時序圖。
      [0028]圖5,繪示本發(fā)明發(fā)光二極管陣列的驅(qū)動效果示意圖。
      【【具體實施方式】】
      [0029]以下各實施例的說明是參考附加的圖式,用以例示本發(fā)明可用以實施的特定實施例。本發(fā)明所提到的方向用語,例如「上」、「下」、「前」、「后」、「左」、「右」、「內(nèi)」、「外」、「側(cè)面」等,僅是參考附加圖式的方向。因此,使用的方向用語是用以說明及理解本發(fā)明,而非用以限制本發(fā)明。
      [0030]參考圖2,繪示一種本發(fā)明的發(fā)光二極管陣列200。參考圖3,繪示圖2中子像素單元100r,IOOg, IOOb (后續(xù)以100為代表)的細(xì)部結(jié)構(gòu)示意圖。一有源矩陣有機發(fā)光二極管陣列200,包括多個像素單元230a, 230b,多個數(shù)據(jù)線180,180a, 180b, 180c, 180d, 180e (后續(xù)以180為代表),多個柵極線190,190a, 190b, 190c, 190d(后續(xù)以190為代表),驅(qū)動源160以及接地點150。
      [0031]所述多個像素單元230a,230b包括多個第一像素單元230a與多個第二像素單元230b,所述第一像素單元230a與第二像素單元230b交錯排列。每一像素單元230a,230b包括至少一子像素單元100。每一子像素單元100包括發(fā)光二極管170與驅(qū)動電路240。每一驅(qū)動電路240包括第一驅(qū)動晶體管110,第二驅(qū)動晶體管120,第三驅(qū)動晶體管130,第四驅(qū)動晶體管140,與存儲電容250。每個驅(qū)動晶體管有柵極,第一端與第二端。所述每個驅(qū)動晶體管的第一端為源極,所述每個驅(qū)動晶體管的第二端為漏極。
      [0032]所述發(fā)光二極管170的第一端耦接至所述驅(qū)動源160。
      [0033]所述第三驅(qū)動晶體管130的第一端耦接至數(shù)據(jù)線180。
      [0034]所述第一驅(qū)動晶體管110的柵極偶接至柵極線190。所述第一驅(qū)動晶體管110的
      第一端耦接至所述第三驅(qū)動晶體管130的第二端。
      [0035]所述第四驅(qū)動晶體管140的第一端與第二端分別耦接至所述存儲電容250的兩端。所述第四驅(qū)動晶體管140的第二端耦接至一接地點150。
      [0036]所述第二驅(qū)動晶體管120的柵極耦接至所述第一驅(qū)動晶體管110的第二端與所述第四驅(qū)動晶體管140的第一端。所述第二驅(qū)動晶體管120的第一端耦接至所述發(fā)光二極管170的第二端。所述第二驅(qū)動晶體管120的第二端耦接至所述接地點150。
      [0037]第一像素單元230a的每個子像素單元100的驅(qū)動電路240的第一輸入端接收第一脈沖信號210,而第二像素單元230b的每個子像素單元100的驅(qū)動電路的第一輸入端分別接第二脈沖信號220。第一像素單元230a的每個子像素單元100的驅(qū)動電路的第二輸入端接收所述第二脈沖信號220,而第二像素單元230b的每個子像素單元100的驅(qū)動電路的第二輸入端接收所述第一脈沖信號210。所述像素單元230a,230b的每個子像素單元100的驅(qū)動電路240的第一輸入端即為所述第三驅(qū)動晶體管130的柵極;所述像素單元230a, 230b的每個子像素單元100的驅(qū)動電路240的第二輸入端即為所述第四驅(qū)動晶體管140的柵極。
      [0038]參考圖4,繪示本發(fā)明第一脈沖信號210與第二脈沖信號220的時序圖。如圖所示,第一脈沖信號210與第二脈沖信號220互為反相。所述第一脈沖信號210和所述第二脈沖信號220的周期分別為幀周期。即當(dāng)?shù)谝幻}沖信號210為高電平時,所述第二脈沖信號220便為低電平。因此可以使第一像素單元230a與第二像素單元230b交替發(fā)光。舉例來說,在第η幀時間里,只有第一像素單元230a的發(fā)光二極管170發(fā)光,第二像素單元230b的發(fā)光二極管170為截止?fàn)顟B(tài)。然而,在第n+1幀時間中,所述第一像素單元230a與所述第二像素單元230b被交替驅(qū)動,使得第一像素單元230a與所述第二像素單元230b交替發(fā)光與截止。當(dāng)所述第一像素單元230a與所述第二像素單元230b的發(fā)光二極管170為截止?fàn)顟B(tài)時,可以避免部分未參與發(fā)光的空穴(未圖不)或電子(未圖不)累積在一空穴傳輸層(未圖示)與所述發(fā)光層(未圖示)(或一電子傳輸層與所述發(fā)光層)的界面或者流入OLED 中。
      [0039]參考圖5,繪示本發(fā)明發(fā)光二極管陣列的驅(qū)動效果示意圖。舉例來說,在第η幀時間里,第一像素單元230a皆為發(fā)光;第二像素單元230b皆為截止。亦即,每一個像素單元230a,230b與其相鄰(上下左右)的像素單元不會同時發(fā)光或截止。在第n+1幀時間里,第一像素單元230a與第二像素單元230b與第η幀的區(qū)別就是每個像素單元的狀態(tài)都改變(發(fā)光或截止)。因此通過交替驅(qū)動兩個相鄰像素單元的發(fā)光二極管170,避免了發(fā)光二極管閥值電壓的上升,進而使發(fā)光亮度不會降低與提高電力的使用效率。再者,因為發(fā)光二極管170的閥值電壓上升會使發(fā)光二極管加速老化,本發(fā)明因為降低閥值電壓的上升進而延長了發(fā)光二極管170的壽命與改善畫面的品質(zhì)。
      [0040]綜上所述,雖然本發(fā)明已以優(yōu)選實施例揭露如上,但上述優(yōu)選實施例并非用以限制本發(fā)明,本領(lǐng)域的普通技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),均可作各種更動與潤飾,因此本發(fā)明的保護范圍以權(quán)利要求界定的范圍為準(zhǔn)。
      【權(quán)利要求】
      1.一種陣列基板,其特征在于,所述陣列基板包括多個第一像素單元與多個第二像素單元,所述第一像素單元與所述第二像素單元交錯排列;其中 所述第一像素單元的每個子像素單元的驅(qū)動電路的第一輸入端接收第一脈沖信號,所述第一像素單元的每個子像素單元的驅(qū)動電路的第二輸入端接收第二脈沖信號,而所述第二像素單元的每個子像素單元的驅(qū)動電路的第一輸入端接收所述第二脈沖信號,所述第二像素單元的每個子像素單元的的驅(qū)動電路的第二輸入端接收所述第一脈沖信號,所述第一脈沖信號與所述第二脈沖信號互為反相,以控制所述第一像素單元與所述第二像素單元交替驅(qū)動。
      2.根據(jù)權(quán)利要求1的陣列基板,其特征在于,每一所述驅(qū)動電路包括第一驅(qū)動晶體管、第二驅(qū)動晶體管、第三驅(qū)動晶體管、第四驅(qū)動晶體管與存儲電容; 每一所述子像素單元還包括發(fā)光二極管,所述發(fā)光二極管具有第一端與第二端,所述發(fā)光二極管的第一端耦接至驅(qū)動源; 所述第一驅(qū)動晶體管的柵極耦接至其中柵極線,所述第一驅(qū)動晶體管的第一端耦接至所述第三驅(qū)動晶體管的第二端; 所述第二驅(qū)動晶體管的第一端耦接至所述發(fā)光二極管的第二端,所述第二驅(qū)動晶體管的第二端耦接至所述接地點; 所述第三驅(qū)動晶體管的第一端耦接至數(shù)據(jù)線; 所述第四驅(qū)動晶體管的第一端與第二端分別耦接至所述存儲電容的兩端,所述第四驅(qū)動晶體管的第二端耦接至接地點; 所述第二驅(qū)動晶體管的柵極耦接至所述第一驅(qū)動晶體管的第二端與所述第四驅(qū)動晶體管的第一端; 所述像素單元的每個子像素單元的驅(qū)動電路的第一輸入端為所述第三驅(qū)動晶體管的柵極;所述像素單元的每個子像素單元的驅(qū)動電路的第二輸入端為所述第四驅(qū)動晶體管的柵極。
      3.根據(jù)權(quán)利要求1或2所述的陣列基板,其特征在于,所述第一脈沖信號和所述第二脈沖信號的周期分別為幀周期。
      4.根據(jù)權(quán)利要求2所述的陣列基板,其特征在于,所述發(fā)光二極管為有機發(fā)光二極管。
      5.根據(jù)權(quán)利要求2所述的陣列基板,其特征在于,所述第一驅(qū)動晶體管的第一端為源極,所述第一驅(qū)動晶體管的第二端為漏極。
      6.根據(jù)權(quán)利要求5所述的陣列基板,其特征在于,所述第二驅(qū)動晶體管的第一端為源極,所述第二驅(qū)動晶體管的第二端為漏極。
      7.根據(jù)權(quán)利要求6所述的陣列基板,其特征在于,所述第三驅(qū)動晶體管的第一端為源極,所述第三驅(qū)動晶體管的第二端為漏極。
      8.根據(jù)權(quán)利要求7所述的陣列基板,其特征在于,所述第四驅(qū)動晶體管的第一端為源極,所述第四驅(qū)動晶體管的第二端為漏極。
      9.一種顯示面板,其特征在于,包含權(quán)利要求1?8中任一項所述的陣列基板。
      【文檔編號】G09G3/32GK103985354SQ201410204677
      【公開日】2014年8月13日 申請日期:2014年5月15日 優(yōu)先權(quán)日:2014年5月15日
      【發(fā)明者】徐向陽 申請人:深圳市華星光電技術(shù)有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1