移位寄存單元及驅(qū)動(dòng)電路及顯示裝置制造方法
【專利摘要】本發(fā)明提供了一種移位寄存單元包括依次電連接的雙向選擇單元、鎖存單元、運(yùn)算單元和緩沖單元,還包括與鎖存單元電連接的重置單元。雙向選擇單元包括第一輸入端、第二輸入端、第一方向掃描控制端和第二方向掃描控制端;鎖存單元包括傳輸門、第一時(shí)鐘控制反相器和第一反相器;運(yùn)算單元包括第二時(shí)鐘控制反相器和第一晶體管。本發(fā)明還提供一種包括沿第一方向排列為多級(jí)的該移位寄存單元的驅(qū)動(dòng)電路以及包括此驅(qū)動(dòng)電路的顯示裝置。本發(fā)明提供的移位寄存單元、驅(qū)動(dòng)電路以及顯示裝置不僅可簡化電路,節(jié)省邊框?qū)挾龋贿€可以減少電信號(hào)的反相次數(shù),降低功耗。
【專利說明】
移位寄存單元及驅(qū)動(dòng)電路及顯示裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種顯示裝置,特別涉及一種顯示驅(qū)動(dòng)電路中的移位寄存單元及具有該移位寄存單元的驅(qū)動(dòng)電路。
【背景技術(shù)】
[0002]近些年來,有源矩陣型顯示裝置得到普及,例如,廣泛應(yīng)用在移動(dòng)電話、平板電腦、1?3、1?4等移動(dòng)設(shè)備中。在現(xiàn)有技術(shù)中,顯示裝置中包括多個(gè)掃描線(柵極線〉、多個(gè)信號(hào)線(數(shù)據(jù)線)和有多個(gè)掃描線(柵極線)和信號(hào)線(數(shù)據(jù)線)相交圍合而成的像素區(qū)域。在驅(qū)動(dòng)該顯示裝置時(shí),現(xiàn)有技術(shù)通常在顯示裝置的邊框區(qū)域形成驅(qū)動(dòng)電路,驅(qū)動(dòng)電路包括多個(gè)移位寄存單元。移位寄存單元一般包括鎖存單元、重置單元、與非單元和緩沖單元。如圖1所示,移位寄存單元包括雙向選擇單元12、鎖存單元13、重置單元14、與非單元15和緩沖單元16。鎖存單元13通常采用兩個(gè)時(shí)鐘控制反相器和一個(gè)反相器組成一個(gè)鎖存結(jié)構(gòu),兩個(gè)時(shí)鐘控制反相器由同一個(gè)時(shí)鐘信號(hào)控制且始終工作在不同的狀態(tài)。重置單元14通過一個(gè)?溝道型晶體管接入重置信號(hào),將鎖存單元重置。與非單元15將鎖存單元輸出的肥XI信號(hào)與另一個(gè)時(shí)鐘信號(hào)進(jìn)行運(yùn)算,并經(jīng)過包括3個(gè)反相器的緩沖單元輸出信號(hào)。
[0003]現(xiàn)有移位寄存單元需要經(jīng)過三次正負(fù)信號(hào)交替,存在功耗較大的問題;并且顯示裝置邊框大小的設(shè)計(jì)很大程度上取決于移位寄存單元的設(shè)計(jì),現(xiàn)有技術(shù)中移位寄存單元過于復(fù)雜,影響了窄邊框的實(shí)現(xiàn)。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的實(shí)施例所要解決的技術(shù)問題是現(xiàn)有技術(shù)的移位寄存單元、具有該移位寄存單元的驅(qū)動(dòng)電路和具有該驅(qū)動(dòng)電路的功耗較大和內(nèi)部器件結(jié)構(gòu)復(fù)雜影響邊框?qū)挾鹊膯栴}。
[0005]為了解決上述技術(shù)問題,本發(fā)明的實(shí)施例提供了一種移位寄存單元,包括雙向選擇單元、鎖存單元、運(yùn)算單元、重置單元和緩沖單元;
[0006]所述雙向選擇單元的輸出端電連接所述鎖存單元的輸入端,所述鎖存單元的輸出端電連接所述運(yùn)算單元的輸入端、所述運(yùn)算單元的輸出端連接所述緩沖單元的輸入端、所述緩沖單元的輸出端為移位寄存單元的輸出端。所述重置單元的輸出端電連接所述鎖存單元的移位信號(hào)端;
[0007]所述雙向選擇單兀包括第一輸入端、第二輸入端、第一方向掃描控制端和第二方向掃描控制端;
[0008]所述鎖存單元包括傳輸門、第一時(shí)鐘控制反相器和第一反相器,所述傳輸門的輸出端電連接所述第一時(shí)鐘控制反相器的輸出端、所述第一反相器的輸入端和所述移位信號(hào)端,所述第一反相器的輸出端連接所述第一時(shí)鐘控制反相器的輸入端。
[0009]所述運(yùn)算單元包括第二時(shí)鐘控制反相器和第一晶體管,所述第二時(shí)鐘控制反相器的輸出端電連接所述第一晶體管的第二極,所述第一晶體管的第一極電連接所述第一電位。本發(fā)明還提供移位寄存單元在鎖存單元用傳輸門替代了一個(gè)時(shí)鐘控制反相器,不僅使電路更加簡單,還減少了晶體管的數(shù)量,有利于窄邊框的實(shí)現(xiàn);其次在運(yùn)算單元采用時(shí)鐘控制反相器替代了與非門并結(jié)合緩沖單元減少了一個(gè)反相器,使運(yùn)算結(jié)果只通過二級(jí)反相器作為移位寄存單元的輸出信號(hào),節(jié)省了功耗。
[0010]本發(fā)明還提供一種驅(qū)動(dòng)電路,包括本發(fā)明實(shí)施例提供的移位寄存單元,所述移位寄存單元沿第一方向排列為多級(jí);
[0011 ] 沿所述第一方向排列的前一級(jí)移位寄存單兀的移位信號(hào)端電連接沿所述第一方向排列的后一級(jí)移位寄存單兀第一輸入端,沿所述第一方向排列的前一級(jí)移位寄存單兀的第二輸入端電連接沿所述第一方向排列的后一級(jí)移位寄存單元移位信號(hào)端;
[0012]所述第一方向掃描控制端接入第一掃描控制信號(hào),所述第二方向掃描控制端接入第二掃描信號(hào),所述第一方向掃描控制端和所述第二方向掃描控制端控制所述柵極驅(qū)動(dòng)電路沿所述第一方向或所述第二方向進(jìn)行掃描;
[0013]所述第二方向?yàn)樗龅谝环较虻姆捶较颉?br>
[0014]本發(fā)明提供的驅(qū)動(dòng)電路可以實(shí)現(xiàn)第一方向和第二方向的掃描,且采用本發(fā)明提供的垂直移位驅(qū)動(dòng)單元級(jí)聯(lián)而成,同樣具有簡化電路、減少器件和降低功耗的優(yōu)點(diǎn)。
[0015]本發(fā)明還提供一種顯示裝置,包括顯示區(qū)以及包圍所述顯示區(qū)的邊框區(qū);其中,所述顯示區(qū)至少一側(cè)的邊框區(qū)設(shè)置本發(fā)明提供的驅(qū)動(dòng)電路。
[0016]本發(fā)明提供的顯示裝置,由于采用本發(fā)明提供的驅(qū)動(dòng)電路和移位寄存單元,其不僅采用了較少的器件,節(jié)約了邊框?qū)挾?,還減少了正負(fù)信號(hào)交替次數(shù),節(jié)省了功耗。
【專利附圖】
【附圖說明】
[0017]圖1為現(xiàn)有技術(shù)中移位寄存單兀的|吳塊連接圖;
[0018]圖2為本發(fā)明實(shí)施例提供的移位寄存單元的模塊連接圖;
[0019]圖3為本發(fā)明實(shí)施例提供的一種移位寄存單元的電路圖;
[0020]圖4a為圖3中鎖存單元的一種工作狀態(tài);
[0021]圖4b為圖3中鎖存單元的另一種工作狀態(tài);
[0022]圖5為本發(fā)明實(shí)施例提供的一種移位寄存單元的工作時(shí)序圖;
[0023]圖6為本發(fā)明實(shí)施例提供的一種驅(qū)動(dòng)電路的模塊連接圖;
[0024]圖7a為本發(fā)明實(shí)施例提供的一種驅(qū)動(dòng)電路沿第一方向驅(qū)動(dòng)的工作時(shí)序圖;
[0025]圖7b為本發(fā)明實(shí)施例提供的一種驅(qū)動(dòng)電路沿第二方向驅(qū)動(dòng)的工作時(shí)序圖;
[0026]圖8a為本發(fā)明實(shí)施例提供的一種顯示裝置的俯視圖;
[0027]圖Sb為本發(fā)明實(shí)施例提供的另一種顯示裝置的俯視圖。
【具體實(shí)施方式】
[0028]為使本發(fā)明的上述目的、特征和優(yōu)點(diǎn)能夠更加明顯易懂,下面結(jié)合附圖對(duì)本發(fā)明的【具體實(shí)施方式】做詳細(xì)的說明。
[0029]在下面的描述中闡述了很多具體細(xì)節(jié)以便于充分理解本發(fā)明,但是本發(fā)明還可以采用其他不同于在此描述的其它方式來實(shí)施,因此本發(fā)明不受下面公開的具體實(shí)施例的限制。
[0030]本發(fā)明提供一種移位寄存單元,其模塊連接如圖2所示,包括雙向選擇單元22、鎖存單元23、運(yùn)算單元25、重置單元24和緩沖單元26。雙向選擇單元22的輸出端電連接鎖存單元23的輸入端,鎖存單元23的輸出端電連接運(yùn)算單元的輸入端25,運(yùn)算單元25的輸出端連接緩沖單元26的輸入端,緩沖單元27的輸出端為移位寄存單元的輸出端Gout。重置單元24的輸出端電連接鎖存單元23的移位信號(hào)端Next ;
[0031]雙向選擇單兀22包括第一輸入端IN1、第二輸入端IN2、第一方向掃描控制端U2D和第二方向掃描控制端D2U。
[0032]鎖存單元23包括傳輸門TG、第一時(shí)鐘控制反相器CKINV1和第一反相器INV1,傳輸門TG的輸出端電連接第一時(shí)鐘控制反相器CKINV1的輸出端和第一反相器INV1的輸入端和移位信號(hào)端Next,第一反相器INV1的輸出端連接第一時(shí)鐘控制反相器CKIVN1的輸入端。
[0033]運(yùn)算單元25包括第二時(shí)鐘控制反相器CKINV2和第一晶體管T1,第二時(shí)鐘控制反相器CKINV2的輸出端電連接第一晶體管T1的第二極,第一晶體管T1的第一極電連接第一電位。
[0034]緩沖單元26包括第二反相器INV2和第三反相器INV3,第二反相器INV2的輸出端電連接第三反相器INV3的輸入端,第三反相器INV3的輸出端電連接移位寄存單元的輸出端 Gout。
[0035]繼續(xù)參考圖2中的鎖存單元23,鎖存單元23還包括第四反相器INV4,第四反相器INV4的輸入端電連接第一時(shí)鐘信號(hào)端CLK1和第一時(shí)鐘控制反相器CNINV1的第二控制端。第四反相器INV4D的輸出端電連接第一時(shí)鐘控制反相器的第一控制端,將第一時(shí)鐘信號(hào)端CLK1接入的時(shí)鐘信號(hào)反相。第一時(shí)鐘信號(hào)端CLK1接入的原本的第一時(shí)鐘信號(hào)和經(jīng)過反相后的第一時(shí)鐘信號(hào)分別接入第一時(shí)鐘控制反相器CNINV1的兩個(gè)控制端,如圖2所不,第一時(shí)鐘信號(hào)端CLK1電連接第一時(shí)鐘控制反相器CKINV1的第一控制端,第一時(shí)鐘信號(hào)端CLK1經(jīng)第四反相器INV4反相后的電連接第一時(shí)鐘控制反相器的第二控制端,可見第一時(shí)鐘控制反相器CKINV1的第一控制端和第一時(shí)鐘控制反相器CKINV1的第二控制端工作在兩個(gè)不同的狀態(tài)。第四反相器INV4的輸入端還電連接傳輸門TG的第一控制端,第四反相器INV4的輸出端還電連接傳輸門TG的第二控制端,可見傳輸門的兩個(gè)控制端信號(hào)也是互補(bǔ)的,最終使輸出信號(hào)等于輸入信號(hào)且將兩個(gè)控制端的信號(hào)錯(cuò)開,防止靜電短路。
[0036]繼續(xù)參考圖2,運(yùn)算單元25還包括第五反相器INV5,第五反相器INV5的輸入端電連接第二時(shí)鐘信號(hào)端CLK2和第二時(shí)鐘控制反相器CKINV2的第一控制端,第五反相器INV5的輸出端電連接第二時(shí)鐘控制反相器CKINV2的第二控制端和第一晶體管T1的柵極。運(yùn)算單元25中的第五反相器INV5與鎖存單元23中的第四反相器INV4功能相似,都是控制時(shí)鐘控制器工作在兩個(gè)狀態(tài)。但第五反相器INV5與第四反相器INV4的區(qū)別點(diǎn)為:第五反相器INV5的輸入端,即第二時(shí)鐘信號(hào)端CKINV2的輸出端,電連接第二時(shí)鐘控制反相器CKINV2的第一控制端;第五反相器INV5的輸出端,即第二時(shí)鐘信號(hào)端CKINV2的經(jīng)過反相后,電連接第二時(shí)鐘控制反相器CKINV2的第二控制端。
[0037]請(qǐng)繼續(xù)參考圖2,重置單元24包括重置信號(hào)端Grest和第二晶體管T2,重置信號(hào)端Grest電連接第二晶體管T2的柵極,第二晶體管T2的第一極電連接第一電位,第二晶體管T2的第二極電連接鎖存單元23的移位信號(hào)端Next。重置信號(hào)單元24對(duì)移位寄存單元進(jìn)行重置,其也電連接移位信號(hào)端他#,移位信號(hào)端他#主要用于將信號(hào)傳輸?shù)搅硪患?jí)移位寄存單元,其具體連接和工作方式將在后續(xù)介紹。
[0038]進(jìn)一步,第一晶體管II和第二晶體管12優(yōu)選為~溝道型晶體管,這樣第一晶體管丁1和第二晶體管12均為高電平導(dǎo)通,其未工作時(shí)處于低電平狀態(tài),這樣可進(jìn)一步減少功耗。
[0039]本發(fā)明提供的移位寄存單元減少了與非門電路,且將原先的一級(jí)時(shí)鐘控制反相器調(diào)整為傳輸門,在最終的兩級(jí)反相器前增加一個(gè)管子控制最終輸出信號(hào)的穩(wěn)定性。相比之前的移位寄存單元,每一級(jí)均能簡電路;此外在去除了與非門電路,且將第二時(shí)鐘控制的反相器作為第一級(jí)緩沖,減少了信號(hào)的正負(fù)極性轉(zhuǎn)換的次數(shù),在維持穩(wěn)定輸出的前提下降低了功耗。
[0040]本發(fā)明提供一種移位寄存單元,其電路連接入圖3所示,結(jié)合圖2,雙向選擇單包括第三至第六晶體管,第一方向掃描控制端似0電連接第三晶體管13的柵極和第五晶體管15的柵極,第二方向掃描控制端02口電連接第四晶體管14的柵極和第六晶體管16的柵極,第一輸入端1附電連接第三晶體管了3的第一極和第四晶體管!'4的第一極,第二輸入端1X2電連接第五晶體管15的第一極和第六晶體管16的第一極,第三至第六晶體管的第二極電連接雙向選擇單元的輸出端。第一方向掃描控制端口20和第二掃描控制端02口可分別接入第一掃描信號(hào)和第二掃描信號(hào),來控制第三至第六晶體管的打開或關(guān)閉,從而使第一輸入端I附或第二輸入端I吧接入的信號(hào)輸入移位寄存單元。
[0041]鎖存單元包括第七至第十六晶體管,雙向選擇單元的輸出端電連接第七晶體管17的第一極和第八晶體管18的第一極;第七晶體管17的第二極和第八晶體管18的第二極電連接第十一晶體管111的柵極、第十二晶體管112的第二極、第十三晶體管113的第二極和移位信號(hào)端他# ;第七晶體管17的柵極電連接第九晶體管19的第二極、第十晶體管110的第二極和第十四晶體管114的柵極。第九晶體管19的柵極電連接第一時(shí)鐘信號(hào)端0^1 ;第九晶體管19的第一極電連接第二電位。第十晶體管110的柵極電連接第一時(shí)鐘信號(hào)端0^1,第十晶體管110的第一極電連接第一電位。第十一晶體管111的第一極電連接第二電位;第十一晶體管111的第二極電連接第十二晶體管112的第一極。第十二晶體管112的柵極電連接第十三晶體管113的柵極和鎖存單元的輸出端。第十三晶體管113第一極電連接第十四晶體管114的第二極,第十四晶體管114的第一極電連接所述第一電位。移位信號(hào)端他#電連接第十五晶體管115的柵極和第十六晶體管116的柵極,第十五晶體管丁15的第一極電連接第二電位,第十五晶體管115的第二極電連接第十六晶體管116的第二極和鎖存單元的輸出端。第十六晶體管116的第一極電連接所述第一電位。
[0042]第九晶體管19和第十晶體管110為圖2中第四反相器I附4,當(dāng)?shù)谄呔w管17、第九晶體管19、第十一晶體管111和第十二晶體管112為?溝道型晶體管,第八晶體管18、第十晶體管110、第十三晶體管113和第十四晶體管114為~溝道型晶體管,第二電位為高電平電位,第一電位為低電平電位時(shí):
[0043]為第一時(shí)鐘信號(hào)端0^1接入低電平,則第九晶體管19打開,第十晶體管110關(guān)閉,第一時(shí)鐘控制反相器0(1附1的第一控制端即第十一晶體管關(guān)閉,第八晶體管18即傳輸門%的第二控制端關(guān)閉;此時(shí)第九晶體管19的第二極即第四反相器I附4的輸出端輸出高電平信號(hào)(反相作用),第一時(shí)鐘控制反相器0(1附1的第二控制端即第十四晶體管114打開;傳輸門TG的第一控制端即第七晶體管T7關(guān)閉,此時(shí)如圖4a所示,鎖存單元工作為傳輸門TG關(guān)閉;第一時(shí)鐘控制反相器CNINVl處于鎖存狀態(tài);
[0044]為第一時(shí)鐘信號(hào)端CLKl接入高電平,則第九晶體管T9關(guān)閉,第十晶體管TlO打開,第一時(shí)鐘控制反相器CKINVl的第一控制端即第十一晶體管打開,第八晶體管T8即傳輸門TG的第二控制端關(guān)閉;此時(shí)第九晶體管T9的第二極即第四反相器INV4的輸出端輸出低電平信號(hào)(反相作用),第一時(shí)鐘控制反相器CKINVl的第二控制端即第十四晶體管T14關(guān)閉;傳輸門TG的第一控制端即第七晶體管T7打開,此時(shí)如圖4b所不,傳輸門TG進(jìn)行傳輸,第一時(shí)鐘控制反相器CKINVl也進(jìn)行傳輸。
[0045]繼續(xù)參考圖3,運(yùn)算單元還包括第十七至第二十二晶體管,第二時(shí)鐘信號(hào)端CLK2電連接第十七晶體管T17的柵極、第十八晶體管T18的柵極和第二十二晶體管T22的柵極。第十七晶體管T17的第一極電連接第二電位,第十七晶體管T17的第二極電連接第十八晶體管T18的第二極、第十九晶體管T19的柵極和第一晶體管Tl的柵極。第十八晶體管T18的第一極電連接所述第一電位,第十九晶體管T19的第一極電連接所述第二電位,第十九晶體管T19的第二極電連接第二十晶體管T20的第一極。第二十晶體管T20的柵極電連接第二十一晶體管T21的柵極和鎖存單元的輸出端,第二十晶體管T20的第二極電連接第二十一晶體管T21的第二極、第一柵極管Tl的第二極和運(yùn)算單元的輸出端。第二十一晶體管T21的第一極電連接第二十二晶體管T22的第二極,第二十二晶體管T22的第一極電連接第一電位,第一晶體管Tl的第一極電連接所述第一電位。
[0046]第十七晶體管T17和第十八晶體管T18為圖2所示的第五反相器INV5,第十九至第二十二晶體管為圖2所示的第二時(shí)鐘控制反相器CKINV2,其與鎖存單元輸出的結(jié)果進(jìn)行運(yùn)算后輸入后續(xù)單元。當(dāng)?shù)谑呔w管T17、第十九晶體管T19和第二十晶體管T20為P溝道型晶體管,第十八晶體管T18、第二 i^一晶體管T21、第二十二晶體管T22和第一晶體管Tl為N溝道型晶體管,第二電位為高電平電位,第一電位為低電平電位時(shí):
[0047]為第二時(shí)鐘信號(hào)端CLK2接入低電平,則第十七晶體管T17打開,第十八晶體管T18關(guān)閉,第二時(shí)鐘控制反相器CKINV2的第二控制端即第二十二晶體管T22關(guān)閉;此時(shí)第十七晶體管T17的第二極即第五反相器INV4的輸出端輸出高電平信號(hào)(反相作用),第二時(shí)鐘控制反相器CKINV2的第一控制端即第十九晶體管T19關(guān)閉,第一晶體管Tl打開,此時(shí),整個(gè)第二時(shí)鐘控制反相器CKINV2處于關(guān)閉狀態(tài),其輸出處于懸空開路,運(yùn)算單元輸出第一晶體管Tl接入的低電平信號(hào);
[0048]為第二時(shí)鐘信號(hào)端CLK2接入高電平,則第十七晶體管T17關(guān)閉,第十八晶體管T18打開,第二時(shí)鐘控制反相器CKINV2的第二控制端即第二十二晶體管T22打開;此時(shí)第十七晶體管T17的第二極即第五反相器INV4的輸出端輸出低電平信號(hào)(反相作用),第二時(shí)鐘控制反相器CKINV2的第一控制端即第十九晶體管T19打開,第一晶體管Tl關(guān)閉,此時(shí),第二時(shí)鐘控制反相器CKINV2等效為一個(gè)反相器,運(yùn)算單元輸出鎖存單元輸出的反相結(jié)果,起到了進(jìn)行緩沖作用。
[0049]繼續(xù)參考圖3緩沖單元包括第二十三至第二十六晶體管,運(yùn)算單元的輸出端電連接第二十三晶體管T23的柵極和第二十四晶體管T24的柵極;第二十三晶體管T23的第二極電連接第二十四晶體管T24的第二極、第二十五晶體管T25的柵極和第二十六晶體管T26的柵極;第二十五晶體管T25的第二極電連接第二十六晶體管T26的第二極和緩沖單元的輸出端;第二十三晶體管T23的第一極和第二十五晶體管T25的第一極電連接第二電位,第二十四晶體管T24的第一極和第二十六晶體管T26的第一極電連接所述第一電位。
[0050]第二十三晶體管T23和第二十四晶體管T24為圖2所示緩沖單元的第二反相器INV2,第二十五晶體管T25和第二十六晶體管T26為圖2所示緩沖單元的第三反相器INV3。其通過將運(yùn)算單元輸出的信號(hào)經(jīng)過兩次反相放大,然后由移位寄存單元輸出。
[0051]繼續(xù)參考圖3,重置單元包括重置信號(hào)端Grest和第二晶體管T2,重置信號(hào)端Grest電連接第二晶體管T2的柵極,第二晶體管T2的第二極電連接鎖存單元的移位信號(hào)端Next,第二晶體管T2的第一極電連接第一電位。
[0052]進(jìn)一步,第一晶體管T1、第二晶體管T2、第三晶體管T3、第六晶體管T6、第八晶體管T8、第十晶體管T10、第十三晶體管T13、第十四晶體管T14、第十六晶體管T16、第十八晶體管T18、第二i^一晶體管T21、第二十二晶體管T22、第二十四晶體管T24和第二十六晶體T26管均為N溝道型晶體管;
[0053]第四晶體管T4、第五晶體管T5、第七晶體管T7、第九晶體管T9、第i^一晶體管T11、第十二晶體管T12、第十五晶體管T15、第十七晶體管T17、第十九晶體管T19、第二十晶體管T20、第二十三晶體管T23和第二十五晶體管T25均為P溝道型晶體管。
[0054]本發(fā)明提供的上述移位寄存單元的工作時(shí)序如圖5所示,第一電位為低電平電位、第二電位為高電平電位,第一時(shí)鐘信號(hào)端CLK1接入第一時(shí)鐘信號(hào),第二時(shí)鐘信號(hào)CLK2接入第二時(shí)鐘信號(hào)?,F(xiàn)結(jié)合圖3對(duì)電路動(dòng)作進(jìn)行說明:
[0055]P1階段:重置信號(hào)Grest端為高電平電位,第二晶體管T2導(dǎo)通,將移位寄存單元重置。
[0056]P2階段:第一時(shí)鐘信號(hào)端CLK1為高電平電位,由圖4b及其分析可知,傳輸門TG和第一時(shí)鐘控制反相器CKINV1處于傳輸狀態(tài),由輸入端IN1或IN2輸入的高電平接入移位信號(hào)端Next并經(jīng)反相后傳輸至運(yùn)算單元,此時(shí)第二時(shí)鐘信號(hào)端CLK2為低電平電位,由圖3對(duì)運(yùn)算單元的分析可知,整個(gè)第二時(shí)鐘控制反相器CKINV2處于關(guān)閉狀態(tài),其輸出處于懸空開路,運(yùn)算單元輸出第一晶體管T1接入的低電平信號(hào)。低電平信號(hào)經(jīng)過緩沖單元的兩次反相依然輸出低電平信號(hào),因此移位寄存單元的輸出端Gout為低電平。
[0057]P3階段:第一時(shí)鐘信號(hào)端CLK1為低電平電位,由圖4a即分析可知,傳輸門TG關(guān)閉,第一時(shí)鐘控制反相器CNINV1處于鎖存狀態(tài),由于P2階段已接入了信號(hào),此信號(hào)被鎖存在鎖存單元中,因此高電平繼續(xù)接入移位信號(hào)端Next。第二時(shí)鐘信號(hào)端CLK2為低電平電位,由圖3對(duì)運(yùn)算單元的分析可知,整個(gè)第二時(shí)鐘控制反相器CKINV2處于關(guān)閉狀態(tài),其輸出處于懸空開路,運(yùn)算單元依然輸出第一晶體管T1接入的低電平信號(hào)。低電平信號(hào)經(jīng)過緩沖單元的兩次反相依然輸出低電平信號(hào),因此移位寄存單元的輸出端Gou依然t為低電平。
[0058]P4階段,第一時(shí)鐘信號(hào)端CLK1為低電平電位,由圖4a即分析可知,傳輸門TG關(guān)閉,第一時(shí)鐘控制反相器CNINV1處于鎖存狀態(tài),由于P2階段已接入了信號(hào),此信號(hào)被鎖存在鎖存單元中,因此高電平繼續(xù)接入移位信號(hào)端Next。第二時(shí)鐘信號(hào)端CLK2為高電平電位,由圖3對(duì)運(yùn)算單元的分析可知,此時(shí)第二時(shí)鐘控制反相器CKINV2等效為一個(gè)反相器,運(yùn)算單元輸出鎖存單元輸出的反相結(jié)果,即高電平;高電平經(jīng)過緩沖單元兩次反相后輸出,輸出端Gout輸出高電平。此時(shí)當(dāng)該級(jí)的開關(guān)為高電平導(dǎo)通時(shí),該級(jí)則被驅(qū)動(dòng)。
[0059]本發(fā)明提供的移位寄存單元,用傳輸門TG代替了一級(jí)時(shí)鐘控制反相器,讓運(yùn)算單元承擔(dān)了首級(jí)緩沖的作用,節(jié)省了器件,減少了電信號(hào)的反相次數(shù),節(jié)省了功耗和邊框?qū)挾取?br>
[0060]本發(fā)明還提供一種驅(qū)動(dòng)電路,包括本發(fā)明提供的移位寄存單元,所述移位寄存單元沿第一方向排列為多級(jí):
[0061]沿第一方向排列的前一級(jí)移位寄存單元的移位信號(hào)端^6X1電連接后一級(jí)移位寄存單元第一輸入端爪1,如圖7所示,即沿第一方向的第一級(jí)移位寄存單元?1的移位信號(hào)端他#電連接第二級(jí)移位寄存單元?2的第一輸入端I[,第二級(jí)移位寄存單元?2的移位信號(hào)端丨電連接第三級(jí)移位寄存單元?3的第一輸入端I附;
[0062]沿第一方向排列的前一級(jí)移位寄存單元的第二輸入端1X2電連接后一級(jí)移位寄存單元移位信號(hào)端他繼續(xù)參考圖7,即沿第一方向的第一級(jí)移位寄存單元?1的第二輸入端I吧電連接第二級(jí)移位寄存單元?2的移位信號(hào)端他X〖,第二級(jí)移位寄存單元?2的第二輸入端I吧電連接第三級(jí)移位寄存單元?3的移位信號(hào)端七。
[0063]第一方向掃描控制端口20接入第一掃描控制信號(hào),第二方向掃描控制端02口接入第二掃描信號(hào),控制驅(qū)動(dòng)電路沿第一方向或第二方向進(jìn)行掃描,第二方向?yàn)榈谝环较虻姆捶较颉?br>
[0064]進(jìn)一步,第一方向的第一級(jí)移位寄存單兀?1的第一輸入端電連接第一方向起始端3171第一方向的第一級(jí)移位寄存單兀?1的第一輸入端,第一方向的最末即移位寄存單元,即圖7中的第一方向的第三級(jí)移位寄存單元?3的第二輸入端電連接第二方向起始端3172。在沿第一方向掃描時(shí),第一方向起始端3171接入第一方向起始信號(hào);在沿第二方向進(jìn)行掃描時(shí),第二方向起始端3172接入第二方向起始信號(hào)。
[0065]進(jìn)一步,沿第一方向的奇數(shù)級(jí)移位寄存單兀的第一時(shí)鐘信號(hào)端1X1(1接入第一時(shí)鐘信號(hào)0(1,第二時(shí)鐘信號(hào)端0^2接入第二時(shí)鐘信號(hào)0(2 ;沿第一方向的偶數(shù)級(jí)移位寄存單元的第一時(shí)鐘信號(hào)端0^1接入第二時(shí)鐘信號(hào)0(2,第二時(shí)鐘信號(hào)端0^2接入第一時(shí)鐘信號(hào)0(1。
[0066]本發(fā)明提供的驅(qū)動(dòng)電路可沿第一方向進(jìn)行掃描,圖73示出其掃描的時(shí)序圖。如圖7?所不,第一方向掃描控制端1120為高電平電位,第二方向掃描控制端為低電平電位,結(jié)合圖3,此時(shí)控制第一輸入端I附輸入的第三晶體管13和第四晶體管14打開,控制第二輸入端I吧輸入的第五晶體管15和第六晶體管16關(guān)閉,整個(gè)驅(qū)動(dòng)電路僅有第一輸入端爪1接入移位寄存單元信號(hào),即整個(gè)驅(qū)動(dòng)電路沿第一方向進(jìn)行掃描,沿第一方向的第一級(jí)至第三級(jí)移位寄存單元的輸出端⑶機(jī)依次輸出高電平信號(hào)。
[0067]本發(fā)明提供的驅(qū)動(dòng)電路還可沿第二方向進(jìn)行掃描,圖76示出其掃描的時(shí)序圖。如圖7)3所,第一方向掃描控制端1120為低電平電位,第二方向掃描控制端為高電平電位,結(jié)合圖3,此時(shí)控制第一輸入端I附輸入的第三晶體管13和第四晶體管14關(guān)閉,控制第二輸入端I吧輸入的第五晶體管15和第六晶體管16打開,整個(gè)驅(qū)動(dòng)電路僅有第二輸入端I吧接入移位寄存單元信號(hào),即整個(gè)驅(qū)動(dòng)電路沿第二方向進(jìn)行掃描沿第一方向的第三級(jí)至第一級(jí)移位寄存單元的輸出端⑶機(jī)依次輸出高電平信號(hào)。
[0068]進(jìn)一步,第一時(shí)鐘信號(hào)0(1和第二時(shí)鐘信號(hào)0(2 —個(gè)周期內(nèi)的前四分之一周期為高電平電位,后四分之三周期為低電平電位;并且第一時(shí)鐘信號(hào)0(1領(lǐng)先第二時(shí)鐘信號(hào)0(2半個(gè)周期。
[0069]本發(fā)明提供的驅(qū)動(dòng)電路首先包括本發(fā)明提供的移位寄存單元,不僅節(jié)省了器件,減小了邊框?qū)挾?;還每一級(jí)都減小了一次正負(fù)信號(hào)交替,節(jié)省了功耗。
[0070]本發(fā)明還提供一種顯示裝置,包括顯示區(qū)以及包圍所述顯示區(qū)的邊框區(qū);其中,顯示區(qū)至少一側(cè)的邊框區(qū)設(shè)置本發(fā)明提供的驅(qū)動(dòng)電路。驅(qū)動(dòng)電路可以設(shè)置到一側(cè),為單邊驅(qū)動(dòng)。如圖8a所示,顯示裝置80包括顯示區(qū)82和包圍顯示區(qū)82的邊框區(qū)84,顯示區(qū)82的一側(cè)的邊框區(qū)84設(shè)置了本發(fā)明提供的驅(qū)動(dòng)電路86,驅(qū)動(dòng)電路86可沿第一方向或第二方向進(jìn)行掃描。
[0071 ] 驅(qū)動(dòng)電路還可設(shè)置在相對(duì)的兩側(cè),為雙邊驅(qū)動(dòng)。雙邊驅(qū)動(dòng)包括兩側(cè)驅(qū)動(dòng)電路各驅(qū)動(dòng)每行一部分像素,也包括兩側(cè)驅(qū)動(dòng)電路驅(qū)動(dòng)交錯(cuò)驅(qū)動(dòng)整行像素。圖8b示出了雙邊交錯(cuò)驅(qū)動(dòng)的方式,如圖8b所示,顯示裝置80包括顯示區(qū)82和包圍顯示區(qū)82的邊框區(qū)84,顯示區(qū)82的一側(cè)的邊框區(qū)84設(shè)置了本發(fā)明提供的驅(qū)動(dòng)電路86a,設(shè)有驅(qū)動(dòng)電路86a的對(duì)側(cè)邊框去84設(shè)置本發(fā)明提供的驅(qū)動(dòng)電路86b,驅(qū)動(dòng)電路86a可沿第一方向或第二方向進(jìn)行掃描,驅(qū)動(dòng)電路86b也可沿第一方向或第二方向進(jìn)行掃描。
[0072]顯示區(qū)82可進(jìn)一步包括多條數(shù)據(jù)線、多條柵極線和由多條數(shù)據(jù)線和柵極線圍合而成的矩陣式像素區(qū)域,用以顯示圖像或畫面。
[0073]本發(fā)明提供的顯示裝置,由于包括本發(fā)明提供的驅(qū)動(dòng)電路和移位寄存單元,在每級(jí)移位寄存單元中不僅用傳輸門替代了一個(gè)時(shí)鐘控制反相器,使電路更加簡單且減少了晶體管的數(shù)量,有利于窄邊框的實(shí)現(xiàn);其次在每級(jí)移位寄存單元中采用時(shí)鐘控制反相器替代了與非門并結(jié)合緩沖單元減少了一個(gè)反相器,使運(yùn)算結(jié)果只通過二級(jí)反相器作為移位寄存單元的輸出信號(hào),節(jié)省了功耗。
[0074]需要說明的是,以上實(shí)施例可以互相借鑒、綜合使用。本發(fā)明雖然已以較佳實(shí)施例公開如上,但其并不是用來限定本發(fā)明,任何本領(lǐng)域技術(shù)人員在不脫離本發(fā)明的精神和范圍內(nèi),都可以利用上述揭示的方法和技術(shù)內(nèi)容對(duì)本發(fā)明技術(shù)方案做出可能的變動(dòng)和修改,因此,凡是未脫離本發(fā)明技術(shù)方案的內(nèi)容,依據(jù)本發(fā)明的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所作的任何簡單修改、等同變化及修飾,均屬于本發(fā)明技術(shù)方案的保護(hù)范圍。
【權(quán)利要求】
1.一種移位寄存單元,包括雙向選擇單元、鎖存單元、運(yùn)算單元、重置單元、緩沖單元、第一電位和第二電位; 所述雙向選擇單元的輸出端電連接所述鎖存單元的輸入端,所述鎖存單元的輸出端電連接所述運(yùn)算單元的輸入端、所述運(yùn)算單元的輸出端連接所述緩沖單元的輸入端、所述緩沖單元的輸出端為所述移位寄存單元的輸出端。所述重置單元的輸出端電連接所述鎖存單元的移位信號(hào)端; 所述雙向選擇單兀包括第一輸入端、第二輸入端、第一方向掃描控制端和第二方向掃描控制端; 所述鎖存單元包括傳輸門、第一時(shí)鐘控制反相器和第一反相器,所述傳輸門的輸出端電連接所述第一時(shí)鐘控制反相器的輸出端、所述第一反相器的輸入端和所述移位信號(hào)端,所述第一反相器的輸出端連接所述第一時(shí)鐘控制反相器的輸入端。 所述運(yùn)算單元包括第二時(shí)鐘控制反相器和第一晶體管,所述第二時(shí)鐘控制反相器的輸出端電連接所述第一晶體管的第二極,所述第一晶體管的第一極電連接所述第一電位。
2.如權(quán)利要求1所述的移位寄存單元,其特征在于,所述緩沖單元包括第二反相器和第三反相器,所述第二反相器的輸出端電連接所述第三反相器的輸入端,所述第三反相器的輸出端電連接所述移位寄存單元的輸出端。
3.如權(quán)利要求2所述的移位寄存單元,其特征在于,所述鎖存單元還包括第四反相器,所述第四反相器的輸入端電連接第一時(shí)鐘信號(hào)端、所述傳輸門的第一控制端和所述第一時(shí)鐘控制反相器的第二控制端,所述第四反相器的輸出端電連接所述傳輸門的第二控制端和所述第一時(shí)鐘控制反相器的第一控制端。
4.如權(quán)利要求3所述的移位寄存單元,其特征在于,所述運(yùn)算單元還包括第五反相器,所述第五反相器的輸入端電連接第二時(shí)鐘信號(hào)端和所述第二時(shí)鐘控制反相器的第一控制端,所述第五反相器的輸出端電連接所述第二時(shí)鐘控制反相器的第二控制端和所述第一晶體管的柵極。
5.如權(quán)利要求4所述的移位寄存單元,其特征在于,所述重置單元包括重置信號(hào)端和第二晶體管,所述重置信號(hào)端電連接所述第二晶體管的柵極,所述第二晶體管的第一極電連接第一電位,所述第二晶體管的第二極電連接所述鎖存單元的所述移位信號(hào)端。
6.如權(quán)利要求5所述的移位寄存單元,其特征在于,所述第一晶體管和所述第二晶體管為N溝道型晶體管。
7.如權(quán)利要求1所述的移位寄存單元,其特征在于,所述雙向選擇單元包括第三至第六晶體管,所述第一方向掃描控制端電連接所述第三晶體管的柵極和所述第五晶體管的柵極,所述第二方向掃描控制端電連接所述第四晶體管的柵極和所述第六晶體管的柵極,所述第一輸入端電連接所述第三晶體管的第一極和所述第四晶體管的第一極,所述第二輸入端電連接所述第五晶體管的第一極和所述第六晶體管的第一極,所述第三至第六晶體管的第二極電連接所述雙向選擇單元的輸出端; 所述鎖存單元包括第七至第十六晶體管,所述雙向選擇單元的輸出端電連接所述第七晶體管的第一極和所述第八晶體管的第一極,所述第七晶體管的第二極和所述第八晶體管的第二極電連接所述第十一晶體管的柵極、所述第十二晶體管的第二極、所述第十三晶體管的第二極和所述移位信號(hào)端,所述第七晶體管的柵極電連接所述第九晶體管的第二極、所述第十晶體管的第二極和所述第十四晶體管的柵極,所述第九晶體管的柵極電連接第一時(shí)鐘信號(hào)端,所述第九晶體管的第一極電連接第二電位,所述第十晶體管的柵極電連接所述第一時(shí)鐘信號(hào)端,所述第十晶體管的第一極電連接所述第一電位,所述第十一晶體管的第一極電連接所述第二電位,所述第十一晶體管的第二極電連接所述第十二晶體管的第一極,所述第十二晶體管的柵極電連接所述第十三晶體管的柵極和所述鎖存單元的輸出端,所述第十三晶體管第一極電連接所述第十四晶體管的第二極,所述第十四晶體管的第一極電連接所述第一電位,所述移位信號(hào)端電連接所述第十五晶體管的柵極和所述第十六晶體管的柵極,所述第十五晶體管的第一極電連接所述第二電位,所述第十五晶體管的第二極電連接所述第十六晶體管的第二極和所述鎖存單元的輸出端,所述第十六晶體管的第一極電連接所述第一電位; 所述運(yùn)算單元還包括第十七至第二十二晶體管,第二時(shí)鐘信號(hào)端電連接所述第十七晶體管的柵極、所述第十八晶體管的柵極和所述第二十二晶體管的柵極,所述第十七晶體管的第一極電連接所述第二電位,所述第十七晶體管的第二極電連接所述第十八晶體管的第二極、所述第十九晶體管的柵極和所述第一晶體管的柵極,所述第十八晶體管的第一極電連接所述第一電位,所述第十九晶體管的第一極電連接所述第二電位,所述第十九晶體管的第二極電連接所述第二十晶體管的第一極,所述第二十晶體管的柵極電連接所述第二十一晶體管的柵極和所述鎖存單元的輸出端,所述第二十晶體管的第二極電連接所述第二十一晶體管的第二極、第一柵極管的第二極和所述運(yùn)算單元的輸出端,所述第二十一晶體管的第一極電連接所述第二十二晶體管的第二極,所述第二十二晶體管的第一極電連接所述第一電位,所述第一晶體管的第一極電連接所述第一電位; 所述緩沖單元包括第二十三至第二十六晶體管,所述運(yùn)算單元的輸出端電連接所述第二十三晶體管的柵極和所述第二十四晶體管的柵極,所述第二十三晶體管的第二極電連接所述第二十四晶體管的第二極、所述第二十五晶體管的柵極和所述第二十六晶體管的柵極,所述第二十五晶體管的第二極電連接所述第二十六晶體管的第二極和所述緩沖單元的輸出端,所述第二十三晶體管的第一極和所述第二十五晶體管的第一極電連接所述第二電位,所述第二十四晶體管的第一極和所述第二十六晶體管的第一極電連接所述第一電位; 所述重置單元包括重置信號(hào)端和第二晶體管,所述重置信號(hào)端電連接所述第二晶體管的柵極,所述第二晶體管的第二極電連接所述鎖存單元的移位信號(hào)端,所述第二晶體管的第一極電連接所述第一電位。
8.如權(quán)利要求7所述的移位寄存單元,其特征在于,所述第一晶體管、第二晶體管、第三晶體管、第六晶體管、第八晶體管、第十晶體管、第十三晶體管、第十四晶體管、第十六晶體管、第十八晶體管、第二十一晶體管、第二十二晶體管、第二十四晶體管和第二十六晶體管均為N溝道型晶體管; 所述第四晶體管、第五晶體管、第七晶體管、第九晶體管、第十一晶體管、第十二晶體管、第十五晶體管、第十七晶體管、第十九晶體管、第二十晶體管、第二十三晶體管和第二十五晶體管均為P溝道型晶體管。
9.如權(quán)利要求8所述的移位寄存單元,其特征在于,所述第一電位為低電平電位、所述第二電位為高電平電位; 所述第一時(shí)鐘信號(hào)端接入第一時(shí)鐘信號(hào),所述第二時(shí)鐘信號(hào)端接入第二時(shí)鐘信號(hào)。
10.一種驅(qū)動(dòng)電路,包括如權(quán)利要求1-9任一項(xiàng)所述的移位寄存單元,所述移位寄存單元沿第一方向排列為多級(jí); 沿所述第一方向排列的前一級(jí)移位寄存單元的移位信號(hào)端電連接沿所述第一方向排列的后一級(jí)移位寄存單元第一輸入端,沿所述第一方向排列的前一級(jí)移位寄存單元的第二輸入端電連接沿所述第一方向排列的后一級(jí)移位寄存單元移位信號(hào)端; 所述第一方向掃描控制端接入第一掃描控制信號(hào),所述第二方向掃描控制端接入第二掃描信號(hào),所述第一方向掃描控制端和所述第二方向掃描控制端控制所述柵極驅(qū)動(dòng)電路沿所述第一方向或所述第二方向進(jìn)行掃描; 所述第二方向?yàn)樗龅谝环较虻姆捶较颉?br>
11.如權(quán)利要求9所述的驅(qū)動(dòng)電路,其特征在于,所述第一時(shí)鐘信號(hào)和所述第二時(shí)鐘信號(hào)一個(gè)周期內(nèi)的前四分之一周期為高電平電位,后四分之三周期為低電平電位; 所述第一時(shí)鐘信號(hào)領(lǐng)先所述第二時(shí)鐘信號(hào)半個(gè)周期。
12.—種顯示裝置,包括顯示區(qū)以及包圍所述顯示區(qū)的邊框區(qū); 其中,所述顯示區(qū)至少一側(cè)的所述邊框區(qū)設(shè)置如權(quán)利要求9所述的驅(qū)動(dòng)電路。
13.如權(quán)利要求12所述的顯示裝置,其特征在于,所述顯示區(qū)包括多條掃描線、多條數(shù)據(jù)線和由所述掃描線和數(shù)據(jù)線圍合而成的陣列型像素區(qū)域。
【文檔編號(hào)】G09G3/20GK104392686SQ201410562081
【公開日】2015年3月4日 申請(qǐng)日期:2014年10月21日 優(yōu)先權(quán)日:2014年10月21日
【發(fā)明者】潘朝煌 申請(qǐng)人:廈門天馬微電子有限公司, 天馬微電子股份有限公司