国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      顯示面板的制作方法

      文檔序號:2550025閱讀:119來源:國知局
      顯示面板的制作方法
      【專利摘要】本發(fā)明提供一種顯示面板,在顯示區(qū)的兩側(cè)分設(shè)第一柵極線驅(qū)動電路與第二柵極線驅(qū)動電路,并分別通過第一柵極線與第二柵極線控制顯示區(qū)中的同一個像素。第一柵極線驅(qū)動電路電性耦接至第一柵極線以提供第一控制信號至第一柵極線;第二柵極線驅(qū)動電路電性耦接至第二柵極線以提供第二控制信號至第二柵極線。此外,第二柵極線驅(qū)動電路電性耦接至發(fā)光控制線以提供發(fā)光控制信號至發(fā)光控制線,并借由發(fā)光控制線控制同一個像素何時發(fā)光。
      【專利說明】顯示面板

      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及一種顯示面板的驅(qū)動電路。

      【背景技術(shù)】
      [0002]平面顯示器是以像素電路為基礎(chǔ)來顯示畫面的一種顯示裝置,而不同的像素電路可能就需要不一樣的驅(qū)動電路設(shè)計來搭配才能使畫面正常顯示。
      [0003]請參照圖1,其為一般常見的一種平面顯示器中的像素電路的電路圖。像素電路10借由兩個柵極控制信號Scan_N與Scan_N_l以及一個發(fā)光控制信號EM,控制P型晶體管Tl、T2、T3、T4、T5與T6以及兩個電容Cstl與Cst2,以借此在發(fā)光體驅(qū)動工作電位OVDD、VIN與OVSS的供給下,決定何時接收顯示數(shù)據(jù)DATA以及控制發(fā)光二極管Dl何時發(fā)光。舉例而言,圖1的電路圖為第一晶體管的控制端僅連接?xùn)艠O控制信號Scan_N-l,第一晶體管的第一端僅連接電容Cstl的第一端、電容Cst2的第二端、晶體管T3的第一端與晶體管T4的控制端,以及第一晶體管的第二端僅連接至發(fā)光體驅(qū)動工作電位VIN。晶體管T2的控制端僅連接發(fā)光控制信號EM與晶體管T5的控制端、晶體管T2的第一端僅連接電容Cstl的第二端與發(fā)光體驅(qū)動工作電位0VDD、晶體管T2的第二端連接晶體管T4的第一端與晶體管T6的第一端。晶體管T3的控制端僅連接電容Cst2的第一端、晶體管T6的控制端與柵極控制信號Scan_N,晶體管T3的第二端僅連接晶體管T4的第二端與晶體管T5的第一端。晶體管T5的第二端僅連接發(fā)光二極管Dl的第一端,而發(fā)光二極管Dl的第二端僅連接發(fā)光體驅(qū)動工作電位0VSS。晶體管T6的第二端僅連接顯示數(shù)據(jù)DATA。應(yīng)對于此種像素電路,目前使用的驅(qū)動電路如圖2所示。
      [0004]請參照圖2,其為目前使用的一種平面顯示器中的驅(qū)動電路的電路方塊圖。在平面顯示器20之中,包括了一個顯示區(qū)200,這個顯示區(qū)中設(shè)置有許多個如圖1所示的像素電路,而每一個像素電路都需要兩個柵極控制信號Scan_N與Scan_N_l以及發(fā)光控制信號EM的控制。如圖所示,為了明確化各控制信號與像素電路之間的關(guān)系,第一行的像素電路接收的柵極控制信號分別由第一柵極控制信號產(chǎn)生單元Scan_P(l)與第二柵極控制信號產(chǎn)生單元Scan_P-l(l)提供,而第一行的像素電路接收的發(fā)光控制信號則由發(fā)光控制信號產(chǎn)生單元EMP (I)提供。因此,當(dāng)顯示區(qū)200中有960行的像素電路存在時,就必須存在Scan_P(l)、Scan_P(2)、…、Scan_P(959)與Scan_P(960)共960個第一柵極控制信號產(chǎn)生單元,以及 Scan_P-l (I)、Scan_P_l (2)、...、Scan_P_l (959)與 Scan_P_l (960)共 960 個第二柵極控制信號產(chǎn)生單元,另外還要提供EMP (I)、EMP (2)、…、EMP (959)與EMP (960)共960個發(fā)光控制信號產(chǎn)生單元。
      [0005]如圖2所示,在目前的驅(qū)動電路中,第一柵極控制信號產(chǎn)生單元Scan_PW?Scan_P (960)以及第二柵極控制信號產(chǎn)生單元Scan_P_l (I)?Scan_P_l (960)會被設(shè)置在顯示區(qū)200的同一側(cè),而發(fā)光控制信號產(chǎn)生單元EMP(I)?EMP(960)則被設(shè)置在顯示區(qū)200的另一側(cè)。每一個第一柵極控制信號產(chǎn)生單兀Scan_P(I)?Scan_P(960)與每一個第二柵極控制信號產(chǎn)生單元Scan_P-l (I)?Scan_P_l (960)會分別受控于一個對應(yīng)的移位寄存器RSR(I)?RSR(960),例如:成對之第一柵極控制信號Scan_P(l)與第二柵極控制信號產(chǎn)生單元Scan_P-l(l)僅會受到移位寄存器RSR(I)所控制,其余對應(yīng)關(guān)系依照上述類推;類似的,每一個發(fā)光控制信號產(chǎn)生單元EMP (I)?EMP (960)也會分別受控于一個對應(yīng)的移位寄存器LSR(I)?LSR(960),例如:發(fā)光控制信號產(chǎn)生單元EMP (I)僅會受到移位寄存器LSR(I)所控制,其余對應(yīng)關(guān)系依照上述類推,其中,移位寄存器LSR(I)?LSR(960)與移位寄存器RSR(I)?RSR(960)是不同的元件或群組。此外,為了更容易的設(shè)計頻率信號,有時候還會在這個驅(qū)動電路中額外加上幾個冗余移位寄存器RBDSR、LUDSR與LBDSR,例如:冗余移位寄存器RBDSR僅連接于最后一個移位寄存器RSR (960),冗余寄存器LUDSR僅連接第一個移位寄存器LSR (I),而冗余寄存器LBDSR僅連接最后一個移位寄存器LSR (960)。
      [0006]這樣的驅(qū)動電路足以使顯示面板20正常的顯示畫面。然而,由于在搭配如圖1所示的像素電路10進(jìn)行顯示操作時,柵極控制信號Scan_N與Scan_N_l在驅(qū)動時會面臨阻抗不匹配的問題,所以此種驅(qū)動電路容易導(dǎo)致顯示面板20的發(fā)光均勻性不佳。此外,常用的移位寄存器搭配第一、第二柵極控制信號產(chǎn)生單元與發(fā)光控制信號產(chǎn)生單元需要非常多的晶體管,一旦在制造工藝上出現(xiàn)誤差而造成晶體管的電性漂移,就很容易造成移位寄存器的功能異常而使顯示效果劣化。最后,需提供至此種驅(qū)動電路的相異的各類控制信號多達(dá)數(shù)十個,使得負(fù)責(zé)提供這些控制信號的信號源的設(shè)計變得十分復(fù)雜。


      【發(fā)明內(nèi)容】

      [0007]本發(fā)明的一實施例所提供的顯示面板包括顯示區(qū)、第一柵極線驅(qū)動電路以及第二柵極線驅(qū)動電路。其中,顯示區(qū)包括多個像素,每一個像素根據(jù)第一柵極線所傳遞的第一控制信號與第二柵極線所傳遞的第二控制信號而決定如何處理數(shù)據(jù)在線所傳遞的數(shù)據(jù),并根據(jù)發(fā)光控制線所傳遞的發(fā)光控制信號而決定何時發(fā)光。第一柵極線驅(qū)動電路設(shè)置于顯示區(qū)外的第一區(qū)域內(nèi),且此第一柵極線驅(qū)動電路電性耦接至前述的第一柵極線以提供第一控制信號至第一柵極線。第二柵極線驅(qū)動電路則設(shè)置于顯示區(qū)外的第二區(qū)域內(nèi),且此第二柵極線驅(qū)動電路電性耦接至前述的第二柵極線以提供第二控制信號至第二柵極線。此外,第二柵極線驅(qū)動電路還電性耦接至發(fā)光控制線以提供發(fā)光控制信號至發(fā)光控制線。其中,前述的第一區(qū)域與第二區(qū)域位于顯示區(qū)的不同側(cè),且用于第一像素的第一控制信號的第一致能時段與第二控制信號的第二致能時段之間的最小時間間隔,與第一致能時段的時間長度相當(dāng)。
      [0008]本發(fā)明將柵極控制信號產(chǎn)生器分成兩區(qū),如此就可以將驅(qū)動阻抗大的控制信號Scan_N獨立驅(qū)動,并將驅(qū)動阻抗較小的控制信號Scan_N_2與發(fā)光控制信號EM以另一組電路進(jìn)行驅(qū)動。并且,借由新式的第一柵極線驅(qū)動電路與第二柵極線驅(qū)動電路,可以減少整體使用的開關(guān)數(shù)量,因此可以有效的提升制造工藝偏移量的容忍范圍,更不易因為制造工藝誤差所導(dǎo)致的電性漂移而影響到電路的正常運作并導(dǎo)致顯示效果劣化。此外,借由本技術(shù)所提供的電路設(shè)計,僅需提供不到十個控制信號就可以輕易的控制兩側(cè)的柵極線驅(qū)動電路,因此可以降低信號源的設(shè)計復(fù)雜度。

      【專利附圖】

      【附圖說明】
      [0009]圖1為目前使用的一種平面顯示器中的像素電路的電路圖;
      [0010]圖2為目前使用的一種平面顯示器中的驅(qū)動電路的電路方塊圖;
      [0011]圖3為根據(jù)本發(fā)明一實施例的平面顯示器的電路方塊圖;
      [0012]圖4為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路的電路方塊圖;
      [0013]圖5為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的移位寄存器的電路方塊圖;
      [0014]圖6為根據(jù)本發(fā)明一實施例的移位寄存器中的第一上拉電路模塊的詳細(xì)電路圖;
      [0015]圖7為根據(jù)本發(fā)明一實施例的移位寄存器中的第一下拉電路模塊的詳細(xì)電路圖;
      [0016]圖8為根據(jù)本發(fā)明一實施例的移位寄存器中的第一上拉控制模塊的詳細(xì)電路圖;
      [0017]圖9為根據(jù)本發(fā)明一實施例的移位寄存器中的第一下拉控制模塊的詳細(xì)電路圖;
      [0018]圖10為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的柵極控制信號產(chǎn)生器的電路方塊圖;
      [0019]圖11為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的柵極控制信號產(chǎn)生器的詳細(xì)電路圖;
      [0020]圖12為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的一級移位寄存器與柵極控制信號產(chǎn)生器的詳細(xì)電路圖;
      [0021]圖13為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的一級移位寄存器與柵極控制信號產(chǎn)生器的操作時序圖;
      [0022]圖14A為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路的電路方塊圖;
      [0023]圖14B為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的單一柵極控制信號產(chǎn)生器及發(fā)光控制信號產(chǎn)生器與其它電路單元之間的電性通路示意圖;
      [0024]圖15為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的柵極控制信號產(chǎn)生器的電路圖;
      [0025]圖16為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的一級移位寄存器與柵極控制信號產(chǎn)生器的詳細(xì)電路圖;
      [0026]圖17A為根據(jù)本發(fā)明一實施例的發(fā)光控制信號產(chǎn)生器的第一部分的電路圖;
      [0027]圖17B為圖17A所示的實施例的發(fā)光控制信號產(chǎn)生器的第二部分的電路圖;
      [0028]圖17C為圖17A所示的實施例的發(fā)光控制信號產(chǎn)生器的第三部分的電路圖;
      [0029]圖18為根據(jù)本發(fā)明一實施例的發(fā)光控制信號產(chǎn)生器的操作時序圖;
      [0030]圖19為根據(jù)本發(fā)明另一實施例的平面顯示器的電路方塊圖。
      [0031]附圖標(biāo)記
      [0032]10:像素電路20、30:平面顯示器
      [0033]200、300、1900:顯示區(qū)302、304:像素
      [0034]320:數(shù)據(jù)線330、400:第一柵極線驅(qū)動電路
      [0035]332、334:第一柵極線340、1400:第二柵極線驅(qū)動電路
      [0036]342,346:第二柵極線
      [0037]500、LSR(I)?LSR(960)、LBDSR、LUDSR、RSR(I)、RSR(2)、RSR(959)、RSR(960)、RBDSR、SR (Dl)、SR (I)、SR (2)、SR (N-1)、SR (N)、SR (N+l)、SRA (UDl)?SRA (UD4) ,SRA(I)?SRA (960)、SRA (BDl)、SRA (BD2)、SRB (UDl)、SRB(UD2)、SRB(I)?SRB(960)、SRB(BDl)?SRB (BD4):移位寄存器
      [0038]510、600、600a:第一上拉電路模
      [0039]520、700、700a:第一下拉電路模塊
      [0040]530,800,800a:第一上拉控制模塊
      [0041]540、900、900a:第一下拉控制模塊
      [0042]610、620、630、710、720、810、820、910、920、930、940、1012、1022、1032、1042、1510a、1510b、1710a ?1710e、1720a、1720b、1730a、1730b、1740a ?1740e、1750a?1750e、1760、1770、1780、1790a ?1790e、1800a、1800b、1810a、1810b、Tl、T2、T3、T4、T5、T6:P 型晶體管
      [0043]612、622、632、712、722、812、822、912、922、932、942、1014、1024、1034、1044、1512a、1512b、1712a?1712e、1722a、1722b、1732a、1732b、1742a ?1742e、1752a ?1752e、1762、1772、1782、1792a ?1792e、1802a、1802b、1812a、1812b:控制端
      [0044]614、616、624、626、634、636、714、716、724、726、814、816、824、826、914、916、924、926、934、936、944、946、1016、1018、1026、1028、1036、1038、1046、1048、1514a、1514b、1516a、1516b、1714a ?1714e、1716a ?1716e、1724a、1726a、1724b、1726b、1734a、1736a、1734b、1736b、1744a ?1744e、1746a ?1746e、1754a?1754e、1756a ?1756e、1764、1766、1774、1776、1784、1786、1794a ?1794e、1796a?1796e、1804a、1806a、1804b、1806b、1814a、1816a、1814b、1816b:通路端
      [0045]1010、1010a:第二上拉控制模塊
      [0046]1020、1020a:第二下拉控制模塊
      [0047]1030、1030a、1500、1500a:第二上拉電路模塊
      [0048]1200、1600:移位寄存器與柵極控制信號產(chǎn)生器的組合電路
      [0049]Boot (N):第二控制節(jié)點
      [0050]C、Cl、C2、C3、Cstl、Cst2:電容
      [0051]CNl (N)、CN2 (N)、CN3 (N):控制節(jié)點
      [0052]CKl:頻率信號
      [0053]Dl:發(fā)光二極管
      [0054]DATA:顯示數(shù)據(jù)
      [0055]EM, EM(I)?EM (960)、EM (N):發(fā)光控制信號
      [0056]EMC(I)?EMC (960)、EMC (N):發(fā)光控制信號產(chǎn)生單元
      [0057]EMP(N):發(fā)光控制信號產(chǎn)生節(jié)點ENl:致能信號
      [0058]GCSl (I)?GCSl (960)、GCSl (N-1)、GCSl (N)、GCSl (N+l)、GCS2 (I)?GCS2 (960)、GCS2 (N-2)、GCS2 (N-1)、GCS2 (N)、GCS2 (N+l)、GCS2 (N+2)、GCS2 (N+3)、GCS2 (N+4):柵極控制信號產(chǎn)生器
      [0059]VGH:第一工作電位
      [0060]VGL:第二工作電位
      [0061]OVDD, VIN、OVSS:發(fā)光體驅(qū)動工作電位
      [0062]Q(N):第一控制節(jié)點
      [0063]S(N_1)、S(N)、S(N+1)、VST1、VST2、VST3:啟動信號
      [0064]Scan_N、Scan_N_l:柵極控制信號
      [0065]Scar^PvKl)?Scan_N(960)、Scan_N(N_l)、Scan_N(N)、Scan_N(N+l):第一控制信號
      [0066]Scan_N-2 (I)?Scan_N_2 (960)、Scan_N_2 (N-2)、Scan_N_2 (N-1), Scan_N_2 (N)、Scan_N-2 (N+l)、Scan_N_2 (N+2)、Scan_N_2 (N+3)、Scan_N_2 (N+4):第二控制信號
      [0067]Scan_PW?Scan_P(960):第一柵極控制信號產(chǎn)生單兀
      [0068]Scan_P-l (I)?Scan_P_l (960):第二柵極控制信號產(chǎn)生單元
      [0069]SN(N):柵極控制信號輸出節(jié)點
      [0070]ST(N):啟動信號節(jié)點
      [0071]Tpi?Tpic1:操作期間

      【具體實施方式】
      [0072]請參照圖3,其為根據(jù)本發(fā)明一實施例的平面顯示器的電路方塊圖。在本實施例中,平面顯示器30包括顯示區(qū)300、第一柵極線驅(qū)動電路330、第二柵極線驅(qū)動電路340、數(shù)據(jù)線320、第一柵極線332與334、第二柵極線342與346以及發(fā)光控制線344與348。此夕卜,顯示區(qū)220中具有多個像素302與304,每一個像素則受到對應(yīng)的第一、第二柵極線以及發(fā)光控制線的影響。舉例來說,像素302電性耦接到第一柵極線332、第二柵極線342、發(fā)光控制線344與數(shù)據(jù)線320,并根據(jù)第一柵極線332所傳遞的控制信號Scan_N(l)(以下將Scan_N通稱為第一控制信號)與第二柵極線342所傳遞的控制信號Scan_N_2(l)(以下將Scan_N-2通稱為第二控制信號),決定如何處理在數(shù)據(jù)線320上傳遞的數(shù)據(jù),并根據(jù)發(fā)光控制線所傳遞的發(fā)光控制信號EM(I)而決定于何時發(fā)光。類似的,像素304電性耦接到第一柵極線334、第二柵極線346、發(fā)光控制線348與數(shù)據(jù)線320,并根據(jù)第一柵極線334所傳遞的第一控制信號Scan_N (2)與第二柵極線346所傳遞的第二控制信號Scan_N_2 (2),決定如何處理在數(shù)據(jù)線320上傳遞的數(shù)據(jù),并根據(jù)發(fā)光控制線所傳遞的發(fā)光控制信號EM(2)而決定于何時發(fā)光。
      [0073]像素302與304的詳細(xì)電路可為如圖1所示的像素電路10,但原本接收控制信號Scan_N-l之處則改為接收此處的第二控制信號Scan_N_2。當(dāng)然,像素302與304也可以是另外設(shè)計電路,但仍應(yīng)以第一控制信號Scan_N與第二控制信號Scan_N_2為其控制信號,以能與本實施例提供的控制信號相搭配。
      [0074]如圖3所示,第一柵極線驅(qū)動電路330被設(shè)置在顯示區(qū)300外左側(cè)的區(qū)域中,而第二柵極線驅(qū)動電路340則被設(shè)置在顯示區(qū)300外右側(cè)的區(qū)域中。第一柵極線驅(qū)動電路330電性耦接至第一柵極線332與334,以分別將第一控制信號Scan_N(l)與Scan_N(2)提供至對應(yīng)的第一柵極線332與334。第二柵極線驅(qū)動電路340除了電性耦接至第二柵極線342與346之外,還進(jìn)一步電性耦接至發(fā)光控制線344與348,借此,第二柵極線驅(qū)動電路340可以將第二控制信號Scan_N-2 (I)與Scan_N_2 (2)分別提供至對應(yīng)的第二柵極線342與346,并將發(fā)光控制信號EM(I)與EM(2)分別提供至對應(yīng)的發(fā)光控制線344與348。
      [0075]借由上述的設(shè)計方式,可以將驅(qū)動阻抗差別較大的信號分開。以第一控制信號Scan_N與發(fā)光控制信號EM,以及采用與第二控制信號Scan_N_2來替代柵極控制信號Scan_N-1以驅(qū)動圖1的像素電路10的狀況來說,第一控制信號Scan_N必須負(fù)責(zé)讀取數(shù)據(jù)以及進(jìn)行臨界電壓的補(bǔ)償,所以造成其在驅(qū)動時的阻抗負(fù)載(RC Loading)比第二控制信號Scan_N-2與發(fā)光控制信號EM在驅(qū)動時的阻抗負(fù)載大上許多。因此,可以將第一控制信號Scan_N設(shè)計由第一柵極線驅(qū)動電路330單獨產(chǎn)生,而將第二控制信號Scan_N-2與發(fā)光控制信號EM設(shè)計由第二柵極線驅(qū)動電路340產(chǎn)生。
      [0076]接下來請參照圖4,其為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路的電路方塊圖。在本實施例中,第一柵極線驅(qū)動電路400包括了移位寄存器SR(Dl) ,SR(I)、SR(2)、...、SR(N-1)、SR(N)與SR(N+1)等等,以及柵極控制信號產(chǎn)生器(另稱第一柵極控制信號產(chǎn)生器)GCSl (I)、GCSl (2)、…、GCSl (N-1)、GCSl (N)、GCSl (N+1)等等。每一個柵極控制信號產(chǎn)生器GCSl (I) ,GCSl (2) ,GCSl (N-1) ,GCSl (N)與GCSl (N+1)電性耦接到對應(yīng)的幾個移位寄存器SR(I)、SR(2)、SR(N-1)、SR(N)與SR(N+1),并根據(jù)所電性耦接的移位寄存器的輸出而產(chǎn)生對應(yīng)的第一控制信號 Scan_N(l)、Scan_N(2)、Scan_N(N-1)、Scan_N(N)與 Scan_N(N+l)。舉例而言,柵極控制信號產(chǎn)生器GCSl (I)會連接移位寄存器SR(Dl)、SR(1)與SR(2)而產(chǎn)生5(^1^(1),柵極控制信號產(chǎn)生器6051沏會連接移位寄存器SR(N-1)、SR (N)與SR(N+1)而產(chǎn)生第一控制信號Scan_N(N),其余對應(yīng)關(guān)系依照上述類推;換言之,移位寄存器SR(I)會連接?xùn)艠O控制信號產(chǎn)生器GCSl (I)與GCSl (2),移位寄存器SR (N)會連接?xùn)艠O控制信號產(chǎn)生器GCSl (N-1)、GCSl (N)與GCSl (N+1),其余對應(yīng)關(guān)系依照上述類推。
      [0077]如圖4所示,前述的移位寄存器SR(Dl)、SR(I)、SR(2)、…、SR(N-1)、SR(N)與SR(N+1)等等,是以級連的方式逐一連接。啟動信號VSTl首先被提供至移位寄存器SR(Dl),之后借由移位寄存器SR(Dl)的操作,使得SR(Dl)產(chǎn)生一個對應(yīng)的輸出信號并往下一級移位寄存器SR(I)傳遞,這一個過程看起來就像是啟動信號VSTl被移位寄存器SR(Dl)延遲了一段時間之后再被傳遞給移位寄存器SR(I),也是級連的移位寄存器的運作基礎(chǔ)。移位寄存器SR(Dl)產(chǎn)生的輸出信號對于移位寄存器SR(I)的意義,就相當(dāng)于是啟動信號VSTl對移位寄存器SR(Dl)的意義。也就是說,移位寄存器SR(Dl)的輸出就是移位寄存器SR(I)運作時所需要的啟動信號。相同的,移位寄存器SR(I)的輸出就成了移位寄存器SR(2)運作時所需要的啟動信號。以此類推,移位寄存器SR(N-1)的輸出就成了移位寄存器SR(N)運作時所需要的啟動信號,而移位寄存器SR(N)的輸出則成了移位寄存器SR(N+1)運作時所需要的啟動信號。
      [0078]此外,本實施例中并沒有與移位寄存器SR(Dl)相對應(yīng)的第一柵極控制信號產(chǎn)生器,移位寄存器SR(Dl)在此處只是作為信號時序的搭配調(diào)整以及產(chǎn)生下一級移位寄存器所需使用的啟動信號之用,一般將此類的移位寄存器稱為冗余(Du_y)移位寄存器。冗余移位寄存器的數(shù)量并沒有一定的限制,但通常是根據(jù)到各輸入或輸出信號在時間上所需要的順序來控制冗余移位寄存器的數(shù)量。因此,在本發(fā)明中所需的冗余移位寄存器并不限于本實施例中所提出的一個,而是可因應(yīng)實際需求加以調(diào)整。
      [0079]接下來請參照圖5,其為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路中的移位寄存器的電路方塊圖。在本實施例中,第N級的移位寄存器500包括了第一上拉電路模塊510、第一下拉電路模塊520、第一上拉控制模塊530與第一下拉控制模塊540。其中的第一上拉電路模塊510接收第一工作電位VGH以及由第N-1級移位寄存器提供至此第N級的移位寄存器的啟動信號S(N-1),并根據(jù)啟動信號S(N-1)及第N級移位寄存器提供的啟動信號S(N),決定是否開啟第一工作電位VGH至第一控制節(jié)點Q(N)的電性通路。第一下拉電路模塊520接收第二工作電位VGL以及由第N+1級的移位寄存器提供的啟動信號S(N+1),并根據(jù)啟動信號S(N+1)決定是否開啟第二工作電位VGL至第一控制節(jié)點Q(N)的電性通路。第一上拉控制模塊530接收第一工作電位VGH并電性耦接至第一控制節(jié)點Q(N),并根據(jù)該第一控制節(jié)點Q(N)的電位而決定是否開啟第一工作電位VGH分別至第二控制節(jié)點Boot(N)與至啟動信號節(jié)點ST(N)的電性通路。第一下拉控制模塊540接收頻率信號CK1、第二工作電位VGL及第N-1級移位寄存器提供的啟動信號S(N-1),且根據(jù)啟動信號S(N-1)決定是否將第二工作電位VGL傳遞至第二控制節(jié)點Boot (N),并根據(jù)第二控制節(jié)點Boot (N)的電位決定是否開啟頻率信號CKl至啟動信號節(jié)點ST(N)的電性通路。最終,啟動信號節(jié)點ST(N)的電位就組成此第N級移位寄存器提供的啟動信號S(N),并且也同時作為提供至移位寄存器LSR(N)的輸出信號。
      [0080]接下來將借由舉例來提供更為詳細(xì)的電路圖。在此要先說明的是,雖然在以下的實施例中都是以P型晶體管為實施方式,但由于這些P型晶體管在各實施例中是作為開關(guān)之用,所以實際上在僅需實現(xiàn)上述各模塊功能的前提下,在不同的實際應(yīng)用中也可以將P型晶體管改用其它類型的開關(guān)來取代。
      [0081]請參照圖6,其為根據(jù)本發(fā)明一實施例的移位寄存器中的第一上拉電路模塊的詳細(xì)電路圖。在本實施例中,第一上拉電路模塊600包括了三個P型晶體管610、620與630。P型晶體管610的控制端612接收前級(第N-1級)移位寄存器提供的啟動信號S(N-1),其通路端614接收第一工作電位VGH,通路端616則電性耦接至第一控制節(jié)點Q(N)。P型晶體管620的控制端622接收本級(第N級)移位寄存器提供的啟動信號S (N),其通路端624接收第一工作電位VGH,通路端626則電性耦接至第一控制節(jié)點Q (N)。P型晶體管630的控制端632同樣接收本級(第N級)移位寄存器提供的啟動信號S(N),其通路端634接收第一工作電位VGH,通路端636則電性耦接至次級(第N+1級)移位寄存器的第一控制節(jié)點 Q(N+1)。
      [0082]接下來請參照圖7,其為根據(jù)本發(fā)明一實施例的移位寄存器中的第一下拉電路模塊的詳細(xì)電路圖。在本實施例中,第一下拉電路模塊700包括了兩個P型晶體管710與720。P型晶體管710的控制端712接收啟動信號S(N+1),其通路端714則電性耦接至第一控制節(jié)點Q(N)。P型晶體管720的控制端722同樣接收啟動信號S (N+1),其通路端724與P型晶體管710的通路端716電性耦接,而通路端726則接收第二工作電位VGL。
      [0083]接下來請參照圖8,其為根據(jù)本發(fā)明一實施例的移位寄存器中的第一上拉控制模塊的詳細(xì)電路圖。在本實施例中,第一上拉控制模塊800包括兩個P型晶體管810與820。P型晶體管810的控制端812電性耦接至第一控制節(jié)點Q(N),其通路端814接收第一工作電位VGH,通路端816電性耦接至第二控制節(jié)點Boot (N)。P型晶體管820的控制端822同樣電性耦接至第一控制節(jié)點Q (N),其通路端824接收第一工作電位VGH,而通路端826則電性耦接至啟動信號節(jié)點ST(N)。
      [0084]接下來請參照圖9,其為根據(jù)本發(fā)明一實施例的移位寄存器中的第一下拉控制模塊的詳細(xì)電路圖。在本實施例中,第一下拉控制模塊900包括P型晶體管910、920、930與940以及電容C。P型晶體管910的控制端912接收前級(第N-1級)移位寄存器提供的啟動信號S (N-1),通路端914則電性耦接至第二控制節(jié)點Boot (N)。P型晶體管920的控制端922同樣接收啟動信號S(N-1),其通路端924電性耦接至P型晶體管910的通路端916,而通路端926則接收第二工作電位VGL。P型晶體管930的控制端932電性耦接至第二控制節(jié)點Boot (N),其通路端934電性耦接至啟動信號節(jié)點ST (N)。P型晶體管940的通路端942同樣電性耦接至第二控制節(jié)點Boot (N),其通路端944電性耦接至P型晶體管930的通路端936,而通路端946則接收頻率信號CKl。電容C的一端電性耦接至第二控制節(jié)點Boot (N),而另一端則電性耦接至啟動信號節(jié)點ST(N)。
      [0085]接下來將配合【專利附圖】
      附圖
      【附圖說明】柵極控制信號產(chǎn)生器的內(nèi)部電路。請參照圖10,其為根據(jù)本發(fā)明一實施例的柵極控制信號產(chǎn)生器的電路方塊圖。在本實施例中,柵極控制信號產(chǎn)生器1000包括第二上拉控制模塊1010、第二下拉控制模塊1020以及第二上拉電路模塊1030。如圖所示,第二上拉控制模塊1010除了接收第一工作電位VGH之外,還電性耦接至第一控制節(jié)點Q (N)與柵極控制信號輸出節(jié)點SN(N),以借由第一控制節(jié)點Q (N)之電位而決定是否開啟第一工作電位VGH至柵極控制信號輸出節(jié)點SN(N)的電性通路;第二下拉控制模塊1020除了接收致能信號ENl之外,還電性耦接至啟動信號節(jié)點ST(N)與柵極控制信號輸出節(jié)點SN(N),以借由啟動信號節(jié)點ST(N)的電位而決定是否開啟致能信號ENl至柵極控制信號輸出節(jié)點SN(N)的電性通路;第二上拉電路模塊1030接收前級(第N-1級)移位寄存器提供的啟動信號S(N-1)、后級(第N+1級)移位寄存器提供的啟動信號S(N+1)與第一工作電位VGH,而且還電性耦接至柵極控制信號輸出節(jié)點SN(N),以借由啟動信號S(N-1)與啟動信號S(N+1)來決定是否開啟第一工作電位VGH至柵極控制信號輸出節(jié)點SN(N)的電性通路。最終,柵極控制信號輸出節(jié)點SN(N)的電位組成第N級移位寄存器提供的第一控制信號 Scan_N(N)。
      [0086]請參照圖11,其為根據(jù)本發(fā)明一實施例的柵極控制信號產(chǎn)生器的詳細(xì)電路圖。在本實施例中,柵極控制信號產(chǎn)生器1000a包括了第二上拉控制模塊1010a、第二下拉控制模塊1020a以及第二上拉電路模塊1030a。第二上拉控制模塊1010a包括一個P型晶體管1012,其控制端1014電性耦接至前述的第一控制節(jié)點Q (N),通路端1016接收第一工作電位VGH,而通路端1018則電性耦接至柵極控制信號輸出節(jié)點SN(N)。第二下拉控制模塊1020a包括一個P型晶體管1022,其控制端1024電性耦接至啟動信號節(jié)點ST(N),通路端1026電性耦接至柵極控制信號輸出節(jié)點SN(N),而通路端1028則接收致能信號EN1。第二上拉電路模塊1030a包括兩個P型晶體管1032與1042,其中P型晶體管1032的控制端1034接收前級(第N-1級)移位寄存器提供的啟動信號S(N-1),其通路端1036接收第一工作電位VGH,而通路端1038則電性耦接至柵極控制信號輸出節(jié)點SN(N) ;P型晶體管1042的控制端1044接收由次級(第N+1級)移位寄存器所提供的啟動信號S (N+1),其通路端1046接收第一工作電位VGH,通路端1048則電性耦接至柵極控制信號輸出節(jié)點SN(N)。
      [0087]若將上述各實施例結(jié)合在一起,則可得到如圖12所示的一級移位寄存器與柵極控制信號產(chǎn)生器的詳細(xì)電路圖。在本實施例中,電路1200的大多數(shù)電路元件與連接方式均如圖5?圖11所示,在此不多加敘述。此外,為了穩(wěn)定電路的運作,在電路1200中還另外增加了電容Cl,而電容C2則相當(dāng)于圖9所示的電容C。電容Cl的一端電性耦接至第一控制節(jié)點Q(N),另一端則接收第二工作電位VGL。整個電路1200的運作方式將搭配以下的時序圖進(jìn)行說明。
      [0088]請參照圖13,其為根據(jù)本發(fā)明一實施例的第一柵極線驅(qū)動電路的操作時序圖,并請配合參照圖5?圖12以方便理解以下說明。
      [0089]若以第I級移位寄存器來看,則其輸入波形則如前所述般為最開始時所提供的啟動信號VST1。若以第N級移位寄存器及對應(yīng)的柵極控制信號產(chǎn)生器為例,則根據(jù)上述說明內(nèi)容,其輸入波形應(yīng)為第N-1級移位寄存器的輸出信號,亦即由第N-1級移位寄存器所提供的啟動信號S(N-1)。以下將以第N級移位寄存器為說明主體。
      [0090]如圖13所示,啟動信號S(N-1)在操作期間Tpi的開頭處由高電位轉(zhuǎn)為低電位,并在操作期間Tp1之中保持在低電位。如此一來,圖6所示的P型晶體管610、圖9所示的P型晶體管910與920,以及圖11所示的P型晶體管1032都會在操作期間Tpi之中保持導(dǎo)通狀態(tài)。據(jù)此,第一控制節(jié)點Q(N)與第一工作電位VGH之間的電性通路就可借由P型晶體管610而導(dǎo)通,第二控制節(jié)點Boot (N)與第二工作電位VGL之間的電性通路則可借由P型晶體管910與920而導(dǎo)通,且柵極控制信號輸出節(jié)點SN(N)與第一工作電位VGH之間的電性通路也借由P型晶體管1032而導(dǎo)通。所以,在操作期間Tpi內(nèi),第一控制節(jié)點Q(N)與柵極控制信號輸出節(jié)點SN(N)的電位會維持在高電位,而第二控制節(jié)點Boot(N)的電位則被從高電位向下拉低至低電位(約與第二工作電位VGL相同)。
      [0091]因為柵極控制信號輸出節(jié)點SN(N)的電位會組成第一控制信號Scan_N(N),所以第一控制信號Scan_N(N)在操作期間Tpi內(nèi)會維持在高電位。
      [0092]由于第一控制節(jié)點Q(N)在操作期間Tpi內(nèi)被維持在高電位,因此圖8所示的P型晶體管810、820以及圖11所示的P型晶體管1012就不會被導(dǎo)通。相對的,由于第二控制節(jié)點Boot(N)的電位被拉低至低電位,所以圖9所示的P型晶體管930與940會被導(dǎo)通,而啟動信號節(jié)點ST(N)與頻率信號CKl之間的電性通路也將借由P型晶體管930與940而導(dǎo)通。因此,啟動信號節(jié)點ST(N)在操作期間Tpi內(nèi)的電位將與頻率信號CKl同樣維持在高電位。而由于啟動信號節(jié)點ST(N)維持在高電位,所以啟動信號S(N)也會同樣維持在高電位。如此一來,包括圖6所示的P型晶體管620與630以及圖11所示的晶體管1022也都會維持在不導(dǎo)通的狀態(tài)。
      [0093]接下來如圖13所示,在操作期間Tpi結(jié)束時,啟動信號S (N-1)在操作期間Tp2的開頭處會由低電位轉(zhuǎn)為高電位,并在操作期間Tp2之中保持在高電位。隨著啟動信號S (N-1)由低電位轉(zhuǎn)為高電位,圖6所示的P型晶體管610、圖9所示的P型晶體管910與920,以及圖11所示的P型晶體管1032就會由導(dǎo)通狀態(tài)轉(zhuǎn)為不導(dǎo)通狀態(tài)。因此,P型晶體管610、P型晶體管910與920以及P型晶體管1032在操作期間Tp2之中都會保持在不導(dǎo)通狀態(tài)。因此,第一控制節(jié)點Q(N)的電位保持不變,而第二控制節(jié)點Boot(N)的電位則因為P型晶體管910受電容C2耦合效應(yīng)(Couple Effect)而被拉往更低的電位(更低于第二工作電位VGL)。隨著第二控制節(jié)點Boot (N)的電位被下拉,在操作期間Tp2內(nèi)的第二控制節(jié)點Boot (N)的電位會比頻率信號CKl的低電位還要更低一些,所以圖9所示的P型晶體管930與940仍保持在導(dǎo)通狀態(tài),而啟動信號節(jié)點ST(N)與頻率信號CKl之間的電性通路也將借由P型晶體管930與940而保持導(dǎo)通。因此,啟動信號節(jié)點ST(N)在操作期間Tp2內(nèi)的電位將與頻率信號CKl同樣變成并維持在低電位。
      [0094]由于啟動信號節(jié)點ST(N)在操作期間Tp2內(nèi)會轉(zhuǎn)換成低電位,因此如圖6所示的P型晶體管620會被導(dǎo)通,并因此使第一控制節(jié)點Q(N)穩(wěn)定在高電位狀態(tài)。在此同時,圖6所示的P型晶體管630也會因為同樣的原因被導(dǎo)通,所以次級(第N+1級)移位寄存器中的第一控制節(jié)點Q(N+1)的電位也會被拉升并穩(wěn)定在高電位狀態(tài)。因為第一控制節(jié)點Q(N)被穩(wěn)定在高電位狀態(tài),而啟動信號節(jié)點ST(N)被轉(zhuǎn)換成低電位狀態(tài),所以如圖11所示的P型晶體管1012不會導(dǎo)通,但P型晶體管1022會被導(dǎo)通。
      [0095]此外,依照本級移位寄存器的運作結(jié)果,在前級(第N-1級)移位寄存器的啟動信號S (N-1)變?yōu)楦唠娢恢螅炯?第N級)移位寄存器的啟動信號S(N)才會轉(zhuǎn)為低電位,所以以此推算次級(第N+1級)移位寄存器的啟動信號S(N+1)在操作期間Tp2之內(nèi)將會維持在高電位狀態(tài)。因此,圖11所示的P型晶體管1042在操作期間Tp2內(nèi)也將維持在不導(dǎo)通的狀態(tài)。
      [0096]根據(jù)上述,圖11中的P型晶體管1012、1032與1042在操作期間Tp2內(nèi)都維持在不導(dǎo)通狀態(tài),而P型晶體管1022則相反地維持在導(dǎo)通狀態(tài)。因此,柵極控制信號輸出節(jié)點SN(N)與致能信號ENl之間的電性通路會被導(dǎo)通,并因此使柵極控制信號輸出節(jié)點SN(N)的電位在操作期間Tp2之內(nèi)與致能信號ENl —樣,在致能信號ENl的高電位脈沖之后一起維持在低電位狀態(tài)。
      [0097]同樣的,因為柵極控制信號輸出節(jié)點SN(N)的電位會組成第一控制信號Scan_N(N),所以在操作期間Tp2內(nèi),當(dāng)致能信號ENl降到低電位之后,第一控制信號Scan_N(N)也會下降到低電位。
      [0098]再接下來,仍如圖13所示,在操作期間Tp2結(jié)束時,啟動信號S(N+1)在操作期間TP3的開頭處會因為次級移位寄存器的運作而由高電位轉(zhuǎn)為低電位,并在操作期間TP3之中保持在低電位。而隨著啟動信號S (N+1)轉(zhuǎn)為低電位,圖7所示的P型晶體管710與720就會轉(zhuǎn)為導(dǎo)通狀態(tài),并因此而導(dǎo)通第一控制節(jié)點Q(N)與第二工作電位VGL之間的電性通路。隨著第一控制節(jié)點Q(N)與第二工作電位VGL之間的電性通路被導(dǎo)通,第一控制節(jié)點Q(N)的電位就會被下拉至低電位(約與第二工作電位VGL相同),并使得圖8所示的P型晶體管810與820以及圖11所示的P型晶體管1012都轉(zhuǎn)為導(dǎo)通。此外,啟動信號S(N+1)轉(zhuǎn)為低電位之時,圖11所示的P型晶體管1042也會導(dǎo)通。據(jù)此,柵極控制信號輸出節(jié)點SN(N)與第一工作電位VGH之間的電性通路就借著P型晶體管1012與1042而導(dǎo)通,并使得柵極控制信號輸出節(jié)點SN(N)的電位被拉升至高電位。
      [0099]同樣的,因為柵極控制信號輸出節(jié)點SN(N)的電位會組成第一控制信號Scan_N(N),所以在操作期間TP3內(nèi),第一控制信號Scan_N(N)也會被上拉到高電位。
      [0100]再者,如上所述,因為第一控制節(jié)點Q(N)的電位被下拉至低電位而使得P型晶體管810與820都轉(zhuǎn)為導(dǎo)通,所以可以借由P型晶體管810導(dǎo)通第二控制節(jié)點Boot(N)與第一工作電位VGH之間的電性通路,并借由P型晶體管820而導(dǎo)通啟動信號節(jié)點ST(N)與第一工作電位VGH之間的電性通路。據(jù)此,第二控制節(jié)點Boot(N)與啟動信號節(jié)點ST(N)的電位都會被上拉至約略等同于第一工作電位VGH的高電位。由于啟動信號節(jié)點ST(N)的電位組成啟動信號S (N),所以在操作期間TP3內(nèi),啟動信號S (N)會由低電位轉(zhuǎn)為高電位,并維持在高電位的狀態(tài)。
      [0101]接下來請參照圖14A,其為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路的電路方塊圖。在本實施例中,第二柵極線驅(qū)動電路1400包括了多個移位寄存器,如移位寄存器SR(Dl)、SR(I)、SR(2)、SR(3)、…、SR(N-1)、SR(N)、SR(N+1)與 SR(N+2)等等,還有多個柵極控制信號產(chǎn)生器,如柵極控制信號產(chǎn)生器GCS2(1)、GCS2(2)、GCS2(3)、…、GCS2(N_1)、GCS2 (N)、GCS2 (N+l)與GCS2 (N+2)等等,以及多個發(fā)光控制信號產(chǎn)生器,如發(fā)光控制信號產(chǎn)生器 EMC(I)、EMC(2)、EMC(3)、.'EMC(N-1)、GMC(N)、EMC(N+1)與 EMC(N+2)等等。移位寄存器 SR (Dl)、SR (I)、SR (2)、SR (3)、…、SR(N-1)、SR(N)、SR (N+l)與 SR (N+2)是以級連的方式逐一連接,并與圖4所示的移位寄存器相同的方式,將啟動信號VST2逐級向后傳遞。再者,每一個柵極控制信號產(chǎn)生器與每一個發(fā)光控制信號產(chǎn)生器都會電性耦接到數(shù)個對應(yīng)的移位寄存器,以根據(jù)所電性耦接的移位寄存器的輸出而分別產(chǎn)生對應(yīng)的第二控制信號與發(fā)光控制信號。
      [0102]本實施例中使用的移位寄存器SR(Dl)、SR(I), SR (2), SR (3)、SR(N-1)、SR (N)、SR(N+1)與SR(N+2)與圖4所示的實施例中使用的移位寄存器是相同的,所以標(biāo)示了與圖4的移位寄存器相同的標(biāo)號。但是,本實施例中使用的柵極控制信號產(chǎn)生器與圖4所示的實施例中使用的柵極控制信號產(chǎn)生器是不同的。然而,這并非限定第二柵極線驅(qū)動電路1400中所使用的移位寄存器一定要與第一柵極線驅(qū)動電路中所使用的相同。事實上,只要是能夠達(dá)到同樣效果的移位寄存器,都可以拿來當(dāng)作可行的替換設(shè)計。
      [0103]值得一提的是,雖然對于圖14A中的一個柵極控制信號產(chǎn)生器,如GCS2 (N),只示出與移位寄存器SR(N)之間的電性通路,但實際上一個柵極控制信號產(chǎn)生器是不只與一個移位寄存器電性耦接的。同樣的,一個發(fā)光控制信號產(chǎn)生器也不只與一個移位寄存器電性耦接。為了附圖的簡潔,在圖14A中僅示出了部分電性通路,而詳細(xì)的單一柵極控制信號產(chǎn)生器及發(fā)光控制信號產(chǎn)生器與其它電路單元之間的電性耦接關(guān)系則示出在圖14B之中。
      [0104]請參照圖14B,其為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的單一柵極控制信號產(chǎn)生器及發(fā)光控制信號產(chǎn)生器與其它電路單元之間的電性通路示意圖。在本實施例中,與第N級移位寄存器SR(N)相對應(yīng)的柵極控制信號產(chǎn)生器GCS2 (N)除了電性耦接到第N級移位寄存器SR(N)之外,還進(jìn)一步電性耦接到柵極控制信號產(chǎn)生器GCS2 (N-1)與GCS2(N+1),以借此取得對應(yīng)的第二控制信號Scan_N-2 (N-1)與Scan_N_2 (N+1)而產(chǎn)出對應(yīng)的第二控制信號Scan_N-2 (N)。再者,與第N級移位寄存器SR(N)相對應(yīng)的發(fā)光控制信號產(chǎn)生器EMC(N)則電性耦接到柵極控制信號產(chǎn)生器GCS2 (N-2)、GCS2 (N-1)、GCS2 (N)、GCS2 (N+l)、GCS2 (N+2)、GCS2 (N+3)以及 GCS2 (N+4),以取得對應(yīng)的第二控制信號 Scan_N-2(N-2)、Scan_N-2(N-1),Scan_N_2(N)、Scan_N_2(N+l)、Scan_N_2(N+2)、Scan_N_2(N+3)與Scan_N-2 (N+4),并借此產(chǎn)出對應(yīng)的發(fā)光控制信號EM(N)。
      [0105]請參照圖15,其為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的柵極控制信號產(chǎn)生器的電路圖。本實施例所示的柵極控制信號產(chǎn)生器包括了一個第二上拉電路模塊1500,其電性耦接至第一工作電位VGH、與前級(第N-1級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器GCS2 (N-1)所輸出的第二控制信號Scan_N-2(N-l)、與次級(第N+1級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器GCS2 (N+1)所輸出的第二控制信號Scan_N-2 (N+l),以及本級(第N級)移位寄存器的啟動信號節(jié)點ST(N)所提供的啟動信號S(N)。
      [0106]更詳細(xì)地,在第二上拉電路模塊1500中包括了兩個P型晶體管1510a與1510b。晶體管1510a的控制端1512a接收第二控制信號Scan_N_2 (N-1),通路端1514a接收第一工作電位VGH,而通路端1516a則電性耦接至啟動信號節(jié)點ST(N);晶體管1510b的控制端1512b則接收第二控制信號Scan_N-2 (N+l),通路端1514b接收第一工作電位VGH,而通路端1516b則同樣電性耦接至啟動信號節(jié)點ST(N)。借此,第二上拉電路模塊1500可以根據(jù)第二控制信號Scan_N-2 (N-1)與Scan_N_2 (N+l)而決定是否開啟第一工作電位VGH至啟動信號節(jié)點ST(N)的電性通路。
      [0107]基于本實施例中的柵極控制信號產(chǎn)生器的設(shè)計,第N級移位寄存器的啟動信號節(jié)點ST(N)會電性耦接至柵極控制信號輸出節(jié)點SN(N)。因此,在本實施例所設(shè)計的電路中,電性耦接至啟動信號節(jié)點ST(N)其實就相當(dāng)于電性耦接至柵極控制信號輸出節(jié)點SN(N)。而據(jù)此,啟動信號節(jié)點ST (N)的電位就能組成第N級移位寄存器提供的第二控制信號Scan_N-2 (N)。類似的,在第二柵極線驅(qū)動電路中,所接收的各級的第二控制信號,會相當(dāng)于各級移位寄存器于啟動信號節(jié)點ST(N)所提供的啟動信號。例如,當(dāng)提及接收第二控制信號Scan_N-2 (N-1)時,就相當(dāng)于第N-1級移位寄存器于啟動信號節(jié)點ST (N-1)所提供的啟動信號 S(N-1)。
      [0108]接下來請參照圖16,其為根據(jù)本發(fā)明一實施例的第二柵極線驅(qū)動電路中的一級移位寄存器與柵極控制信號產(chǎn)生器的詳細(xì)電路圖。在本實施例所示的電路1600中包括了第一上拉電路模塊600a、第一下拉電路模塊700a、第一上拉控制模塊800a、第一下拉控制模塊900a以及第二上拉電路模塊1500a。其中,第一上拉電路模塊600a、第一下拉電路模塊700a、第一上拉控制模塊800a以及第一下拉控制模塊900a的詳細(xì)電路及耦接關(guān)系與圖12所不的實施例中的第一上拉電路模塊600、第一下拉電路模塊700、第一上拉控制模塊800以及第一下拉控制模塊900大致相同。然而,雖然在第一上拉電路模塊600a、第一下拉電路模塊700a、第一上拉控制模塊800a以及第一下拉控制模塊900a所接收的信號包括第二控制信號Scan_N-2 (N-1)、Scan_N_2 (N)與Scan_N_2 (N+l),但如前所述,這些第二控制信號Scan_N-2(N-l)、Scan_N-2(N)與Scan_N_2 (N+1)實際上等同于對應(yīng)的移位寄存器所產(chǎn)生的啟動信號S(N-1)、S(N)與S(N+1)。因此,其操作方式與先前實施例中所述相同,在此不再贅述。
      [0109]除上述之外,第二上拉電路模塊1500a與啟動信號節(jié)點ST(N)之間的電性耦接關(guān)系也與圖15所示相同,在此不再贅述。請參考圖16,其中啟動信號節(jié)點ST(N)所提供的啟動信號S(N)的電位只在第二控制信號Scan_N-2 (N-1)與Scan_N_2 (N+l)為低時,通過第二上拉電路模塊1500a而被拉升至第一工作電位VGH。另外,請參考圖12,可以發(fā)現(xiàn)啟動信號節(jié)點ST(N)所提供的啟動信號S(N)的電位,會在第二控制節(jié)點Boot(N)與頻率信號CKl同時為低電位的時候被拉低至工作電位VGL,而在其余時間則是維持在第一工作電位VGH。于是,圖12與圖16所示的兩電路1200與1600所產(chǎn)生的啟動信號S(N)的波形是一致的。而由于啟動信號節(jié)點ST(N)的電位在電路1600中就相當(dāng)于第二控制信號Scan_N-2(N),因此電路1600所產(chǎn)生的第二控制信號Scan_N-2(N),會在第二控制節(jié)點Boot(N)與頻率信號CKl同時為低電位的時候被拉低至第二工作電位VGL。
      [0110]接下來請參照圖17A、17B與17C,其中圖17A為根據(jù)本發(fā)明一實施例的發(fā)光控制信號產(chǎn)生器的第一部分的電路圖,圖17B為同一實施例的發(fā)光控制信號產(chǎn)生器的第二部分的電路圖,而圖17C則為同一實施例的發(fā)光控制信號產(chǎn)生器的第三部分的電路圖。如圖17A、17B與17C所示,本實施例所提供的發(fā)光控制信號產(chǎn)生器包括了 P型晶體管1710a?1710e、1720a ?1720b、1730a ?1730b、1740a ?1740e、1750a ?1750e、1760、1770、1780、1790a ?1790e、1800a?1800b與1810a?1810b,以及一個電容C3。以下將以第N級發(fā)光控制信號產(chǎn)生器EMC (N)為例進(jìn)行說明。
      [0111]請先參照圖17A,P型晶體管1710a的控制端1712a接收與前一級(第N_1級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2(N-l),其通路端1714a接收第一工作電位VGH,通路端1716a則電性耦接至控制節(jié)點CNl (N)。P型晶體管1710b的控制端1712b接收與本級(第N級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N),其通路端1714b接收第一工作電位VGH,通路端1716b電性耦接至控制節(jié)點CNl (N)。P型晶體管1710c的控制端1712c接收與次一級(第N+1級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2(N+l),其通路端1714c接收第一工作電位VGH,通路端1716c電性耦接至控制節(jié)點CNl (N)。P型晶體管1710d的控制端1712d接收與次二級(第N+2級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+2),其通路端1714c接收第一工作電位VGH,通路端1716c電性耦接至控制節(jié)點CNl (N)。P型晶體管1710e的控制端1712e接收與次三級(第N+3級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+3),其通路端1714e接收第一工作電位VGH,通路端1716e電性耦接至控制節(jié)點CNl (N)。
      [0112]再者,P型晶體管1720a的控制端1722a接收與前二級(第N_2級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N-2),通路端1726a則接收第二工作電位VGL。P型晶體管1730a的控制端1732a電性耦接至P型晶體管1720a的通路端1724a,其通路端1734a電性耦接至控制節(jié)點CNl (N),通路端1736a則接收第二工作電位VGL。P型晶體管1720b的控制端1722b接收與次四級(第N+4級)移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+4),通路端1726b則接收第二工作電位VGL。P型晶體管1730b的控制端1732b電性耦接至P型晶體管1720b的通路端1724b,其通路端1734b電性耦接至控制節(jié)點CNl (N),而通路端1736b則接收第二工作電位VGL。電容C3的一端電性耦接至控制節(jié)點CNl (N),第二端則接收第二工作電位VGL。
      [0113]接下來請參照圖17B, P型晶體管1740a、1740b、1740c、1740d與1740e的控制端1742a、1742b、1742c、1742d與1742e各自電性耦接至控制節(jié)點CNl (N)(通過接點B,);其各自的通路端1744a、1744b、1744c、1744d與1744e分別接收第一工作電位VGH (通過接點A’),而各通路端1746a、1746b、1746c、1746d與1746e則分別電性耦接至控制節(jié)點CN2 (N)。
      [0114]再者,P型晶體管1750a的控制端1752a接收與第N_1級移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2(N-l),其通路端1754a電性耦接至控制節(jié)點CN2 (N),通路端1756a則接收第二工作電位VGL (通過接點C’)。P型晶體管1750b的控制端1752b接收與第N級移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N),其通路端1754b電性耦接至控制節(jié)點CN2 (N),通路端1756b則接收第二工作電位VGL (通過接點C’)。P型晶體管1750c的控制端1752c接收與第N+1級移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+1),其通路端1754c電性耦接至控制節(jié)點CN2 (N),通路端1756c則接收第二工作電位VGL (通過接點C’)。P型晶體管1750d的控制端1752d接收與第N+2級移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+2),其通路端1754d電性耦接至控制節(jié)點CN2 (N),通路端1756d則接收第二工作電位VGL (通過接點C’)。?型晶體管1750e的控制端1752e接收與第N+3級移位寄存器相對應(yīng)的柵極控制信號產(chǎn)生器所產(chǎn)生的第二控制信號Scan_N-2 (N+3),其通路端1754e電性耦接至控制節(jié)點CN2 (N),通路端1756e則接收第二工作電位VGL (通過接點C’)。
      [0115]此外,P型晶體管1760的控制端1762同樣電性耦接至控制節(jié)點CNl (N)(通過接點B’),其通路端1764接收第一工作電位VGH,通路端1766電性耦接至控制節(jié)點CN3 (N)。P型晶體管1770的控制端電性耦接至控制節(jié)點CN2(N),通路端1774電性耦接至控制節(jié)點CN3 (N),通路端1776接收第二工作電位VGL (通過接點C’)。
      [0116]接下來請參照圖17C,P型晶體管1780的控制端電性耦接至控制節(jié)點CN3 (N)(通過接點B"),通路端1784接收第一工作電位VGH (通過接點A"及接點A’),通路端1786電性耦接至發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)。再者,P型晶體管1790a的控制端1792a接收第二控制信號Scan_N-2 (N-1),P型晶體管1790b的控制端1792b接收第二控制信號Scan_N_2 (N),P型晶體管1790c的控制端1792c接收第二控制信號Scan_N_2 (N+1),P型晶體管1790d的控制端1792d接收第二控制信號Scan_N-2 (N+2),P型晶體管1790e的控制端1792e接收第二控制信號Scan_N-2 (N+3);這些P型晶體管1790a?1790e的通路端1794a?1794e分別接收第一工作電位VGH (通過接點A"及接點A’),而這些P型晶體管1790a?1790e的通路端1796a?1796e則分別電性耦接至發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)。
      [0117]此外,P型晶體管1800a的控制端1802a接收第二控制信號Scan_N_2 (N-2),通路端1806a則接收第二工作電位VGL。P型晶體管1810a的控制端1812a電性耦接至P型晶體管1800a的通路端1804a,其通路端1814a電性耦接至發(fā)光控制信號產(chǎn)生節(jié)點EMP(N),通路端1816a則接收第二工作電位VGL。P型晶體管1800b的控制端1802b接收第二控制信號Scan_N-2 (N+4),通路端1806b則接收第二工作電位VGL。P型晶體管1810b的控制端1812b電性耦接至P型晶體管1800b的通路端1804b,其通路端1814b電性耦接至發(fā)光控制信號產(chǎn)生節(jié)點EMP(N),通路端1816b則接收第二工作電位VGL。
      [0118]在上述的電路中,發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)的電位即可組成發(fā)光控制信號產(chǎn)生器EMC(N)所產(chǎn)生的發(fā)光控制信號EM(N)。從另一個角度來看,發(fā)光控制信號產(chǎn)生器EMC(N)是利用第二控制信號Scan_N-2(N-2)?Scan_N_2 (N+4)而產(chǎn)生對應(yīng)的發(fā)光控制信號EM(N),這也是圖14B的發(fā)光控制信號產(chǎn)生器EMC(N)會同時電性耦接至柵極控制信號產(chǎn)生器GCS2(N-2)?GCS2(N+4)的緣故。當(dāng)然,如先前所述,第二控制信號Scan_N_2其實與同一移位寄存器的啟動信號S相同,因此第二控制信號Scan_N-2 (N-2)?Scan_N_2 (N+4)實質(zhì)上將與對應(yīng)的移位寄存器所產(chǎn)生的啟動信號S(N-2)?S(N+4)相同。據(jù)此,實際上也可以將圖14B的發(fā)光控制信號產(chǎn)生器EMC (N)同時電性耦接至移位寄存器SR(N-2)?SR(N+4)的啟動信號節(jié)點ST (N-2)?ST (N+4),如此也能得到同樣的操作目的。
      [0119]接下來請參照圖18,其為根據(jù)本發(fā)明一實施例的發(fā)光控制信號產(chǎn)生器的操作時序圖。同樣以圖17A?17C所示的第N級發(fā)光控制信號產(chǎn)生器為例,在操作期間TP4之中,第二控制信號Scan_N-2 (N-2)為低電位,而第二控制信號Scan_N_2 (N-1)?Scan_N_2 (N+4)皆為高電位,因此P型晶體管1720a被導(dǎo)通,使得P型晶體管1730a的控制端被下拉至接近第二工作電位VGL,并因此導(dǎo)通P型晶體管1730a的兩個通路端1734a與1736a之間的電性通路。根據(jù)同樣的理由,P型晶體管1810a的兩個通路端1814a與1816a之間的電性通路也被導(dǎo)通。而由于第二控制信號Scan_N-2 (N-1)?Scan_N_2 (N+4)皆為高電位,因此P型晶體管 1710a ?1710e、1750a ?1750e 以及 1790a ?1790e,還有 P 型晶體管 1720b、1730b、1800b與1810b都不導(dǎo)通。因此,控制節(jié)點CNl (N)的電位會被維持在接近第二工作電位VGL的低電位狀態(tài)。同樣的,發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)的電位也會被維持在接近第二工作電位VGL的低電位狀態(tài)。由于發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)的電位將組成發(fā)光控制信號EM(N),所以發(fā)光控制信號EM(N)在操作期間TP4之內(nèi)會維持在低電位狀態(tài)。
      [0120]在操作期間TP5中,第二控制信號Scan_N_2 (N-1)為低電位,而第二控制信號Scan_N-2 (N-2)由低電位轉(zhuǎn)為高電位,而第二控制信號Scan_N_2 (N)?Scan_N_2 (N+4)則皆保持為高電位。因此,原本不導(dǎo)通的P型晶體管1710a、1750a與1790a會轉(zhuǎn)為導(dǎo)通;故使得原本導(dǎo)通的P型晶體管1730a與1810a變?yōu)椴粚?dǎo)通狀態(tài)。因此,控制節(jié)點CNl (N)會轉(zhuǎn)為高電位,而發(fā)光控制信號產(chǎn)生節(jié)點EMP (N)的電位也會被拉高至接近第一工作電位VGH的高電位狀態(tài)。根據(jù)上述,發(fā)光控制信號EM(N)在操作期間TP5之內(nèi)會維持在高電位狀態(tài)。
      [0121]接下來在操作期間TP6?TP9的這一段時間內(nèi),第二控制信號Scan_N_2(N)?Scan_N-2 (N+3)會輪流被拉至高電位狀態(tài),因此P型晶體管1710b?1710e、1750b?1750e以及1790b?1790e會輪流導(dǎo)通。因此,類似于操作期間TP5的原因,在操作期間TP6?TP9的這一段時間內(nèi),發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)的電位也會被拉高至接近第一工作電位VGH的高電位狀態(tài)。因此,發(fā)光控制信號EM(N)在操作期間TP6?TP9的這一段時間內(nèi)會維持在高電位狀態(tài)。
      [0122]最后,在操作期間Tpici之中,第二控制信號Scan_N_2(N+4)為低電位,而第二控制信號Scan_N-2 (N-2)?Scan_N_2 (N+3)皆為高電位,因此P型晶體管1720b被導(dǎo)通,使得P型晶體管1730b的控制端被下拉至接近第二工作電位VGL,并因此導(dǎo)通P型晶體管1730b的兩個通路端1734b與1736b之間的電性通路。根據(jù)同樣的理由,P型晶體管1810b的兩個通路端1814b與1816b之間的電性通路也被導(dǎo)通。而由于第二控制信號Scan_N-2(N-2)?Scan_N-2 (N+3)皆為高電位,因此P型晶體管1710a?1710e、1750a?1750e以及1790a?1790e,還有P型晶體管1720a、1730a、1800a與1810a都不導(dǎo)通。由此,控制節(jié)點CNl(N)的電位會被維持在接近第二工作電位VGL的低電位狀態(tài)。同樣的,發(fā)光控制信號產(chǎn)生節(jié)點EMP(N)的電位也會被維持在接近第二工作電位VGL的低電位狀態(tài)。因此,發(fā)光控制信號EM(N)在操作期間Tpici之內(nèi)會維持在低電位狀態(tài)。
      [0123]綜上所述,由前述實施例所提供的發(fā)光控制信號產(chǎn)生器EMC(N)可以產(chǎn)生一個時間長度為五個第二控制信號周期的發(fā)光控制信號EM(N)。
      [0124]上述的內(nèi)容以舉例的方式說明了一種可適用于本發(fā)明中的電路架構(gòu),但此【技術(shù)領(lǐng)域】人員應(yīng)當(dāng)能依照實際所需,在不脫離本發(fā)明的精神下修改細(xì)部的電路架構(gòu)。例如,若為了減少各類控制信號的數(shù)量,還可以借由調(diào)整冗余移位寄存器的數(shù)量而實現(xiàn)。請參照圖19,其為根據(jù)本發(fā)明另一實施例的平面顯示器的電路方塊圖。
      [0125]如圖19所示,顯示區(qū)1900由左側(cè)的移位寄存器區(qū)以及右側(cè)的移位寄存器區(qū)合作驅(qū)動。其中,左側(cè)的移位寄存器區(qū)由上而下包含了四個上部的冗余移位寄存器SRA(UDl)?SRA(UD4)、多個移位寄存器SRA(I)?SRA(960)以及兩個下部的冗余移位寄存器SRA(BDl)與SRA(BD2),而右側(cè)的移位寄存器區(qū)由上而下則包含了兩個上部的冗余移位寄存器SRB(UDl)與SRB(UD2)、多個移位寄存器SRB(I)?SRB(960)以及四個下部的冗余移位寄存器SRB(BDl)?SRB(BD4)。如此一來,在由上往下的柵極線掃描時,就可以使兩邊采用同樣的啟動信號VST1,減少控制信號所需的數(shù)量。而當(dāng)由下往上掃描時,也可以采用同樣的啟動信號VST3即可正常操作。使用此種架構(gòu),對于左側(cè)的移位寄存器區(qū)需提供第一工作電位VGH、第二工作電位VGL、頻率信號CKl (含反相頻率信號)以及致能信號ENl ;相對的,對于右側(cè)的移位寄存器區(qū)則需要提供第一工作電位VGH、第二工作電位VGL以及頻率信號CKl (含反相頻率信號)。因此,信號源需要提供至移位寄存器區(qū)的信號數(shù)量不到十個,若以信號種類來計算,則最多也只需要五種信號。
      [0126]同樣的,為了畫面的簡潔,對于右側(cè)的移位寄存器區(qū)中的一個柵極控制信號產(chǎn)生器,只示出與對應(yīng)的移位寄存器之間的電性通路,但實際上一個柵極控制信號產(chǎn)生器是不只與一個移位寄存器電性耦接的。同樣的,一個發(fā)光控制信號產(chǎn)生器也不只與一個移位寄存器電性耦接。詳細(xì)的單一柵極控制信號產(chǎn)生器及發(fā)光控制信號產(chǎn)生器與其它電路單元之間的電性耦接關(guān)系可參照圖14B所示的內(nèi)容。
      [0127]此外,較佳地,上述每個實施例的各種單元或驅(qū)動電路的電路圖中的晶體管整合于面板,即晶體管與像素、數(shù)據(jù)線以及與柵極線一起形成于面板的基板上,而各種單元或驅(qū)動電路不是芯片經(jīng)由壓合于面板的基板上。因此可稱為GOA(gate driver integrated onarray/glass ;柵極驅(qū)動器集成于陣列基板上)電路。根據(jù)上述,本發(fā)明的實施例將柵極控制信號產(chǎn)生器分成兩區(qū),如此就可以將驅(qū)動阻抗大的控制信號Scan_N獨立驅(qū)動,并將驅(qū)動阻抗較小的控制信號Scan_N-l與發(fā)光控制信號EM以另一組電路進(jìn)行驅(qū)動。并且,借由新式的第一柵極線驅(qū)動電路與第二柵極線驅(qū)動電路,可以減少整體使用的開關(guān)數(shù)量,因此可以有效的提升制造工藝偏移量的容忍范圍,更不易因為制造工藝誤差所導(dǎo)致的電性漂移而影響到電路的正常運作并導(dǎo)致顯示效果劣化。再者,借由冗余移位寄存器的數(shù)量調(diào)整,還可以減少所需信號的數(shù)量,降低電路布局的復(fù)雜度。
      【權(quán)利要求】
      1.一種顯示面板,其特征在于,包括: 一顯不區(qū),包括多個像素,每一所述像素根據(jù)一第一柵極線所傳遞的一第一控制信號與一第二柵極線所傳遞的一第二控制信號而決定如何處理一數(shù)據(jù)線上所傳遞的數(shù)據(jù),并根據(jù)一發(fā)光控制線所傳遞的一發(fā)光控制信號而決定何時發(fā)光; 一第一柵極線驅(qū)動電路,設(shè)置于所述顯示區(qū)外的一第一區(qū)域,所述第一柵極線驅(qū)動電路電性耦接至所述第一柵極線以提供所述第一控制信號至所述第一柵極線;以及 一第二柵極線驅(qū)動電路,設(shè)置于所述顯示區(qū)外的一第二區(qū)域,所述第二柵極線驅(qū)動電路電性耦接至所述第二柵極線以提供所述第二控制信號至所述第二柵極線,且所述第二柵極線驅(qū)動電路電性耦接至所述發(fā)光控制線以提供所述發(fā)光控制信號至所述發(fā)光控制線,其中,所述第一區(qū)域與所述第二區(qū)域位于所述顯示區(qū)的不同側(cè), 其中,用于一第一像素的所述第一控制信號的一第一致能時段與所述第二控制信號的一第二致能時段之間的最小時間間隔,與所述第一致能時段的時間長度相當(dāng)。
      2.根據(jù)權(quán)利要求1所述的顯示面板,其特征在于,所述第一柵極線驅(qū)動電路包括: 多個移位寄存器,所述移位寄存器以級連方式逐一連接,并將一啟動信號由所述移位寄存器中的一第N級移位寄存器傳遞至一第N+1級移位寄存器;以及 多個第一柵極控制信號產(chǎn)生器,每一所述第一柵極控制信號產(chǎn)生器電性耦接至所述移位寄存器之一,以根據(jù)所電性耦接的所述移位寄存器的輸出而產(chǎn)生對應(yīng)的所述第一控制信號。
      3.根據(jù)權(quán)利要求2所述的顯示面板,其特征在于,所述第N級移位寄存器包括: 一第一上拉電路模塊,接收一第一工作電位以及由一第N-1級移位寄存器提供至所述第N級移位寄存器的所述啟動信號,并根據(jù)所述第N-1級移位寄存器提供的所述啟動信號及所述第N級移位寄存器提供的所述啟動信號,決定是否開啟所述第一工作電位至一第一控制節(jié)點的電性通路; 一第一下拉電路模塊,接收一第二工作電位以及由所述第N+1級移位寄存器提供的所述啟動信號,并根據(jù)所述第N+1級移位寄存器提供的所述啟動信號決定是否開啟所述第二工作電位至所述第一控制節(jié)點的電性通路; 一第一上拉控制模塊,接收所述第一工作電位并電性耦接至所述第一控制節(jié)點,所述第一上拉控制模塊根據(jù)所述第一控制節(jié)點的電位而決定是否開啟所述第一工作電位分別至一第二控制節(jié)點與至一啟動信號節(jié)點的電性通路;以及 一第一下拉控制模塊,接收一頻率信號、所述第二工作電位及所述第N-1級移位寄存器提供的所述啟動信號,所述第一下拉控制模塊根據(jù)所述第N-1級移位寄存器提供的所述啟動信號決定是否將所述第二工作電位傳遞至所述第二控制節(jié)點,并根據(jù)所述第二控制節(jié)點的電位決定是否開啟所述頻率信號至所述啟動信號節(jié)點的電性通路, 其中,所述啟動信號節(jié)點的電位組成所述第N級移位寄存器提供的所述啟動信號。
      4.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第一上拉電路模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第一控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第一控制節(jié)點;以及 一第三開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位。
      5.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第一下拉電路模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一開關(guān)的第二通路端,其第二通路端接收所述第二工作電位;以及 一電容,具有第一端與第二端,其第一端電性耦接至所述第一控制節(jié)點,其第二端接收所述第二工作電位。
      6.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第一上拉控制模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第二控制節(jié)點;以及 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述啟動信號節(jié)點。
      7.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第一下拉控制模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第二控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一開關(guān)的第二通路端,其第二通路端接收所述第二工作電位; 一第三開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二控制節(jié)點,其第一通路端電性耦接至所述啟動信號節(jié)點; 一第四開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二控制節(jié)點,其第一通路端電性耦接至所述第三開關(guān)的第二通路端,其第二通路端接收所述頻率信號;以及 一電容,具有第一端與第二端,其第一端電性耦接至所述啟動信號節(jié)點,其第二端電性耦接至所述第二控制節(jié)點。
      8.根據(jù)權(quán)利要求3所述的顯示面板,其特征在于,所述第一柵極控制信號產(chǎn)生器中,至少有一者包括: 一第二上拉控制模塊,接收所述第一工作電位并電性耦接至所述第一控制節(jié)點及一柵極控制信號輸出節(jié)點,以借由所述第一控制節(jié)點的電位而決定是否開啟所述第一工作電位至所述柵極控制信號輸出節(jié)點的電性通路; 一第二下拉控制模塊,接收一致能信號并電性耦接至所述啟動信號節(jié)點及所述柵極控制信號輸出節(jié)點,以借由所述啟動信號節(jié)點的電位而決定是否開啟所述致能信號至所述柵極控制信號輸出節(jié)點的電性通路;以及 一第二上拉電路模塊,接收所述第N-1級移位寄存器提供的所述啟動信號、所述第N+1級移位寄存器提供的所述啟動信號與所述第一工作電位,且電性耦接至所述柵極控制信號輸出節(jié)點,以借由所述第N-1級移位寄存器提供的所述啟動信號與所述第N+1級移位寄存器提供的所述啟動信號,決定是否開啟所述第一工作電位至所述柵極控制信號輸出節(jié)點的電性通路, 其中,所述柵極控制信號輸出節(jié)點的電位組成所述第N級移位寄存器提供的所述第一控制信號。
      9.根據(jù)權(quán)利要求8所述的顯示面板,其特征在于,所述第二上拉控制模塊包括: 一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述柵極控制信號輸出節(jié)點。
      10.根據(jù)權(quán)利要求8所述的顯示面板,其特征在于,所述第二下拉控制模塊包括: 一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述啟動信號節(jié)點,其第一通路端電性耦接至所述柵極控制信號輸出節(jié)點,其第二通路端接收所述致能信號。
      11.根據(jù)權(quán)利要求8所述的顯示面板,其特征在于,所述第二上拉電路模塊包括:一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述柵極控制信號輸出節(jié)點;以及 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述柵極控制信號輸出節(jié)點。
      12.根據(jù)權(quán)利要求1所述的顯示面板,其特征在于,所述第二柵極線驅(qū)動電路包括: 多個移位寄存器,所述移位寄存器以級連方式逐一連接,并將一啟動信號由所述移位寄存器中的一第N級移位寄存器傳遞至一第N+1級移位寄存器; 多個第二柵極控制信號產(chǎn)生器,每一所述第二柵極控制信號產(chǎn)生器電性耦接至所述移位寄存器之一,以根據(jù)所電性耦接的所述移位寄存器的輸出而產(chǎn)生對應(yīng)的所述第二控制信號;以及多個發(fā)光控制信號產(chǎn)生器,每一所述發(fā)光控制信號產(chǎn)生器電性耦接至部分所述移位寄存器,以根據(jù)所電性耦接的部分所述移位寄存器的輸出而產(chǎn)生對應(yīng)的所述發(fā)光控制信號。
      13.根據(jù)權(quán)利要求12所述的顯示面板,其特征在于,所述第N級移位寄存器包括: 一第一上拉電路模塊,接收一第一工作電位以及由一第N-1級移位寄存器提供至所述第N級移位寄存器的所述啟動信號,并根據(jù)所述第N-1級移位寄存器提供的所述啟動信號及所述第N級移位寄存器提供的所述啟動信號,決定是否開啟所述第一工作電位至一第一控制節(jié)點的電性通路; 一第一下拉電路模塊,接收一第二工作電位以及由所述第N+1級移位寄存器提供的所述啟動信號,并根據(jù)所述第N+1級移位寄存器提供的所述啟動信號決定是否開啟所述第二工作電位至所述第一控制節(jié)點的電性通路; 一第一上拉控制模塊,接收所述第一工作電位并電性耦接至所述第一控制節(jié)點,所述第一上拉控制模塊根據(jù)所述第一控制節(jié)點的電位而決定是否開啟所述第一工作電位分別至一第二控制節(jié)點與至一啟動信號節(jié)點的電性通路;以及 一第一下拉控制模塊,接收一頻率信號、所述第二工作電位及所述第N-1級移位寄存器提供的所述啟動信號,所述第一下拉控制模塊根據(jù)所述第N-1級移位寄存器提供的所述啟動信號決定是否將所述第二工作電位傳遞至所述第二控制節(jié)點,并根據(jù)所述第二控制節(jié)點的電位決定是否開啟所述頻率信號至所述啟動信號節(jié)點的電性通路, 其中,所述啟動信號節(jié)點的電位組成所述第N級移位寄存器提供的所述啟動信號。
      14.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述第一上拉電路模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第一控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第一控制節(jié)點;以及 一第三開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位。
      15.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述第一下拉電路模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一開關(guān)的第二通路端,其第二通路端接收所述第二工作電位;以及 一電容,具有第一端與第二端,其第一端電性耦接至所述第一控制節(jié)點,其第二端接收所述第二工作電位。
      16.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述第一上拉控制模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述第二控制節(jié)點;以及 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述啟動信號節(jié)點。
      17.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述第一下拉控制模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第二控制節(jié)點; 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端電性耦接至所述第一開關(guān)的第二通路端,其第二通路端接收所述第二工作電位; 一第三開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二控制節(jié)點,其第一通路端電性耦接至所述啟動信號節(jié)點; 一第四開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二控制節(jié)點,其第一通路端電性耦接至所述第三開關(guān)的第二通路端,其第二通路端接收所述頻率信號;以及 一電容,具有第一端與第二端,其第一端電性耦接至所述啟動信號節(jié)點,其第二端電性耦接至所述第二控制節(jié)點。
      18.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述第二柵極控制信號產(chǎn)生器中,至少有一者包括: 一第二上拉電路模塊,接收所述第N-1級移位寄存器提供的所述啟動信號、所述第N+1級移位寄存器提供的所述啟動信號與所述第一工作電位,且電性耦接至所述啟動信號節(jié)點,以借由所述第N-1級移位寄存器提供的所述啟動信號與所述第N+1級移位寄存器提供的所述啟動信號,決定是否開啟所述第一工作電位至所述啟動信號節(jié)點的電性通路, 其中,所述啟動信號節(jié)點的電位組成所述第N級移位寄存器提供的所述第二控制信號。
      19.根據(jù)權(quán)利要求18所述的顯示面板,其特征在于,所述第二上拉電路模塊包括: 一第一開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述啟動信號節(jié)點;以及 一第二開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+1級移位寄存器提供的所述啟動信號,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至所述啟動信號節(jié)點。
      20.根據(jù)權(quán)利要求13所述的顯示面板,其特征在于,所述發(fā)光控制信號產(chǎn)生器中,至少有一者包括: 一第一開關(guān)、一第二開關(guān)、一第三開關(guān)、一第四開關(guān)與一第五開關(guān),各具有控制端、第一通路端與第二通路端,所述第一、第二、第三、第四與第五開關(guān)的第一通路端接收所述第一工作電位,所述第一、第二、第三、第四與第五開關(guān)的第二通路端電性耦接至一第一控制節(jié)點,且所述第一、第二、第三、第四與第五開關(guān)的控制端分別接收所述第N-1級移位寄存器提供的所述啟動信號、所述第N級移位寄存器提供的所述啟動信號、所述第N+1級移位寄存器提供的所述啟動信號、一第N+2級移位寄存器提供的所述啟動信號與一第N+3級移位寄存器提供的所述啟動信號,其中所述第N+2級移位寄存器為所述第N+1級移位寄存器的下一級移位寄存器,所述第N+3級移位寄存器為所述第N+2級移位寄存器的下一級移位寄存器; 一第六開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收一第N-2級移位寄存器提供的所述啟動信號,其第二通路端接收所述第二工作電位,其中,所述第N-2級移位寄存器為所述第N-1級移位寄存器的上一級移位寄存器; 一第七開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第六開關(guān)的第一通路端,其第一通路端電性耦接至所述第一控制節(jié)點,其第二通路端接收所述第二工作電位;一第八開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收一第N+4級移位寄存器提供的所述啟動信號,其第二通路端接收所述第二工作電位,其中,所述第N+4級移位寄存器為所述第N+3級移位寄存器的下一級移位寄存器; 一第九開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第八開關(guān)的第一通路端,其第一通路端電性耦接至所述第一控制節(jié)點,其第二通路端接收所述第二工作電位; 一電容,具有第一端與第二端,其第一端電性耦接至所述第一控制節(jié)點,其第二端接收所述第二工作電位; 一第十開關(guān)、一第十一開關(guān)、一第十二開關(guān)、一第十三開關(guān)與一第十四開關(guān),各具有控制端、第一通路端與第二通路端,所述第十、第十一、第十二、第十三與第十四開關(guān)的控制端耦接至所述第一控制節(jié)點,所述第十、第十一、第十二、第十三與第十四開關(guān)的第一通路端接收所述第一工作電位,所述第十、第十一、第十二、第十三與第十四開關(guān)的第一通路端電性耦接至一第二控制節(jié)點; 一第十五開關(guān)、一第十六開關(guān)、一第十七開關(guān)、一第十八開關(guān)與一第十九開關(guān),各具有控制端、第一通路端與第二通路端,所述第十五、第十六、第十七、第十八與第十九開關(guān)的控制端分別接收所述第N-1級移位寄存器提供的所述啟動信號、所述第N級移位寄存器提供的所述啟動信號、所述第N+1級移位寄存器提供的所述啟動信號、所述第N+2級移位寄存器提供的所述啟動信號與所述第N+3級移位寄存器提供的所述啟動信號,所述第十五、第十六、第十七、第十八與第十九開關(guān)的第一通路端電性耦接至所述第二控制節(jié)點,所述第十五、第十六、第十七、第十八與第十九開關(guān)的第二通路端接收所述第二工作電位; 一第二十開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第一控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至一第三控制節(jié)占.一第二十一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二控制節(jié)點,其第一通路端電性耦接至所述第三控制節(jié)點,其第二通路端接收所述第二工作電位; 一第二十二開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第三控制節(jié)點,其第一通路端接收所述第一工作電位,其第二通路端電性耦接至一發(fā)光控制信號產(chǎn)生節(jié)點,其中所述發(fā)光控制信號產(chǎn)生節(jié)點的電位組成所述發(fā)光控制信號; 一第二十三開關(guān)、一第二十四開關(guān)、一第二十五開關(guān)、一第二十六開關(guān)與一第二十七開關(guān),各具有控制端、第一通路端與第二通路端,所述第二十三、二十四、二十五、二十六與二十七開關(guān)的控制端分別接收所述第N-1級移位寄存器提供的所述啟動信號、所述第N級移位寄存器提供的所述啟動信號、所述第N+1級移位寄存器提供的所述啟動信號、所述第N+2級移位寄存器提供的所述啟動信號與所述第N+3級移位寄存器提供的所述啟動信號,所述第二十三、二十四、二十五、二十六與二十七開關(guān)的第一通路端接收所述第一工作電位,所述第二十三、二十四、二十五、二十六與二十七開關(guān)的第二通路端電性耦接至所述發(fā)光控制信號產(chǎn)生節(jié)點; 一第二十八開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N-2級移位寄存器提供的所述啟動信號,其第二通路端接收所述第二工作電位;一第二十九開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第二十八開關(guān)的第一通路端,其第一通路端電性耦接至所述發(fā)光控制信號產(chǎn)生節(jié)點,其第二通路端接收所述第二工作電位; 一第三十開關(guān),具有控制端、第一通路端與第二通路端,其控制端接收所述第N+4級移位寄存器提供的所述啟動信號,其第二通路端接收所述第二工作電位;以及 一第三十一開關(guān),具有控制端、第一通路端與第二通路端,其控制端電性耦接至所述第三十開關(guān)之第一通路端,其第一通路端電性耦接至所述發(fā)光控制信號產(chǎn)生節(jié)點,其第二通路端接收所述第二工作電位。
      【文檔編號】G09G3/32GK104318901SQ201410662355
      【公開日】2015年1月28日 申請日期:2014年11月18日 優(yōu)先權(quán)日:2014年8月22日
      【發(fā)明者】林雅婷, 黃郁升 申請人:友達(dá)光電股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1