用于液晶顯示裝置的goa電路的制作方法
【專利摘要】本發(fā)明公開一種用于液晶顯示裝置的陣列基板行掃描驅(qū)動(Gate Driver On Array;GOA)電路,所述液晶顯示裝置包括多條掃描線,所述GOA電路包含級聯(lián)的多個移位緩存單元。第N級移位緩存單元控制對第N級掃描線充電。該第N級移位緩存單元包括正反向掃描控制電路、上拉電路、自舉電容電路、柵極信號點漏電防治電路及下拉維持電路。所述自舉電容電路、所述柵極信號點漏電防治電路及所述下拉維持電路共同連接構(gòu)成一柵極信號點用以提高所述柵極信號點的穩(wěn)定性以及減少開關(guān)的使用。
【專利說明】用于液晶顯不裝置的GOA電路
【【技術(shù)領(lǐng)域】】
[0001 ] 本發(fā)明涉及液晶顯示【技術(shù)領(lǐng)域】,特別是涉及一種基于LTPS (Low-τemperaturePoly-Si)的 PMOS (P-channel Metal Oxide Semiconductor)用于液晶顯不裝置的GOA (GateDriver On Array,陣列基板行掃描驅(qū)動)電路。
【【背景技術(shù)】】
[0002]G0A,就是利用現(xiàn)有薄膜晶體管液晶顯示器數(shù)組(Array)制程將柵極(Gate)行掃描驅(qū)動信號電路制作在數(shù)組基板上,實現(xiàn)對柵極逐行掃描的驅(qū)動方式的一項技術(shù)。
[0003]隨著低溫多晶硅半導(dǎo)體(LTPS)薄膜晶體管(TFT)的發(fā)展,而且由于LTPS半導(dǎo)體本身超高載流子迀移率的特性,相應(yīng)的面板周邊集成電路,也就是GOA便成為大家關(guān)注的焦點,并且很多人投入到系統(tǒng)整合面板(System on Panel, SOP)的相關(guān)技術(shù)研宄,并逐步成為現(xiàn)實,由于LTPS可以用離子布置技術(shù)調(diào)節(jié)TFT類型,可以選擇NMOS,PMOS和CMOS的電路,但是CMOS和NMOS在光罩成本上較PMOS會大幅的提升,而且CMOS的電路結(jié)構(gòu)過于復(fù)雜,很難做到超窄邊框的設(shè)計,當(dāng)針對小尺寸的顯示裝置時,這個顯得尤為重要,PMOS電路在成本上及電路結(jié)構(gòu)上的優(yōu)勢,使其逐漸成為主流。再者,電路的信號使用和功耗考慮是GOA電路的重要考慮部分,所以在設(shè)計LTPS電路時必須要考慮到此類問題,并且考慮到小尺寸產(chǎn)品的掃描特性,正反向掃描和正反向控制比較重要的前提下,一種基于LTPS的PMOS的GOA電路對于解決上述問題是有相當(dāng)幫助的。
【
【發(fā)明內(nèi)容】
】
[0004]本發(fā)明的目的在于提供一種基于LTPS的PMOS的用于液晶顯示裝置GOA電路。
[0005]為實現(xiàn)上述目的,本發(fā)明提供一種用于液晶顯示裝置的GOA電路,所述液晶顯示裝置包括多條掃描線,所述GOA電路包含級聯(lián)的多個移位緩存單元。第N級移位緩存單元控制對第N級掃描線充電。該第N級移位緩存單元包括正反向掃描控制電路、上拉電路、自舉電容電路、柵極信號點漏電防治電路及下拉維持電路。
[0006]下拉維持電路連接所述第N級掃描線。自舉電容電路連接所述下拉維持電路。柵極信號點漏電防治電路連接所述自舉電容電路。正反向掃描控制電路連接所述柵極信號點漏電防治電路。上拉電路連接所述自舉電容電路。
[0007]所述自舉電容電路、所述柵極信號點漏電防治電路及所述下拉維持電路共同連接構(gòu)成一柵極信號點。
[0008]所述所述上拉電路、所述自舉電容電路及所述柵極信號點漏電防治電路分別與所述第N級掃描線連接。所述正反向掃描控制電路分別與第N-1級掃描線以及第N+1級掃描線連接。
[0009]所述下拉維持電路包括:第一開關(guān),其控制端端連接所述柵極信號點漏電防治電路,其輸出端連接第一電路點。第二開關(guān),其控制端連接?xùn)艠O信號點,其輸出端連接所述第一電路點。第三開關(guān),其控制端連接所述第一電路點,其輸入端連接高恒壓源,其輸出端連接所述第N級掃描線。第四開關(guān),其控制端連接所述第一電路點,其輸入端連接所述高恒壓源。第五開關(guān),其控制端接收第N級的第一時鐘信號,其輸入端連接所述第四開關(guān)的輸出端,其輸出端連接所述柵極信號點。第一電容,其兩端分別連接所述高恒壓源及所述第一電路點。
[0010]在一實施例中,所述正反向掃描控制電路包括:
[0011]第六開關(guān),其控制端接收下傳控制信號,其輸入端連接所述第N-1級掃描線,其輸出端連接所述柵極信號點漏電防治電路。
[0012]第七開關(guān),其控制端接收上傳控制信號,其輸入端連接所述第N+1級掃描線,其輸出端與所述第五開關(guān)的輸出端及所述柵極信號點漏電防治電路共同連接。
[0013]在一實施例中,所述柵極信號點漏電防治電路包括:
[0014]第九開關(guān),其控制端與所述第一開關(guān)的控制端及所述第一開關(guān)的輸入端共同連接以接收第N級的第二時鐘信號,其輸入端連接所述第六開關(guān)的輸出端以及所述第七開關(guān)的輸出端,其輸出端連接所述柵極信號點。
[0015]在一實施例中,所述柵極信號點漏電防治電路包括:
[0016]第九開關(guān),其控制端及所述第一開關(guān)的輸入端分別連接
[0017]低恒壓源,輸出端連接所述柵極信號點。
[0018]第十開關(guān),其控制端連接所述第一開關(guān)的控制端連接,其輸入端連接所述第六開關(guān)的輸出端以及所述第七開關(guān)的輸出端,其輸出端連接所述第九開關(guān)的輸入端。
[0019]在一實施例中,所述第十開關(guān)的控制端及所述第一開關(guān)的控制端共同連接以接收所述第N級的第二時鐘信號。
[0020]在一實施例中,所述上拉電路包括:
[0021]第八開關(guān),其控制端連接所述柵極信號點,其輸入端連接所述第N級的第一時鐘信號,其輸出端連接所述第N級掃描線。
[0022]在一實施例中,所述自舉電容電路包括:
[0023]第二電容,其兩端分別連接所述柵極信號點以及所述第N級掃描線。
[0024]在一實施例中,所述第二開關(guān)的輸入端連接所述高恒壓源。
[0025]在一實施例中,所述第N級移位緩存單元還包括下拉控制電路,所述下拉控制電路包括:
[0026]第十一開關(guān),其控制端接收下傳控制信號,其輸入端接收第二正向時鐘信號,其輸出端連接所述下拉維持電路與所述柵極信號點漏電防治電路。
[0027]第十二開關(guān),其控制端接收上傳控制信號,其輸入端接收第二反向時鐘信號,其輸出端連接所述下拉維持電路與所述柵極信號點漏電防治電路。
[0028]在一實施例中,所述第^ 開關(guān)的輸出端、所述第十二開關(guān)的輸出端及所述第一開關(guān)的控制端共同連接。
[0029]在一實施例中,所述第二開關(guān)的輸入端連接所述第一開關(guān)的控制端。
[0030]在一實施例中,所述下拉維持電路進(jìn)一步包括:
[0031]第十三開關(guān),其控制端連接所述柵極信號點,其輸入端連接所述第一開關(guān)的控制端,其輸出端連接所述第一電路點。
[0032]在一實施例中,所述下拉維持電路進(jìn)一步包括:
[0033]第十四開關(guān),其控制端接收第N-1級的第二時鐘信號,其輸入端連接所述第四開關(guān)的輸出端,其輸出端連接所述柵極信號點。
[0034]在一實施例中,所述下拉維持電路進(jìn)一步包括:
[0035]第十四開關(guān),其控制端接收第N-2級的第二時鐘信號,其輸入端連接所述第四開關(guān)的輸出端,其輸出端連接所述柵極信號點。
[0036]在一實施例中,所述第N級的第二時鐘信號與所述第N級的第一時鐘信號互為反向信號。
[0037]在一實施例中,所述第一至第十四開關(guān)是PMOS晶體管。通過本發(fā)明的上述技術(shù)方案,產(chǎn)生的有益技術(shù)效果在于:
[0038]1.基于LTPS的PMOS GOA電路設(shè)計。
[0039]2.具備正反向掃描和正反向控制的功能,能夠保證顯示裝置的各種驅(qū)動形式,保證電路長時間操作的穩(wěn)定性。
[0040]3.通過所述第一時鐘信號和所述第二時鐘信號及所述第一電容搭配,實現(xiàn)所述柵極信號點和所述第N級掃描線的下拉維持功能。通過這樣完美的組合,減少了電路中信號線的使用和開關(guān)的數(shù)量。同時通過所述第二開關(guān)的輸入端及所述第十二開關(guān)的輸入端的連接,改善下拉維持電路的功能。
[0041]4.使用一個直流的低電位,用于非作用期間的所述第一電路點的維持,保證所述柵極信號點和所述第N級掃描線的紋波(Ripple)的消除。
[0042]5.透過設(shè)置常開的所述第九開關(guān)來調(diào)節(jié)電路漏電,達(dá)到穩(wěn)定電路的功效。
【【專利附圖】
【附圖說明】】
[0043]圖1為本發(fā)明的第一優(yōu)選實施例的GOA的電路示意圖。
[0044]圖2為本發(fā)明的第二優(yōu)選實施例的GOA的電路示意圖。
[0045]圖3為本發(fā)明的第三優(yōu)選實施例的GOA的電路示意圖。
[0046]圖4為本發(fā)明的第四優(yōu)選實施例的GOA的電路示意圖。
[0047]圖5為本發(fā)明的第五優(yōu)選實施例的GOA的電路示意圖。
[0048]圖6為本發(fā)明的第六優(yōu)選實施例的GOA的電路示意圖。
[0049]圖7為本發(fā)明的第七優(yōu)選實施例的GOA的電路示意圖。
[0050]圖8為圖1至圖5中的GOA電路在反向掃描時的信號的波形示意圖。
[0051]圖9為圖1至圖5中的GOA電路在正向掃描時的信號的波形示意圖。
[0052]圖10為圖6至圖7中的GOA電路在反向掃描時的信號的波形示意圖。
[0053]圖11為圖6至圖7中的GOA電路在正向掃描時的信號的波形示意圖。
【【具體實施方式】】
[0054]以下各實施例的說明是參考附加的圖式,用以例示本發(fā)明可用以實施的特定實施例。本發(fā)明所提到的方向用語,例如「上」、「下」、「前」、「后」、「左」、「右」、「內(nèi)」、「外」、「側(cè)面」等,僅是參考附加圖式的方向。因此,使用的方向用語是用以說明及理解本發(fā)明,而非用以限制本發(fā)明。
[0055]圖1為本發(fā)明的第一優(yōu)選實施例的GOA的電路示意圖。所述GOA電路用于液晶顯示裝置,所述液晶顯示裝置包括多條掃描線,所述GOA電路包含級聯(lián)的多個移位緩存單元。第N級移位緩存單元控制對第N級掃描線充電。該第N級移位緩存單元包括正反向掃描控制電路(100)、上拉電路(200)、自舉電容電路(300)、柵極信號點(Q)漏電防治電路(400)及下拉維持電路(500)。
[0056]下拉維持電路(500)連接所述第N級掃描線(G(N))。自舉電容電路(300)連接所述下拉維持電路(500)。柵極信號點(Q)漏電防治電路(400)連接所述自舉電容電路(300)。正反向掃描控制電路(100)連接所述柵極信號點((Q))漏電防治電路。上拉電路
(200)連接所述自舉電容電路(300)。
[0057]所述自舉電容電路(300)、所述柵極信號點(Q)漏電防治電路(400)及所述下拉維持電路(500)共同連接構(gòu)成一柵極信號點(Q(N))。
[0058]所述所述上拉電路(200)、所述自舉電容電路(300)及所述柵極信號點(Q)漏電防治電路(400)分別與所述第N級掃描線(G(N))連接。所述正反向掃描控制電路(100)分別與第N-1級掃描線(G(N-1))以及第N+1級掃描線(G(N+1))連接。
[0059]所述下拉維持電路(500)包括:第一開關(guān)(T9),其控制端端連接所述柵極信號點(Q)漏電防治電路(400),其輸出端連接第一電路點(P(N))。第二開關(guān)(T8),其控制端連接?xùn)艠O信號點(Q(N)),其輸出端連接所述第一電路點(P(N))。所述第二開關(guān)(T8)的輸入端連接所述高恒壓源(VGH)。第三開關(guān)(T7),其控制端連接所述第一電路點(P(N)),其輸入端連接高恒壓源(VGH),其輸出端連接所述第N級掃描線(G(N))。第四開關(guān)(T6),其控制端連接所述第一電路點(P(N)),其輸入端連接所述高恒壓源(VGH)。第五開關(guān)(T5),其控制端接收第N級的第一時鐘信號((CK(N)),其輸入端連接所述第四開關(guān)(T6)的輸出端,其輸出端連接所述柵極信號點(Q(N))。第一電容(C2),其兩端分別連接所述高恒壓源(VGH)及所述第一電路點(P(N))0
[0060]所述正反向掃描控制電路(100)包括第六開關(guān)(Tl)及第七開關(guān)(T2)。所述第六開關(guān)(Tl),其控制端接收下傳控制信號(U2D),其輸入端連接所述第N-1級掃描線(G (N-1)),其輸出端連接所述柵極信號點(Q)漏電防治電路(400)。所述第七開關(guān)(T2),其控制端接收上傳控制信號(D2U),其輸入端連接所述第N+1級掃描線(G(N+1)),其輸出端與所述第五開關(guān)(Tl)的輸出端及所述柵極信號點(Q)漏電防治電路(400)共同連接。所述正反向掃描控制電路(100)負(fù)責(zé)所述GOA電路的正反向掃描以及上拉信號的控制,在電路內(nèi)部負(fù)責(zé)電路的級間傳遞。
[0061]所述柵極信號點(Q)漏電防治電路(400)包括第九開關(guān)(T3),所述第九開關(guān)(T3)的控制端與所述第一開關(guān)(T9)的控制端及輸入端共同連接以接收第N級的第二時鐘信號((XCK(N))。第九開關(guān)(T3)的輸入端連接所述第六開關(guān)(Tl)的輸出端以及所述第七開關(guān)(T2)的輸出端,其輸出端連接所述柵極信號點(Q(N))。所述柵極信號點(Q)漏電防治電路(400)負(fù)責(zé)防止所述柵極信號點(Q(N))電位漏電的問題,同時在非作用期間,調(diào)節(jié)所述柵極信號點(Q(N))的電位。
[0062]所述上拉電路(200)包括第八開關(guān)(T4),其控制端連接所述柵極信號點(Q(N)),其輸入端連接所述第N級的第一時鐘信號((CK(N)),其輸出端連接所述第N級掃描線(G(N))0所述上拉電路(200)負(fù)責(zé)所述第N級的第一時鐘信號((CK(N))輸出,將合理控制所述柵極信號點(Q(N))電位后,有效的輸出所需要的所述第N級掃描線(G(N))的信號。
[0063]所述自舉電容電路(300)包括第二電容(Cl),其兩端分別連接所述柵極信號點(Q(N))以及所述第N級掃描線(G(N))。所述自舉電容電路(300)負(fù)責(zé)電路所述柵極信號點(Q(N))的電位抬升,保證所述第N級的第一時鐘信號((CK(N))的順利輸出,所述柵極信號點(Q(N))的電位處理是所述GOA電路的關(guān)鍵,將直接決定電路的性能和面板的顯示。
[0064]在本優(yōu)選實施例中,通過第N級的第一時鐘信號((CK (N))及第N級的第二時鐘信號((XCK(N))負(fù)責(zé)所述GOA電路的下拉維持。
[0065]圖2為本發(fā)明的第二優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第一優(yōu)選實施例的區(qū)別在于:所述柵極信號點(Q)漏電防治電路(400)還包括第十開關(guān)(TlO)。且所述第一開關(guān)(T9)、所述第九開關(guān)(T3)連接的方式也不相同。所述第九開關(guān)(T3),其控制端及所述第一開關(guān)(T9)的輸入端分別連接低恒壓源(VGL),輸出端連接所述柵極信號點(Q(N))0所述第十開關(guān)(TlO),其控制端連接所述第一開關(guān)(T9)的控制端連接,其輸入端連接所述第六開關(guān)(Tl)的輸出端以及所述第七開關(guān)(T2)的輸出端,其輸出端連接所述第九開關(guān)(T3)的輸入端。所述第一開關(guān)(T9)的輸入端及所述第九開關(guān)(T3)共同連接至低恒壓源(VGL)。所述第十開關(guān)(TlO)的控制端及所述第一開關(guān)(T9)的控制端共同連接以接收所述第N級的第二時鐘信號((XCK (N))。
[0066]本優(yōu)選實施例中,通過所述柵極信號點(Q)漏電防治電路(400)設(shè)置所述第十開關(guān)(TlO)及改變部分電路,進(jìn)一步改善漏電問題及消除所述柵極信號點(Q(N))的波形異常冋題。
[0067]圖3為本發(fā)明的第三優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第二優(yōu)選實施例的區(qū)別在于:所述第N級移位緩存單元還包括下拉控制電路(600)。所述下拉控制電路(600)包括第十一開關(guān)(Tll)及第十二開關(guān)(T12)。第十一開關(guān)(Tll),其控制端接收下傳控制信號(U2D),其輸入端接收第二正向時鐘信號(XCKF),其輸出端連接所述下拉維持電路(500)與所述柵極信號點(Q)漏電防治電路(400)。第十二開關(guān)(T12),其控制端接收上傳控制信號(D2U),其輸入端接收第二反向時鐘信號(XCKR),其輸出端連接所述下拉維持電路(500)與所述柵極信號點(Q)漏電防治電路(400)。所述下拉控制電路(600)負(fù)責(zé)電路在維持階段的下拉,保持正反向的控制結(jié)構(gòu)獨立,用于負(fù)責(zé)所述第N級掃描線(G(N))的級連傳遞(Cascade transfer)。
[0068]在本優(yōu)選實施例中,所述下拉維持電路(500)采用一組互反的所述第N級的第一時鐘信號((CK(N))和所述第N級的第二時鐘信號((XCK(N))的信號進(jìn)行作用,所述第二正向時鐘信號(XCKF)及所述第二反向時鐘信號(XCKR)在第一階段將所述低恒壓源(VGL)引入到所述第四開關(guān)(T6)以及所述第三開關(guān)(T7)的控制端,通過所述第一電容(C2)對低電位進(jìn)行存儲,此時的所述第五開關(guān)(T5)處于關(guān)閉狀態(tài),只有當(dāng)所述第N級的第一時鐘信號((CK(N))為低電位時,所述第五開關(guān)(T5),所述第四開關(guān)(T6)形成通路,對所述GOA電路的所述柵極信號點(Q(N))下拉,這樣所述第二正向時鐘信號(XCKF)及所述第二反向時鐘信號(XCKR)和所述第一電容(C2)的配合,可以很好的維持所述柵極信號點(Q(N))和所述第N級掃描線(G(N))的高電位,保證所述GOA電路的正常輸出。
[0069]圖4為本發(fā)明的第四優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第三優(yōu)選實施例的區(qū)別在于:所述第二開關(guān)(T8)不連接所述高恒壓源(VGH),而是連接所述第一開關(guān)(T9)的控制端。
[0070]在本優(yōu)選實施例中,在作用期間,將所述第二正向時鐘信號(XCKF)及所述第二反向時鐘信號(XCKR)的高電位引入所述第四開關(guān)(T6)以及所述第三開關(guān)(T7)的控制端,能夠較好的關(guān)斷所述第四開關(guān)(T6)以及所述第三開關(guān)(T7),避免漏電。
[0071]圖5為本發(fā)明的第五優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第三優(yōu)選實施例的區(qū)別在于:所述下拉維持電路(500)進(jìn)一步包括:第十三開關(guān)(T13),其控制端連接所述柵極信號點(Q (N)),其輸入端連接所述第一開關(guān)(T9)的控制端,其輸出端連接所述第一電路點(P(N))0
[0072]在本優(yōu)選實施例中,增加所述第十三開關(guān)(T13),在電路輸出期間,強(qiáng)化將所述第四開關(guān)(T6)以及所述第三開關(guān)(T7)的控制端拉到高電位的功用,進(jìn)一步增強(qiáng)所述GOA的電路性能。
[0073]圖6為本發(fā)明的第六優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第三優(yōu)選實施例的區(qū)別在于:所述下拉維持電路(500)進(jìn)一步包括:第十四開關(guān)(T14),其控制端接收第N-1級的第二時鐘信號((XCK (N-1)),其輸入端連接所述第四開關(guān)(T6)的輸出端,其輸出端連接所述柵極信號點(Q(N))。
[0074]在本優(yōu)選實施例中,增加所述第十四開關(guān)(T14),在電路輸出期間,強(qiáng)化將所述第四開關(guān)(T6)以及所述第三開關(guān)(T7)的控制端拉到低電位的功用,進(jìn)一步增強(qiáng)所述GOA的電路性能。保證下拉地的時間增長,增強(qiáng)下拉的功能。
[0075]圖7為本發(fā)明的第七優(yōu)選實施例的GOA的電路示意圖。本優(yōu)選實施例與第六優(yōu)選實施例的區(qū)別在于:所述第十四開關(guān)(T14)的控制端接收第N-2級的第二時鐘信號((XCK(N-2))。
[0076]在本優(yōu)選實施例中,因為第十四開關(guān)(T14)的控制端端的改進(jìn),在電路輸出期間,強(qiáng)化將所述第四開關(guān)(T6)以及所述第三開關(guān)(T7)的控制端拉到低電位的功用,波形錯開下拉,進(jìn)一步增強(qiáng)所述GOA的電路性能。保證下拉地的時間增長,增強(qiáng)下拉的功能。
[0077]圖1至圖8中,所述第一至第十四開關(guān)是PMOSTFT0其控制端指的是柵極,其輸入端指的是源極、其輸出端指的是漏極。
[0078]參考圖8及圖9。圖8為圖1至圖5中的GOA電路在反向掃描時的信號的波形示意圖。圖9為圖1至圖5中的GOA電路在正向掃描時的信號的波形示意圖上傳控制信號(D2U)是反向掃描的控制信號,下傳控制信號(U2D)是正向掃描的控制信號,分別負(fù)責(zé)正反掃描功能的啟動。
[0079]第N級的第一時鐘信號((CK(N))和第N級的第二時鐘信號((XCK(N))負(fù)責(zé)所述GOA電路的信號輸出,和所述柵極信號點(Q(N))的電位的下拉維持,是一組相反的Clock信號
[0080]高恒壓源(VGH)、低恒壓源(VGL)為輸入的恒壓控制訊號,高恒壓源(VGH)為高電位,高恒壓源(VGH)為恒壓低電位,其中要求負(fù)責(zé)提供所述GOA電路中的高低電位。其他則為所述GOA電路關(guān)鍵節(jié)點產(chǎn)生的輸出訊號。
[0081]參考圖10及圖11。圖10為圖6至圖7中的GOA電路在反向掃描時的信號的波形示意圖。圖11為圖6至圖7中的GOA電路在正向掃描時的信號的波形示意圖。上傳控制信號(D2U)和下傳控制信號(U2D)是正反向掃描的控制信號,負(fù)責(zé)正反掃描功能的啟動,用到四組信號,相應(yīng)的第N級的第一時鐘信號((CK(N))和第N級的第二時鐘信號((XCK(N))隨著不同的電路技術(shù)順序交錯變化。
[0082]綜上所述,雖然本發(fā)明已以優(yōu)選實施例揭露如上,但上述優(yōu)選實施例并非用以限制本發(fā)明,本領(lǐng)域的普通技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),均可作各種更動與潤飾,因此本發(fā)明的保護(hù)范圍以權(quán)利要求界定的范圍為準(zhǔn)。
【權(quán)利要求】
1.一種用于液晶顯示裝置的GOA電路,其特征在于,所述液晶顯示裝置包括多條掃描線,所述GOA電路包含級聯(lián)的多個移位緩存單元,其中第N級移位緩存單元控制對第N級掃描線(G(N))充電,其特征在于,所述第N級移位緩存單元包括: 下拉維持電路(500),連接所述第N級掃描線(G(N));自舉電容電路(300),連接所述下拉維持電路(500);柵極信號點(Q)漏電防治電路(400),連接所述自舉電容電路(300);正反向掃描控制電路(100),連接所述柵極信號點((Q))漏電防治電路;及上拉電路(200),連接所述自舉電容電路(300); 其中所述自舉電容電路(300)、所述柵極信號點(Q)漏電防治電路(400)及所述下拉維持電路(500)共同連接構(gòu)成一柵極信號點(Q(N)); 所述所述上拉電路(200)、所述自舉電容電路(300)及所述柵極信號點(Q)漏電防治電路(400)分別與所述第N級掃描線(G(N))連接; 所述正反向掃描控制電路(100)分別與第N-1級掃描線(G(N-1))以及第N+1級掃描線(G(N+1))連接; 所述下拉維持電路(500)包括: 第一開關(guān)(T9),其控制端端連接所述柵極信號點(Q)漏電防治電路(400),其輸出端連接第一電路點(P(N));第二開關(guān)(T8),其控制端連接?xùn)艠O信號點(Q (N)),其輸出端連接所述第一電路點(P(N)); 第三開關(guān)(T7),其控制端連接所述第一電路點(P (N)),其輸入端連接高恒壓源(VGH),其輸出端連接所述第N級掃描線(G(N)); 第四開關(guān)(T6),其控制端連接所述第一電路點(P (N)),其輸入端連接所述高恒壓源(VGH); 第五開關(guān)(T5),其控制端接收第N級的第一時鐘信號((CK (N)),其輸入端連接所述第四開關(guān)(T6)的輸出端,其輸出端連接所述柵極信號點(Q(N));及 第一電容(C2),其兩端分別連接所述高恒壓源(VGH)及所述第一電路點(P (N))。
2.如權(quán)利要求1所述的用于液晶顯示裝置的GOA電路,其特征在于,所述正反向掃描控制電路(100)包括: 第六開關(guān)(Tl),其控制端接收下傳控制信號(U2D),其輸入端連接所述第N-1級掃描線(G(N-1)),其輸出端連接所述柵極信號點(Q)漏電防治電路(400);及 第七開關(guān)(T2),其控制端接收上傳控制信號(D2U),其輸入端連接所述第N+1級掃描線(G(N+1)),其輸出端與所述第五開關(guān)(Tl)的輸出端及所述柵極信號點(Q)漏電防治電路(400)共同連接。
3.如權(quán)利要求2所述的用于液晶顯示裝置的GOA電路,其特征在于,所述柵極信號點(Q)漏電防治電路(400)包括: 第九開關(guān)(T3),其控制端與所述第一開關(guān)(T9)的控制端及所述第一開關(guān)(T9)的輸入端共同連接以接收第N級的第二時鐘信號((XCK (N)),其輸入端連接所述第六開關(guān)(Tl)的輸出端以及所述第七開關(guān)(T2)的輸出端,其輸出端連接所述柵極信號點(Q(N))。
4.如權(quán)利要求3所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第N級的第二時鐘信號((XCK(N))與所述第N級的第一時鐘信號((CK(N))互為反向信號。
5.如權(quán)利要求2所述的用于液晶顯示裝置的GOA電路,其特征在于,所述柵極信號點(Q)漏電防治電路(400)包括: 第九開關(guān)(T3),其控制端及所述第一開關(guān)(T9)的輸入端分別連接低恒壓源(VGL),輸出端連接所述柵極信號點(Q(N)); 第十開關(guān)(TlO),其控制端連接所述第一開關(guān)(T9)的控制端連接,其輸入端連接所述第六開關(guān)(Tl)的輸出端以及所述第七開關(guān)(T2)的輸出端,其輸出端連接所述第九開關(guān)(T3)的輸入端。
6.如權(quán)利要求5所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第十開關(guān)(TlO)的控制端及所述第一開關(guān)(T9)的控制端共同連接以接收所述第N級的第二時鐘信號((XCK (N))。
7.如權(quán)利要求1所述的用于液晶顯示裝置的GOA電路,其特征在于,所述上拉電路(200)包括: 第八開關(guān)(T4),其控制端連接所述柵極信號點(Q (N)),其輸入端連接所述第N級的第一時鐘信號((CK (N)),其輸出端連接所述第N級掃描線(G (N))。
8.如權(quán)利要求1所述的用于液晶顯示裝置的GOA電路,其特征在于,所述自舉電容電路(300)包括: 第二電容(Cl),其兩端分別連接所述柵極信號點(Q(N))以及所述第N級掃描線(G(N))?
9.如權(quán)利要求1所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第二開關(guān)(T8)的輸入端連接所述高恒壓源(VGH)。
10.如權(quán)利要求1所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第N級移位緩存單元還包括下拉控制電路¢00),所述下拉控制電路(600)包括: 第十一開關(guān)(Tll),其控制端接收下傳控制信號(U2D), 其輸入端接收第二正向時鐘信號(XCKF),其輸出端連接所述下拉維持電路(500)與所述柵極信號點(Q)漏電防治電路(400); 第十二開關(guān)(T12),其控制端接收上傳控制信號(D2U),其輸入端接收第二反向時鐘信號(XCKR),其輸出端連接所述下拉維持電路(500)與所述柵極信號點(Q)漏電防治電路(400)。
11.如權(quán)利要求10所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第十一開關(guān)(Tll)的輸出端、所述第十二開關(guān)(T12)的輸出端及所述第一開關(guān)(T9)的控制端共同連接。
12.如權(quán)利要求11所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第二開關(guān)(T8)的輸入端連接所述第一開關(guān)(T9)的控制端。
13.如權(quán)利要求11所述的用于液晶顯示裝置的GOA電路,其特征在于,所述下拉維持電路(500)進(jìn)一步包括: 第十三開關(guān)(T13),其控制端連接所述柵極信號點(Q (N)),其輸入端連接所述第一開關(guān)(T9)的控制端,其輸出端連接所述第一電路點(P(N))。
14.如權(quán)利要求11所述的用于液晶顯示裝置的GOA電路,其特征在于,所述下拉維持電路(500)進(jìn)一步包括: 第十四開關(guān)(T14),其控制端接收第N-1級的第二時鐘信號((XCK (N-1)),其輸入端連接所述第四開關(guān)(T6)的輸出端,其輸出端連接所述柵極信號點(Q(N))。
15.如權(quán)利要求11所述的用于液晶顯示裝置的GOA電路,其特征在于,所述下拉維持電路(500)進(jìn)一步包括: 第十四開關(guān)(T14),其控制端接收第N-2級的第二時鐘信號((XCK(N-2)),其輸入端連接所述第四開關(guān)(T6)的輸出端,其輸出端連接所述柵極信號點(Q(N))。
16.如權(quán)利要求1-15任一項所述的用于液晶顯示裝置的GOA電路,其特征在于,所述第一至第十四開關(guān)是PMOS晶體管。
【文檔編號】G09G3/36GK104485079SQ201410851563
【公開日】2015年4月1日 申請日期:2014年12月31日 優(yōu)先權(quán)日:2014年12月31日
【發(fā)明者】肖軍城 申請人:深圳市華星光電技術(shù)有限公司