国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      顯示屏的像素電路的制作方法

      文檔序號:40306356發(fā)布日期:2024-12-13 11:20閱讀:24來源:國知局
      顯示屏的像素電路的制作方法

      本發(fā)明涉及一種顯示屏的像素電路,尤其涉及一種可消除臨界電壓偏移的顯示屏的像素電路結構。


      背景技術:

      1、在各種次世代顯示技術中,微型有機發(fā)光二極管(micro?organic?lightemitting?diode,micro-oled)面板的重要性近年來逐漸提升。有別于傳統(tǒng)發(fā)光二極管或有機發(fā)光二極管面板其屏幕構建在玻璃基板上的方式,微型有機發(fā)光二極管面板的屏幕是直接貼裝在硅晶圓上,這種硅基(silicon-based)實作方式可實現大量好處,如體積小、重量輕、功耗低、發(fā)光效率高、對比度高、像素密度高等等。憑借以上優(yōu)勢,微型有機發(fā)光二極管面板特別適用于擴增實境(augmented?reality,ar)和虛擬實境(virtual?reality,vr)的應用。


      技術實現思路

      1、因此,本發(fā)明的主要目的即在于提出一種用于有機發(fā)光二極管(organic?lightemitting?diode,oled)面板(特別是微型有機發(fā)光二極管面板(micro-oled))的新式像素電路。

      2、本發(fā)明的一實施例公開了一種顯示屏的像素電路,其包括一發(fā)光組件、一驅動晶體管、一電容、一第一重置晶體管及一第二重置晶體管。該驅動晶體管具有一柵極端。該電容的一第一端耦接于該驅動晶體管的該柵極端,且該電容的一第二端耦接于該像素電路的一重置輸入端。該第一重置晶體管的一第一端耦接于該驅動晶體管的該柵極端,且該第一重置晶體管的一第二端耦接于該重置輸入端。該第二重置晶體管的一第一端耦接于該發(fā)光組件,且該第二重置晶體管的一第二端耦接于該重置輸入端。

      3、本發(fā)明的另一實施例公開了一種顯示屏的像素電路,其包括一發(fā)光組件、一驅動晶體管、一電容、一第一重置晶體管及一第二重置晶體管。該驅動晶體管具有一柵極端,用來驅動該發(fā)光組件。該電容耦接于該像素電路的一重置輸入端與該驅動晶體管的該柵極端之間。該第一重置晶體管耦接于該重置輸入端與該驅動晶體管的該柵極端之間,用來對該驅動晶體管進行初始化。該第二重置晶體管耦接于該重置輸入端與該發(fā)光組件之間,用來對該發(fā)光組件進行初始化。其中,該驅動晶體管及該發(fā)光組件同時進行初始化。

      4、本發(fā)明的另一實施例公開了一種顯示屏的像素電路,其包括一發(fā)光組件、一驅動晶體管、一電容、一第一重置晶體管及一第二重置晶體管。該驅動晶體管具有一柵極端,用來驅動該發(fā)光組件。該電容耦接于該像素電路的一重置輸入端與該驅動晶體管的該柵極端之間。該第一重置晶體管耦接于該重置輸入端與該驅動晶體管的該柵極端之間。該第二重置晶體管耦接于該重置輸入端與該發(fā)光組件之間。其中,該第一重置晶體管與該電容并聯。

      5、本發(fā)明的另一實施例公開了一種顯示屏的像素電路,其包括一發(fā)光組件、一驅動晶體管、一電容、一第一重置晶體管、一第二重置晶體管及一截斷晶體管。該驅動晶體管具有一柵極端,用來驅動該發(fā)光組件。該電容耦接于該像素電路的一重置輸入端與該驅動晶體管的該柵極端之間。該第一重置晶體管耦接于該重置輸入端與該驅動晶體管的該柵極端之間。該第二重置晶體管耦接于該重置輸入端與該發(fā)光組件之間。該截斷晶體管耦接于該驅動晶體管,用來在用于初始化該驅動晶體管或該發(fā)光組件的一初始電壓被接收時,截斷通過該驅動晶體管的一電流路徑。



      技術特征:

      1.一種顯示屏的像素電路,其特征在于,包括:

      2.如權利要求1所述的像素電路,其特征在于,該重置輸入端為用來接收一顯示數據的一數據輸入端。

      3.如權利要求1所述的像素電路,其特征在于,該重置輸入端不同于用來接收一顯示數據的一數據輸入端。

      4.如權利要求1所述的像素電路,其特征在于,該第一重置晶體管通過一輸入晶體管耦接至該重置輸入端。

      5.如權利要求1所述的像素電路,其特征在于,該第一重置晶體管直接連接至該重置輸入端。

      6.如權利要求1所述的像素電路,其特征在于,該第二重置晶體管通過一輸入晶體管耦接至該重置輸入端。

      7.如權利要求1所述的像素電路,其特征在于,該第二重置晶體管直接連接至該重置輸入端。

      8.如權利要求1所述的像素電路,其特征在于,該第二重置晶體管通過一發(fā)光控制晶體管耦接至該發(fā)光組件。

      9.如權利要求1所述的像素電路,其特征在于,該第二重置晶體管直接連接至該發(fā)光組件。

      10.如權利要求1所述的像素電路,其特征在于,該第一重置晶體管形成一信號路徑,用來傳送一初始電壓至該驅動晶體管,以對該驅動晶體管進行初始化。

      11.如權利要求1所述的像素電路,其特征在于,該第二重置晶體管形成一信號路徑,用來傳送一初始電壓至該發(fā)光組件,以對該發(fā)光組件進行初始化。

      12.如權利要求1所述的像素電路,其特征在于,一初始電壓通過該第一重置晶體管對該驅動晶體管進行初始化,同時通過該第二重置晶體管對該發(fā)光組件進行初始化。

      13.如權利要求1所述的像素電路,其特征在于,一初始電壓通過該第一重置晶體管傳送至該驅動晶體管的該柵極端,且一顯示數據通過該電容耦合至該驅動晶體管的該柵極端。

      14.如權利要求1所述的像素電路,其特征在于,還包括:

      15.一種顯示屏的像素電路,其特征在于,包括:

      16.如權利要求15所述的像素電路,其特征在于,該驅動晶體管及該發(fā)光組件藉由接收相同的一初始電壓來進行初始化。

      17.如權利要求16所述的像素電路,其特征在于,該初始電壓是從用來接收一顯示數據的一數據輸入端接收。

      18.如權利要求16所述的像素電路,其特征在于,該初始電壓是從一重置輸入端接收,該重置輸入端不同于用來接收一顯示數據的一數據輸入端。

      19.如權利要求16所述的像素電路,其特征在于,該第一重置晶體管形成一信號路徑,用來傳送該初始電壓至該驅動晶體管,以對該驅動晶體管進行初始化。

      20.如權利要求19所述的像素電路,其特征在于,用來傳送該初始電壓至該驅動晶體管的該信號路徑上僅包括單一開關器。

      21.如權利要求16所述的像素電路,其特征在于,該第二重置晶體管形成一信號路徑,用來傳送該初始電壓至該發(fā)光組件,以對該發(fā)光組件進行初始化。

      22.如權利要求21所述的像素電路,其特征在于,用來傳送該初始電壓至該發(fā)光組件的該信號路徑上僅包括單一開關器。

      23.一種顯示屏的像素電路,其特征在于,包括:

      24.如權利要求23所述的像素電路,其特征在于,一初始電壓通過該第一重置晶體管傳送至該驅動晶體管的該柵極端,且一顯示數據通過該電容耦合至該驅動晶體管的該柵極端。

      25.如權利要求23所述的像素電路,其特征在于,該第一重置晶體管的一第一端及該電容的一第一端共同通過一輸入晶體管耦接至該重置輸入端。

      26.如權利要求25所述的像素電路,其特征在于,該第一重置晶體管的一第二端及該電容的一第二端共同直接連接至該驅動晶體管的該柵極端。

      27.一種顯示屏的像素電路,其特征在于,包括:

      28.如權利要求27所述的像素電路,其特征在于,該截斷晶體管包括耦接于該驅動晶體管與該發(fā)光組件之間的一發(fā)光控制晶體管。

      29.如權利要求28所述的像素電路,其特征在于,該第二重置晶體管直接連接至該發(fā)光組件而非通過該發(fā)光控制晶體管連接。

      30.如權利要求27所述的像素電路,其特征在于,該截斷晶體管耦接于該驅動晶體管與一電源供應端之間。

      31.如權利要求30所述的像素電路,其特征在于,該第二重置晶體管通過一發(fā)光控制晶體管耦接至該發(fā)光組件。

      32.如權利要求27所述的像素電路,其特征在于,該截斷晶體管在該初始電壓被接收的一重置階段關閉,而在該發(fā)光組件發(fā)光的一發(fā)光階段導通。


      技術總結
      本發(fā)明公開了一種顯示屏的像素電路,包括一發(fā)光組件、一驅動晶體管、一電容、一第一重置晶體管及一第二重置晶體管。該驅動晶體管具有一柵極端。該電容的一第一端耦接于該驅動晶體管的該柵極端,且該電容的一第二端耦接于該像素電路的一重置輸入端。該第一重置晶體管的一第一端耦接于該驅動晶體管的該柵極端,且該電容的一第二端耦接于該重置輸入端。該第二重置晶體管的一第一端耦接于該發(fā)光組件,且該第二重置晶體管的一第二端耦接于該重置輸入端。

      技術研發(fā)人員:胡奕強
      受保護的技術使用者:聯詠科技股份有限公司
      技術研發(fā)日:
      技術公布日:2024/12/12
      網友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1