国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      液晶顯示器及其多路輸出選擇器電路的制作方法

      文檔序號:10513462閱讀:349來源:國知局
      液晶顯示器及其多路輸出選擇器電路的制作方法
      【專利摘要】本發(fā)明提供一種用于顯示器的多路輸出選擇器電路包括集成電路單元和與所述集成電路單元電性連接的邏輯單元。集成電路單元輸出三個脈沖信號,分別為第一脈沖信號,第二脈沖信號和第三脈沖信號。邏輯單元通過將所述不同高低電平狀態(tài)的三個脈沖信號轉為至少四個控制信號。本發(fā)明還提供了一種液晶顯示器包括所述多路輸出選擇器電路。本發(fā)明在多路輸出選擇電路中增加一個邏輯單元,將集成電路單元輸出的三個脈沖信號轉換為至少四個控制信號,這樣可以避免每個控制信號都需要通過集成電路單元對應的引腳輸出,從而減少集成電路單元輸出的引腳數(shù)量,從而降低成本。
      【專利說明】
      液晶顯示器及其多路輸出選擇器電路
      技術領域
      [0001] 本發(fā)明涉及液晶顯示技術領域,特別涉及一種多路輸出選擇器電路和一種具有該 多路輸出選擇器電路的液晶顯示器。
      【背景技術】
      [0002] 當前,液晶顯示器已經(jīng)廣泛的應用在電子顯示產(chǎn)品上,如電視、計算機屏幕、筆記 本電腦、移動電話等。
      [0003] 在液晶顯示器陣列制成中有一種多路輸出選擇器(Demux)電路用來減少集成電路 (1C)輸出引腳(Pin)的數(shù)量。通常情況下,常用的Demux電路有兩種情況:第一種是通過N型 TFT(Thim Film Transistor,薄膜晶體管)控制的Demux電路,同時需要四個時序控制信號 (CKR,CKG,CKB,CKW);第二種是通過P型TFT作為傳輸門控制的Demux電路,同時需要八個時 序控制信號(CKR,CKG,CKB,CKW,XCKR,XCKG,XCKB,XCKW)。以上兩種Demux電路都可以實現(xiàn)IC 信號的多路輸出(例如:11〇4),從而很大程度地減少IC的輸出Pin數(shù)量。但是,Demux電路的 這些時序控制信號一般情況下都是由1C單獨的Pin輸出,在高解析度的薄膜晶體管液晶顯 示器中,這種情況對1C的輸出Pin的數(shù)量是一個很大的挑戰(zhàn),也會增大產(chǎn)品的成本。
      [0004] 故,有必要提供一種Demux電路,以解決現(xiàn)有技術所存在的問題。

      【發(fā)明內(nèi)容】

      [0005] 為了進一步降低液晶顯示器的成本,本發(fā)明提供一種用于顯示器的多路輸出選擇 器電路和一種液晶顯示器。
      [0006] 本發(fā)明提供一種用于顯示器的多路輸出選擇器電路,包括:
      [0007] 集成電路單元,用于輸出三個脈沖信號,分別為第一脈沖信號,第二脈沖信號和第 二脈沖ig號。
      [0008] 邏輯單元,與所述集成電路單元電性連接并用于通過將所述不同高低電平狀態(tài)的 三個脈沖信號轉為至少四個控制信號。本發(fā)明在多路輸出選擇電路中增加一個邏輯單元, 將集成電路單元輸出的三個脈沖信號轉換為至少四個控制信號,這樣可以避免每個控制信 號都需要通過集成電路單元對應的引腳輸出,從而減少集成電路單元輸出的引腳數(shù)量,從 而降低成本。
      [0009] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,所述的邏輯單元包括與非門 組件和與所述與非門組件電性連接的緩沖器組件;所述集成電路單元為所述與非門組件提 供所述三個脈沖信號。
      [0010]在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,所述與非門組件包括四個三 輸入與非門組合連接,所述緩沖器組件包括四個緩沖器,每個緩沖器分別與四個三輸入與 非門 對應電性連接;所述四個三輸入與非門分別為第一三輸入與非門、第二三輸入與 非門、第三三輸入與非門和第四三輸入與非門;所述四個緩沖器組分別為第一緩沖器、第二 緩沖器、第三緩沖器和第四緩沖器。
      [0011] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,所述第一三輸入與非門的第 一輸入端分別與所述第二三輸入與非門的第二輸入端和所述第三三輸入與非門的第二輸 入端電性連接;所述第一三輸入與非門的第二輸入端分別與所述第二三輸入與非門的第三 輸入端和所述第四三輸入與非門的第二輸入端電性連接;所述第一三輸入與非門的第三輸 入端分別與所述第三三輸入與非門的第三輸入端和所述第四三輸入與非門的第三輸入端 電性連接;所述第一三輸入與非門的輸出端分別與所述第二三輸入與非門的第一輸入端、 所述第三三輸入與非門的第一輸入端、所述第四三輸入與非門的第一輸入端和所述第一緩 沖器的輸入端電性連接;所述第二三輸入與非門的輸出端與所述第二緩沖器的輸入端電性 連接;所述第三三輸入與非門的輸出端與所述第三緩沖器的輸入端電性連接;所述第四三 輸入與非門的輸出端與所述第四緩沖器的輸入端電性連接;所述第一脈沖信號、第二脈沖 信號和第三脈沖信號分別輸入所述第一三輸入與非門的第一輸入端、第二輸入端和第三輸 入端。
      [0012] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,每個緩沖器包括第一反向器 組,所述第一反向器組包括三個反向器相互串聯(lián)連接。
      [0013] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,每個緩沖器還包括第二反向 器組,所述第二反向器組包括兩個反向器相互串聯(lián)連接,且所述第二反向器組與第一反向 器組并聯(lián)連接。
      [0014] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,當所述三輸入與非門的第一 輸入端輸入A信號,第二輸入端輸入B信號,第三輸入端輸入C信號,則所述三輸入與非門的 輸出端輸出D信號為當所述反向器的輸入端為E信號,則所述反向器的輸出 端輸出F信號為:F__=五。
      [0015] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,所述邏輯單元通過將所述不 同高低電平狀態(tài)的三個脈沖信號轉為四個控制信號;所述四個控制信號分別為第一控制信 號、第二控制信號、第三控制信號和第四控制信號
      [0016] 在本發(fā)明所述的用于顯示器的多路輸出選擇器電路,所述邏輯單元通過將所述不 同高低電平狀態(tài)的三個脈沖信號轉為八個控制信號;所述八個控制信號分別為第一控制信 號、第二控制信號、第三控制信號、第四控制信號、第五控制信號、第六控制信號、第七控制 信號和第八控制信號
      [0017] 本發(fā)明還提供一種液晶顯示器,包括上述任意一種多路輸出選擇器電路。
      [0018] 本發(fā)明在多路輸出選擇電路中增加一個邏輯單元,將集成電路單元輸出的三個脈 沖信號轉換為至少四個控制信號,這樣可以避免每個控制信號都需要通過集成電路單元對 應的引腳輸出,從而減少集成電路單元輸出的引腳數(shù)量,從而降低成本。
      【附圖說明】
      [0019] 為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術中的技術方案,下面對實施例中所需 要使用的附圖作簡單的介紹。下面描述中的附圖僅為本發(fā)明的部分實施例,對于本領域普 通技術人員而言,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲取其他的附圖。
      [0020] 圖1為本發(fā)明中的用于顯示器的多路輸出選擇器電路的結構示意圖;
      [0021] 圖2為本發(fā)明中的用于顯示器的多路輸出選擇器電路的實施例一的結構示意圖;
      [0022] 圖3為本發(fā)明中的用于顯示器的多路輸出選擇器電路的實施例一的脈沖信號和控 制信號的工作時序圖;
      [0023] 圖4為本發(fā)明中的用于顯示器的多路輸出選擇器電路的實施例二的結構示意圖;
      [0024] 圖5為本發(fā)明中的用于顯示器的多路輸出選擇器電路的實施例二的脈沖信號和控 制信號的工作時序圖。
      【具體實施方式】
      [0025] 請參照附圖中的圖式,其中相同的組件符號代表相同的組件。以下的說明是基于 所例示的本發(fā)明具體實施例,其不應被視為限制本發(fā)明未在此詳述的其它具體實施例。
      [0026] 如圖1所示,本發(fā)明提供一種用于顯示器的多路輸出選擇器電路1包括集成電路單 元11和與集成電路單元11電性連接的邏輯單元12。集成電路單元11用于輸出三個脈沖信 號,分別為第一脈沖信號VI,第二脈沖信號V2和第三脈沖信號V3.通常情況下,三個脈沖信 號是分別通過集成電路單元11的三個引腳直接輸出。
      [0027] 邏輯單元12用于通過將不同高低電平狀態(tài)的三個脈沖信號轉為至少四個控制信 號。本發(fā)明在多路輸出選擇電路中增加一個邏輯單元,將集成電路單元輸出的三個脈沖信 號轉換為至少四個控制信號,這樣可以避免每個控制信號都需要通過集成電路單元對應的 引腳輸出,從而減少集成電路單元輸出的引腳數(shù)量,從而降低成本。
      [0028]具體的,邏輯單元包括與非門組件121和與非門組件電性連接的緩沖器組件122。 與非門組件121包括四個三輸入與非門,分別為第一三輸入與非門、第二三輸入與非門、第 三三輸入與非門和第四三輸入與非門。緩沖器組件122包括四個緩沖器,分別為第一緩沖 器、第二緩沖器、第三緩沖器和第四緩沖器。四個緩沖器與四個三輸入與非門一一對應電性 連接.
      [0029]更具體的,第一三輸入與非門的第一輸入端分別與第二三輸入與非門的第二輸入 端和第三三輸入與非門的第二輸入端電性連接,第一三輸入與非門的第二輸入端分別與第 二三輸入與非門的第三輸入端和第四三輸入與非門的第二輸入端電性連接。第一三輸入與 非門的第三輸入端分別與第三三輸入與非門的第三輸入端和第四三輸入與非門的第三輸 入端電性連接。
      [0030]第一三輸入與非門的輸出端分別與第二三輸入與非門的第一輸入端、第三三輸入 與非門的第一輸入端、第四三輸入與非門的第一輸入端和第一緩沖器的輸入端電性連接。 第二三輸入與非門的輸出端與第二緩沖器的輸入端電性連接。第三三輸入與非門的輸出端 與第三緩沖器的輸入端電性連接。第四三輸入與非門的輸出端與所述第四緩沖器的輸入端 電性連接。第一脈沖信號、第二脈沖信號和第三脈沖信號分別輸入第一三輸入與非門的第 一輸入端、第二輸入端和第三輸入端。
      [0031]如圖2所示,本優(yōu)選實施例一中每個緩沖器包括第一反向器組,所述第一反向器組 包括三個反向器相互串聯(lián)連接。因而邏輯單元將所述不同高低電平狀態(tài)的三個脈沖信號通 過每個緩沖器的輸出端輸出四個控制信號。四個控制信號分別為第一控制信號CKR、第二控 制信號CKG、第三控制信號CKB和第四控制信號CKRW。
      [0032]邏輯單元是一種離散信號的傳遞和處理,以二進制原理實現(xiàn)數(shù)字信號邏輯運算和 操作的,更具體的,邏輯單元中的三輸入與非門是與門和非門的結合,先進行與運算,再進 行非運算。當所述三輸入與非門的第一輸入端輸入A信號,第二輸入端輸入B信號,第三輸入 端輸入C信號,則所述三輸入與非門的輸出端輸出D信號為:D= J β + 其真值表如下附 圖1:
      [0035]邏輯單元中的反向器是可以將輸入信號的相位反轉180度。當所述反向器的輸入 端為Ε信號,則所述反向器的輸出端輸出F信號為:F=£,其真值表如下附圖2:
      [0037]因此圖2結合圖3,在多路輸出選擇電路中,通過邏輯單元的產(chǎn)生四個控制信號的 工作原理為:
      [0038]當VI,V2,V3脈沖信號同時為高電平時,通過邏輯單元的運算,CKR輸出為高電平, CKG,CKB和CKW輸出為低電平;邏輯單元可將高電平的CKR信號作為控制信號輸出。
      [0039] 當VI脈沖信號為高電平,V2脈沖信號為高電平,當V3脈沖信號為低電平,CKG輸出 為高電平,CKR,CKB和CKW輸出為低電平。邏輯單元可將高電平的CKG信號作為控制信號輸 出。
      [0040] 當VI脈沖信號為高電平,V2脈沖信號為低電平,當V3脈沖信號為高電平,CKB輸出 為高電平,CKR,CKG和CKW為低電平。邏輯單元可將高電平的CKB信號作為控制信號輸出。
      [0041] 當VI脈沖信號為低電平,V2脈沖信號為高電平,當V3脈沖信號為高電平,CKW輸出 為高電平,CKR,CKG和CKB為低電平。邏輯單元可將高電平的CKW信號作為控制信號輸出。 [0042] 當V1,V2,V3脈沖信號同時為低電平時,CKR,CKG,CKB和CKW輸出為低電平。邏輯單 元不輸出控制信號。
      [0043]這樣就可以通過邏輯單元的運算,將集成電路單元輸出的三個脈沖信號轉換成四 個控制信號(CKR,CKG,CKB,CKW),分別從邏輯單元的四個緩沖器的輸出端輸出,從而在一定 程度上節(jié)省集成電路單元的引腳的數(shù)量,從而降低成本。
      [0044] 如圖4所示,本優(yōu)選實施例二中每個緩沖器包括第一反向器組和與第一反向器組 并聯(lián)連接的第二反向器組。第一反向器組包括三個反向器相互串聯(lián)連接,第二反向器組包 括兩個反向器相互串聯(lián)連接。因而每個緩沖器有兩個輸出端,邏輯單元將所述不同高低電 平狀態(tài)的三個脈沖信號通過緩沖器的輸出端輸出八個控制信號。八個控制信號分別為第一 控制信號CKR、第二控制信號CKG、第三控制信號CKB、第四控制信號CKRW、第五控制信號 XCKR、第六控制信號XCKG、第七控制信號XCKB和第八控制信號XCKW。
      [0045] 運算原理與本發(fā)明實施例一一致,因此圖4結合圖5,在多路輸出選擇電路中,通過 邏輯單元的產(chǎn)生八個控制信號的工作原理為:
      [0046] 當V1,V2,V3脈沖信號同時為高電平時,通過邏輯電路的運算,CKR輸出為高電平, XCKR為低電平;CKG為低電平,XCKG為高電平;CKB為低電平,XCKB為高電平;CKW為低電平, XCKW為高電平。邏輯單元可將高電平的CKR信號以及低電平的XCKR作為控制信號輸出。
      [0047] 當VI脈沖信號為高電平,V2脈沖信號為高電平,V3脈沖信號為低電平,CKG為高電 平,XCKG為低電平;CKR輸出為低電平,XCKR為高電平;CKB為低電平,XCKB為高電平;CKW為低 電平,XCKW為高電平。邏輯單元可將高電平的CKG信號以及低電平的XCKG作為控制信號輸 出。
      [0048] 當VI脈沖信號為高電平,V2脈沖信號為低電平,V3脈沖信號為高電平,CKB輸出為 高電平,XCKB為低電平;CKR輸出為低電平,XCKR為高電平;CKG為低電平,XCKG為高電平;CKW 為低電平,XCKW為高電平。邏輯單元可將高電平的CKB信號以及低電平的XCKB作為控制信號 輸出。
      [0049] 當VI脈沖信號為低電平,V2脈沖信號為高電平,V3脈沖信號為高電平,CKW輸出為 高電平,XCKW為低電平;CKR輸出為低電平,XCKR為高電平;CKG為低電平,XCKG為高電平;CKB 為低電平,XCKB為高電平。邏輯單元可將高電平的CKW信號以及低電平的XCKW作為控制信號 輸出。
      [0050] 當V1,V2,V3脈沖信號同時為低電平時,CKR輸出為低電平,XCKR為高電平;CKG為低 電平,XCKG為高電平;CKB為低電平,XCKB為高電平;CKW為低電平,XCKW為高電平。邏輯單元 不輸出控制信號。
      [0051] 這樣就可以通過邏輯單元的運算,將集成電路單元輸出的三個脈沖信號轉換成八 個控制信號(CKR,CKG,CKB,CKW,XCKR,XCKG,XCKB,XCKW ),分別從邏輯單元的四個緩沖器的 八個輸出端輸出,從而在一定程度上節(jié)省集成電路單元的引腳的數(shù)量,從而降低成本。 [0052]綜上所述,本發(fā)明在多路輸出選擇電路中增加一個邏輯單元,將集成電路單元輸 出的三個脈沖信號轉換為至少四個控制信號,這樣可以避免每個控制信號都需要通過集成 電路單元對應的引腳輸出,從而減少集成電路單元輸出的引腳數(shù)量,從而降低成本。
      [0053]綜上所述,雖然本發(fā)明已以優(yōu)選實施例揭露如上,但上述優(yōu)選實施例并非用以限 制本發(fā)明,本領域的普通技術人員,在不脫離本發(fā)明的精神和范圍內(nèi),均可作各種更動與潤 飾,因此本發(fā)明的保護范圍以權利要求界定的范圍為準。
      【主權項】
      1. 一種用于顯示器的多路輸出選擇器電路,其特征在于,包括: 集成電路單元,用于輸出三個脈沖信號,分別為第一脈沖信號,第二脈沖信號和第三脈 沖信號; 邏輯單元,與所述集成電路單元電性連接并用于通過將所述不同高低電平狀態(tài)的三個 脈沖信號轉為至少四個控制信號。2. 根據(jù)權利要求1所述的用于顯示器的多路輸出選擇器電路,其特征在于,所述的邏輯 單元包括與非門組件和與所述與非門組件電性連接的緩沖器組件;所述集成電路單元為所 述與非門組件提供所述三個脈沖信號。3. 根據(jù)權利要求2所述的用于顯示器的多路輸出選擇器電路,其特征在于,所述與非門 組件包括四個三輸入與非門組合連接,所述緩沖器組件包括四個緩沖器,每個緩沖器分別 與四個三輸入與非門一一對應電性連接;所述四個三輸入與非門分別為第一三輸入與非 門、第二三輸入與非門、第三三輸入與非門和第四三輸入與非門;所述四個緩沖器分別為第 一緩沖器、第二緩沖器、第三緩沖器和第四緩沖器。4. 根據(jù)權利要求3所述的用于顯示器的多路輸出選擇器電路,其特征在于,所述第一三 輸入與非門的第一輸入端分別與所述第二三輸入與非門的第二輸入端和所述第三三輸入 與非門的第二輸入端電性連接;所述第一三輸入與非門的第二輸入端分別與所述第二三輸 入與非門的第三輸入端和所述第四三輸入與非門的第二輸入端電性連接;所述第一三輸入 與非門的第三輸入端分別與所述第三三輸入與非門的第三輸入端和所述第四三輸入與非 門的第三輸入端電性連接;所述第一三輸入與非門的輸出端分別與所述第二三輸入與非門 的第一輸入端、所述第三三輸入與非門的第一輸入端、所述第四三輸入與非門的第一輸入 端和所述第一緩沖器的輸入端電性連接;所述第二三輸入與非門的輸出端與所述第二緩沖 器的輸入端電性連接;所述第三三輸入與非門的輸出端與所述第三緩沖器的輸入端電性連 接;所述第四三輸入與非門的輸出端與所述第四緩沖器的輸入端電性連接;所述第一脈沖 信號、第二脈沖信號和第三脈沖信號分別輸入所述第一三輸入與非門的第一輸入端、第二 輸入端和第三輸入端。5. 根據(jù)權利要求4所述的用于顯示器的多路輸出選擇器電路,其特征在于,每個緩沖器 包括第一反向器組,所述第一反向器組包括三個反向器相互串聯(lián)連接。6. 根據(jù)權利要求5所述的用于顯示器的多路輸出選擇器電路,其特征在于,每個緩沖器 還包括第二反向器組,所述第二反向器組包括兩個反向器相互串聯(lián)連接,且所述第二反向 器組與第一反向器組并聯(lián)連接。7. 根據(jù)權利要求5所述的用于顯示器的多路輸出選擇器電路,其特征在于,當所述三輸 入與非門的第一輸入端輸入A信號,第二輸入端輸入B信號,第三輸入端輸入C信號,則所述 三輸入與非門的輸出端輸出D信號為 :D=J+ 5 + C、當所述反向器的輸入端為E信號,則所 述反向器的輸出端輸出F信號為:F=互8. 根據(jù)權利要求5所述的用于顯示器的多路輸出選擇器電路,其特征在于,所述邏輯單 元通過將所述不同高低電平狀態(tài)的三個脈沖信號轉為四個控制信號;所述四個控制信號分 別為第一控制信號、第二控制信號、第三控制信號和第四控制信號。9. 根據(jù)權利要求6所述的用于顯示器的多路輸出選擇器電路,其特征在于,所述邏輯單 元通過將所述不同高低電平狀態(tài)的三個脈沖信號轉為八個控制信號;所述八個控制信號分 別為第一控制信號、第二控制信號、第三控制信號、第四控制信號、第五控制信號、第六控制 信號、第七控制信號和第八控制信號。10. -種液晶顯示器,其特征在于,所述液晶顯示器包括權利要求1至9中任意一種多路 輸出選擇器電路。
      【文檔編號】G09G3/36GK105869590SQ201610370373
      【公開日】2016年8月17日
      【申請日】2016年5月30日
      【發(fā)明人】洪光輝, 龔強
      【申請人】武漢華星光電技術有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1