国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      基于fpga的led視頻顯示屏控制系統(tǒng)的制作方法

      文檔序號(hào):10657603閱讀:500來(lái)源:國(guó)知局
      基于fpga的led視頻顯示屏控制系統(tǒng)的制作方法
      【專(zhuān)利摘要】本發(fā)明涉及了一種基于FPGA的LED視頻顯示屏控制系統(tǒng),包括DVI解碼芯片、數(shù)據(jù)采集和重組模塊、FPGA主控芯片、時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、LCD顯示屏、行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊、車(chē)載LED點(diǎn)陣模塊、通信模塊、語(yǔ)音單元,所述DVI解碼芯片對(duì)DVI?D信號(hào)進(jìn)行解碼和電平的匹配轉(zhuǎn)換,將RGB信號(hào)和行場(chǎng)同步信號(hào)傳輸至數(shù)據(jù)采集和重組模塊,所述數(shù)據(jù)采集和重組模塊連接FPGA主控芯片,所述FPGA主控芯片控制端分別連接行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊,所述行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊連接車(chē)載LED點(diǎn)陣模塊。本發(fā)明的有益效果是:采用超大規(guī)模FPGA和CPLD器件進(jìn)行系統(tǒng)集成,使得系統(tǒng)體積縮小、可靠性提高,且設(shè)計(jì)、調(diào)試非常方便,大大縮短了產(chǎn)品的開(kāi)發(fā)周期。
      【專(zhuān)利說(shuō)明】
      基于FPGA的LED視頻顯示屏控制系統(tǒng)
      技術(shù)領(lǐng)域
      [0001]本發(fā)明涉及電子顯示屏技術(shù)領(lǐng)域,具體的說(shuō)是一種基于FPGA的LED視頻顯示屏控制系統(tǒng)。
      【背景技術(shù)】
      [0002]LED顯示屏分為圖文顯示屏和視頻顯示屏,均由LED矩陣塊組成。圖文顯示屏可與計(jì)算機(jī)同步顯示漢字、英文文本和圖形;視頻顯示屏采用微型計(jì)算機(jī)進(jìn)行控制,圖文、圖像并茂,以實(shí)時(shí)、同步、清晰的信息傳播方式播放各種信息,還可顯示二維、三維動(dòng)畫(huà)、錄像、電視、V⑶節(jié)目以及現(xiàn)場(chǎng)實(shí)況。LED顯示屏顯示畫(huà)面色彩鮮艷,立體感強(qiáng),靜如油畫(huà),動(dòng)如電影,廣泛應(yīng)用于車(chē)站、碼頭、機(jī)場(chǎng)、商場(chǎng)、醫(yī)院、賓館、銀行、證券市場(chǎng)、建筑市場(chǎng)、拍賣(mài)行、工業(yè)企業(yè)管理和其它公共場(chǎng)所。常見(jiàn)的LED顯示屏智能化程度低,難以滿(mǎn)足用戶(hù)更多需求,系統(tǒng)由于控制電路復(fù)雜,容易接觸不良、相互干擾且成本較高。

      【發(fā)明內(nèi)容】

      [0003]針對(duì)上述現(xiàn)有技術(shù)不足,本發(fā)明提供一種基于FPGA的LED視頻顯示屏控制系統(tǒng)。
      [0004]本發(fā)明提供的基于FPGA的LED視頻顯示屏控制系統(tǒng)是通過(guò)以下技術(shù)方案實(shí)現(xiàn)的:
      一種基于FPGA的LED視頻顯示屏控制系統(tǒng),其特征在于:包括DVI解碼芯片、數(shù)據(jù)采集和重組模塊、FPGA主控芯片、時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、IXD顯示屏、行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊、車(chē)載LED點(diǎn)陣模塊、通信模塊、語(yǔ)音單元,所述DVI解碼芯片對(duì)DV1-D信號(hào)進(jìn)行解碼和電平的匹配轉(zhuǎn)換,將RGB信號(hào)和行場(chǎng)同步信號(hào)傳輸至數(shù)據(jù)采集和重組模塊,所述數(shù)據(jù)采集和重組模塊連接FPGA主控芯片,所述FPGA主控芯片控制端分別連接行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊,所述行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊連接車(chē)載LED點(diǎn)陣模塊,所述FPGA主控芯片分別連接時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、IXD顯示屏、通信模塊、語(yǔ)音單元,所述亮度調(diào)節(jié)模塊連接車(chē)載LED點(diǎn)陣模塊。
      [0005]所述鍵盤(pán)輸入模塊采用4x4鍵盤(pán),所述鍵盤(pán)輸入模塊通過(guò)并行方式與FPGA主控芯片連接。
      [0006]本發(fā)明的有益效果是:
      1、采用超大規(guī)模FPGA和CPLD器件進(jìn)行系統(tǒng)集成,使得系統(tǒng)體積縮小、可靠性提高,且設(shè)計(jì)、調(diào)試非常方便,大大縮短了產(chǎn)品的開(kāi)發(fā)周期;
      2、完全實(shí)現(xiàn)了不同樣式的LED演示、亮度連續(xù)可調(diào)、左右滾屏顯示、定時(shí)循環(huán)、實(shí)時(shí)時(shí)間顯示、數(shù)據(jù)采集和重組模塊更新顯示信息、遠(yuǎn)程控制等功能,且經(jīng)過(guò)測(cè)試,系統(tǒng)穩(wěn)定性非常好,有廣泛的實(shí)際運(yùn)用價(jià)值。
      【附圖說(shuō)明】
      [0007]圖1是本發(fā)明的結(jié)構(gòu)示意圖。
      【具體實(shí)施方式】
      [0008]下面將通過(guò)實(shí)施例對(duì)本發(fā)明的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅是本發(fā)明的一部分實(shí)施例,而不是全部的實(shí)施例?;诒景l(fā)明中的實(shí)施例,本領(lǐng)域技術(shù)人員在沒(méi)有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
      [0009]如圖1所示的一種基于FPGA的LED視頻顯示屏控制系統(tǒng),其特征在于:包括DVI解碼芯片、數(shù)據(jù)采集和重組模塊、FPGA主控芯片、時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、LCD顯示屏、行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊、車(chē)載LED點(diǎn)陣模塊、通信模塊、語(yǔ)音單元,所述DVI解碼芯片對(duì)DV1-D信號(hào)進(jìn)行解碼和電平的匹配轉(zhuǎn)換,將RGB信號(hào)和行場(chǎng)同步信號(hào)傳輸至數(shù)據(jù)采集和重組模塊,所述數(shù)據(jù)采集和重組模塊連接FPGA主控芯片,所述FPGA主控芯片控制端分別連接行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊,所述行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊連接車(chē)載LED點(diǎn)陣模塊,所述FPGA主控芯片分別連接時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、LCD顯示屏、通信模塊、語(yǔ)音單元,所述亮度調(diào)節(jié)模塊連接車(chē)載LED點(diǎn)陣模塊。
      [0010]進(jìn)一步地,所述鍵盤(pán)輸入模塊采用4x4鍵盤(pán),所述鍵盤(pán)輸入模塊通過(guò)并行方式與FPGA主控芯片連接。
      [0011 ]以上所述實(shí)施例僅表示本發(fā)明的實(shí)施方式,其描述較為具體和詳細(xì),但并不能理解為對(duì)本發(fā)明范圍的限制。應(yīng)當(dāng)指出的是,對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),在不脫離本發(fā)明構(gòu)思的前提下,還可以做出若干變形和改進(jìn),這些都屬于本發(fā)明保護(hù)范圍。
      【主權(quán)項(xiàng)】
      1.一種基于FPGA的LED視頻顯示屏控制系統(tǒng),其特征在于:包括DVI解碼芯片、數(shù)據(jù)采集和重組模塊、FPGA主控芯片、時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、IXD顯示屏、行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊、車(chē)載LED點(diǎn)陣模塊、通信模塊、語(yǔ)音單元,所述DVI解碼芯片對(duì)DV1-D信號(hào)進(jìn)行解碼和電平的匹配轉(zhuǎn)換,將RGB信號(hào)和行場(chǎng)同步信號(hào)傳輸至數(shù)據(jù)采集和重組模塊,所述數(shù)據(jù)采集和重組模塊連接FPGA主控芯片,所述FPGA主控芯片控制端分別連接行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊,所述行驅(qū)動(dòng)模塊、列驅(qū)動(dòng)模塊連接車(chē)載LED點(diǎn)陣模塊,所述FPGA主控芯片分別連接時(shí)鐘控制模塊、亮度調(diào)節(jié)模塊、鍵盤(pán)輸入模塊、IXD顯示屏、通信模塊、語(yǔ)音單元,所述亮度調(diào)節(jié)模塊連接車(chē)載LED點(diǎn)陣模塊。2.根據(jù)權(quán)利要求1所述的一種基于FPGA的LED視頻顯示屏控制系統(tǒng),其特征在于:所述鍵盤(pán)輸入模塊采用4x4鍵盤(pán),所述鍵盤(pán)輸入模塊通過(guò)并行方式與FPGA主控芯片連接。
      【文檔編號(hào)】G09G3/36GK106023881SQ201610552563
      【公開(kāi)日】2016年10月12日
      【申請(qǐng)日】2016年7月14日
      【發(fā)明人】蔣濤, 楊旭東, 黃萬(wàn)強(qiáng)
      【申請(qǐng)人】成都安程通科技有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1