可鎖止的led顯示屏控制系統(tǒng)的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及LED顯示屏控制技術(shù),尤其涉及可鎖止的LED顯示屏其控制系統(tǒng)。
【背景技術(shù)】
[0002]LED顯示屏是一種現(xiàn)代公共場所的電子媒體的終端設備,目前控制LED顯示屏有兩種控制方式,其中一種是計算機控制顯示屏,為同步控制方法,還有一種是采用播放器的形式,為異步控制方式。然而目前行業(yè)內(nèi)的LED顯示屏控制系統(tǒng)沒有相應的智能終端與之對應,均不具備密碼鎖止功能,不能避免單方面偷用LED大屏幕的情況。
【實用新型內(nèi)容】
[0003]針對上述問題,本實用新型的目的在于提供一種可鎖止的LED顯示屏控制系統(tǒng),其能夠?qū)崿F(xiàn)LED顯示屏的鎖止功能,可精準控制使用時間,防止他人偷用。
[0004]為實現(xiàn)上述目的,本實用新型采用如下技術(shù)方案:
[0005]可鎖止的LED顯示屏控制系統(tǒng),包括用于供用戶輸入時間以及生成密鑰的智能終端、通訊裝置、處理器、FPGA裝置、視頻源輸入裝置、LED掃描器和LED顯示屏;所述智能終端通過通訊裝置與處理器連接,所述處理器、視頻源輸入裝置和LED掃描器均與FPGA裝置連接,所述LED顯示屏與LED掃描器連接。
[0006]優(yōu)選的,所述LED掃描器的數(shù)量為多個,且LED顯示屏的數(shù)量與LED掃描器的數(shù)量相等,LED顯示屏與LED掃描器——對應連接。
[0007]優(yōu)選的,所述處理器為ARM處理器或MIPS處理器。
[0008]優(yōu)選的,所述視頻源輸入裝置包括解碼芯片和視頻源接口,所述視頻源接口通過解碼芯片與FPGA裝置連接。
[0009]進一步優(yōu)選的,解碼芯片包括數(shù)字解碼芯片和模擬解碼芯片,所述數(shù)字解碼芯片和模擬解碼芯片均與FPGA裝置連接。
[0010]進一步優(yōu)選的,所述視頻源接口包括DVI接口、HDMI接口、VGA接口和S-VIDE0接口中的一種或多種,所述DVI接口和HDMI接口均與數(shù)字解碼芯片連接,所述VGA接口和S-VIDE0接口均與模擬解碼芯片連接。
[0011]相比現(xiàn)有技術(shù),本實用新型的有益效果在于:
[0012]本實用新型能夠通過智能終端產(chǎn)生密鑰,能夠防止LED顯示屏被無關(guān)人員偷用,并且用戶可自行預先設置播放截止時間,可以達到精準控制使用時間的目的。
【附圖說明】
[0013]圖1為本實用新型的可鎖止的LED顯示屏控制方系統(tǒng)的模塊結(jié)構(gòu)圖。
【具體實施方式】
[0014]下面,結(jié)合附圖以及【具體實施方式】,對本實用新型做進一步描述:
[0015]參見圖1,本實施例提供可鎖止的LED顯示屏控制系統(tǒng),包括用于供用戶輸入時間以及生成密碼的智能終端、通訊裝置、處理器、FPGA裝置、視頻源輸入裝置、LED掃描器和LED顯示屏;所述智能終端通過通訊裝置與處理器連接,處理器、視頻源輸入裝置和LED掃描器均與FPGA裝置連接,LED顯示屏與LED掃描器連接。
[0016]其工作原理為:智能終端可以但不局限于PC機、手機、平板電腦。智能終端供用戶選擇輸入時間和輸入顯示屏編碼,該時間為播放截止時間,該播放截止時間形成時間信號,顯示屏編碼形成顯示屏編碼信號。顯示屏編碼為LED顯示屏的序列號或者說是ID號,每一臺LED顯示屏在出廠時就具備了各自的序列號,用于與其他LED顯示屏作為區(qū)別。智能終端生成密鑰的原理為公知技術(shù),即對該顯示屏編碼和播放截止時間進行編碼等處理。通訊裝置為WIFI等通信設備,密鑰通過有線網(wǎng)絡、WIF1、UART等方式傳送至處理器。處理器接收來自通訊裝置的密鑰信號,根據(jù)所述時間信號得到播放截止時間大于當前時間時,發(fā)送控制信號至FPGA裝置。處理器根據(jù)密鑰信號結(jié)合自身存儲的顯示屏編碼進行解碼解密處理得到播放截止時間以及將播放截止時間與當前時間對比均是現(xiàn)有技術(shù)。FPGA裝置接收到控制信號則將來自視頻源輸入裝置的原始圖像信號發(fā)送至圖像處理器;如果上述兩個條件有任何一個不符合,即顯示屏編碼不對應和/或播放截止時間小于當前時間,則發(fā)送截止信號至FPGA裝置,F(xiàn)PGA裝置便不會對原始圖像信號進行發(fā)送,相當于丟棄該原始圖像信號。所謂播放截止時間大于當前時間,例如,用戶設定的播放截止時間為2015年9月20日20:00,則意味著在達到這個時間之前都可以播放,當時間達到這個播放截止時間時,則處理器發(fā)送截止信號至FPGA裝置,當前時間與播放截止時間對比,用于判斷是否已經(jīng)達到該播放截止時間,若當前時間為2015年9月20日16:00,說明還未達到播放截止時間,即播放截止時間大于當前時間。FPGA裝置根據(jù)原始圖像信號通過LED掃描器控制LED顯示屏播放,實際上,F(xiàn)PGA裝置不僅根據(jù)控制信號發(fā)送原始圖像信號,并且會對原始圖像信號進行處理得到視頻圖像信號,并將該視頻圖像信號發(fā)送至LED掃描器,以使LED掃描器控制與用戶輸入的顯示屏編碼所對應的LED顯示屏在播放截止時間到達前播放。FPGA裝置對原始圖像信號的處理技術(shù)包括圖像截取、圖像縮放、亮度調(diào)整、圖像旋轉(zhuǎn)、圖像拆分等,所述圖像截取即可選擇性截取圖像數(shù)據(jù)的一部分,也可全屏收取,圖像所述將待處理的原始圖像信號進行縮放,以適合LED顯示屏的分辨率,亮度調(diào)整可根據(jù)光線強弱或者時間段調(diào)整輸出數(shù)據(jù)的亮度,圖像旋轉(zhuǎn)可將角度不同的視頻原始信號旋轉(zhuǎn)以匹配LED顯示屏的視覺,圖像拆分則將完整的視頻圖像信號拆分成若干數(shù)據(jù)包。LED掃描器內(nèi)包含有較小規(guī)模的FPGA,例如型號為EP4CE6的FPGA,能夠?qū)σ曨l圖像信號進行進一步圖像截取等處理,之后發(fā)送至LED顯示屏驅(qū)動該LED顯示屏播放該視頻圖像信號。圖像處理器對視頻原始信號的處理技術(shù)由現(xiàn)有技術(shù)可獲知。
[0017]在本實施例中,智能終端和通訊裝置為一個系統(tǒng),處理器與其他器件為另一個系統(tǒng),兩個獨立的系統(tǒng)可分別由兩個用戶操作,用戶A對應于智能終端,用戶B對應于處理器所在系統(tǒng),用戶A在智能終端輸入顯示屏編碼和播放截止時間,智能終端通過通訊裝置發(fā)送密鑰至用戶B所屬的終端,用戶B所屬的終端可以是手機、PC機等,用戶B再將該密鑰發(fā)送至處理器,處理器對該密鑰進行解密解碼等處理,從智能終端所產(chǎn)生的密鑰是經(jīng)過相關(guān)算法加密編碼處理的,每一個處理器對應一個LED顯示屏,并且每一個處理器存儲有對應的LED顯示屏的顯示屏編碼,處理器根據(jù)其預存的顯示屏編碼結(jié)合密鑰進行解密運算,才能得到播放截止時間,例如,在智能終端用戶A所輸入的顯示屏編碼對應的是用戶B所屬的終端,但誤發(fā)送至用戶C所述的終端,用戶C對應的那個系統(tǒng)的處理器根據(jù)其自身的顯示屏編碼和密鑰進行運算,并不能得到播放截止時間,說明用戶A輸入的顯示屏編碼與用戶C系統(tǒng)對于的LED顯示屏并不對應,因而不會進行接下來的播放工作。
[0018]相應的,LED掃描器的數(shù)量為多個,多個LED掃描器均與FPGA裝置連接,或者其中一個LED掃描器與FPGA裝置連接,其他LED掃描器與該LED掃描器連接,并且LED顯示屏的數(shù)量與LED掃描器的數(shù)量相等,LED顯示屏與LED掃描器一一對應連接。處理器為ARM處理器或MIPS處理器。視頻源輸入裝置包括解碼芯片和視頻源接口,所述視頻源接口通過解碼芯片與FPGA裝置連接。視頻源接口包括DVI接口、HDMI接口、VGA接口和S-VIDE0接口種的一種或多種,解碼芯片包括了模擬解碼芯片和數(shù)字解碼芯片,數(shù)字解碼芯片和模擬解碼芯片均與FPGA裝置連接。數(shù)字解碼芯片用于將DVI接口、HDMI接口傳入的信號進行解碼成原始圖像信號,模擬解碼芯片用于將VGA接口和S-VIDE0接口傳入的信號解碼成原始圖像信號,即DVI接口和HDMI接口均與數(shù)字解碼芯片連接,VGA接口和S-VIDE0接口均與模擬解碼芯片連接。
[0019]本實施例更符合目前LED大屏幕的使用需求,可精準控制使用時間,多方合作管理監(jiān)控LED大屏幕使用時,可避免單方面偷用LED大屏幕的情況。
[0020]對本領(lǐng)域的技術(shù)人員來說,可根據(jù)以上描述的技術(shù)方案以及構(gòu)思,做出其它各種相應的改變以及形變,而所有的這些改變以及形變都應該屬于本實用新型權(quán)利要求的保護范圍之內(nèi)。
【主權(quán)項】
1.可鎖止的LED顯示屏控制系統(tǒng),其特征在于,包括用于供用戶輸入時間以及生成密鑰的智能終端、通訊裝置、處理器、FPGA裝置、視頻源輸入裝置、LED掃描器和LED顯示屏;所述智能終端通過通訊裝置與處理器連接,所述處理器、視頻源輸入裝置和LED掃描器均與FPGA裝置連接,所述LED顯示屏與LED掃描器連接。2.如權(quán)利要求1所述的可鎖止的LED顯示屏控制系統(tǒng),其特征在于,所述LED掃描器的數(shù)量為多個,且LED顯示屏的數(shù)量與LED掃描器的數(shù)量相等,LED顯示屏與LED掃描器一一對應連接。3.如權(quán)利要求1所述的可鎖止的LED顯示屏控制系統(tǒng),其特征在于,所述處理器為ARM處理器或MIPS處理器。4.如權(quán)利要求1所述的可鎖止的LED顯示屏控制系統(tǒng),其特征在于,所述視頻源輸入裝置包括解碼芯片和視頻源接口,所述視頻源接口通過解碼芯片與FPGA裝置連接。5.如權(quán)利要求4所述的可鎖止的LED顯示屏控制系統(tǒng),其特征在于,解碼芯片包括數(shù)字解碼芯片和模擬解碼芯片,所述數(shù)字解碼芯片和模擬解碼芯片均與FPGA裝置連接。6.如權(quán)利要求5所述的可鎖止的LED顯示屏控制系統(tǒng),其特征在于,所述視頻源接口包括DVI接口、HDMI接口、VGA接口和S-VIDEO接口中的一種或多種,所述DVI接口和HDMI接口均與數(shù)字解碼芯片連接,所述VGA接口和S-VIDEO接口均與模擬解碼芯片連接。
【專利摘要】本實用新型涉及可鎖止的LED顯示屏控制系統(tǒng),包括用于供用戶輸入時間以及生成密鑰的智能終端、通訊裝置、處理器、FPGA裝置、視頻源輸入裝置、LED掃描器和LED顯示屏;所述智能終端通過通訊裝置與處理器連接,所述處理器、視頻源輸入裝置和LED掃描器均與FPGA裝置連接,所述LED顯示屏與LED掃描器連接。本實用新型能夠?qū)崿F(xiàn)LED顯示屏的鎖止功能,可精準控制使用時間,防止他人偷用。
【IPC分類】H04N5/765, G09G3/32
【公開號】CN204991100
【申請?zhí)枴緾N201520709027
【發(fā)明人】伍清華
【申請人】廣州市億彩天虹光電科技有限公司
【公開日】2016年1月20日
【申請日】2015年9月14日