專利名稱:顯示驅(qū)動(dòng)器、電光學(xué)裝置及驅(qū)動(dòng)方法
技術(shù)領(lǐng)域:
本發(fā)明涉及掃描驅(qū)動(dòng)器、電光學(xué)裝置以及驅(qū)動(dòng)方法。
背景技術(shù):
在手機(jī)這樣的電子設(shè)備的顯示部分通常使用液晶面板。對(duì)于這種液晶面板,隨著近年手機(jī)的普及,需要發(fā)送高信息量的靜止畫面或者動(dòng)畫畫面時(shí),就會(huì)要求其具有高品質(zhì)的畫面。
作為實(shí)現(xiàn)電子設(shè)備顯示部分圖像高品質(zhì)化的液晶面板,有使用薄膜晶體管(Thin Film Transistor,TFT)的有源矩陣型液晶面板。使用TFT的有源矩陣型液晶面板與使用動(dòng)態(tài)驅(qū)動(dòng)的STN(SuperTwisted Nematic)液晶的單純矩陣型液晶面板相比,實(shí)現(xiàn)了高速應(yīng)答、高對(duì)比度,適于動(dòng)畫等的顯示(日本特開2002-351412號(hào)公報(bào))。
但是,使用TFT的有源矩陣型液晶面板功耗比較大,因此,如果將其作為手機(jī)這樣依靠電池驅(qū)動(dòng)的攜帶型電子設(shè)備的顯示部分,需要降低其功耗。降低其功耗的做法之一是采取隔行驅(qū)動(dòng)。還有一種是緩和各顯示像素發(fā)色誤差的梳狀驅(qū)動(dòng)(comb drive)。如果將隔行驅(qū)動(dòng)用于動(dòng)畫顯示,圖像品質(zhì)容易產(chǎn)生失真,因此,隔行驅(qū)動(dòng)是適用于靜止畫面的驅(qū)動(dòng)方法。
因此,對(duì)于顯示靜止畫面及動(dòng)畫的顯示面板(例如,液晶面板),要求具有能夠適用于一般驅(qū)動(dòng)、隔行驅(qū)動(dòng)、梳狀驅(qū)動(dòng)等各種驅(qū)動(dòng)方式的驅(qū)動(dòng)電路。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種能夠適用于一般驅(qū)動(dòng)、梳狀驅(qū)動(dòng)、隔行驅(qū)動(dòng)等各種驅(qū)動(dòng)方式的顯示驅(qū)動(dòng)器。
本發(fā)明涉及一種至少驅(qū)動(dòng)顯示面板的掃描線的顯示驅(qū)動(dòng)器,所述顯示面板具有多條掃描線、多條數(shù)據(jù)線、以及多個(gè)像素,所述顯示驅(qū)動(dòng)器包括地址生成電路、多個(gè)掃描驅(qū)動(dòng)單元和多個(gè)重合檢測(cè)電路;所述地址生成電路包括掃描順序存儲(chǔ)電路,所述掃描順序存儲(chǔ)電路對(duì)應(yīng)于掃描的順序儲(chǔ)存掃描線地址,并且,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)電路中的掃描線地址;所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元用于驅(qū)動(dòng)所述多條掃描線的各條掃描線;所述多個(gè)重合檢測(cè)電路的各電路連接到所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元,用于將對(duì)互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址和從所述地址生成電路輸出的所述掃描線地址進(jìn)行比較的結(jié)果輸出給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元。因此,可以適用于各種驅(qū)動(dòng)方法。
本發(fā)明也可以包括用于提供所述掃描線地址的掃描線地址總線。因此,由于可以將各個(gè)重合檢測(cè)電路連接到掃描線地址總線,從而根據(jù)地址生成電路的輸出,可以從多條掃描線中選擇驅(qū)動(dòng)對(duì)應(yīng)的掃描線。
在本發(fā)明中,所述掃描線地址總線包括多條地址信號(hào)線,所述多個(gè)重合檢測(cè)電路的各電路與所述多條地址信號(hào)線的連接的組合,可以在所述多個(gè)重合檢測(cè)電路的各電路之間各不相同。因此,可以根據(jù)對(duì)應(yīng)于重合檢測(cè)電路的各條地址信號(hào)線的連接組合,從多條掃描線中選擇成為接通驅(qū)動(dòng)對(duì)象的掃描線。
在本發(fā)明中,所述多條地址信號(hào)線中至少有N條可以與所述多個(gè)重合檢測(cè)電路中的至少一個(gè)連接,所述多個(gè)重合檢測(cè)電路的各個(gè)電路可以具有邏輯電路,所述邏輯電路具備至少N個(gè)輸入。因此,可以在邏輯電路中對(duì)地址進(jìn)行邏輯運(yùn)算,該地址是由從多個(gè)地址信號(hào)線中選擇的N條地址信號(hào)線所提供的,從而可以決定對(duì)應(yīng)于掃描線地址的掃描驅(qū)動(dòng)單元。
在本發(fā)明中,當(dāng)所述掃描控制信號(hào)指定的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元地址,被所述多個(gè)重合檢測(cè)電路的各個(gè)電路中任一電路判斷為重合時(shí),所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元選擇驅(qū)動(dòng)連接在被判斷為重合的掃描驅(qū)動(dòng)單元的掃描線。因此,可以從多條掃描線中選擇成為接通對(duì)象的掃描線。
另外,在本發(fā)明中,所述地址生成電路,當(dāng)沒有選擇任何所述多條掃描線時(shí),將除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址,輸出給所述多個(gè)重合檢測(cè)電路的各個(gè)電路。而且,即使在顯示面板的掃描線數(shù)量比顯示驅(qū)動(dòng)器內(nèi)的掃描驅(qū)動(dòng)單元的數(shù)量少的情況下,不用改變顯示驅(qū)動(dòng)器的電路,就可以驅(qū)動(dòng)該顯示面板。
另外,在本發(fā)明中,所述地址生成電路也可以包括計(jì)數(shù)器,所述掃描順序存儲(chǔ)電路根據(jù)所述計(jì)數(shù)器按順序輸出被儲(chǔ)存的所述掃描線地址。因此,地址生成電路不用從外部的復(fù)雜的信號(hào),就可以將儲(chǔ)存在掃描順序存儲(chǔ)電路中的所述掃描線地址按順序提供給掃描驅(qū)動(dòng)器。
另外,在本發(fā)明中,所述掃描順序存儲(chǔ)電路可以包括掃描順序存儲(chǔ)ROM,所述掃描順序存儲(chǔ)ROM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)ROM中的所述掃描線地址。因此,可以將掃描線地址按對(duì)應(yīng)于期望的驅(qū)動(dòng)方法的順序提供給掃描驅(qū)動(dòng)器。
另外,在本發(fā)明中,所述掃描順序存儲(chǔ)電路可以包括掃描順序存儲(chǔ)RAM,所述掃描順序存儲(chǔ)RAM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)RAM中的所述掃描線地址。因此,可以容易寫入儲(chǔ)存在掃描順序存儲(chǔ)RAM中的信息。
另外,在本發(fā)明中,所述掃描順序存儲(chǔ)電路可以包括掃描順序存儲(chǔ)RAM和掃描順序存儲(chǔ)ROM,所述掃描順序存儲(chǔ)ROM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,接通電源時(shí),儲(chǔ)存在所述掃描順序存儲(chǔ)ROM中的信息提供給掃描順序存儲(chǔ)RAM,所述地址生成電路用于輸出提供給所述掃描順序存儲(chǔ)RAM的信息。因此,可以提供適應(yīng)于各種使用用途的顯示驅(qū)動(dòng)器。
另外,在本發(fā)明中,在所述掃描順序存儲(chǔ)電路,按上升順序或下降順序?qū)懭胨鰭呙杈€地址,在最終的掃描線地址寫入到所述掃描順序存儲(chǔ)電路之后,向所述掃描順序存儲(chǔ)電路作為下一個(gè)地址寫入除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址。因此,可以將用于不選擇驅(qū)動(dòng)任何掃描線的地址提供給掃描驅(qū)動(dòng)器。
另外,在本發(fā)明中,所述多個(gè)重合檢測(cè)電路的各個(gè)電路具有輸出啟動(dòng)輸入和輸出固定輸入中的至少一個(gè),在有源信號(hào)輸入到所述輸出固定輸入的期間,所述多個(gè)重合檢測(cè)電路的各個(gè)電路接通驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元,在無源信號(hào)輸入到所述輸出啟動(dòng)輸入的期間,所述多個(gè)重合檢測(cè)電路的各個(gè)電路斷開驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元。因此,不依賴于所述掃描線地址的內(nèi)容,就可以接通驅(qū)動(dòng)或斷開驅(qū)動(dòng)各個(gè)掃描驅(qū)動(dòng)單元。
另外,在本發(fā)明中,電光學(xué)裝置可以包括所述顯示驅(qū)動(dòng)器、由所述顯示驅(qū)動(dòng)器驅(qū)動(dòng)的顯示面板、控制所述顯示驅(qū)動(dòng)器的控制器。
本發(fā)明涉及一種驅(qū)動(dòng)方法,所述驅(qū)動(dòng)方法通過多個(gè)掃描驅(qū)動(dòng)單元至少驅(qū)動(dòng)顯示面板的掃描線,所述顯示面板具有多條掃描線、多條數(shù)據(jù)線、以及多個(gè)像素,將對(duì)應(yīng)于掃描的順序的掃描線地址儲(chǔ)存在地址生成電路的掃描順序存儲(chǔ)電路中,將對(duì)互斥地分配給所述掃描驅(qū)動(dòng)單元的各個(gè)單元的地址與從所述地址生成電路輸出的所述掃描線地址進(jìn)行比較,并將比較結(jié)果輸出給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元,通過所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元驅(qū)動(dòng)所述多條掃描線的各條掃描線。因此,可以按任意順序驅(qū)動(dòng)各條掃描線。
另外,在根據(jù)本發(fā)明的驅(qū)動(dòng)方法中,當(dāng)沒有選擇任何所述多條掃描線時(shí),將除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址,通過所述地址生成電路輸出。因此,可以對(duì)各條掃描線不進(jìn)行選擇驅(qū)動(dòng)。
圖1為關(guān)于本發(fā)明一個(gè)實(shí)施例的整體圖。
圖2為表示根據(jù)本發(fā)明的地址生成電路的框圖。
圖3為表示本發(fā)明一個(gè)實(shí)施例的掃描順序存儲(chǔ)電路的框圖。
圖4為向掃描順序存儲(chǔ)電路寫入掃描線地址的時(shí)序圖。
圖5為從掃描順序存儲(chǔ)電路讀取掃描線地址的時(shí)序圖。
圖6為表示本發(fā)明變形實(shí)施例的掃描順序存儲(chǔ)電路的框圖。
圖7為表示顯示驅(qū)動(dòng)器的構(gòu)成的示意圖。
圖8為表示重合檢測(cè)電路和掃描線地址總線的連接的示意圖。
圖9為表示重合檢測(cè)電路和掃描驅(qū)動(dòng)單元的構(gòu)成的示意圖。
圖10為掃描線驅(qū)動(dòng)時(shí)的時(shí)序圖。
圖11為邏輯電路的電路圖。
圖12為掃描驅(qū)動(dòng)單元內(nèi)的第一電平移位器的電路圖。
圖13為掃描驅(qū)動(dòng)單元內(nèi)的第二電平移位器的電路圖。
圖14為掃描驅(qū)動(dòng)單元內(nèi)的驅(qū)動(dòng)器的電路圖。
圖15為重合檢測(cè)電路和掃描驅(qū)動(dòng)單元及面板A的連接關(guān)系圖。
圖16為重合檢測(cè)電路和掃描驅(qū)動(dòng)單元及面板B的連接關(guān)系圖。
圖17為表示隔行驅(qū)動(dòng)(跳過一行)的示意圖。
圖18為表示梳狀驅(qū)動(dòng)的示意圖。
具體實(shí)施例方式
以下,參照附圖對(duì)本發(fā)明的優(yōu)選實(shí)施例進(jìn)行說明。以下說明的實(shí)施例并不是對(duì)權(quán)利要求范圍內(nèi)所述的本發(fā)明內(nèi)容的不當(dāng)限定。還有,以下說明的結(jié)構(gòu)的全部未必是本發(fā)明必需的結(jié)構(gòu)要件。
1.電光學(xué)裝置圖1表示包括本實(shí)施例的顯示驅(qū)動(dòng)器的電光學(xué)裝置構(gòu)成概要。其中,作為電光學(xué)裝置,以液晶裝置作為示例。液晶裝置100可以安裝在手機(jī)、便攜式信息設(shè)備(如PDA等)、佩戴式信息設(shè)備(如手表型終端等)、數(shù)字照相機(jī)、投影機(jī)、便攜式音頻播放器、大容量存儲(chǔ)設(shè)備、攝像機(jī)、車載放像設(shè)備、車載情報(bào)終端(如汽車駕駛導(dǎo)向系統(tǒng)、車載個(gè)人電腦等)、電子記事本或GPS(Global PositioningSystem)等各種電子設(shè)備。
液晶裝置100包括顯示面板(光學(xué)面板)200、顯示驅(qū)動(dòng)器300、驅(qū)動(dòng)控制器600、以及電源電路700。并且,顯示驅(qū)動(dòng)器300包括掃描驅(qū)動(dòng)器(柵極驅(qū)動(dòng)器)400、數(shù)據(jù)驅(qū)動(dòng)器(源驅(qū)動(dòng)器)500、地址生成電路800。地址生成電路800包括掃描順序存儲(chǔ)電路810。掃描順序存儲(chǔ)電路810可以由ROM構(gòu)成,也可以由RAM構(gòu)成,也可以由不揮發(fā)性存儲(chǔ)(可以電學(xué)改寫的不揮發(fā)性存儲(chǔ))構(gòu)成。另外,對(duì)于掃描順序存儲(chǔ)電路810,在下面說明。
液晶裝置100沒有必要包括所有這些電路框,而可以省略其中一部分電路框。本實(shí)施例的數(shù)據(jù)驅(qū)動(dòng)器500和地址生成電路800,可以配置在顯示驅(qū)動(dòng)器300的外部。另外,顯示驅(qū)動(dòng)器300可以包括驅(qū)動(dòng)控制器600。
在下面,同樣的符號(hào)表示同樣的意思。
顯示面板200包括多條掃描線(柵極線)40;多條數(shù)據(jù)線(源線)50,其與多條掃描線40交叉;多個(gè)像素,各像素由多條掃描線40的任意掃描線及多條數(shù)據(jù)線50的任意數(shù)據(jù)線所特定。例如,一個(gè)像素由RGB的三個(gè)顏色成分構(gòu)成時(shí),由RGB各一個(gè)點(diǎn)共計(jì)三個(gè)點(diǎn)構(gòu)成一個(gè)像素。此時(shí),“點(diǎn)”可以稱之為構(gòu)成各像素的要素點(diǎn)。對(duì)應(yīng)于一個(gè)像素的數(shù)據(jù)線50,可以稱之為構(gòu)成一個(gè)像素的顏色成分?jǐn)?shù)量的數(shù)據(jù)線50。為簡(jiǎn)化說明,以下假定一個(gè)像素是由一個(gè)點(diǎn)構(gòu)成。
各個(gè)像素包括薄膜晶體管(Thin Film Transistor以下簡(jiǎn)稱為TFT)(廣義上為開關(guān)元件)和像素電極。TFT連接到各數(shù)據(jù)線50、像素電極連接到該TFT。
例如,顯示面板200是由玻璃襯底形成的面板襯底構(gòu)成的,在面板襯底上,對(duì)沿圖1的行方向X形成的多條掃描線40和沿圖1的列方向Y形成的多條數(shù)據(jù)線50適當(dāng)?shù)剡M(jìn)行排列,使可以形成矩陣形狀的多個(gè)像素。各條掃描線40連接到掃描驅(qū)動(dòng)器400,各數(shù)據(jù)線50連接到數(shù)據(jù)驅(qū)動(dòng)器500。
地址生成電路800生成對(duì)應(yīng)于期望的掃描線40的掃描線地址,提供給掃描驅(qū)動(dòng)器400。掃描驅(qū)動(dòng)器400,根據(jù)驅(qū)動(dòng)控制器600提供的控制信號(hào)和從地址生成電路800提供的掃描線地址,驅(qū)動(dòng)多條掃描線40中的對(duì)應(yīng)于該掃描線地址的掃描線40。因此,在本實(shí)施例中,能夠適用于各種掃描驅(qū)動(dòng)方式。掃描驅(qū)動(dòng)方式有,例如,一般驅(qū)動(dòng)(線順序驅(qū)動(dòng))、梳狀驅(qū)動(dòng)、隔行驅(qū)動(dòng)。
2.地址生成電路圖2表示地址生成電路800的結(jié)構(gòu)。地址生成電路800包括掃描順序存儲(chǔ)電路810和計(jì)數(shù)器820。掃描順序存儲(chǔ)電路810包括掃描順序存儲(chǔ)ROM 811和掃描順序存儲(chǔ)RAM 812。掃描順序存儲(chǔ)ROM 811由EEPROM構(gòu)成。
符號(hào)STV表示掃描開始信號(hào)。掃描開始信號(hào)STV,是在掃描開始時(shí)由驅(qū)動(dòng)控制器600提供的信號(hào)。符號(hào)CPV表示掃描時(shí)鐘信號(hào),符號(hào)RTV表示讀入時(shí)鐘信號(hào)。符號(hào)AQ表示掃描線地址輸出,掃描線地址輸出AQ連接在掃描驅(qū)動(dòng)器400。符號(hào)AIN表示掃描線地址輸入。
掃描順序存儲(chǔ)ROM 811具備掃描線地址輸入AIN。初期設(shè)定時(shí),根據(jù)對(duì)應(yīng)于掃描驅(qū)動(dòng)方法(例如隔行驅(qū)動(dòng)等)的順序,掃描線地址被輸入到掃描線地址輸入AIN,向掃描順序存儲(chǔ)ROM 811讀入該掃描線地址。
并且,掃描順序存儲(chǔ)ROM 811也可以由屏蔽ROM構(gòu)成。
液晶裝置100的電源接通時(shí),在掃描順序存儲(chǔ)電路810中,被掃描順序存儲(chǔ)ROM 811收藏的掃描線地址提供給掃描順序存儲(chǔ)RAM 812。
向掃描順序存儲(chǔ)電路810和計(jì)數(shù)器820提供掃描開始信號(hào)STV,計(jì)數(shù)器820對(duì)掃描順序存儲(chǔ)RAM 812開始提供RAM地址。由于計(jì)數(shù)器820輸出的RAM地址,對(duì)應(yīng)于掃描順序存儲(chǔ)RAM 812的內(nèi)部地址,因此,計(jì)數(shù)器820提供RAM地址,表示指定掃描順序存儲(chǔ)RAM 812的內(nèi)部地址。
掃描順序存儲(chǔ)RAM 812根據(jù)掃描開始信號(hào)STV和掃描時(shí)鐘信號(hào)CPV,將儲(chǔ)存在被計(jì)數(shù)器820指定的掃描順序存儲(chǔ)RAM 812的內(nèi)部地址的掃描線地址向掃描線地址輸出AQ輸出。
下面,參照?qǐng)D3說明掃描順序存儲(chǔ)電路810的構(gòu)成。
圖3表示掃描順序存儲(chǔ)RAM 812的構(gòu)成和掃描順序存儲(chǔ)ROM811。掃描順序存儲(chǔ)RAM 812包括控制器812-1、字線驅(qū)動(dòng)器812-2、位線驅(qū)動(dòng)器812-3、存儲(chǔ)元件812-4、線路緩沖器812-5、以及輸出緩沖器812-6。
向控制器812-1輸入掃描開始信號(hào)STV、掃描時(shí)鐘信號(hào)CPV以及RAM地址。控制器812-1控制字線驅(qū)動(dòng)器812-2、位線驅(qū)動(dòng)器812-3、線路緩沖器812-5以及掃描順序存儲(chǔ)ROM 811。作為別的構(gòu)成,掃描順序存儲(chǔ)ROM 811的控制,也可以由控制器812-1之外的外部控制裝置進(jìn)行。
在初期設(shè)定時(shí),從外部向掃描順序存儲(chǔ)ROM 811提供寫入時(shí)鐘信號(hào)RTV以及ROM地址。并且,向掃描順序存儲(chǔ)ROM 811的掃描線地址輸入AIN,根據(jù)對(duì)應(yīng)于掃描驅(qū)動(dòng)方法(例如隔行驅(qū)動(dòng)等)的順序輸入掃描線地址。在初期設(shè)定期間,根據(jù)寫入時(shí)鐘信號(hào)RTV以及ROM地址,掃描順序存儲(chǔ)ROM 811儲(chǔ)存該掃描線地址。N幀(N為不小于1的整數(shù),在此,例如N=1)的掃描線地址被儲(chǔ)存在掃描順序存儲(chǔ)ROM 811,從而完成初期設(shè)定。
接著,參照?qǐng)D4的時(shí)序圖,說明在初期設(shè)定中的向掃描順序存儲(chǔ)ROM 811的掃描線地址的寫入。
圖4為向掃描順序存儲(chǔ)ROM 811的掃描線地址的寫入時(shí)序圖。圖4示出了顯示驅(qū)動(dòng)器300進(jìn)行隔行驅(qū)動(dòng)(跳過2行)時(shí)的情況。
向掃描順序存儲(chǔ)ROM 811提供寫入時(shí)鐘信號(hào)RTV、ROM地址以及掃描線地址。此時(shí),ROM地址和掃描線地址與寫入時(shí)鐘信號(hào)RTV同步地從外部被提供給掃描順序存儲(chǔ)ROM 811。向掃描順序存儲(chǔ)ROM 811,與寫入時(shí)鐘信號(hào)RTV的上升沿同步地寫入掃描線地址。
根據(jù)圖4,ROM地址按順序增加,而掃描線地址是任意的。在圖4中,由于是隔行驅(qū)動(dòng)(跳過2行),向掃描順序存儲(chǔ)ROM 811,第一次寫入掃描線地址(00000000),第二次寫入掃描線地址(00000011),第三次寫入掃描線地址(00000111)。
再次參照?qǐng)D3,圖1的液晶裝置100的電源投入時(shí),被儲(chǔ)存在掃描順序存儲(chǔ)ROM 811的掃描線地址提供給掃描順序存儲(chǔ)ROM812。具體地,掃描順序存儲(chǔ)ROM 811根據(jù)控制器812-1的控制信號(hào),將被儲(chǔ)存在掃描順序存儲(chǔ)ROM 811的掃描線地址提供給線路緩沖器812-5。被線路緩沖器812-5緩沖的掃描線地址提供給位線驅(qū)動(dòng)器812-3。控制器812-1控制字線驅(qū)動(dòng)器812-2和位線驅(qū)動(dòng)器812-3,向存儲(chǔ)元件812-4寫入該掃描線地址。
重復(fù)上述的步驟,在被儲(chǔ)存在掃描順序存儲(chǔ)ROM 811的掃描線地址中,向掃描順序存儲(chǔ)ROM 812提供至少1幀的掃描線地址。即,至少1幀的掃描線地址按對(duì)應(yīng)于掃描驅(qū)動(dòng)方法的順序向掃描順序存儲(chǔ)ROM 812轉(zhuǎn)錄。
地址生成電路800,將被儲(chǔ)存在掃描順序存儲(chǔ)ROM 812被轉(zhuǎn)錄的掃描線地址按順序向掃描驅(qū)動(dòng)器400輸出。
下面,參照?qǐng)D5說明地址生成電路800向掃描驅(qū)動(dòng)器400輸出時(shí)的情況。圖5為表示從掃描順序存儲(chǔ)ROM 812讀取掃描線地址的狀態(tài)的時(shí)序圖。并且,在掃描順序存儲(chǔ)ROM 812中,轉(zhuǎn)錄有如圖4所示的進(jìn)行寫入的掃描順序存儲(chǔ)ROM 811內(nèi)的信息(跳過2行隔行驅(qū)動(dòng))。
向地址生成電路800輸入掃描開始信號(hào)STV,地址生成電路800就開始輸出掃描線地址。具體地,與輸入到圖3的掃描順序存儲(chǔ)ROM 812內(nèi)的控制器812-1的掃描開始信號(hào)STV的上升沿同步,控制器812-1開始讀取存儲(chǔ)元件812-4內(nèi)的掃描線地址。掃描線地址的讀取,與輸入到控制器812-1的掃描時(shí)鐘信號(hào)CPV的上升沿同步地被控制。
根據(jù)圖5,掃描開始信號(hào)STV上升之后,在第一次的掃描時(shí)鐘信號(hào)CPV的上升的時(shí)候,被儲(chǔ)存在掃描順序存儲(chǔ)ROM 812內(nèi)的RAM地址(00000000)的掃描線地址(00000000),從地址生成電路800的掃描線地址輸出AQ輸出。
此時(shí),在掃描順序存儲(chǔ)ROM 812內(nèi),控制器812-1對(duì)于字線驅(qū)動(dòng)器812-2,指定RAM地址。并且,通過位線驅(qū)動(dòng)器812-3,被儲(chǔ)存在存儲(chǔ)元件812-4內(nèi)的該RAM地址的掃描線地址提供給輸出緩沖器812-6。在輸出緩沖器812-6中被緩沖的掃描線地址,從掃描線地址輸出AQ輸出。
另外,對(duì)于RAM地址,以掃描開始信號(hào)STV的上升沿為基準(zhǔn),只要將RAM地址按順序增加就可以,在掃描順序存儲(chǔ)ROM 812內(nèi)容易生成,因此不需要從外部提供的RAM地址。
其后,在第二次的掃描時(shí)鐘信號(hào)CPV的上升的時(shí)候,被儲(chǔ)存在掃描順序存儲(chǔ)ROM 812內(nèi)的RAM地址(00000001)的掃描線地址(00000011),從地址生成電路800的掃描線地址輸出AQ輸出。之后,對(duì)至少1幀的RAM地址進(jìn)行讀取。
如上所述,地址生成電路800,通過將RAM地址按順序增加,按對(duì)應(yīng)于掃描驅(qū)動(dòng)方法(例如跳過2行隔行驅(qū)動(dòng))的順序生成掃描線地址。
在本實(shí)施例中,地址生成電路800包括掃描順序存儲(chǔ)ROM 811和掃描順序存儲(chǔ)ROM 812。作為別的構(gòu)成,地址生成電路800可以不包括掃描順序存儲(chǔ)ROM 812。
另外,作為別的構(gòu)成,如圖6所示,掃描順序存儲(chǔ)電路810可以由掃描順序存儲(chǔ)ROM 812和串行·并行切換電路813構(gòu)成。此時(shí),通過外部的寫入裝置1000向掃描順序存儲(chǔ)ROM 812寫入掃描線地址。掃描線數(shù)據(jù)從寫入裝置1000用串行數(shù)據(jù)提供。其后,該串行數(shù)據(jù)通過串行·并行切換電路813被數(shù)據(jù)切換,以如圖4的時(shí)序圖所示的時(shí)序向掃描順序存儲(chǔ)ROM 812寫入該掃描線地址。并且,此時(shí),代替圖4的ROM地址,向掃描順序存儲(chǔ)ROM 812輸入RAM地址。
3.掃描驅(qū)動(dòng)器圖7表示掃描驅(qū)動(dòng)器400的結(jié)構(gòu)。掃描驅(qū)動(dòng)器400包括多個(gè)重合檢測(cè)電路410和多個(gè)掃描驅(qū)動(dòng)單元420。在各重合檢測(cè)電路410中設(shè)定了掃描線地址(識(shí)別數(shù)值),這些掃描線地址在各重合檢測(cè)電路410中是互斥的。而且,各重合檢測(cè)電路410與至少能夠驅(qū)動(dòng)一條掃描線40的掃描驅(qū)動(dòng)單元420連接,顯示面板200的各條掃描線40連接到各掃描驅(qū)動(dòng)單元420。
掃描驅(qū)動(dòng)器400,通過掃描線地址總線430連接到地址生成電路800。通過地址生成電路800輸出的掃描線地址,通過掃描線地址總線430提供給掃描驅(qū)動(dòng)器400。
接下來,對(duì)重合檢測(cè)電路410進(jìn)行說明。圖8表示掃描驅(qū)動(dòng)器400中的各個(gè)重合檢測(cè)電路410的結(jié)構(gòu)。各個(gè)重合檢測(cè)電路410包括邏輯電路411。邏輯電路411具備輸入I0~I(xiàn)7(廣義上為N個(gè)輸入)。掃描線地址總線430包括地址信號(hào)線A0~A7及XA0~XA7。其中,地址信號(hào)線XA0表示地址信號(hào)線A0的反轉(zhuǎn)值。同樣,各個(gè)地址信號(hào)線XA1~XA7分別表示各地址信號(hào)線A1~A7的各個(gè)反轉(zhuǎn)值。各重合檢測(cè)電路410中的邏輯電路411的輸入I0~I(xiàn)7和掃描線地址總線430內(nèi)的各地址信號(hào)線A0~A7及XA0~XA7的連接組合,在各重合檢測(cè)回路410之間是互斥的。因此,掃描線地址總線430內(nèi)的各地址信號(hào)線A0~A7及XA0~XA7與各邏輯電路411的輸入I0~I(xiàn)7連接時(shí),各重合檢測(cè)電路410之間的連接方式的不同,是與由各重合檢測(cè)電路410互斥設(shè)定的掃描線地址對(duì)應(yīng)的。
為了更詳細(xì)地進(jìn)行說明,使用了圖8中用虛線所包圍的區(qū)域C。在區(qū)域C內(nèi)的重合檢測(cè)電路410設(shè)置了邏輯電路411。該邏輯電路411的輸入I0~I(xiàn)7分別連接到從掃描線地址總線430內(nèi)的各條地址信號(hào)線A0~A7及XA0~XA7中選擇出的8條(廣義上為N條)線上。具體地講,該邏輯電路411的輸入I0連接到掃描線地址總線430內(nèi)的地址信號(hào)線XA0、該邏輯電路411的輸入I1連接到掃描線地址總線430內(nèi)的地址信號(hào)線XA1、輸入I2連接到地址信號(hào)線XA2、輸入I3連接到地址信號(hào)線XA3。而且,該邏輯電路411的輸入I4連接到掃描線地址總線430內(nèi)的地址信號(hào)線XA4、輸入I5連接到地址信號(hào)線XA5、輸入I6連接到地址信號(hào)線XA6、輸入I7連接到地址信號(hào)線XA7。這些連接的組合都是互斥的,在其他重合檢測(cè)電路410和掃描線地址總線430的連接并不使用這些組合。
即,掃描線地址總線430向重合檢測(cè)電路410提供作為地址信號(hào)例如“00000000”的8位數(shù)據(jù)時(shí),該重合檢測(cè)電路410內(nèi)的邏輯電路411只給區(qū)域C內(nèi)的掃描驅(qū)動(dòng)單元420提供有源信號(hào)(接通驅(qū)動(dòng)掃描線40的信號(hào))。在該8位數(shù)據(jù)中,定義為,最上位為1時(shí),信號(hào)線A0成為有源(高電平的信號(hào)),最下位為1時(shí),信號(hào)線A7成為有源。即,8位數(shù)據(jù)“00000000”是使各信號(hào)線XA0~XA7成為有源的數(shù)據(jù)。
因此,在本實(shí)施例中,通過在與各個(gè)掃描驅(qū)動(dòng)單元420連接的各個(gè)重合檢測(cè)電路410中設(shè)定互斥的掃描線地址,識(shí)別各條掃描線40。根據(jù)本實(shí)施例,想要驅(qū)動(dòng)任意掃描線40時(shí),將對(duì)應(yīng)的掃描線地址提供給掃描線地址總線430就可以。另外,在本實(shí)施例中,掃描線地址總線430由16位組成,但是,與掃描線40的數(shù)量相對(duì)應(yīng),適當(dāng)設(shè)定掃描線地址總線430的位數(shù),就可以適用于各種顯示面板。
接下來就掃描驅(qū)動(dòng)單元420進(jìn)行說明。
圖9為表示邏輯電路411及掃描驅(qū)動(dòng)單元420的框圖。邏輯電路411(重合檢測(cè)電路410)包括,對(duì)應(yīng)于掃描地址總線430的輸出的各輸入I0~I(xiàn)7、復(fù)位輸入RES、掃描時(shí)鐘輸入CPI、輸出啟動(dòng)輸入OEV、輸出固定輸入OHV。一旦向復(fù)位輸入RES輸入低電平信號(hào),該邏輯電路411內(nèi)寄存器的數(shù)據(jù)即被復(fù)位,該重合檢測(cè)電路410斷開驅(qū)動(dòng)(無源驅(qū)動(dòng))掃描驅(qū)動(dòng)單元420。即,在本實(shí)施例中,所謂的斷開驅(qū)動(dòng)是指非選擇驅(qū)動(dòng)對(duì)象掃描驅(qū)動(dòng)單元;所謂的接通驅(qū)動(dòng)是指選擇驅(qū)動(dòng)對(duì)象掃描驅(qū)動(dòng)單元。掃描用同步脈沖被輸入到掃描時(shí)鐘輸入CPI。該重合檢測(cè)電路410,在低電平(無源驅(qū)動(dòng))信號(hào)輸入到該邏輯電路411的輸出啟動(dòng)輸入OEV期間,通常斷開驅(qū)動(dòng)(無源驅(qū)動(dòng))該掃描驅(qū)動(dòng)單元420。而且,該重合檢測(cè)電路410,在低電平(有源)信號(hào)輸入到該邏輯電路411的輸出固定輸入OHV期間,通常接通驅(qū)動(dòng)(有源驅(qū)動(dòng))該掃描驅(qū)動(dòng)單元420。使用這些輸出啟動(dòng)輸入OEV及輸出固定輸入OHV中的任何一個(gè)都不會(huì)破壞保存在邏輯電路411內(nèi)的寄存器(觸發(fā)器)的數(shù)據(jù),可以控制各條掃描線40的驅(qū)動(dòng)。而且,邏輯電路411還包括向掃描驅(qū)動(dòng)單元420輸出驅(qū)動(dòng)信號(hào)的邏輯電路輸出LVO及XLVO。邏輯電路輸出LVO,輸出接通驅(qū)動(dòng)(有源驅(qū)動(dòng))掃描驅(qū)動(dòng)單元420的信號(hào)或斷開驅(qū)動(dòng)(無源驅(qū)動(dòng))掃描驅(qū)動(dòng)單元420的信號(hào)的任何一種。邏輯電路輸出XLVO的輸出是,將由邏輯電路輸出LVO輸出的信號(hào)進(jìn)行反轉(zhuǎn)的信號(hào)。
掃描驅(qū)動(dòng)單元420包括第一電平移位器421、第二電平移位器422以及驅(qū)動(dòng)器423。第一電平移位器421包括第一電平移位器輸入IN1及XI1、和第一電平移位器輸出O1及XO1。邏輯電路輸出LVO與第一電平移位器輸入IN1連接,邏輯電路輸出XLVO與輸入XI1連接。
第二電平移位器422包括第二電平移位器輸入IN2及XIN2、和第二電平移位器輸出O2及XO2。第一電平移位器輸出O1與第二電平移位器輸入IN2連接,第一電平移位器輸出XO1與第二電平移位器輸入XI2連接。
驅(qū)動(dòng)器423包括驅(qū)動(dòng)器輸入DA。第二電平移位器輸出O2與驅(qū)動(dòng)器423的驅(qū)動(dòng)器輸入DA連接。掃描線40被連接到驅(qū)動(dòng)器423上。驅(qū)動(dòng)器423根據(jù)應(yīng)來自第二電平移位器輸出O2的信號(hào)驅(qū)動(dòng)(接通驅(qū)動(dòng)或斷開驅(qū)動(dòng))該掃描線40。
接下來,利用圖10的時(shí)序圖對(duì)掃描控制信號(hào)和基于掃描控制信號(hào)的掃描驅(qū)動(dòng)器400的控制方法進(jìn)行說明。各邏輯電路411的掃描時(shí)鐘輸入CPI接受掃描時(shí)鐘信號(hào)CPV。符號(hào)D1~D16分別表示驅(qū)動(dòng)器輸出。圖10表示隔行驅(qū)動(dòng)(跳過2行)時(shí)的時(shí)序圖的一個(gè)實(shí)施例。
與掃描時(shí)鐘信號(hào)CPV同步,各個(gè)掃描驅(qū)動(dòng)單元420由分別對(duì)應(yīng)的各個(gè)重合檢測(cè)電路410進(jìn)行驅(qū)動(dòng)。通過地址生成電路800向掃描線地址總線430提供掃描線地址。首先,各個(gè)重合檢測(cè)電路410,對(duì)于提供給掃描線地址總線430的掃描線地址(地址數(shù)據(jù))進(jìn)行重合檢測(cè)。然后,與該掃描線地址(地址數(shù)據(jù))重合的重合檢測(cè)電路410,與掃描時(shí)鐘信號(hào)CPV同步地驅(qū)動(dòng)相應(yīng)的掃描驅(qū)動(dòng)單元420。
例如,作為掃描線地址(地址數(shù)據(jù)),當(dāng)8位地址“00000000”提供給掃描線地址總線430時(shí),對(duì)應(yīng)的掃描驅(qū)動(dòng)單元420,與掃描時(shí)鐘信號(hào)CPV的上升沿同步,選擇驅(qū)動(dòng)(接通驅(qū)動(dòng))驅(qū)動(dòng)器輸出D1。同樣,根據(jù)掃描線地址總線430內(nèi)的掃描線地址(地址數(shù)據(jù)),依次選擇驅(qū)動(dòng)(接通驅(qū)動(dòng))對(duì)應(yīng)的各驅(qū)動(dòng)器輸出D1~D240。
全部驅(qū)動(dòng)各條掃描線40之后的定界符將使用保存地址。把不分配給任何重合檢測(cè)電路410的地址用于保存地址。例如,8位地址“11111111”的未分配給任何重合檢測(cè)電路410的地址,作為保存地址提供給掃描線地址總線430內(nèi),因此不會(huì)使其選擇驅(qū)動(dòng)任何掃描驅(qū)動(dòng)單元420。
在本實(shí)施例中,掃描順序存儲(chǔ)電路810儲(chǔ)存保存地址。具體地,掃描順序存儲(chǔ)電路810連續(xù)儲(chǔ)存1幀的掃描線地址,該1幀的掃描線地址的前后之中,保存地址儲(chǔ)存在至少一方。
上述的例子表示的是隔行驅(qū)動(dòng)(跳過2行),但本實(shí)例可以容易適應(yīng)于各種驅(qū)動(dòng)方法。為了對(duì)應(yīng)于所期望的驅(qū)動(dòng)方法,向地址生成電路800內(nèi)的掃描順序存儲(chǔ)電路810,按對(duì)應(yīng)于消耗的驅(qū)動(dòng)方法的順序?qū)懭霋呙杈€地址就可以。例如,可以適用于梳狀驅(qū)動(dòng)、一般驅(qū)動(dòng)(線順序驅(qū)動(dòng))。
下面,就重合檢測(cè)電路410內(nèi)的邏輯電路411,對(duì)3種動(dòng)作(一般動(dòng)作模式、經(jīng)常接通驅(qū)動(dòng)、經(jīng)常斷開驅(qū)動(dòng))進(jìn)行說明。
圖11為邏輯電路411的電路圖。符號(hào)412表示8個(gè)輸入AND電路。8個(gè)輸入AND電路412的各輸入為邏輯電路411的各輸入I0~I(xiàn)7。符號(hào)413、414分別表示NAND電路。符號(hào)FF表示觸發(fā)器電路。
一般動(dòng)作模式時(shí),將高電平信號(hào)輸入給NAND電路413的輸出啟動(dòng)輸入OEV,而且,將高電平信號(hào)輸入給NAND電路414的輸出固定輸入OHV。例如,將高電平信號(hào)輸入給各輸入I0~I(xiàn)7,8個(gè)輸入與(AND)電路412的輸出為高電平時(shí),將高電平信號(hào)提供給觸發(fā)器FF的D端子。與輸入到觸發(fā)器FF的CK端子的掃描時(shí)鐘信號(hào)CPV的上升沿同步,觸發(fā)器FF保存輸入到D端子的數(shù)據(jù)(高電平信號(hào))。當(dāng)觸發(fā)器FF保存數(shù)據(jù)(高電平信號(hào))期間,Q端子為高電平。此時(shí),將高電平信號(hào)輸入給與非(NAND)電路413的輸出啟動(dòng)輸入OEV,而且,將低電平信號(hào)輸入給NAND電路414的輸出固定輸入OHV,因此,邏輯電路411的邏輯電路輸出LVO輸出高電平信號(hào)。邏輯電路輸出XLVO輸出低電平信號(hào),該信號(hào)是被反轉(zhuǎn)的邏輯電路輸出LVO的信號(hào)。
當(dāng)8個(gè)輸入AND電路412的輸出為低電平時(shí),觸發(fā)器FF保存低電平的信號(hào)數(shù)據(jù),其結(jié)果是,輸出LVO輸出低電平信號(hào)。
經(jīng)常接通驅(qū)動(dòng)時(shí)(使輸出LVO經(jīng)常為高電平信號(hào)時(shí)),低電平信號(hào)輸入到輸出固定輸入OHV。此時(shí),不依存于NAND電路413的輸出,NAND電路414的輸出是高電平,因此,邏輯電路輸出LVO為高電平。
經(jīng)常斷開驅(qū)動(dòng)時(shí)(使輸出LVO經(jīng)常為低電平信號(hào)時(shí)),高電平信號(hào)輸入到輸出固定輸入OHV,低電平信號(hào)輸入到輸出啟動(dòng)輸入OEV。此時(shí),NAND電路413的輸出不依存于觸發(fā)器FF的Q端子的輸出,而成為高電平,因此,NAND電路414的輸出成為低電平,輸出LVO成為低電平。
也就是說,通過控制提供給輸出啟動(dòng)輸入OEV及輸出固定輸入OHV的信號(hào),使動(dòng)作(一般動(dòng)作模式、經(jīng)常接通驅(qū)動(dòng)、經(jīng)常斷開驅(qū)動(dòng))切換成為可能。此外,低電平信號(hào)輸入到輸出固定輸入OHV時(shí),不依存于輸入到輸出啟動(dòng)輸入OEV的信號(hào),而成為經(jīng)常接通驅(qū)動(dòng)(輸出LVO經(jīng)常為高電平)。
以下,對(duì)掃描驅(qū)動(dòng)單元420內(nèi)的第一電平移位器421進(jìn)行說明。
圖12為第一電平移位器421的電路圖。第一電平移位器421包含N型晶體管(廣義上為開關(guān)元件)TR-N1、TR-N2以及P型晶體管(廣義上為開關(guān)元件)TR-P1、TR-P2、TR-P3、TR-P4。將第一電平移位器輸入IN1及XIN1設(shè)定成分別相互互斥地輸入高電平或低電平的任何一種。例如,如果將高電平信號(hào)輸入到第一電平移位器輸入IN1,低電平信號(hào)就會(huì)輸入到第一電平移位器輸入XIN1。而且,第一電平移位器輸出O1及XO1把高電平或低電平的任何一種分別相互互斥地輸出到第二電平移位器422。例如,第一電平移位器輸出O1輸出高電平信號(hào)時(shí),第一電平移位器輸出XO1輸出低電平信號(hào)。
當(dāng)從地址生成電路800提供給掃描線地址總線430的掃描線地址(地址數(shù)據(jù))與分配給重合檢測(cè)電路410的地址重合時(shí),重合檢測(cè)電路410內(nèi)的邏輯電路輸出LVO的輸出為高電平。并且,高電平信號(hào)輸入到第一電平移位器421的第一電平移位器輸入IN1,邏輯電路輸出XLVO的輸出(此時(shí)為低電平信號(hào))輸入到第一電平移位器輸入XIN1。
此時(shí),N型晶體管TR-N1為接通、P型晶體管TR-P1為斷開。由此,第一電平移位器輸出XO1輸出電壓VSS。而且,N型晶體管TR-N2為斷開、P型晶體管TR-P2為接通。并且,向P型晶體管TR-P4的柵極輸入端輸入電壓VSS,因此,P型晶體管TR-P4為接通。從而,向第一電平移位器輸出O1輸出電壓VDDHG。
另一方面,如果將低電平信號(hào)輸入到第一電平移位器輸入IN1、將高電平信號(hào)輸入到第一電平移位器輸入XIN1,P型晶體管TR0-P1、N型晶體管TR-N2及P型晶體管TR-P3為接通。并且,N型晶體管TR-N1、P型晶體管TR-P2、及P型晶體管TR-P4為斷開。因此,第一電移位器器輸出XO1輸出電壓VDDHG,第一電平移位器輸出O1輸出電壓VSS。
根據(jù)上述內(nèi)容,輸出到第一電平移位器421的高電平或是低電平信號(hào),可以分別被移位至電壓VDDHG或是電壓VSS中的任何一種信號(hào)電平。
下面對(duì)第二電平移位器422進(jìn)行說明。
圖13為第二電平移位器422的電路圖。第二電平移位器422包含N型晶體管TR-N3、TR-N4及P型晶體管TR-P5、TR-P6。將第二電平移位器輸入IN2及XIN2設(shè)定成分別相互互斥地輸入高電平或低電平的任何一種。例如,如果將高電平信號(hào)輸入到第二電平移位器輸入IN2,低電平信號(hào)就會(huì)輸入到第二電平移位器輸入XIN2。而且,第二電平移位器輸出O2及XO2分別相互互斥地輸出高電平或低電平的任何一種。例如,當(dāng)?shù)诙娖揭莆黄鬏敵鯫2輸出高電平信號(hào)時(shí),第二電平移位器輸出XO2輸出低電平信號(hào)。
如果向第二電平移位器422的第二電平移位器輸入IN2輸入電壓VDDHG的信號(hào),電壓VSS的信號(hào)就會(huì)互斥地輸入到第二電平移位器輸入XIN2。此時(shí),P型晶體管TR-P5為斷開,P型晶體管TR-P6為接通。從而,第二電平移位器輸出O2輸出電壓VDDHG的信號(hào)。
并且,向N型晶體管TR-N3的柵極輸入電壓VDDHG的信號(hào),N型晶體管TR-N3為接通。從而,第二電平移位器輸出XO2輸出電壓VEE。
另一方面,如果向第二電平移位器輸入XIN2輸入電壓VDDHG的信號(hào)、向第二電平移位器輸入IN2輸入電壓VSS信號(hào),那么,P型晶體管TR-P5為接通、P型晶體管TR-P6為斷開。從而,第二電平移位器輸出XO2輸出電壓VDDHG的信號(hào)。而且,電壓VDDHG的信號(hào)輸入到N型晶體管TR-N4的柵極,N型晶體管TR-N4為接通。從而,第二電平移位器輸出O2輸出電壓VEE的信號(hào)。
即,輸入到第二電平移位器輸入IN2或XIN2的電壓VSS的信號(hào),從第二電平移位器輸出O2或XO2的任何一種移位至電壓VEE的信號(hào)而被輸出。
以下對(duì)驅(qū)動(dòng)器423進(jìn)行說明。
圖14為驅(qū)動(dòng)器423的電路圖。驅(qū)動(dòng)器423包括N型晶體管TR-N5及P型晶體管TR-P7。來自第二電平移位器輸出O2的信號(hào)輸入到驅(qū)動(dòng)器輸入DA。向P型晶體管TR-P7的源極(或漏極)提供電壓VDDHG,而襯底電位被設(shè)定為電壓VDDHG。另一方面,向N型晶體管TR-N5的源極提供電壓VOFF,而襯底電位被設(shè)定為電壓VEE。
如果第二電平移位器輸出O2向驅(qū)動(dòng)器輸入DA輸入電壓VDDHG的信號(hào),通過反相器INV1反轉(zhuǎn)該信號(hào),P型晶體管TR-P7為接通。因此,通過P型晶體管TR-P7的源-漏極之間,驅(qū)動(dòng)器輸出QA輸出電壓VDDHG的信號(hào)。而且,N型晶體管TR-N5仍是斷開。此時(shí),輸入到驅(qū)動(dòng)輸入DA的電壓VDDHG的信號(hào),根據(jù)反相器INV2進(jìn)行信號(hào)反轉(zhuǎn),并輸入到N型晶體管TR-N5的柵極。但是,因?yàn)閷型晶體管TR-N5的襯底電位設(shè)定為VEE,N型晶體管TR-N5的柵極閾值變高,可以確保N型晶體管TR-N5為斷開。
另一方面,如果第二電平移位器輸出O2向驅(qū)動(dòng)器輸入DA輸入電壓VEE的信號(hào),通過反相器INV2反轉(zhuǎn)該信號(hào),N型晶體管TR-N5為接通。因此,通過N型晶體管TR-N5的源-漏極之間,驅(qū)動(dòng)器輸出QA輸出電壓VOFF的信號(hào)。而且,P型晶體管TR-P7仍為斷開。
以上就是驅(qū)動(dòng)掃描線40時(shí),掃描驅(qū)動(dòng)器400的動(dòng)作,該掃描線40對(duì)應(yīng)于從地址生成電路800提供給掃描線地址總線430的掃描線地址(地址數(shù)據(jù))。
4.效果通常,從外部通過接口電路提供數(shù)據(jù)時(shí),每次提供數(shù)據(jù)都會(huì)消耗一定能源。與由電路內(nèi)部提供數(shù)據(jù)的情況相比,所述一定的能源包括使用接口電路的能源、額外的能源。隨著提供次數(shù)的增加,不能無視功耗。
本實(shí)施例的顯示驅(qū)動(dòng)器300包括地址生成電路800。因此,地址生成電路800,不通過復(fù)雜的接口就可以直接向掃描驅(qū)動(dòng)器400提供掃描線地址。驅(qū)動(dòng)高精細(xì)的面板等的時(shí)候,掃描線40的條數(shù)增加,因此,每秒掃描線地址的提供次數(shù)增加。從而,用低耗電方式提供掃描線地址的本實(shí)施例的效果好。
另外,在本實(shí)施例中,由于地址生成電路生成掃描線地址,因此,減少外部控制裝置所要求的處理。從而,可以提供安裝在攜帶設(shè)備等小型設(shè)備的具有非常靈活的設(shè)計(jì)規(guī)格的顯示裝置。
根據(jù)本實(shí)施例,可以很容易地適用于各種顯示面板或掃描線的驅(qū)動(dòng)方式。
圖15為表示驅(qū)動(dòng)顯示面板210(以下稱之為面板A)的掃描驅(qū)動(dòng)器400的框圖。圖15的掃描驅(qū)動(dòng)器400包括共計(jì)255個(gè)重合檢測(cè)電路410及掃描驅(qū)動(dòng)單元420。在各重合檢測(cè)電路410中,作為掃描線地址分配的地址范圍是8位的地址“00000000”~“11111110”。根據(jù)圖15,與分配的掃描線地址為“11111101”的重合檢測(cè)電路410連接的掃描驅(qū)動(dòng)單元420(圖15的B1)以及與分配的掃描線地址為“11111110”的重合檢測(cè)電路410連接的掃描驅(qū)動(dòng)單元420(圖15的B2),都沒有連接到面板A。
即,面板A所具備的掃描線40的數(shù)量比掃描驅(qū)動(dòng)器400所具備的掃描驅(qū)動(dòng)單元420的數(shù)量少。但是,在本實(shí)施例中,由于驅(qū)動(dòng)時(shí)使用了保存地址(分配給掃描驅(qū)動(dòng)單元的地址以外的地址,不分配給任何掃描驅(qū)動(dòng)單元的地址),因此無須改變掃描驅(qū)動(dòng)器400的電路結(jié)構(gòu),就可以驅(qū)動(dòng)面板A。地址生成電路800,將連接在面板A的最終地址“11111100”提供給掃描線地址總線430之后,將保存地址(例如,“11111111”)提供給掃描線地址總線430。因此,本實(shí)施例的掃描驅(qū)動(dòng)器400可以驅(qū)動(dòng)面板A。
圖16為表示驅(qū)動(dòng)顯示面板220(以下稱之為面板B)的掃描驅(qū)動(dòng)器400的框圖。此時(shí),地址生成電路800,將連接在面板B的最終地址“11111101”提供給掃描線地址總線430之后,在掃描驅(qū)動(dòng)時(shí),將保存地址(例如,“11111111”)提供給掃描線地址總線430。因此,本實(shí)施例的掃描驅(qū)動(dòng)器400可以驅(qū)動(dòng)面板B。
如上所述,由于地址生成電路800向掃描線地址總線430提供保存地址,因此,掃描驅(qū)動(dòng)器400可以用于各種顯示面板。
圖17為表示隔行驅(qū)動(dòng)時(shí)(跳過一行)的示意圖。進(jìn)行隔行驅(qū)動(dòng)(跳過一行)時(shí),地址生成電路800如圖17所示,將掃描線地址從上按“00000000”、“00000010”、“00000100”、...“11101110”、“00000001”、“00000011”、“00000101”、...“11101111”的順序生成。按上述順序生成的掃描線地址提供給掃描驅(qū)動(dòng)器400,通過各個(gè)重合檢測(cè)電路410驅(qū)動(dòng)掃描線40的信號(hào),按如圖17所示的順序(驅(qū)動(dòng)器輸出D1、驅(qū)動(dòng)器輸出D3、驅(qū)動(dòng)器輸出D5、...驅(qū)動(dòng)器輸出D239、驅(qū)動(dòng)器輸出D2、驅(qū)動(dòng)器輸出D4、...驅(qū)動(dòng)器輸出D240)從各個(gè)驅(qū)動(dòng)器輸出D1~D240輸出。因此,顯示驅(qū)動(dòng)器300可以進(jìn)行隔行驅(qū)動(dòng)(跳過一行)。
圖18為表示梳狀驅(qū)動(dòng)的示意圖。通常的驅(qū)動(dòng)是,沿圖18的列方向Y,從上依次向下接通驅(qū)動(dòng)各條掃描線40。而梳狀驅(qū)動(dòng)則是,從兩端同時(shí)依次向中心接通驅(qū)動(dòng)各條掃描線40。即,在列方向Y上接通驅(qū)動(dòng)最上位的掃描線40,還要在列方向Y上接通驅(qū)動(dòng)最下位的掃描線40。然后,從兩端向中心依次接通驅(qū)動(dòng)各條掃描線40?;蛘撸亓蟹较験,從中心向兩端接通驅(qū)動(dòng)各條掃描線40的方法,也屬于梳狀驅(qū)動(dòng)方法。
在本實(shí)施例中,由于掃描線地址分配給各條掃描線40,因此,只要根據(jù)想驅(qū)動(dòng)的掃描線地址的順序,在地址生成電路800的掃描順序存儲(chǔ)電路810儲(chǔ)存掃描地址就可以。例如,沿列方向Y,從兩端向中心接通驅(qū)動(dòng)各條掃描線40的梳狀驅(qū)動(dòng),首先,將列方向Y上最上位的掃描線地址和列方向Y上最下位的掃描線地址寫入掃描順序存儲(chǔ)電路810。之后,依次從兩端向中心將各條掃描線地址寫入掃描順序存儲(chǔ)電路810。因此,也可以適用于梳狀驅(qū)動(dòng)。
在過去,需要為掃描驅(qū)動(dòng)器400另外準(zhǔn)備用于隔行驅(qū)動(dòng)或梳狀驅(qū)動(dòng)的邏輯電路。而且,為了適用于一般驅(qū)動(dòng)、隔行驅(qū)動(dòng)、梳狀驅(qū)動(dòng)的所有驅(qū)動(dòng),需要形成復(fù)雜的邏輯電路。
在本實(shí)施例中,不需要如此復(fù)雜的電路,就可以適用于各種驅(qū)動(dòng)方式,從而可以降低制造成本、擴(kuò)大通用性。
另外,本發(fā)明并不限于本實(shí)施例。在本發(fā)明要旨的范圍內(nèi),可以進(jìn)行各種變形實(shí)施。例如,重合檢測(cè)電路的結(jié)構(gòu)不限于圖11的結(jié)構(gòu),而可以采用與圖11邏輯等價(jià)的電路結(jié)構(gòu)。還有,掃描驅(qū)動(dòng)單元的結(jié)構(gòu)也不限于在圖7至圖9中的說明,例如,電平移位器的數(shù)量也可以是一個(gè)。
而且,在本實(shí)施例中,對(duì)適用于有源矩陣型液晶裝置的本發(fā)明適用例進(jìn)行了說明,但本發(fā)明也可以適用于單純型矩陣液晶裝置等。還可以適用于除了液晶裝置之外的電光學(xué)裝置(例如有機(jī)EL裝置)。
以上所述僅為本發(fā)明的優(yōu)選實(shí)施例而已,并不用于限制本發(fā)明,對(duì)于本領(lǐng)域的技術(shù)人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的權(quán)利要求范圍之內(nèi)。
權(quán)利要求
1.一種顯示驅(qū)動(dòng)器,用于至少驅(qū)動(dòng)顯示面板的掃描線,所述顯示面板具有多條掃描線、多條數(shù)據(jù)線、以及多個(gè)像素,其特征在于所述顯示驅(qū)動(dòng)器包括地址生成電路、多個(gè)掃描驅(qū)動(dòng)單元和多個(gè)重合檢測(cè)電路;所述地址生成電路包括掃描順序存儲(chǔ)電路,所述掃描順序存儲(chǔ)電路對(duì)應(yīng)于掃描的順序儲(chǔ)存掃描線地址,并且,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)電路中的掃描線地址;所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元用于驅(qū)動(dòng)所述多條掃描線的各條掃描線;所述多個(gè)重合檢測(cè)電路的各電路連接到所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元,用于將互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址和從所述地址生成電路輸出的所述掃描線地址進(jìn)行比較的結(jié)果輸出給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元。
2.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于包括用于提供所述掃描線地址的掃描線地址總線。
3.根據(jù)權(quán)利要求2所述的顯示驅(qū)動(dòng)器,其特征在于所述掃描線地址總線包括多條地址信號(hào)線,所述多個(gè)重合檢測(cè)電路的各個(gè)電路與所述多條地址信號(hào)線的連接的組合,在所述多個(gè)重合檢測(cè)電路的各個(gè)電路之間各不相同。
4.根據(jù)權(quán)利要求3所述的顯示驅(qū)動(dòng)器,其特征在于所述多條地址信號(hào)線中至少有N條與所述多個(gè)重合檢測(cè)電路中的至少一個(gè)連接,所述多個(gè)重合檢測(cè)電路的各個(gè)電路具有邏輯電路,所述邏輯電路具備至少N個(gè)輸入。
5.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于當(dāng)從所述地址生成電路提供的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元的地址被所述多個(gè)重合檢測(cè)電路的各個(gè)電路中任一電路判斷為重合時(shí),所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元選擇驅(qū)動(dòng)連接在被判斷為重合的掃描驅(qū)動(dòng)單元上的掃描線。
6.根據(jù)權(quán)利要求3所述的顯示驅(qū)動(dòng)器,其特征在于當(dāng)從所述地址生成電路提供的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元的地址被所述多個(gè)重合檢測(cè)電路的各個(gè)電路中任一電路判斷為重合時(shí),所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元選擇驅(qū)動(dòng)連接在被判斷為重合的掃描驅(qū)動(dòng)單元上的掃描線。
7.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述地址生成電路,當(dāng)沒有選擇任何所述多條掃描線時(shí),將除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址,輸出給所述多個(gè)重合檢測(cè)電路的各個(gè)電路。
8.根據(jù)權(quán)利要求3所述的顯示驅(qū)動(dòng)器,其特征在于所述地址生成電路,當(dāng)沒有選擇任何所述多條掃描線時(shí),將除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址,輸出給所述多個(gè)重合檢測(cè)電路的各個(gè)電路。
9.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述地址生成電路包括計(jì)數(shù)器,所述掃描順序存儲(chǔ)電路根據(jù)所述計(jì)數(shù)器按順序輸出被儲(chǔ)存的所述掃描線地址。
10.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述掃描順序存儲(chǔ)電路包括掃描順序存儲(chǔ)ROM,所述掃描順序存儲(chǔ)ROM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)ROM中的所述掃描線地址。
11.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述掃描順序存儲(chǔ)電路包括掃描順序存儲(chǔ)RAM,所述掃描順序存儲(chǔ)RAM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)RAM中的所述掃描線地址。
12.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述掃描順序存儲(chǔ)電路包括掃描順序存儲(chǔ)RAM和掃描順序存儲(chǔ)ROM,所述掃描順序存儲(chǔ)ROM儲(chǔ)存對(duì)應(yīng)于掃描的順序的所述掃描線地址,接通電源時(shí),儲(chǔ)存在所述掃描順序存儲(chǔ)ROM中的信息提供給掃描順序存儲(chǔ)RAM,所述地址生成電路用于輸出提供給所述掃描順序存儲(chǔ)RAM的信息。
13.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于在所述掃描順序存儲(chǔ)電路,按上升順序或下降順序?qū)懭胨鰭呙杈€地址,在最終的掃描線地址寫入到所述掃描順序存儲(chǔ)電路之后,向所述掃描順序存儲(chǔ)電路作為下一個(gè)地址寫入除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址。
14.根據(jù)權(quán)利要求3所述的顯示驅(qū)動(dòng)器,其特征在于在所述掃描順序存儲(chǔ)電路,按上升順序或下降順序?qū)懭胨鰭呙杈€地址,在最終的掃描線地址寫入到所述掃描順序存儲(chǔ)電路之后,向所述掃描順序存儲(chǔ)電路作為下一個(gè)地址寫入除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址。
15.根據(jù)權(quán)利要求1所述的顯示驅(qū)動(dòng)器,其特征在于所述多個(gè)重合檢測(cè)電路的各個(gè)電路具有輸出啟動(dòng)輸入和輸出固定輸入中的至少一個(gè),在有源信號(hào)輸入到所述輸出固定輸入的期間,所述多個(gè)重合檢測(cè)電路的各個(gè)電路接通驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元,在無源信號(hào)輸入到所述輸出啟動(dòng)輸入的期間,所述多個(gè)重合檢測(cè)電路的各個(gè)電路斷開驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元。
16.一種電光學(xué)裝置,其特征在于,包括根據(jù)權(quán)利要求1至15中任一項(xiàng)所述的顯示驅(qū)動(dòng)器;顯示面板,其由所述顯示驅(qū)動(dòng)器驅(qū)動(dòng);控制器,用于控制所述顯示驅(qū)動(dòng)器。
17.一種驅(qū)動(dòng)方法,所述驅(qū)動(dòng)方法通過多個(gè)掃描驅(qū)動(dòng)單元至少驅(qū)動(dòng)顯示面板的掃描線,所述顯示面板具有多條掃描線、多條數(shù)據(jù)線、以及多個(gè)像素,其特征在于將對(duì)應(yīng)于掃描的順序的掃描線地址儲(chǔ)存在地址生成電路的掃描順序存儲(chǔ)電路中,將互斥地分配給所述掃描驅(qū)動(dòng)單元的各個(gè)單元的地址與從所述地址生成電路輸出的所述掃描線地址進(jìn)行比較,并將比較結(jié)果輸出給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元,通過所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元驅(qū)動(dòng)所述多條掃描線的各條掃描線。
18.根據(jù)權(quán)利要求17所述的驅(qū)動(dòng)方法,其特征在于當(dāng)沒有選擇任何所述多條掃描線時(shí),將除了分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址之外的地址,通過所述地址生成電路輸出。
19.根據(jù)權(quán)利要求17所述的驅(qū)動(dòng)方法,其特征在于將從所述地址生成電路提供的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元的地址通過多個(gè)重合檢測(cè)電路進(jìn)行比較,當(dāng)從所述地址生成電路提供的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元地址被所述多個(gè)重合檢測(cè)電路的各個(gè)電路中任一電路判斷為重合時(shí),選擇驅(qū)動(dòng)對(duì)應(yīng)于被判斷為重合的重合檢測(cè)電路的掃描線。
20.根據(jù)權(quán)利要求17所述的驅(qū)動(dòng)方法,其特征在于將從所述地址生成電路提供的所述掃描線地址和互斥地分配給所述多個(gè)掃描驅(qū)動(dòng)單元的各單元的地址通過多個(gè)重合檢測(cè)電路進(jìn)行比較,在有源信號(hào)輸入到所述多個(gè)重合檢測(cè)電路的輸出固定輸入的期間,通過所述多個(gè)重合檢測(cè)電路接通驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元,在無源信號(hào)輸入到所述多個(gè)重合檢測(cè)電路的輸出啟動(dòng)輸入的期間,通過所述多個(gè)重合檢測(cè)電路斷開驅(qū)動(dòng)連接到各個(gè)重合檢測(cè)電路的各個(gè)掃描驅(qū)動(dòng)單元。
全文摘要
本發(fā)明涉及一種顯示驅(qū)動(dòng)器,用于至少驅(qū)動(dòng)顯示面板的掃描線,顯示面板具有多條掃描線、多條數(shù)據(jù)線、以及多個(gè)像素,顯示驅(qū)動(dòng)器包括地址生成電路、多個(gè)掃描驅(qū)動(dòng)單元和多個(gè)重合檢測(cè)電路。地址生成電路包括掃描順序存儲(chǔ)電路,所述掃描順序存儲(chǔ)電路對(duì)應(yīng)于掃描的順序儲(chǔ)存掃描線地址,并且,所述地址生成電路用于輸出儲(chǔ)存在所述掃描順序存儲(chǔ)電路中的掃描線地址。多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元用于驅(qū)動(dòng)多條掃描線的各條掃描線。多個(gè)重合檢測(cè)電路的各電路連接到多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元,用于將對(duì)互斥地分配給多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元的地址和從地址生成電路輸出的掃描線地址進(jìn)行比較的結(jié)果輸出給多個(gè)掃描驅(qū)動(dòng)單元的各個(gè)單元。
文檔編號(hào)G02F1/133GK1606059SQ20041008081
公開日2005年4月13日 申請(qǐng)日期2004年10月9日 優(yōu)先權(quán)日2003年10月10日
發(fā)明者伊藤悟 申請(qǐng)人:精工愛普生株式會(huì)社