專利名稱:顯示器及投影型顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示裝置及其控制該顯示裝置的方法,和投影型顯示裝置,具體涉及一種采用在像素排列成矩陣的顯示單元的水平方向(縱列方向)、一次對多個像素并行寫入視頻信號的系統(tǒng)的顯示器和投影型顯示器(投影儀)。
背景技術(shù):
在顯示器中,例如使用液晶單元作為像素的顯示元件的液晶顯示器(LCD)中,通常使用由門陣列的MOS工藝形成的數(shù)字信號處理IC作為信號處理系統(tǒng)。通過這種數(shù)字信號處理IC經(jīng)受預(yù)定信號處理的數(shù)字?jǐn)?shù)據(jù)由數(shù)/模(D/A)轉(zhuǎn)換器轉(zhuǎn)換成模擬信號,然后,經(jīng)過LCD驅(qū)動器供給液晶板(在下文中描述為“LCD板”)。LCD板提供包括排列成矩陣的液晶單元的像素。
LCD板的寫入速度沒有快到足以能一次一點(像素)連續(xù)地寫入輸入的視頻信號,因此,一般采用在水平方向一次對多個像素并行寫入視頻信號的方法。在這種同時像素寫入系統(tǒng)的LCD中,必須將按時間順序連續(xù)輸入的視頻信號轉(zhuǎn)換成相當(dāng)于多個像素的并行信號以并行地將視頻信號寫入多個像素中。
例如,在用于在水平方向一次并行地對六個像素寫入像素的六個像素同時寫入系統(tǒng)的LCD的情況下,將按時間順序輸入的視頻信號轉(zhuǎn)換成六個并行的視頻信號,使得六個像素具有相同的定時。視頻信號按相當(dāng)于六個像素的時間并行寫入信號線的六列中。在驅(qū)動器LCD中取樣/保持視頻信號時,進(jìn)行這種并行處理。
產(chǎn)生用于這種并行處理的取樣/保持脈沖作為與水平同步信號同步的定時信號。而且,傳輸六個并行視頻信號的信號線物理連接到LCD板作為相互連接。因此,由上述定時信號和對LCD板的顯示起始定時信號明確地確定圖像的起始位置。
另一方面,在LCD板內(nèi),在六根信號線的單元中提供用于一次并行選擇六根信號線的信號線選擇開關(guān),以便一次并行寫入六個像素。然后,由與視頻信號同步地連續(xù)產(chǎn)生的開關(guān)脈沖(寫入信號)連續(xù)地選擇這些信號線選擇開關(guān)。通過連續(xù)地選擇信號線選擇開關(guān),視頻信號通過所選擇的信號線選擇開關(guān)并行寫入六根信號線中。
此處,在LCD板內(nèi),由于用于傳輸開關(guān)脈沖和視頻信號的信號線的電阻和電容的影響,開關(guān)脈沖和視頻信號失真,因此,除非調(diào)整這些開關(guān)脈沖和視頻信號之間的相位關(guān)系,否則不能獲得最佳顯示圖像。在沒有出現(xiàn)最佳相位關(guān)系時,視頻信號泄漏到鄰近它們本應(yīng)該存在的位置的六個像素前或后,最終形成雙圖像。例如,當(dāng)顯示一根垂直線時,如果這種相位關(guān)系不存在,垂直線也會被顯示在離開它們本應(yīng)該存在的位置的六個像素前或后。
出于這個原因,過去已經(jīng)提出能夠用點(dot)時鐘精度或更高精度來調(diào)整同步寫入操作的定時信號,即,開關(guān)脈沖(寫入信號)和視頻信號之間的相位關(guān)系、而不改變圖像中心位置的技術(shù)(例如參考日本未審查專利公報(Kokai)No.2002-108299(具體是第0039-0049段和附圖7))。這種現(xiàn)有技術(shù)要求調(diào)整用作為在定時發(fā)生電路中產(chǎn)生開關(guān)脈沖的基準(zhǔn)的脈沖信號的相位,以便能用點時鐘精度或更高精度來調(diào)整視頻信號和開關(guān)脈沖之間的相位關(guān)系,而不改變圖像的中心位置。
現(xiàn)有技術(shù)對于在裝運前調(diào)整同步寫入操作的寫入信號和LCD的視頻信號之間的相位關(guān)系是有效的,但是,不能在裝運后應(yīng)付兩者之間相位關(guān)系的偏離。即,即使在裝運之前可能有最佳相位調(diào)整,如果由于溫度變化和老化使電路元件退化,由此,液晶驅(qū)動脈沖最終產(chǎn)生延遲,使得相位關(guān)系偏離,不再獲得最佳顯示圖像。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種通過自動消除由于溫度變化或老化造成的相位關(guān)系偏移(deviation)而總能獲得最佳顯示圖像的顯示器及該顯示器的控制方法,和投影型顯示器。
為了實現(xiàn)上述目的,根據(jù)本發(fā)明的第一方面,提供一種顯示裝置,包括具有多個排列成矩陣的像素的顯示單元;用于產(chǎn)生所需頻率時鐘脈沖的時鐘脈沖發(fā)生單元;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,并且由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以使相移為預(yù)定值。
而且,為了實現(xiàn)上述目的,根據(jù)本發(fā)明的第二方面,提供一種顯示裝置,包括具有多個排列成矩陣的像素的顯示單元;用于產(chǎn)生所需頻率時鐘脈沖的時鐘脈沖發(fā)生單元;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,并且由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以使相移為預(yù)定值,其中所述檢測單元和所述定時調(diào)整單元恰好靠近顯示單元中基準(zhǔn)脈沖的輸出部分放置。
為了實現(xiàn)上述目的,根據(jù)本發(fā)明的第三方面,提供一種投影型顯示裝置,用于投射由光源發(fā)射的光,并通過具有多個排列成矩陣的像素的顯示單元在屏幕上顯示光,該投影型顯示裝置包括用于產(chǎn)生所需頻率時鐘脈沖的時鐘脈沖發(fā)生單元;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,并且由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以使相移為預(yù)定值。
根據(jù)本發(fā)明第一方面的顯示器,時鐘脈沖發(fā)生單元產(chǎn)生所需頻率的時鐘脈沖。脈沖發(fā)生單元基于時鐘脈沖產(chǎn)生定時脈沖,用于以多個像素為單位并行處理圖形信號。定時脈沖的脈沖寬度和脈沖周期設(shè)置在所需的值。檢測單元檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移,對多個像素并行寫入圖像信號,由顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn)。定時調(diào)整單元定時調(diào)整定時脈沖以使相移為預(yù)定值。
從下列參照附圖給出的優(yōu)選實施例的描述,將更加清楚本發(fā)明的這些和其它目的以及特征,其中圖1是根據(jù)本發(fā)明第一實施例的LCD的系統(tǒng)結(jié)構(gòu)的框圖;圖2是鎖相環(huán)(PLL)電路17的框圖的一部分;圖3是LCD板內(nèi)部結(jié)構(gòu)示例的電路圖;圖4是開關(guān)脈沖發(fā)生電路結(jié)構(gòu)示例的框圖;圖5A-T是表示主時鐘MCK、水平起始脈沖HST、水平時鐘脈沖HCK和HCKX、移位脈沖SFP1、SFP2、...、脈沖寬度控制時鐘脈沖DCK1和DCK2、和開關(guān)脈沖SPLS1、SPLS2、...的定時關(guān)系的時序圖;圖6A-J是表示求出掃描脈沖SOUT延遲量的操作的時序圖;圖7是HCK和DCK脈沖發(fā)生電路結(jié)構(gòu)示例的框圖;圖8A-I是說明HCK和DCK脈沖發(fā)生電路的電路操作的時序圖;圖9是液晶投影儀示例的示意結(jié)構(gòu)圖;圖10是根據(jù)本發(fā)明第二實施例的LCD的系統(tǒng)結(jié)構(gòu)的框圖;圖11是相位調(diào)整電路的框圖;和圖12是相位調(diào)整電路的布局示例圖。
具體實施例方式
下面參考附圖,詳細(xì)描述本發(fā)明的優(yōu)選實施例。
第一實施例下面參考附圖,詳細(xì)說明本發(fā)明的第一實施例。圖1是根據(jù)本發(fā)明第一實施例的顯示器的系統(tǒng)結(jié)構(gòu)的框圖,例如,使用液晶單元作為像素的顯示元件的LCD。
如圖1所示,LCD由對應(yīng)于R(紅)、G(綠)和B(藍(lán))的LCD板11R、11G和11B,LCD驅(qū)動器11,D/A轉(zhuǎn)換器13,數(shù)字信號驅(qū)動器(DSD)14,A/D轉(zhuǎn)換器15,定時發(fā)生器16,PLL電路17,R、G、B解碼器18R、18G、和18B,R、G、B延遲計數(shù)器19R、19G、和19B,和邊緣檢測電路20組成。
這里,數(shù)字信號驅(qū)動器14,定時發(fā)生器16,R、G、B解碼器18R、18G、和18B,R、G、B延遲計數(shù)器19R、19G、和19B,邊緣檢測電路20構(gòu)成驅(qū)動LCD板11R、11G和11B的驅(qū)動控制電路21。在本實施例中,假定這個驅(qū)動控制電路21形成為一塊芯片上的IC。該形成為IC的驅(qū)動控制電路21在下面稱為“驅(qū)動IC21”。
A/D轉(zhuǎn)換器15將R、G、B模擬視頻信號轉(zhuǎn)換成數(shù)字視頻信號,并將所述數(shù)字視頻信號供給數(shù)字信號驅(qū)動器14。數(shù)字信號驅(qū)動器14對信號進(jìn)行處理,用于一般的圖像質(zhì)量調(diào)整,例如,白平衡調(diào)整和伽馬校正。D/A轉(zhuǎn)換器13將在數(shù)字信號驅(qū)動器14中經(jīng)過各種信號處理的R、G、B數(shù)字視頻信號再轉(zhuǎn)換成模擬視頻信號,并將模擬視頻信號供給LCD驅(qū)動器12。
PLL電路17將從輸入的模擬視頻信號同步分離給出的水平同步信號HSYNC和垂直同步信號VSYNC供給定時發(fā)生器16,同時,基于外部時鐘CLK產(chǎn)生用于LCD的主時鐘MCK,并將主時鐘MCK供給定時發(fā)生器16。PLL電路17通過圖2所示的PLL結(jié)構(gòu)產(chǎn)生頻率為外部時鐘CLK整數(shù)倍的主時鐘MCK。作為主時鐘MCK,基于水平同步信號HSYNC和垂直同步信號VSYNC,可以由PLL產(chǎn)生任何主時鐘MCK。
定時發(fā)生器16產(chǎn)生各種類型的定時信號,例如,主時鐘MCK、水平時鐘脈沖HCK、和基于主時鐘MCK的水平起始脈沖HST、水平同步信號HSYNC、和由PLL電路17給出的垂直同步信號YSYNC。
在定時發(fā)生器16中產(chǎn)生的水平時鐘脈沖HCK、水平起始脈沖HST、和主時鐘MCK一起傳給R、G和B LCD板11R、11G和11B。定時發(fā)生器16還產(chǎn)生用于后面論述的各個R、G和B的脈沖寬度控制時鐘脈沖DCK(1,2)。這些脈沖寬度控制時鐘脈沖DCK單獨地供給對應(yīng)的LCD板11R、11G和11B。
LCD驅(qū)動器12對由D/A轉(zhuǎn)換器13供給的R、G和B模擬視頻信號進(jìn)行放大處理、1H(H是水平掃描周期)反相處理、和取樣/保持處理等,然后將它們傳給LCD板11R、11G和11B并驅(qū)動顯示。此處,在LCD驅(qū)動器12中進(jìn)行取樣/保持處理時,為了一次對多個像素同時寫入視頻信號,例如,一次六個像素,在LCD板11R、11G和11B中,并行進(jìn)行對以六個像素為單元按時間順序連續(xù)輸入的模擬視頻信號并行排列的處理。應(yīng)注意在這種并行排列中,例如用脈沖寬度控制時鐘脈沖DCK作為取樣/保持脈沖。
下面將詳細(xì)說明在驅(qū)動IC21中的解碼器18R、18G、和18B,延遲計數(shù)器19R、19G、和19B,邊緣檢測電路20的功能,以及伴隨它們的定時發(fā)生器16內(nèi)部的功能和具體結(jié)構(gòu)。
此處,解碼器18R、18G、和18B,延遲計數(shù)器19R、19G、和19B,和邊緣檢測電路20構(gòu)成檢測單元,用于檢測相對于寫入像素31中的視頻信號的寫入信號,即,通過LCD板11R、11G和11B的開關(guān)脈沖SPLS1、SPLS2、...之后的相位偏移量(延遲量)。
而且,定時發(fā)生器16的內(nèi)部電路的一部分形成定時調(diào)整單元,用于調(diào)整開關(guān)脈沖SPLS1、SPLS2、...的定時,具體地說,通過反饋處理,定時調(diào)整用于產(chǎn)生開關(guān)脈沖SPLS1、SPLS2、...,的脈沖寬度控制時鐘脈沖DCK,從而使相位偏移量基于該檢測的相位偏移量變得幾乎為零。
圖3是LCD板11(11R、11G、11B)的內(nèi)部結(jié)構(gòu)示例的電路圖。在圖3中,顯示區(qū)域(顯示單元)具有由薄膜晶體管TFT構(gòu)成的像素晶體管、液晶單元LC、和具有排列成矩陣的存儲電容器Cs的單元像素31。對于這種矩陣像素陣列,垂直掃描線32-1、32-2、...用于每個像素行,信號線33-1、33-2、33-3...用于每個像素列。
在這種像素結(jié)構(gòu)中,薄膜晶體管TFT具有連接垂直掃描線32-1、32-2、...的柵電極和連接信號線33-1、33-2、33-3...的源電極。液晶單元LC具有連接薄膜晶體管TFT漏電極的像素電極和連接公共線34-1、34-2、...的對(counter)電極。這里,液晶單元LC意謂著在由薄膜晶體管TFT形成的像素電極和面對它們形成的對電極之間產(chǎn)生的電容。薄膜晶體管TFT的漏極和公共線34-1、34-2、...之間連接存儲電容器Cs。
在根據(jù)本實施例的LCD中,例如,采用一次對六個像素同時寫入視頻信號的六個像素同時寫入系統(tǒng)。因此,為信號線33-1、33-2、33-3...中的每六根信號線安排信號線選擇開關(guān)35-1、35-2、...。那么,這些信號線選擇開關(guān)35-1、35-2、...的六個輸出端連接到信號線33-1、33-2、33-3...的第一端。
而且,每個信號線選擇開關(guān)35-1、35-2、...的六個輸入端連接到六根數(shù)據(jù)線36-1到36-6。那么,在LCD驅(qū)動器12的取樣/保持處理時對每六個像素并行排列的視頻信號ch1到ch6,如前所述,通過這些數(shù)據(jù)線36-1到36-6輸入到信號選擇開關(guān)35-1、35-2、...的六個輸入端。
從開關(guān)脈沖發(fā)生器37供給信號線選擇開關(guān)35-1、35-2、...開關(guān)脈沖SPLS1、SPLS2、...作為將視頻信號寫入像素31的寫入信號。這樣,通過數(shù)據(jù)線36-1至36-6輸入的六個并行排列的視頻信號ch1至ch6經(jīng)過信號線選擇開關(guān)35-1、35-2、...被寫入信號線33-1、33-2、...。然后,對于連接到由柵選擇脈沖(垂直掃描脈沖)Gate1、Gate2、...選擇性驅(qū)動的行的垂直掃描線32-1、32-2、...的像素31的液晶單元LC和存儲電容器Cs,視頻信號同時寫入六個像素的單元中。
圖4是開關(guān)脈沖發(fā)生電路37結(jié)構(gòu)示例的框圖。從圖中明顯看出,開關(guān)脈沖發(fā)生電路37由移位寄存器371和與(AND)門組372組成。向該開關(guān)脈沖產(chǎn)生電路37提供水平起始脈沖HST、水平時鐘脈沖HCK、其反向脈沖HCKX、和由上述定時發(fā)生器16(參見圖1)產(chǎn)生的脈沖寬度控制時鐘脈沖DCK1和DCK2。
注意,這里為了簡化圖,示出包括7級(第一移位級371-1到第七移位級371-7)的傳輸級作為示例的移位寄存器371,但是,實際上使用包括對應(yīng)于其中像素31排列成矩陣的顯示區(qū)的水平方向的像素數(shù)的級數(shù)的移位寄存器。即,當(dāng)水平方向的像素數(shù)是m時,使用包括m傳遞級數(shù)的移位寄存器作為移位寄存器371。
在該開關(guān)脈沖發(fā)生電路37中,移位寄存器371接收水平起始脈沖HST作為輸入,同時,將水平時鐘脈沖HCK和HCKX每隔一級供給傳遞級。當(dāng)輸入水平起始脈沖HST時,移位寄存器371開始移位操作,與水平時鐘脈沖HCK和HCKX同步地連續(xù)移位水平起始脈沖HST,并從傳輸級輸出它們,作為移位脈沖SFP1、SFP2、...。
這些移位脈沖SFP1、SFP2、...成為AND門組372的AND門372-1、372-2、...的輸入。將脈沖寬度控制時鐘脈沖DCK1和DCK2交替地提供作為這些AND門372-1、372-2、...的另一輸入。AND門372-1、372-2、...在移位脈沖SFP1、SFP2、...和脈沖寬度控制時鐘脈沖DCK1和DCK2之間進(jìn)行AND邏輯,以產(chǎn)生開關(guān)脈沖SPLS1、SPLS2、...,并將它們供給圖2的信號線選擇開關(guān)35-1、35-2、...。
圖5是表示開關(guān)脈沖發(fā)生電路37的操作的時序圖。(A)表示主時鐘MCK,(B)表示水平起始脈沖HST,(C)表示水平時鐘脈沖HCK,(D)表示HCKX,(E)-(K)表示移位脈沖SFP1-SFP7,(L)表示脈沖寬度控制時鐘脈沖DCK1,(M)表示脈沖寬度控制時鐘脈沖DCK2,和(N)-(T)表示開關(guān)脈沖SPLS1-SPLS7。
下面將說明與圖4所示的開關(guān)脈沖發(fā)生電路37有關(guān)的圖5所示的時序圖。首先,當(dāng)水平起始脈沖HST供給第一移位級371-1時,如圖5(E)所示,與水平時鐘脈沖HCK的周期具有相同脈沖寬度的移位脈沖SFP1與水平時鐘脈沖HCK同步地輸出到AND門372-1。然后,如圖5(N)所示,在這些輸出之間的AND輸出的開關(guān)脈沖SPLS1和脈沖寬度控制時鐘脈沖DCK1變?yōu)檫壿嫛?”。
接下來,移位脈沖SFP1移進(jìn)第二移位級371-2,并且如圖5(F)所示,與移位脈沖SFP1的周期具有相同脈沖寬度的移位脈沖SFP2與水平時鐘脈沖HCKX同步地輸出到AND門372-2。然后,如圖5(N)所示,在這些輸出之間的AND輸出的開關(guān)脈沖SPLS2和脈沖寬度控制時鐘脈沖DCK2變?yōu)檫壿嫛?”。在第二移位級371-2將移位脈沖SFP2輸出到AND門372-2的定時,在第一移位級371-1中,脈沖寬度控制時鐘脈沖DCK1變成“H”電平,因此開關(guān)脈沖SPLS1變?yōu)檫壿嫛?”。對于第三移位級371-3以及后面的級,也進(jìn)行相同的操作。因此,如圖5的(N)-(T)所示,連續(xù)輸出與脈沖寬度控制時鐘脈沖DCK1和DCk2具有相同脈沖寬度的開關(guān)脈沖SPLS1-SPLS7。
從該時序圖可以清楚看出,脈沖寬度控制時鐘脈沖DCK1和DCK2是脈沖寬度準(zhǔn)確地移位1/2周期和窄于1/2周期相位的脈沖信號。在產(chǎn)生開關(guān)脈沖SPLS1、SPLS2、...時,進(jìn)行控制這些開關(guān)脈沖SPLS1、SPLS2、...的脈沖寬度的動作,從而通過在前脈沖的下降邊緣和后脈沖的上升邊緣之間給予適當(dāng)?shù)拈g隔而使開關(guān)脈沖SPLS1、SPLS2、...彼此不會重疊。
在LCD板11R、11G和11B中,從移位寄存器371的最后傳輸級m輸出的移位脈沖SFPm(在本例中為移位脈沖SFP7)從LCD板11R、11G和11B中輸出,作為掃描脈沖R_SOUT、G_SOUT和B_SOUT。這些掃描脈沖R_SOUT、G_SOUT和B_SOUT被提供給驅(qū)動IC20中的邊緣檢測電路20(參見圖1)。
此處,當(dāng)比如構(gòu)成移位寄存器371的晶體管的電路元件由于溫度變化或老化造成退化時,由于這個原因,來自移位寄存器371的最后傳遞級m的掃描脈沖R_SOUT、G_SOUT和B_SOUT的輸出定時出現(xiàn)延遲。電路元件的退化對于各個LCD板11R、11G和11B是不同的,因此,對于LCD板11R、11G和11B,掃描脈沖R_SOUT、G_SOUT和B_SOUT的延遲量具有不同的值。
回過頭來看圖1,邊緣檢測電路20檢測用作為開關(guān)脈沖SPLS1和SPLS2、...的基準(zhǔn)的脈沖信號的上升邊緣或下降邊緣的至少一個邊緣作為視頻信號到像素的寫入信號,即掃描脈沖R_SOUT、G_SOUT和B_SOUT。假定根據(jù)本例的邊緣檢測電路20檢測掃描脈沖R_SOUT、G_SOUT和B_SOUT的上升邊緣和下降邊緣兩者。
圖6是求出掃描脈沖的延遲量的操作的時序圖,其中(A)表示主時鐘MCK,(B)表示后面論述的水平位置數(shù)據(jù)HPC_OUT,(C)表示初始狀態(tài)下的掃描脈沖SOUT(0),(D)表示在檢測上升邊緣(DFT_MODF=0)時的檢測脈沖,(E)表示在檢測下降邊緣(DFT_MODE=1)時的檢測脈沖,(F)表示在上升基準(zhǔn)(DFT_MODE=0)時的延遲計數(shù)器,(G)表示在下降基準(zhǔn)(DFT_MODE=1)時的延遲計數(shù)器,(H)表示在老化退化等發(fā)生而造成偏移時的掃描脈沖SOUT(t),(I)表示在基于掃描脈沖SOUT(t)檢測上升邊緣時的檢測脈沖,和(J)表示在基于掃描脈沖SOUT(t)檢測下降邊緣時的檢測脈沖。而且,圖6將掃描脈沖R_SOUT、G_SOUT和B_SOUT表示為掃描脈沖SOUT(0)和SOUT(t)。
如圖6的(D)和(E)所示,通過檢測掃描脈沖R_SOUT、G_SOUT和B_SOUT的上升邊緣和下降邊緣,邊緣檢測電路20產(chǎn)生脈沖寬度例如為主時鐘MCK的一個周期的檢測脈沖。應(yīng)注意邊緣檢測電路20并非總是輸出兩個檢測脈沖,而是根據(jù)由控制例如整個系統(tǒng)的CPU(未示出)提供的模式信號DFT_MODE、在模式信號例如為邏輯“0”時,輸出上升邊緣的檢測脈沖,而在模式信號為邏輯“1”時,則輸出下降邊緣的檢測脈沖。
也就是說,邊緣檢測電路20用于根據(jù)模式信號DTF_MODE來選擇每個掃描脈沖R_SOUT、G_SOUT和B_SOUT的上升邊緣和下降邊緣的任何一個,并當(dāng)檢測到其一個邊緣時,輸出檢測脈沖。檢測脈沖作為解碼脈沖給出,用于指令解碼延遲計數(shù)器19R、19G、和19B的計數(shù)的解碼器18R、18G、和18B進(jìn)行解碼。
提供延遲計數(shù)器19R、19G、和19B,以便求出上述掃描脈沖R_SOUT、G_SOUT和B_SOUT的時間滯后(tag)量(延遲量)。具體地說,通過計數(shù)從定時發(fā)生器16輸出的后面論述的水平位置數(shù)據(jù)HPC_OUT,延遲計數(shù)器19R、19G、和19B求出延遲量。
此處,從圖6可以看出,由主時鐘MCK的精度計算延遲量,因此,當(dāng)通過設(shè)置如圖2所示的PLL電路17來增加由PLL電路17供給定時發(fā)生器16的主時鐘MCK的頻率時,可以提高延遲量的精度。因此,可以進(jìn)行使得可以根據(jù)本實施例LCD的處理能力和精度目標(biāo)值靈活地設(shè)置主時鐘MCK的頻率的配置。
對于每個R、G、B,從例如上述CPU供給延遲計數(shù)器19R、19G、和19B用于設(shè)置計數(shù)器的復(fù)位位置(定時)的復(fù)位數(shù)據(jù)HPC_DAT。因此,通過改變復(fù)位數(shù)據(jù)HPC_DAT的值,可以自由設(shè)置延遲計數(shù)器19R、19G、和19B的復(fù)位位置。例如,如圖6的(F)和(G)所示,通過將初始狀態(tài)解碼器18R、18G、和18B的解碼脈沖位置設(shè)置到延遲計數(shù)器19R、19G、和19B的復(fù)位位置,延遲計數(shù)器19R、19G、和19B的計數(shù)變成延遲量本身。
此處,當(dāng)PLL電路17增加供給定時發(fā)生器16的主時鐘MCK的頻率時,需要將它與提高供給延遲計數(shù)器19R、19G、和19B的復(fù)位數(shù)據(jù)HPC_DAT的精度(分辨率)的主時鐘MCK的頻率聯(lián)系起來。
延遲計數(shù)器19R、19G、和19B的計數(shù)在解碼器18R、18G、和18B中解碼成R、G、B的延遲量GDFT(R_GDFT、G_GDFT、B_GDFT),并供給定時發(fā)生器16。定時發(fā)生器16產(chǎn)生各種定時信號,如上所述,但是,在此將說明用于產(chǎn)生水平時鐘脈沖HCK和脈沖寬度控制時鐘DCK的電路的具體結(jié)構(gòu)。
圖7是產(chǎn)生水平時鐘脈沖HCK和脈沖寬度控制時鐘脈沖DCK的電路(在下文中簡稱為“HCK和DCK脈沖發(fā)生電路”)的結(jié)構(gòu)示例框圖。該HCK和DCK脈沖發(fā)生電路包括控制部件,用于通過反饋處理來調(diào)整脈沖寬度控制時鐘脈沖DCK的定時,從而基于在驅(qū)動IC20中檢測到并相應(yīng)于R、G、B LCD板11R、11G、11B提供的延遲量(相位偏移量)GDFT幾乎變?yōu)榱?參見圖1)。
從圖7中顯然可以看出,HCK和DCK脈沖發(fā)生電路由H(水平方向)位置計數(shù)器41、HCK計數(shù)器42、DCK計數(shù)器43、解碼器44和45、觸發(fā)器(F/F)46和47、和反饋處理模塊48組成。
H位置計數(shù)器41由水平同步信號HSYNC復(fù)位,然后計數(shù)與主時鐘MCK同步遞增。它對于每個1H(H是水平掃描周期)輸出計數(shù)作為表示水平方向位置的水平位置數(shù)據(jù)HPC_OUT。水平位置數(shù)據(jù)HPC_OUT供給HCK計數(shù)器42、DCK計數(shù)器43、和解碼器44和45。
解碼器44產(chǎn)生復(fù)位脈沖HCK_RS,其只有當(dāng)水平位置數(shù)據(jù)HPC_OUT的值為寄存器值SHP時,才變?yōu)楦唠娖?在下文中稱為“H”電平)。這里,寄存器值SHP是用于確定在1H內(nèi)水平時鐘脈沖HCK的起始位置。復(fù)位脈沖HCK_RS供給HCK計數(shù)器42。
HCK計數(shù)器42被復(fù)位脈沖HCK_RS復(fù)位,然后,計數(shù)與主時鐘MCK同步遞增。當(dāng)其計數(shù)HCKC_OUT為寄存器值HCKC時,HCK計數(shù)器42再次復(fù)位。在此,寄存器值HCKC用于設(shè)置水平時鐘脈沖HCK的周期。HCK計數(shù)器42的計數(shù)HCKC_OUT供給觸發(fā)器46。
觸發(fā)器46輸出由極性設(shè)置HCKPOL設(shè)置的極性。通過每半個周期{(HCKC+1)/2}反轉(zhuǎn)極性設(shè)置HCKPOL的極性,產(chǎn)生50%占空比的脈沖。由于這個原因,使用在解碼器44中產(chǎn)生的復(fù)位脈沖HCK_RS的位置作為基準(zhǔn),觸發(fā)器46輸出脈沖的水平時鐘脈沖HCK變成具有周期(HCKC+1)50%占空比的時鐘脈沖。
解碼器45解碼H位置計數(shù)器41的輸出的水平位置數(shù)據(jù)HPC_OUT的值,以產(chǎn)生DCK計數(shù)器43的復(fù)位脈沖DCK_RS。DCK計數(shù)器43由復(fù)位脈沖DCK_RS復(fù)位,然后,計數(shù)與主時鐘MCK同步遞增。當(dāng)計數(shù)DCKC_OUT為寄存器值DCKC時,DCK計數(shù)器43再次復(fù)位。這里,寄存器值DCKC用于設(shè)置脈沖寬度控制時鐘脈沖DCK的周期。DCK計數(shù)器43的計數(shù)DCKC_OUT供給觸發(fā)器47。
觸發(fā)器47輸出由極性設(shè)置DCKPOL設(shè)置的極性。當(dāng)計數(shù)DCKC_OUT為寄存器值DCKW時,它反轉(zhuǎn)極性設(shè)置DCKPOL的極性,以保持該值。之后,當(dāng)計數(shù)DCKC_OUT為寄存器值DCKW時,再次設(shè)置極性設(shè)置DCKPOL,由此產(chǎn)生脈沖寬度為(DCKW+1)和周期為(DCKC+1)的脈沖。同時,保持DCKW<DCKC的關(guān)系。這樣,通過使用在解碼器45中產(chǎn)生的復(fù)位脈沖DCK_RS的位置作為基準(zhǔn),觸發(fā)器47的輸出脈沖的脈沖寬度控制時鐘脈沖DCK變成周期為(DCKC+1)和脈沖寬度為(DCKW+1)的時鐘脈沖。
將要開啟/關(guān)閉后面解釋的漂移(drift)處理的寄存器值DFT_ON和表示后面論述的偏置(offset)值的寄存器值OFST供給解碼器45。這里,當(dāng)寄存器值DFT_ON為邏輯“0”時,關(guān)閉漂移處理,當(dāng)寄存器值DFT_ON為邏輯“1”時,開啟漂移處理。當(dāng)關(guān)閉漂移處理時,解碼器45產(chǎn)生復(fù)位脈沖DCK_RS,其只有在水平位置數(shù)據(jù)HPC_OUT的值為(SHP+DCKF)時,才變成“H”電平。這里,寄存器值DCKF用于設(shè)置脈沖寬度控制時鐘脈沖DCK相對水平時鐘脈沖HCK的相位差。
當(dāng)開啟漂移處理時,解碼器45產(chǎn)生復(fù)位脈沖DCK_RS,其只有在水平位置數(shù)據(jù)HPC_OUT的值為(SHP+DCKF-DCKF_DEC+OFST)時,才變?yōu)椤癏”電平。在此,DCKF_DEC是反饋處理模塊48的輸出值。而且,當(dāng)寄存器值DFP_ON為邏輯“1”時,即,開啟漂移處理時,寄存器值OFST變?yōu)橛行А?br>
這是要表示作為寄存器值OFST給出的偏置值,使得復(fù)位位置通過在后面論述的反饋處理不取水平位置數(shù)據(jù)HPC_OUT的值000h之前的值。這樣在進(jìn)行反饋處理時,通過事先將偏置加到要反饋的脈沖寬度控制時鐘脈沖DCK的復(fù)位位置,可以可靠地進(jìn)行復(fù)位。
接下來,將說明反饋處理模塊48。從如7顯然可以看出,反饋處理模塊48由觸發(fā)器481和加法器482組成。該反饋處理模塊48從R、G、B的LCD板11R、11G、11B(參見圖1)接收作為輸入的延遲量GDFT(R_GDFT、G_GDFT、B_GDFT)。
從LCD板11R、11G、11B輸出的掃描脈沖GDFT(R_GDFT、G_GDFT、B_GDFT)在反饋處理時,有時不在時間軸上前移位置,有時前移。因此,反饋處理模塊48在掃描脈沖GDFT在時間軸上不前移的情況和前移的情況之間進(jìn)行不同的處理。這里,“反饋處理”意指在DCK計數(shù)器43的復(fù)位位置中反映(reflect)基于掃描脈沖GDFT獲得的延遲量GDFT。
在如根據(jù)本實施例的LCD的情況那樣,在說明LCD板11R、11G、11B中的移位寄存器37(參見圖4)與水平時鐘脈沖HCK同步進(jìn)行移位操作的情況下,掃描脈沖GDFT不前移。在這種情況下,寄存器值GDFT_SEL設(shè)置為邏輯“0”。在說明的LCD板的情況下,從前面的論述顯然可以看出,也使用脈沖寬度控制時鐘脈沖DCK。另一方面,在說明移位寄存器37與脈沖寬度控制時鐘脈沖DCK同步進(jìn)行移位操作的情況下,掃描脈沖GDFT前移。在這種情況下,寄存器值GDFT_SEL設(shè)置為邏輯“1”。在說明LCD板的情況下,不使用水平時鐘脈沖HCK。
當(dāng)掃描脈沖GDFT不前移時,由解碼器11R、11G、11B解碼的值事實上變成為延遲量。因此,通過被供給為邏輯“0” 的寄存器值GDFT_SE L的觸發(fā)器481,從解碼器11R、11G、11B供給的延遲量GDFT事實上定義為反饋處理模塊48的輸出值DCKF_DEC。
這里,首先在解碼器11R、11G、11B中解碼它們之后,當(dāng)基于其延遲量GDFT進(jìn)行反饋處理時,下面要被解碼器11R、11G、11B解碼的值變成“0”,而進(jìn)行與在掃描脈沖GDFT不前移的情況下相同的處理時,它返回到進(jìn)行反饋處理之后的狀態(tài)或反饋處理之前的狀態(tài)。
因此,當(dāng)掃描脈沖GDFT前移時,通過在觸發(fā)器481中保持通過首先在解碼器11R、11G、11B中解碼獲得的延遲量GDFT并在加法器482中將保持的GDFT延遲量與下一個延遲量相加、來求出初始級的延遲量GDFT1。該延遲量GDFT1定義為反饋處理模塊48的輸出值DCKF_DEC。
下面將概述上面解釋的反饋處理模塊48的功能。即,當(dāng)沒有通過反饋處理將反饋施加到掃描脈沖SOUT本身時,通過由解碼器18R,18G和18B解碼延遲計數(shù)器19R、19G和19B的計數(shù)獲得的值GDFT事實上定義為反饋量,而當(dāng)反饋施加到掃描脈沖SOUT本身時,將通過將解碼值GDFT與下一個解碼值相加獲得的值定義為反饋量。
圖8是說明HCK和DCK脈沖發(fā)生電路的電路操作的時序圖,其中(A)表示主時鐘MCK,(B)表示DCK計數(shù)器43初始狀態(tài)的計數(shù)DCKC_OUT(0),(C)表示初始狀態(tài)的脈沖寬度控制時鐘脈沖DCK(0),(D)表示在由于老化等發(fā)生偏移時DCK計數(shù)器43的計數(shù)DCKC_OUT(0),(E)表示由于老化等發(fā)生偏移時的脈沖寬度控制時鐘脈沖DCK(t),(F)表示延遲計數(shù)器,(G)表示在反饋處理(F/B處理)前的解碼脈沖,(H)表示在F/B處理不施加到掃描脈沖SOUT本身時F/B處理后的解碼脈沖,和(I)表示在F/B處理施加到掃描脈沖SOUT本身時F/B處理后的解碼脈沖。
如圖8中的(A)-(E)所示,假定構(gòu)成這樣的系統(tǒng),使得例如,在初始狀態(tài)的邊緣檢測電路20產(chǎn)生的解碼脈沖(檢測脈沖)變成為延遲計數(shù)器19R、19G和19B的000h,并且由于溫度變化或老化,在脈沖寬度控制時鐘脈沖DCK中產(chǎn)生主時鐘MCK的兩個時鐘(2CLK)的延遲量。當(dāng)反饋處理不施加到掃描脈沖SOUT本身時,既使進(jìn)行反饋處理,解碼脈沖的位置也設(shè)置在延遲計數(shù)器19R、19G和19B的002h位置,如圖8的(H)所示,因此,從復(fù)位位置精確地向前移位計數(shù)量。
如果掃描脈沖SOUT本身被反饋處理,在進(jìn)行反饋處理時,如圖8的(I)所示,解碼脈沖將解碼延遲計數(shù)器19R、19G和19B的000h,因此,從初始狀態(tài)解碼的計數(shù)相加,并從復(fù)位位置向前移位該值。
注意寄存器值SHP、HCKC、DCKC、DCKW、DFT_ON、OFSST的信息和供給DCK脈沖發(fā)生電路的極性設(shè)置HCKPOL、DCKPOL等由用于控制整個系統(tǒng)的CPU(未示出)設(shè)置。
接下來,說明根據(jù)具有上述結(jié)構(gòu)的本實施例的LCD中,當(dāng)通過反饋處理來自動調(diào)整用于同時寫入多個像素的定時信號的相位時的操作。
當(dāng)驅(qū)動R、G、B LCD板11R、11G、11B時,從LCD板11R、11G、11B輸出的掃描脈沖R_SOUT、G_SOUT、和B_SOUT經(jīng)過開關(guān)脈沖發(fā)生電路37中的移位寄存器371后輸入到驅(qū)動IC21。在下面的處理過程中,單獨對掃描脈沖R_SOUT、G_SOUT、和B_SOUT進(jìn)行處理,但是,為了簡化起見,用掃描脈沖SOUT代表它們來說明。
在驅(qū)動IC21中,邊緣檢測電路20檢測圖6時序圖中所示的掃描脈沖SOUT的上升和下降邊緣,并輸出在檢測定時時變?yōu)椤癏”電平的檢測脈沖作為解碼脈沖。另一方面,R、G、B延遲計數(shù)器19R、19G和19B計數(shù)從定時發(fā)生器16中的H位置計數(shù)器41(參見圖7)供給的水平位置數(shù)據(jù)HPC_OUT。這些延遲計數(shù)器19R、19G和19B的復(fù)位定時可以由R、G、B復(fù)位數(shù)據(jù)HPC_DAT自由設(shè)置。
然后,通過使用從邊緣檢測電路20供給的R、G、B檢測脈沖作為起動器(trigger),延遲計數(shù)器19R、19G和19B的計數(shù)被R、G、B解碼器18R,18G和18B解碼。這些解碼器18R,18G和18B的解碼值是從掃描脈沖R_SOUT、G_SOUT、和B_SOUT最佳狀態(tài)的延遲量(延遲時間)GDFT(R_GDFT、G_GDFT、B_GDFT),并供給定時發(fā)生器16中的反饋處理模塊48(參見圖7)。
這里,“最佳狀態(tài)”意指例如在裝運LCD之前的調(diào)整階段最佳地調(diào)整用于同時寫入操作的定時信號和視頻信號之間相位關(guān)系的狀態(tài)。在裝運LCD之后,由于溫度變化或老化,這些相位關(guān)系隨著電路元件例如晶體管的退化而偏移。注意,在求出延遲量GDFT(R_GDFT、G_GDFT、B_GDFT)時,根據(jù)供給邊緣檢測電路20的模式信號DFT_MODE,可以自由切換是將掃描脈沖R_SOUT、G_SOUT、和B_SOUT的上升邊緣用作基準(zhǔn),還是將它的下降邊緣用作基準(zhǔn)。根據(jù)LCD板11R、11G、11B的狀態(tài)可以選擇它們中哪一個是最佳的。
在圖7的HCK和DCK脈沖發(fā)生電路中,進(jìn)行反饋處理,用于在DCK計數(shù)器43的復(fù)位位置(定時)反映上述計算的延遲量GDFT(R_GDFT、G_GDFT、B_GDFT)。具體地說,通過用延遲量GDFT作為基準(zhǔn)在解碼器45中解碼水平位置數(shù)據(jù)HPC_OUT,產(chǎn)生DCK計數(shù)器43的復(fù)位脈沖DCK_RS,并復(fù)位DCK計數(shù)器43。基于該DCK計數(shù)器43的計數(shù)產(chǎn)生的脈沖寬度控制時鐘脈沖DCK如前面所述用作在LCD驅(qū)動器12中并行排列處理時的取樣/保持脈沖。
如上所述,在采用多像素(在本例中為六像素)同時寫入系統(tǒng)的LCD中,通過進(jìn)行用于將從R、G、B LCD板11R、11G、11B輸出的掃描脈沖R_SOUT、G_SOUT、和B_SOUT輸入到供應(yīng)各種類型的定時信號給這些LCD板11R、11G、11B的驅(qū)動器IC21中的反饋處理,測量從這些掃描脈沖R_SOUT、G_SOUT、和B_SOUT的最佳狀態(tài)的延遲量(延遲時間)GDFT,并在用于取樣/保持視頻信號的脈沖中,例如脈沖寬度控制時鐘脈沖DCK中反映該延遲量,可以將用于驅(qū)動LCD板11R、11G、11B的各種類型定時信號和視頻信號之間的相位關(guān)系自動調(diào)整到最佳狀態(tài)。
由于該原因,自動消除了由于LCD板11R、11G、11B中電路元件例如晶體管因為溫度變化或老化造成的退化而從驅(qū)動脈沖,特別是用于同時寫入多個像素的開關(guān)脈沖SPLS1、SPLS2、...中產(chǎn)生的延遲引起的定時信號和視頻信號之間相位關(guān)系的偏移,并且可以防止視頻信號的干擾,因此,有可能不受溫度變化或老化的影響而總能獲得最佳顯示圖像。
特別是,本實施例設(shè)置成在PLL電路17中可以產(chǎn)生任何頻率的主時鐘MCK。因此,通過在設(shè)備能力的范圍內(nèi)盡可能多地增加主時鐘MCK的頻率,有可能進(jìn)行用于高精度地反映延遲量的反饋處理,。
注意,在上述實施例中,給出的示例是假定LCD是從板外接收脈沖寬度控制時鐘脈沖DCK1和DCK2,但是,包括圖7所示的HCK和DCK脈沖發(fā)生電路,從而可以通過寄存器值DCKC,DCKW和DCKF自由設(shè)置脈沖寬度控制時鐘脈沖DCK的脈沖周期和脈沖寬度以及確定視頻信號寫入像素31的寫入定時的時鐘脈沖,即,相對于水平時鐘脈沖HCK的相位差。因此,即使在通過使用水平時鐘脈沖HCK和HCKX在板內(nèi)部產(chǎn)生脈沖寬度控制時鐘脈沖DCK1和DCK2的LCD中,通過輸入脈沖寬度控制時鐘脈沖DCK1和DCK2作為水平時鐘脈沖HCK和HCKX,也可以同時進(jìn)行反饋處理。
注意,在上述實施例中,以多像素同時寫入系統(tǒng)的LCD作為例子進(jìn)行了說明,但是,本發(fā)明不局限應(yīng)用于多像素同時寫入系統(tǒng)。它涉及驅(qū)動LCD板的定時信號,特別是寫入視頻信號的定時信號和視頻信號之間相位關(guān)系的自動調(diào)整,因此,本發(fā)明還可以應(yīng)用于以上述相同的方式以多個像素為單位寫入視頻信號的系統(tǒng)。
而且,在上述實施例中,作為示例說明本發(fā)明應(yīng)用于具有R、G、B LCD板11R、11G、11B的彩色系統(tǒng)的LCD,但是本發(fā)明不局限應(yīng)用于彩色系統(tǒng),還可以以上述相同的方式應(yīng)用于單色系統(tǒng)的LCD。而且,本發(fā)明不局限應(yīng)用于LCD,還可以應(yīng)用于使用陰極射線管(CRT)或電致發(fā)光(EL)元件作為顯示器的所有顯示器,特別是采用對于多個像素一次同時將視頻信號寫入的方法的所有顯示器。
而且,包括驅(qū)動IC20的信號處理系統(tǒng)也可以用作投影型顯示器的信號處理系統(tǒng),例如,液晶投影儀。圖8示出液晶投影儀的總體結(jié)構(gòu)。
在圖8中,只有從光源51發(fā)射的白色光束的特殊顏色成分例如具有最短波長的B(藍(lán)色)光成分透過第一光束分裂器52。其余顏色的光成分被反射。透過第一光束分裂器52的B光成分在鏡子53處改變光路并通過透鏡54照射到LCD板11B上。
在第一光束分裂器52上反射的光成分之中,例如G(綠色)光成分在第二光束分裂器55上被反射,R(紅色)光成分透射。在第二光束分裂器55上反射的G光成分通過透鏡56照射到G LCD板11G。透過第二光束分裂器55的R光成分在鏡子57和58處改變光路并通過透鏡59照射到R LCD板11R上。
透過LCD板11R、11G、11B的R、G、B光在正交棱鏡60處結(jié)合(couple)。從該正交棱鏡60發(fā)射的結(jié)合光束通過投影棱鏡61投影到屏幕62上。
在具有上述結(jié)構(gòu)的液晶投影儀中,LCD板11R、11G、11B接收模擬視頻信號作為輸入,該模擬視頻信號在圖1所示的信號處理系統(tǒng)中對于R、G、B被并行處理,并且在LCD驅(qū)動器12的取樣/保持處理時,以多個像素例如六個像素為單元并行排列。
而且,LCD板11R、11G、11B從驅(qū)動控制電路63接收各種驅(qū)動脈沖作為輸入。通過使用上述驅(qū)動IC20作為該驅(qū)動控制電路63,通過自動消除LCD板11R、11G、11B中的電路元件例如晶體管因為溫度變化或老化造成的退化而在驅(qū)動脈沖,特別是用于同時寫入多個像素的開關(guān)脈沖中產(chǎn)生的延遲而引入的定時脈沖和視頻信號之間的相位關(guān)系的偏移,可以防止視頻信號的干擾,因此,有可能不受溫度變化和老化的影響而總能獲得最佳顯示圖像。
注意,通過將本發(fā)明應(yīng)用于彩色系統(tǒng)的液晶投影儀的情況作為示例來說明,但是本發(fā)明還可以以上述相同的方式應(yīng)用于單色系統(tǒng)的液晶投影儀。這時,自然相當(dāng)于一個信道的信號處理系統(tǒng)就足夠了。
第二實施例下面將說明本發(fā)明的第二實施例。圖10是本實施例的LCD的系統(tǒng)結(jié)構(gòu)框圖。在圖10中,那些被分配與圖1所示的第一實施例中LCD相同附圖標(biāo)記的部件與圖1中的那些部件相同。因此,LCD驅(qū)動器12、DSD14、和定時發(fā)生器16與圖1所示的部件相同。在圖10中,省略了產(chǎn)生主時鐘MCK的PLL電路17,但是,通過由與第一實施例的LCD的相同結(jié)構(gòu)產(chǎn)生任何頻率的主時鐘MCK可以提高延遲量的精度。
本實施例的特征在于LCD板70R、70G、70B。這些LCD板包括相位調(diào)整電路71R、71G、71B。可以通過配置第一實施例中圖1所示的邊緣檢測電路20,延遲計數(shù)器19R、19G、19B,和解碼器18R、18G、18B以使它們獨立地排列在LCD板70R、70G、70B上來實現(xiàn)相位調(diào)整電路71R、71G、71B。特別是通過在掃描脈沖SOUT的輸出級附近構(gòu)建和安裝上述電路組,從掃描脈沖SOUT到相位調(diào)整電路71R、71G、71B的互相連接在距離上變?yōu)樽疃?,所以,有可能將由于互相連接的額外的電容造成的掃描脈沖失真的影響和來自外面的噪聲抑制到最低限度。
第三實施例下面說明本發(fā)明的第三實施例。本實施例中LCD的框圖與第二實施例中LCD的框圖相同。相位調(diào)整電路71R、71G、71B由圖11所示框圖的電路構(gòu)成。在本實施例中的每個相位調(diào)整電路具有反相器(inverter)711、相位檢測器(PD)712、低通濾波器(LPF)713、電壓控制振蕩器(VCO)714、和相位處理單元715。相位檢測器712、低通濾波器713和電壓控制振蕩器714構(gòu)成相位檢測器。
在相位調(diào)整電路71R、71G、71B中,通過由相位檢測器712檢測來自視頻顯示單元的SOUT信號(R_SOUT、G_SOUT、B_SOUT)的相位,并在相位處理單元的相位寬度控制時鐘脈沖DCK1和DCK2中反映由于溫度變化或老化造成的相位偏移,來調(diào)整開關(guān)脈沖的定時。例如,當(dāng)通過視頻顯示單元72R、72G、72B的掃描脈沖如掃描脈沖SOUT1,SOUT2,SOUT3,...一樣逐漸變化時,相位檢測器檢測SOUT2與SOUT1脈沖之間的相位偏移量,并將它供給相位處理單元715。而且,對于SOUT3與SOUT2之間的相位偏移量和接下來的掃描脈沖,通過上述相同的程序進(jìn)行相位檢測。脈沖連續(xù)地供給相位處理單元715。
在相位處理單元715中,設(shè)置制造時事先設(shè)定的掃描脈沖SOUT和脈沖寬度控制時鐘脈沖DCK1和DCK2之間的初始值的相位差。然后,通過比較該初始值相位差和從相位檢測器獲取的相位偏移量,在以主時鐘MCK為單位的脈沖寬度控制時鐘脈沖DCK1和DCK2中反映該差值。
在圖11中,DCK1_IN和DCK2_IN是在反映該差值之前,由脈沖處理單元715輸入的脈沖寬度控制時鐘脈沖DCK1和DCK2,DCK1_OUT和DCK2_OUT是在反映該差值之后,由脈沖處理單元715輸出的脈沖寬度控制時鐘脈沖DCK1和DCK2。
圖12是相位調(diào)整電路71安裝在LCD板玻璃上的示例圖。如圖12所示,當(dāng)相位調(diào)整電路71在掃描脈沖SOUT(R_SOUT、G_SOUT、B_SOUT)輸出級附近構(gòu)建或安裝時,從掃描脈沖SOUT脈沖到相位調(diào)整電路71的互相連接距離最短。這樣,有可能將由于互相連接的額外電容造成的掃描脈沖失真和來自外面的噪聲影響抑制到最低限度。
如上所述,根據(jù)本實施例的LCD,顯示器被構(gòu)造成使相位調(diào)整電路構(gòu)建或安裝在R、G、B LCD的掃描脈沖R_SOUT、G_SOUT、B_SOUT的輸出級附近,相位調(diào)整電路連續(xù)計算出通過顯示單元的、由相位檢測器一個接一個地逐漸改變的、掃描脈沖SOUT(R_SOUT、G_SOUT、B_SOUT)的相位偏移量,比較相位偏移量之間的相位差與制造時預(yù)先設(shè)置的掃描脈沖SOUT和脈沖寬度控制時鐘脈沖DCK1和DCK2之間的初始值的相位差,在以主時鐘MCK為單位的脈沖寬度控制時鐘脈沖DCK1和DCK2中反映該差值,因此,可以獲得下面的效果。
即,可以自動消除由于老化造成的開關(guān)脈沖延遲導(dǎo)致產(chǎn)生的視頻信號的干擾。而且,消除在定時調(diào)整時用作為基準(zhǔn)的掃描脈沖的干擾,而且只要通過將所需的信號輸入LCD板中,就能自動地進(jìn)行定時調(diào)整。而且,有可能將由于互相連接的額外電容導(dǎo)致的掃描脈沖的干擾和來自外面的噪聲的影響降到最低限度。
概述本發(fā)明的效果,根據(jù)本發(fā)明,在具有像素排列成矩陣的顯示單元的顯示器中,可以自動消除與視頻信號的相位關(guān)系的偏移,故有可能不受溫度變化或老化的影響而總是獲得最佳顯示圖像。
盡管為了參照具體實施例描述了本發(fā)明,應(yīng)該明白本領(lǐng)域的普通技術(shù)人員對此作出的各種變型不脫離本發(fā)明的基本原理和范圍。
權(quán)利要求
1.一種顯示裝置,包括顯示單元,具有多個排列成矩陣的像素;時鐘脈沖發(fā)生單元,用于產(chǎn)生所需頻率的時鐘脈沖;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以便使相移為預(yù)定值。
2.如權(quán)利要求1所述的顯示裝置,其中所述脈沖產(chǎn)生單元能夠?qū)r鐘脈沖設(shè)置定時脈沖的相位差,以改變寫入脈沖的相位。
3.如權(quán)利要求1所述的顯示裝置,其中所述檢測單元具有用于檢測基準(zhǔn)脈沖的上升邊緣或下降邊緣的邊緣檢測單元。
4.如權(quán)利要求3所述的顯示裝置,其中所述邊緣檢測單元檢測上升邊緣和下降邊緣兩者以輸出這些邊緣之一。
5.如權(quán)利要求1所述的顯示裝置,其中所述檢測單元包括用于獲得基準(zhǔn)脈沖的延遲的計數(shù)器,和通過邊緣檢測單元的檢測結(jié)果的起動來解碼計數(shù)器的計數(shù)的解碼器,能夠?qū)⒂嫈?shù)器的復(fù)位時間設(shè)置到所需的值。
6.如權(quán)利要求5所述的顯示裝置,其中所述定時調(diào)整單元具有對基準(zhǔn)脈沖選擇反饋處理的開啟/關(guān)閉功能,并且當(dāng)選擇開啟時,偏置復(fù)位時間。
7.一種顯示裝置,包括顯示單元,具有多個排列成矩陣的像素;時鐘脈沖發(fā)生單元,用于產(chǎn)生所需頻率的時鐘脈沖;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以便使相移為預(yù)定值,其中檢測單元和定時調(diào)整單元恰好靠近顯示單元中基準(zhǔn)脈沖的輸出部分放置。
8.一種投影型顯示裝置,用于投射由光源發(fā)射的光,并通過具有多個排列成矩陣的像素的顯示單元在屏幕上顯示光,該投影型顯示裝置包括用于產(chǎn)生所需頻率時鐘脈沖的時鐘脈沖發(fā)生單元;基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,并且由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以使相移為預(yù)定值。
9.一種投影型顯示裝置,用于投射由光源發(fā)射的光,并通過具有多個排列成矩陣的像素的顯示單元在屏幕上顯示光,該投影型顯示裝置包括基于時鐘脈沖產(chǎn)生定時脈沖的脈沖發(fā)生單元,用于將圖像信號并行處理為多個像素的單元,定時脈沖的脈沖寬度和脈沖周期設(shè)定為所需的值;用于檢測基于定時脈沖產(chǎn)生的寫入脈沖之間的相移的檢測單元,用于對所述多個像素并行寫入圖像信號,并且由所述顯示單元提供的基準(zhǔn)脈沖作為寫入脈沖的基準(zhǔn);和定時調(diào)整單元,用于定時調(diào)整定時脈沖以使相移為預(yù)定值,其中檢測單元和定時調(diào)整單元恰好靠近顯示單元中基準(zhǔn)脈沖的輸出部分放置。
全文摘要
配置具有顯示單元的顯示器以使得像素排列成矩陣。時鐘脈沖發(fā)生部件產(chǎn)生任何頻率的時鐘脈沖。基于產(chǎn)生的時鐘脈沖,脈沖發(fā)生部件產(chǎn)生定時信號,用于以多個像素為單位并行排列處理視頻信號作為能夠自由設(shè)置脈沖寬度和脈沖周期的脈沖信號。相位偏移檢測部件在基于定時信號產(chǎn)生的寫入信號之后檢測相位偏移量,并且將視頻信號寫入通過顯示單元的多個像素值?;谟上辔黄茩z測部件檢測的相位偏移量,定時調(diào)整部件自動進(jìn)行調(diào)整,使得相位偏移量在預(yù)定范圍內(nèi)(使得它變得幾乎為零)。
文檔編號G03B21/00GK1629928SQ20041010476
公開日2005年6月22日 申請日期2004年11月18日 優(yōu)先權(quán)日2003年11月18日
發(fā)明者吉田麻美, 松浦稔, 平川孝 申請人:索尼株式會社