国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      源極驅(qū)動器、光電裝置及電子設(shè)備的制作方法

      文檔序號:2782581閱讀:243來源:國知局
      專利名稱:源極驅(qū)動器、光電裝置及電子設(shè)備的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及源極驅(qū)動器,包括該源極驅(qū)動器的光電裝置及電子設(shè)備。
      背景技術(shù)
      現(xiàn)有技術(shù)中,作為用于手機等的電子設(shè)備的液晶面板(光電裝置)大家熟知的有簡單矩陣方式的液晶面板和使用薄膜晶體管(ThinFilm Transistor以下,略稱為TFT)等的開關(guān)元件的有源矩陣方式的液晶面板。
      簡單矩陣方式的液晶面板的優(yōu)點在于與有源矩陣方式的相比更容易實現(xiàn)低耗電化,相反,其缺點在于難于多色彩化或運動圖像顯示。另一方面,有源矩陣方式的液晶面板的優(yōu)點在于適合多色彩化或運動圖像顯示,相反,其缺點在于難于實現(xiàn)低耗電化。
      而且,近年,在手機等的便攜式電子設(shè)備中,為提供高品質(zhì)的圖像,對多色彩化、運動圖像顯示的需求日益增多。因此,代替目前所使用的簡單矩陣方式的液晶面板,逐漸使用有源矩陣方式的液晶面板。
      驅(qū)動這樣的有源矩陣方式的液晶面板時,如特開2004-12944號公報所披露的那樣,在驅(qū)動液晶面板的源極線的源極驅(qū)動器中,設(shè)置起到輸出緩沖器的作用的阻抗變換電路。作為該阻抗變換電路,采用了以電壓跟隨器形式連接的運算放大器(operational-amplifier)?;诖?,雖然能得到高的驅(qū)動能力,但是另一方面,由于運算放大器的動作電流導(dǎo)致功耗增大。因此源極驅(qū)動器的驅(qū)動模式,除普通驅(qū)動模式之外還配備節(jié)能驅(qū)動模式,在節(jié)能驅(qū)動模式下,通過減色(Reduced Colors)驅(qū)動,可以降低不必要的功耗。
      在源極驅(qū)動器中,攝取(取り込む)顯示數(shù)據(jù)進行驅(qū)動控制的控制邏輯系統(tǒng)的電源電壓(例如1.8伏)和驅(qū)動源極線的驅(qū)動系統(tǒng)的電源電壓(例如5.0伏)不同。因此,源極驅(qū)動器包括電平移位器,所述電平移位器用于為生成與顯示數(shù)據(jù)對應(yīng)的驅(qū)動電壓而變換電壓電平。
      但是,目前,不管是普通驅(qū)動模式或節(jié)能驅(qū)動模式等的驅(qū)動模式,電平移位器都進行電壓電平的變換。因此,在節(jié)能驅(qū)動模式下,例如雖然只需要顯示數(shù)據(jù)的最高位的數(shù)據(jù),但也變換了不需要的低位的信號的電壓電平,由于隨著電壓電平的變換動作產(chǎn)生穿透電流,從而消耗了無用的電能。
      另外,在現(xiàn)有技術(shù)的源極驅(qū)動器中,可實現(xiàn)在運算放大器等各部分的各種的低耗電化。因此可以這樣認為,為實現(xiàn)更進一步的低耗電化,與低電壓的控制邏輯系統(tǒng)相比,使用高電壓驅(qū)動系統(tǒng)的電源電壓的電平移位器對低耗電化的實現(xiàn)會更有效。

      發(fā)明內(nèi)容
      本發(fā)明克服了上述技術(shù)問題,其目的在于提供一種源極驅(qū)動器、包括該源極驅(qū)動器的光電裝置及電子設(shè)備,所述源極驅(qū)動器可根據(jù)驅(qū)動模式降低隨著電平移位器的變換動作帶來的功耗。
      上述目的可由源極驅(qū)動器實現(xiàn),所述源極驅(qū)動器用于驅(qū)動光電裝置的源極線,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二驅(qū)動模式;第一~第m電平移位器,各電平移位器用于變換m(m是大于等于2的整數(shù))位顯示數(shù)據(jù)的各位的信號的振幅;運算放大器,當(dāng)通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于所述第一~第m電平移位器的輸出信號所對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,當(dāng)通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將所述顯示數(shù)據(jù)的高n(n<m,n為整數(shù))位的數(shù)據(jù)所對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,當(dāng)設(shè)置為所述第二驅(qū)動模式時,第一~第(m-n)電平移位器的輸入信號被固定,所述第一~第(m-n)電平移位器在所述第一~第m電平移位器中,用于變換所述顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      在本發(fā)明中,通過驅(qū)動模式設(shè)置寄存器指定第一或第二驅(qū)動模式。在指定第一驅(qū)動模式時,運算放大器基于與第一~第m電平移位器的輸出信號所對應(yīng)的一個灰階電壓,驅(qū)動源極線。在指定第二驅(qū)動模式時,電壓設(shè)置電路將與顯示數(shù)據(jù)的高n位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為運算放大器的輸出。這時,第一~第(m-n)電平移位器的輸入信號被固定,所述第一~第(m-n)電平移位器在第一~第m電平移位器中,用于變換顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      在第二驅(qū)動模式下,減色并省略基于運算放大器的驅(qū)動,實現(xiàn)低耗電化。因此,可不需要顯示數(shù)據(jù)的低(m-n)位的數(shù)據(jù)。根據(jù)本發(fā)明,在該第二驅(qū)動模式中,因為可固定與顯示數(shù)據(jù)的低(m-n)位對應(yīng)的電平移位器的輸入信號。因此,可以降低隨著變換顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅而消耗的電能。
      另外,本發(fā)明涉及源極驅(qū)動器,所述源極驅(qū)動器用于驅(qū)動光電裝置的源極線,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二驅(qū)動模式;第一~第m鎖存器,在鎖存時鐘脈沖的上升沿或下降沿的時刻(timing)中,攝取(讀出并寫入)m(m是大于等于2的整數(shù))位的顯示數(shù)據(jù);第一~第m電平移位器,各電平移位器變換攝取到所述第一~第m鎖存器中的顯示數(shù)據(jù)的各位的信號的振幅;運算放大器,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于與所述第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將與所述顯示數(shù)據(jù)的高n(n<m,n為整數(shù))位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,在設(shè)置為所述第二驅(qū)動模式時,固定第一~第(m-n)鎖存器的鎖存時鐘脈沖,所述第一~第(m-n)鎖存器在所述第一~第m鎖存器中,用于攝取所述顯示數(shù)據(jù)的低(m-n)位的各位的數(shù)據(jù)。
      在本發(fā)明中,通過驅(qū)動模式設(shè)置寄存器指定第一或第二驅(qū)動模式。在指定第一驅(qū)動模式時,運算放大器基于與第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓,驅(qū)動源極線。在指定第二驅(qū)動模式時,電壓設(shè)置電路將與顯示數(shù)據(jù)的高n位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為運算放大器的輸出。這時,將第一~第(m-n)鎖存器的鎖存時鐘脈沖固定,所述第一~第(m-n)鎖存器在第一~第m鎖存器中,用于攝取顯示數(shù)據(jù)的低(m-n)位的各位的數(shù)據(jù)。
      在第二驅(qū)動模式中,減色并省略基于運算放大器的驅(qū)動,實現(xiàn)低耗電化。因此,可不需要顯示數(shù)據(jù)的低(m-n)位的數(shù)據(jù)。根據(jù)本發(fā)明,在該第二驅(qū)動模式中,因為不用更新攝取到第一~第(m-n)鎖存器的信號,所以可固定第一~第(m-n)電平移位器的輸入信號,所述第一~第(m-n)鎖存器用于攝取與顯示數(shù)據(jù)的低(m-n)位對應(yīng)的電平移位器的輸入信號。因此,可降低隨著變換顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅而消耗的電能。
      另外,本發(fā)明涉及源極驅(qū)動器,所述源極驅(qū)動器用于驅(qū)動光電裝置的源極線,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二驅(qū)動模式;第一~第m電平移位器,各電平移位器用于變換m(m是大于等于2的整數(shù))位的顯示數(shù)據(jù)的各位的信號的振幅;運算放大器,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于與所述第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將與所述顯示數(shù)據(jù)的高n(n<m,n是整數(shù))位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,在設(shè)置所述第二驅(qū)動模式時,停止對第一~第(m-n)電平移位器的高電位側(cè)電源電壓或低電位側(cè)電源電壓的供給,所述第一~第(m-n)電平移位器在所述第一~第m電平移位器中,用于變換所述顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      在本發(fā)明中,通過驅(qū)動模式設(shè)置寄存器指定第一或第二驅(qū)動模式。在指定第一驅(qū)動模式時,運算放大器基于與第一~第m的電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線。在指定第二驅(qū)動模式時,電壓設(shè)置電路將與顯示數(shù)據(jù)的高n位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為運算放大器的輸出。這時,停止對第一~第(m-n)電平移位器的高電位側(cè)電源電壓或低電位側(cè)電壓的供給,所述第一~第(m-n)電平移位器在第一~第m電平位移中,用于變換顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      在第二驅(qū)動模式中,減色并省略基于運算放大器的驅(qū)動,從而實現(xiàn)低耗電化。因此,可以不需要顯示數(shù)據(jù)的低(m-n)位的數(shù)據(jù)。根據(jù)本發(fā)明,在該第二驅(qū)動模式下,因為停止提供與顯示數(shù)據(jù)的低(m-n)位對應(yīng)的電平移位器的電源電壓,所以可降低隨著顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅的變換而消耗的電能。
      另外,在本發(fā)明涉及的源極驅(qū)動器中,還包括電壓選擇電路,所述電壓選擇電路與所述第一~第m電平移位器的輸出信號對應(yīng),從2m種的灰階電壓中選擇一個灰階電壓,所述運算放大器可基于由所述電壓選擇電路選擇的灰階電壓驅(qū)動源極線。
      另外,在本發(fā)明涉及的源極驅(qū)動器中,所述電壓設(shè)置電路可將與所述第(m-n+1)~第m電平移位器的輸出信號對應(yīng)的電壓設(shè)置為運算放大器的輸出。
      另外,在本發(fā)明所涉及的源極驅(qū)動器中,n可以是1。
      根據(jù)本發(fā)明,當(dāng)一個像素由R成分、G成分和B成分構(gòu)成時,將一個像素用8色表示,并且隨著變換顯示數(shù)據(jù)的低(m-1)位的各位的信號的振幅而消耗的電平移位器的功耗可以最大程度降低。
      另外,本發(fā)明還涉及光電裝置,所述光電裝置包括多條源極線;多條柵極線;像素,根據(jù)所述多條柵極線中的一條和所述多條源極線中的一條指定;柵極驅(qū)動器,用于掃描所述多條柵極線;以及源極驅(qū)動器,驅(qū)動所述多條源極線的各源極線的上述的任一個源極驅(qū)動器。
      根據(jù)本發(fā)明,還可提供包括源極驅(qū)動器的光電裝置,所述源極驅(qū)動器通過減色,降低驅(qū)動的功耗,并且降低電平移位器的功耗,實現(xiàn)低耗電化。
      另外本發(fā)明涉及包括上述的光電裝置的電子設(shè)備。
      根據(jù)本發(fā)明可提供包括源極驅(qū)動器的電子設(shè)備,所述源極驅(qū)動器可通過減色降低驅(qū)動的功耗,并且降低電平移位器的功耗,從而實現(xiàn)低功耗。


      圖1是包括適用本實施例的源極驅(qū)動器的光電裝置的顯示裝置的框圖。
      圖2是圖1的源極驅(qū)動器的結(jié)構(gòu)例的框圖。
      圖3是圖1的柵極驅(qū)動器的結(jié)構(gòu)例的框圖。
      圖4是本實施例的第一結(jié)構(gòu)例中的源極驅(qū)動器的要部的結(jié)構(gòu)圖。
      圖5是驅(qū)動模式設(shè)置寄存器的說明圖。
      圖6是圖4的每一個輸出的電路的具體的結(jié)構(gòu)例示意圖。
      圖7是圖4的每一個輸出的電路的具體的結(jié)構(gòu)例的示意圖。
      圖8是本實施例的第二結(jié)構(gòu)例中的源極驅(qū)動器的要部的結(jié)構(gòu)圖。
      圖9是圖8的每一個輸出的電路的具體的結(jié)構(gòu)例的示意圖。
      圖10是本實施例的第三結(jié)構(gòu)例中源極驅(qū)動器的要部的結(jié)構(gòu)圖。
      圖11是圖10的每一個輸出的電路的具體的結(jié)構(gòu)例的示意圖。
      圖12是本實施例的電子設(shè)備的結(jié)構(gòu)例的框圖。
      具體實施例方式
      以下,參照附圖等詳細說明本發(fā)明的實施例。另外,以下說明的實施例并不對權(quán)利要求范圍中所描述的本發(fā)明的內(nèi)容進行不當(dāng)?shù)南薅?。而且,以下說明的結(jié)構(gòu)的全部也不一定是本發(fā)明所必須的構(gòu)成要件。
      1.光電裝置圖1示出包括適用本實施例的源極驅(qū)動器的光電裝置的顯示裝置的框圖例。在圖1中,作為光電裝置采用液晶面板。在圖1中,包括該液晶面板的顯示裝置稱為液晶裝置。
      液晶裝置(廣義上為顯示裝置)510包括液晶面板(廣義上為光電裝置)512、源極驅(qū)動器(源極線驅(qū)動電路)520、柵極驅(qū)動器(柵極線驅(qū)動電路)530、控制器540、以及電源電路542。另外,在液晶裝置510中沒有必要包括所有這些的電路模塊,可為省略其一部分的電路模塊的結(jié)構(gòu)。
      這里,液晶面板512包括多條柵極線(廣義上為掃描線)、多條源極線(廣義上為數(shù)據(jù)線)、以及由柵極線和源極線指定的像素電極。因此液晶面板512可包括多一條源極線、多條柵極線、以及由多條柵極線中的一條及多條源極線的一條指定的像素。在這種情況下,在源極線上連接薄膜晶體管TFT(Thin Film Transistor,廣義上為開關(guān)元件),通過在該TFT上連接像素電極,構(gòu)成有源矩陣型的液晶裝置。
      更具體地說,液晶面板512在有源矩陣襯底(例如玻璃襯底)上形成。在該有源矩陣襯底上,配置了柵極線G1~GM(M是大于等于2的自然數(shù))和源極線S1~SN(N是大于等于2的自然數(shù)),所述柵極線G1~GM在圖1的Y方向上配置多條,并分別向X方向延伸,所述源極線S1~SN在X方向配置多條,并分別向Y方向延伸。另外,在柵極線GK(1≤K≤M,K是自然數(shù))和源極線SL(1≤L≤N,L是自然數(shù))的交叉點對應(yīng)的位置上,設(shè)置薄膜晶體管TFTKL(廣義上為開關(guān)元件)。
      TFTKL的柵電極與柵極線GK連接,TFTKL的源電極與源極線SL連接,TFTKL的漏電極與像素電極PEKL連接。在該像素電極PEKL和對置電極VCOM(共用電極)之間,形成液晶電容CLKL(液晶元件)和輔助電容CSKL,所述對置電極VCOM隔著液晶元件(廣義上為電氣光學(xué)物質(zhì))與像素電極PEKL對置。而且,在形成有TFTKL、像素電極PEKL等的有源矩陣襯底和形成有對置電極VCOM的對置襯底之間封入液晶,根據(jù)像素電極PEKL和對置電極VCOM之間的外加電壓,像素的透射比發(fā)生變化。
      另外,在對置電極VCOM上施加的電壓由電源電路542生成。另外,對置電極VCOM也可以不形成為對置襯底上的一面,而是形成為和各掃描線對應(yīng)的帶狀。
      源極驅(qū)動器520基于顯示數(shù)據(jù)(圖像數(shù)據(jù))驅(qū)動液晶面板512的源極線S1~SN。另一方面,柵極驅(qū)動器530按順序掃描液晶面板512的柵極線G1~GM。
      控制器540可以按照由沒有圖示的中央運算處理裝置(Centra1Processing UnitCPU中央處理器)等的主機設(shè)置的內(nèi)容,控制源極驅(qū)動器520、柵極驅(qū)動器530以及電源電路542。
      更具體地說,控制器540或主機對源極驅(qū)動器520進行例如源極驅(qū)動器520和柵極驅(qū)動器530的動作模式的設(shè)置或內(nèi)部生成的垂直同步信號或水平同步信號的供給,對電源電路542進行對置電極VCOM的電壓的極性反轉(zhuǎn)定時(timing)的控制。源極驅(qū)動器520將與由控制器540或主機所設(shè)置的內(nèi)容對應(yīng)的柵極驅(qū)動器控制信號提供給向柵極驅(qū)動器530,基于該柵極驅(qū)動器控制信號控制柵極驅(qū)動器530。另外,向源極驅(qū)動器520通知對置電極VCOM的電壓的極性反轉(zhuǎn)定時(極性反轉(zhuǎn)時機)。源極驅(qū)動器520與該極性反轉(zhuǎn)時同步生成后述的極性反轉(zhuǎn)信號POL。
      電源電路542基于從外部提供的基準電壓,生成驅(qū)動液晶面板512的必需的各種電壓或?qū)χ秒姌OVCOM的電壓。
      此外,在圖1中,液晶裝置510的構(gòu)成雖包括控制器540,但將控制器540設(shè)置在液晶裝置510的外部也可以?;蛘咄刂破?40一同將主機也包含在液晶裝置510中。而且,可以將源極驅(qū)動器520、柵極驅(qū)動器530、控制器540、以及電源電路542的一部分或全部形成于液晶面板512上。
      1.1 源極驅(qū)動器在圖2中示出圖1的源極驅(qū)動器520的結(jié)構(gòu)例。
      源極驅(qū)動器520包括作為顯示數(shù)據(jù)存儲器的顯示數(shù)據(jù)RAM(Random Access Memory隨機存取存儲器)600。在該顯示數(shù)據(jù)RAM 600上,存儲有靜止圖像或運動圖像的顯示數(shù)據(jù)。顯示數(shù)據(jù)RAM 600至少存儲一幀的顯示數(shù)據(jù)。例如主機將靜止圖像的顯示數(shù)據(jù)直接傳輸給源極驅(qū)動器520。而且例如控制器540將運動圖像的顯示數(shù)據(jù)傳輸給源極驅(qū)動器520。
      源極驅(qū)動器520包括用于其和主機之間進行接口處理的系統(tǒng)接口電路620。系統(tǒng)接口電路620通過在源極驅(qū)動器520和主機之間進行收發(fā)信號的接口處理,主機可通過系統(tǒng)接口電路620將控制指令或靜止圖像的顯示數(shù)據(jù)設(shè)置于源極驅(qū)動器520上,或進行源極驅(qū)動器520的狀態(tài)讀出或顯示數(shù)據(jù)RAM 600的讀出。
      源極驅(qū)動器520包括用于和控制器之間進行接口處理的RGB接口電路622。RGB接口電路622通過在源極驅(qū)動器520和控制器540之間進行收發(fā)信號的接口處理,控制器540可以通過RGB接口電路622將運動圖像的顯示數(shù)據(jù)設(shè)置在源極驅(qū)動器520上。
      系統(tǒng)接口電路620和RGB接口電路622與控制邏輯電路624連接。控制邏輯電路624是管理源極驅(qū)動器520整體的控制的電路模塊??刂七壿嬰娐?24通過系統(tǒng)接口電路620或RGB接口電路622控制輸入的顯示數(shù)據(jù)寫入到顯示數(shù)據(jù)RAM 600上。
      另外,控制邏輯電路624通過系統(tǒng)接口電路620將從主機輸入的控制指令進行解碼,輸出與該解碼結(jié)果對應(yīng)的控制信號,控制源極驅(qū)動器520的各部。控制指令例如指示從顯示數(shù)據(jù)RAM 600中讀出時,則對從顯示數(shù)據(jù)RAM 600中的讀出進行控制,并進行將讀出的顯示數(shù)據(jù)通過系統(tǒng)接口電路620輸出到主機上的處理。
      另外,控制邏輯電路624包括用于設(shè)置驅(qū)動模式的驅(qū)動模式設(shè)置寄存器,可以進行與該驅(qū)動模式設(shè)置寄存器的設(shè)置值對應(yīng)的驅(qū)動控制。這種情況下,控制邏輯電路624對顯示數(shù)據(jù)鎖存電路608、驅(qū)動電路650進行控制。通過系統(tǒng)接口電路620或是RGB接口電路622,由主機或是控制器對驅(qū)動模式設(shè)置寄存器進行存取。
      源極驅(qū)動器520包括顯示定時發(fā)生電路640、振蕩電路642。顯示定時發(fā)生電路640根據(jù)振蕩電路642發(fā)生的顯示用時鐘脈沖,生成輸向顯示數(shù)據(jù)鎖存電路608、線地址電路610、驅(qū)動電路650、以及柵極驅(qū)動器控制電路630的定時信號。
      柵極驅(qū)動器控制電路630與通過系統(tǒng)接口電路620輸入的來自于主機的控制指令對應(yīng),輸出用于驅(qū)動?xùn)艠O驅(qū)動器530的柵極驅(qū)動器控制信號(以一水平掃描期間為周期的時鐘脈沖信號CPV、表示一垂直掃描期間的開始的啟動脈沖信號STV、復(fù)位信號等)。
      在顯示數(shù)據(jù)RAM 600中存儲的顯示數(shù)據(jù)的存儲區(qū)域,由行地址和列地址指定。行地址由行地址電路602指定。列地址由列地址電路604指定。通過系統(tǒng)接口電路620或是RGB接口電路622輸入的顯示數(shù)據(jù),經(jīng)I/O緩沖電路606緩沖之后,寫入由行地址和列地址指定的顯示數(shù)據(jù)RAM 600的存儲區(qū)域。而且,顯示數(shù)據(jù)經(jīng)I/O緩沖電路606緩沖后通過系統(tǒng)接口電路620輸出,所述顯示數(shù)據(jù)是從由行地址和列地址指定的顯示數(shù)據(jù)RAM 600的存儲區(qū)域中讀出的。
      線地址電路610與柵極驅(qū)動器控制電路630的以一水平掃描期間為周期的時鐘脈沖信號CPV同步指定線地址,所述線地址用于將輸出到驅(qū)動電路650的顯示數(shù)據(jù)從顯示數(shù)據(jù)RAM 600中讀出。從顯示數(shù)據(jù)RAM 600讀出的顯示數(shù)據(jù),被顯示數(shù)據(jù)鎖存電路608鎖存后,輸出到驅(qū)動電路650。
      驅(qū)動電路650包括多個輸出電路,各輸出電路對應(yīng)每個輸向源極線的輸出設(shè)置(每個輸向源極線的輸出都設(shè)置有輸出電路)。各輸出電路驅(qū)動源極線。
      源極驅(qū)動器520包括內(nèi)部電源電路660。內(nèi)部電源電路660使用由電源電路542提供的電源電壓,產(chǎn)生液晶顯示所必需的電壓(高電位側(cè)電源電壓VDDHS、低電位側(cè)電源電壓VSS)。內(nèi)部電源電路660包括基準電壓發(fā)生電路662?;鶞孰妷喊l(fā)生電路662產(chǎn)生對高電位側(cè)電源電壓VDDHS和低電位側(cè)電源電壓(系統(tǒng)接地電源電壓)VSS進行分壓后的多個灰階電壓。例如每一個點的顯示數(shù)據(jù)為6位的情況,基準電壓發(fā)生電路662產(chǎn)生64(=26)種的灰階電壓V0~V63。各灰階電壓對應(yīng)于顯示數(shù)據(jù)。而且,驅(qū)動電路650將來自顯示數(shù)據(jù)鎖存電路608的數(shù)字的顯示數(shù)據(jù)的信號的振幅變換為驅(qū)動系統(tǒng)的電源電壓電平的振幅后,基于該變換后的信號,選擇基準電壓發(fā)生電路662產(chǎn)生的多個灰階電壓的任一個,將與數(shù)字的顯示數(shù)據(jù)對應(yīng)的模擬的灰階電壓輸出到輸出電路。而且,輸出電路的運算放大器將該灰階電壓緩沖后輸出到源極線,驅(qū)動源極線。另外,輸出電路包括電壓設(shè)置電路,可以不用運算放大器驅(qū)動,而是由電壓設(shè)置電路將與顯示數(shù)據(jù)的高位對應(yīng)的電壓設(shè)置為運算放大器的輸出。具體地說,驅(qū)動電路650包括對應(yīng)每條源極線設(shè)置的運算放大器和電壓設(shè)置電路,各運算放大電路或是將灰階電壓進行阻抗變換輸出到各源極線上,或是各電壓設(shè)置電路將與顯示數(shù)據(jù)的高位對應(yīng)的電壓提供到各源極線。
      1.2 柵極驅(qū)動器圖3示出圖1的柵極驅(qū)動器530的結(jié)構(gòu)例。
      柵極驅(qū)動器530包括移位寄存器532、電平移位器534、以及輸出緩沖器536。
      移位寄存器532包括與各柵極線對應(yīng)設(shè)置,依次連接的多個觸發(fā)器。該移位寄存器532在與來自柵極驅(qū)動器控制電路630的時鐘脈沖信號CPV同步將啟動脈沖信號STV保持在觸發(fā)器上時,與時鐘脈沖信號CPV同步依次將啟動脈沖信號STV移位到鄰近的觸發(fā)器。這里,輸入的啟動脈沖信號STV是來自柵極驅(qū)動器控制電路630的垂直同步信號。
      電平移位器534將來自移位寄存器532的電壓電平移位到與液晶面板512的液晶元件和TFT的晶體管能力對應(yīng)的電壓電平。作為該電壓電平,需要例如20V~50V的高電壓電平。
      輸出緩沖器536將通過電平移位器534移位的掃描電壓經(jīng)緩沖后,輸出到柵極線,驅(qū)動?xùn)艠O線。
      2.源極驅(qū)動器的詳細結(jié)構(gòu)例2.1 第一結(jié)構(gòu)例在圖4中示出在本實施例的第一結(jié)構(gòu)例中的源極驅(qū)動器的要部的結(jié)構(gòu)圖。圖4中示出圖2的驅(qū)動電路650和顯示數(shù)據(jù)鎖存電路608的結(jié)構(gòu)例。另外,假設(shè)每點的顯示數(shù)據(jù)的位數(shù)m是6(=6位),基準電壓發(fā)生電路662產(chǎn)生灰階電壓V0~V63。
      顯示數(shù)據(jù)鎖存電路608包括鎖存器LAT1~LATN、屏蔽電路MASK1~MASKN。鎖存器LAT1~LATN的各鎖存器的結(jié)構(gòu)是相同的。屏蔽電路MASK1~MASKN的各屏蔽電路的結(jié)構(gòu)是相同的。
      驅(qū)動電路650包括電平移位電路L/S1~L/SN、電壓選擇電路DAC1~DACN、以及輸出電路OUT1~OUTN,電平移位電路L/S1~L/SN、電壓選擇電路DAC1~DACN、以及輸出電路OUT1~OUTN分別對應(yīng)每條源極線的輸出設(shè)置。電平移位電路L/S1~L/SN的各電平移位電路的結(jié)構(gòu)相同。DAC1~DACN的各電壓選擇電路的結(jié)構(gòu)相同。輸出電路OUT1~OUTN的各輸出電路的結(jié)構(gòu)相同。
      以下,關(guān)于驅(qū)動源極線S1的電路部分進行說明,驅(qū)動源極線S2~SN的電路部分也相同。
      圖4的驅(qū)動電路650與源極線S1對應(yīng),設(shè)置電平移位電路L/S1、電壓選擇電路DAC1、以及輸出電路OUT1。而且電平移位電路L/S1變換源極線S1對應(yīng)的6位的顯示數(shù)據(jù)的各位的信號電壓電平的振幅。更具體地說,輸入到電平移位電路L/S1的顯示數(shù)據(jù)的各位的信號的振幅是控制邏輯系統(tǒng)的低電壓(例如1.8伏)的振幅,將該信號的振幅轉(zhuǎn)換為驅(qū)動系統(tǒng)的高電壓(例如5.0伏)的振幅。電壓選擇電路DAC1生成一個灰階電壓,該灰階電壓對應(yīng)于電平移位電路L/S1的輸出信號的振幅變換后(電壓電平變換后)的6位的信號。更具體地說,從基準電壓發(fā)生電路662產(chǎn)生的灰階電壓V0~V63中選擇與所述6位的信號對應(yīng)的一個灰階電壓,輸出到輸出電路OUT1。而且,輸出電路OUT1驅(qū)動源極線S1。
      輸出電路OUT1包括運算放大器和電壓設(shè)置電路,運算放大器或電壓設(shè)置電路向源極線提供電壓。而且,基于驅(qū)動模式設(shè)置寄存器690的設(shè)置值,運算放大器或電壓設(shè)置電路動作。
      在輸出電路OUT1中,輸入驅(qū)動模式信號MODE。而且,在輸出電路OUT1中,根據(jù)由驅(qū)動模式信號MODE指定的驅(qū)動模式,通過運算放大器或電壓設(shè)置電路向源極線提供驅(qū)動電壓。
      圖5示出輸出該驅(qū)動模式信號MODE的驅(qū)動模式設(shè)置寄存器690的說明圖。
      該驅(qū)動模式設(shè)置寄存器690包括控制邏輯電路624。驅(qū)動模式設(shè)置寄存器690的設(shè)置值,由例如主機設(shè)置。而且,通過驅(qū)動模式設(shè)置寄存器690設(shè)置為普通驅(qū)動模式(第一驅(qū)動模式)時,驅(qū)動模式信號MODE為H電平。另外,通過驅(qū)動模式設(shè)置寄存器690設(shè)置為節(jié)能驅(qū)動模式(第二驅(qū)動模式)時,驅(qū)動模式信號MODE為L電平。
      在圖4中,輸出電路OUT1通過驅(qū)動模式信號MODE設(shè)置普通驅(qū)動模式時,運算放大器作為阻抗變換電路動作。即,運算放大電路基于對應(yīng)6位的顯示數(shù)據(jù)的灰階電壓驅(qū)動源極線。這時,電壓設(shè)置電路與運算放大器的輸出電氣絕緣。
      另外,輸出電路OUT1在通過驅(qū)動模式信號MODE設(shè)置為節(jié)能驅(qū)動模式時,運算放大器的動作停止,其輸出被設(shè)置為高阻抗?fàn)顟B(tài),并且電壓設(shè)置電路將對應(yīng)于顯示數(shù)據(jù)的高n(n<m,n是正整數(shù))位的電壓設(shè)置為運算放大器的輸出。這種情況下,輸向源極線輸出的電壓的種類減少。例如當(dāng)源極線S1表示R成分,源極線S2表示G成分,源極線S3表示B成分,各色成分用1位表示,結(jié)果是色彩減少。不管用何種方法,因為可停止運算放大器的動作,所以可降低功耗。
      將攝取到顯示數(shù)據(jù)鎖存電路608的鎖存器LAT1~LATN的各6位的顯示數(shù)據(jù)的信號,作為各電平移位器的輸入信號提供給這樣的驅(qū)動電路650的電平移位電路L/S1~L/SN。該鎖存器LAT1~LATN在來自顯示定時發(fā)生電路640的鎖存時鐘脈沖LCK的上升沿或下降沿攝取顯示數(shù)據(jù)。該鎖存時鐘脈沖LCK由例如圖2的顯示定時發(fā)生電路640生成。
      向鎖存器LAT1~LATN提供的數(shù)據(jù)是由屏蔽電路MASK1~MASKN將來自顯示數(shù)據(jù)RAM 600的顯示數(shù)據(jù)屏蔽控制后的數(shù)據(jù)。屏蔽電路MASK1~MASKN基于驅(qū)動模式信號MODE,將除了顯示數(shù)據(jù)的高n位以外的低(m-n)位的數(shù)據(jù)屏蔽。
      然而,電平移位電路L/S1,如后述那樣,隨著電壓電平的變換動作消耗電流。即,在電平移位電路L/S1中,消耗相當(dāng)于顯示數(shù)據(jù)的位數(shù)的電壓電平的變換動作所需(相伴)的電能。
      因此在第一結(jié)構(gòu)例中,著眼于在節(jié)能驅(qū)動模式下只使用顯示數(shù)據(jù)的高n位,不進行顯示數(shù)據(jù)的低(m-n)位的信號的電壓電平的變換動作,從而使功耗降低。更具體地說,在通過驅(qū)動模式設(shè)置寄存器690設(shè)置節(jié)能驅(qū)動模式時,將變換低(m-n)位的各信號的電壓電平的電平移位器的輸入信號固定為固定值(例如H電平或L電平)。更具體地說,設(shè)置為節(jié)能驅(qū)動模式時,將第一~第m電平移位器中第一~第(m-n)電平移位器的輸入信號固定。通過這樣做,抑制電壓電平的變換動作時穿透電流的產(chǎn)生,從而降低功耗。因此,在各屏蔽電路中將低(m-n)位的顯示數(shù)據(jù)屏蔽,將攝取到各鎖存器的顯示數(shù)據(jù)固定。基于此,可將各電平移位電路的低(m-n)位的輸入信號固定。這里,優(yōu)選n為1。n越小,就越可省略運算放大器的不必要的驅(qū)動。
      在圖6和圖7中,示出圖4的每個輸出的電路的具體結(jié)構(gòu)例。
      圖6和圖7示出驅(qū)動源極線S1的電路結(jié)構(gòu)例。更具體地說,在圖6中,示出輸出電路OUT1和電壓選擇電路DAC1的結(jié)構(gòu)例,在圖7中,示出電平移位電路L/S1、鎖存器LAT1及屏蔽電路MASK1的結(jié)構(gòu)例。這里,雖示出驅(qū)動源極線S1的電路的結(jié)構(gòu)例,但驅(qū)動其他的源極線的電路的結(jié)構(gòu)也相同。另外,以下,電壓設(shè)置電路在節(jié)能驅(qū)動模式下,將6位的顯示數(shù)據(jù)的高1(=n)位(最高位)對應(yīng)的電壓設(shè)置為運算放大器的輸出。
      輸出電路OUT1的運算放大器OPAMP1是以電壓跟隨器形式連接的運算放大器。運算放大器OPAMP1的輸出和源極線S1電連接。向運算放大器OPAMP1的輸入提供來自電壓選擇電路DAC1的灰階電壓。運算放大器OPAMP1根據(jù)驅(qū)動模式信號MODE進行動作、停止控制,當(dāng)動作停止時,將其輸出設(shè)置為高阻抗?fàn)顟B(tài)。這樣的運算放大器OPAMP1的結(jié)構(gòu),因是公知的所以省略其說明。
      輸出電路OUT1的電壓設(shè)置電路VSET1包括開關(guān)元件VSW1和反相電路INV1。反相電路INV1包括p型(第一導(dǎo)電型)金屬氧化膜半導(dǎo)體(Meta1Oxide Semiconductor以下略稱為MOS)晶體管pTr和n型(第二導(dǎo)電型)MOS晶體管nTr。在晶體管pTr的源極上提供高電位側(cè)電源電壓VDDHS,在其柵極上提供顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的反轉(zhuǎn)信號(或是最高位的數(shù)據(jù)D5的反轉(zhuǎn)數(shù)據(jù)XD5的信號)。在晶體管nTr的源極上提供低電位側(cè)電源電壓VSS,在其柵極上提供顯示數(shù)據(jù)的最高位D5的反轉(zhuǎn)數(shù)據(jù)XD5的信號(或顯示數(shù)據(jù)XD5的信號)。晶體管pTr的漏極和晶體管nTr的漏極連接。晶體管pTr、nTr的漏極和運算放大器OPAMP1的輸出之間插入開關(guān)元件VSW1?;隍?qū)動模式信號MODE控制開關(guān)元件VSW1接通、斷開。更具體地說,基于驅(qū)動模式信號MODE,當(dāng)開關(guān)元件VSW1處于接通狀態(tài)時,運算放大器OPAMP1的輸出被設(shè)置為高阻抗?fàn)顟B(tài),當(dāng)開關(guān)元件VSW1處于非接通狀態(tài)時,運算放大器OPAMP1開始阻抗變換動作,驅(qū)動其輸出。
      向電壓選擇電路DAC1輸入來自顯示數(shù)據(jù)鎖存電路608的顯示數(shù)據(jù)D0~D5(包括其反轉(zhuǎn)數(shù)據(jù)XD0~XD5)。另外電壓選擇電路DAC1與來自基準電壓發(fā)生電路662的灰階電壓信號線GVL0~GVL63連接。向灰階電壓信號線GVL0~GVL63提供灰階電壓V0~V63。而且,電壓選擇電路DAC1選擇與顯示數(shù)據(jù)D0~D5、XD0~XD5對應(yīng)的灰階電壓信號線,將該信號線和運算放大器OPAMP1的輸入電連接。通過這樣做,可向運算放大器OPAMP1的輸入提供由電壓選擇電路DAC1選擇的灰階電壓。
      這里,基準電壓發(fā)生電路662包括伽馬校正電阻。伽馬校正電阻將分割電壓Vi(0≤i≤63,i是整數(shù))作為灰階電壓Vi向電阻分割節(jié)點RDNi輸出,所述分割電壓Vi是通過電阻分割高電位側(cè)電源電壓VDDHS和低電位側(cè)電源電壓VSS之間的電壓而得到。向灰階電壓信號線GVLi提供灰階電壓Vi。
      在圖7中,電平移位電路L/S1包括第一~第六(=m)電平移位器LST1~LST6。各電平移位器的輸入信號的振幅為例如1.8伏。另外高電位側(cè)電源電壓VDDHS和低電位側(cè)電源電壓VSS之間的電壓例如為5.0伏。將6位的顯示數(shù)據(jù)D5~D0中最低位的數(shù)據(jù)D0和其反轉(zhuǎn)數(shù)據(jù)XD0的信號作為輸入信號向第一電平移位器LST1提供。將6位的顯示數(shù)據(jù)D5~D0中低位第2位的數(shù)據(jù)D1和其反轉(zhuǎn)數(shù)據(jù)XD1的信號作為輸入信號向第二電平移位器LST2提供。同樣,將6位的顯示數(shù)據(jù)D5~D0中最高位的數(shù)據(jù)D5和其反轉(zhuǎn)數(shù)據(jù)XD5的信號作為輸入信號向第六電平移位器LST6提供。
      第一~第六電平移位器LST1~LST6的輸入信號被攝取到鎖存器LAT1。該鎖存器LAT1包括第一~第六D型觸發(fā)器DFF1~DFF6(第一~第六鎖存器),向各D型觸發(fā)器提供鎖存時鐘脈沖信號LCK。
      向第一~第六D型觸發(fā)器DFF1~DFF6中的第六D型觸發(fā)器DFF6的數(shù)據(jù)輸入端子輸入來自顯示數(shù)據(jù)RAM 600的顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的信號。向第一~第六D型觸發(fā)器DFF1~DFF6中的第一~第五D型觸發(fā)器DFF1~DFF5的數(shù)據(jù)輸入端子輸入顯示數(shù)據(jù)D4~D0的信號,所述顯示數(shù)據(jù)D4~D0的信號來自由屏蔽電路MASK1屏蔽控制的顯示數(shù)據(jù)RAM 600。
      屏蔽電路MASK1基于驅(qū)動模式信號MODE進行顯示數(shù)據(jù)D4~D0的屏蔽控制。更具體地說,在通過驅(qū)動模式信號MODE設(shè)置為節(jié)能驅(qū)動模式時,屏蔽電路MASK1將顯示數(shù)據(jù)D4~D0屏蔽固定為L電平。在圖7中,也可使用“與”運算電路固定為L電平,但使用“或”運算電路固定為H電平。
      以下,因為各電平移位器的結(jié)構(gòu)相同,所以關(guān)于第六電平移位器LST6的結(jié)構(gòu)進行說明。在第六電平移位器LST6中在p型MOS晶體管PT1、PT2的源極上提供高電位側(cè)電源電壓VDDHS。p型MOS晶體管PT1、PT2的漏極連接p型MOS晶體管PT3、PT4的源極。p型MOS晶體管PT3、PT4的漏極連接n型MOS晶體管NT1、NT2的漏極。在n型MOS晶體管NT1、NT2的源極上提供低電位側(cè)電源電壓VSS。P型MOS晶體管PT1的柵極與n型MOS晶體管NT2的漏極連接。P型MOS晶體管PT2的柵極與n型MOS晶體管NT1的漏極連接。在P型MOS晶體管PT3和n型MOS晶體管NT1的柵極上提供顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的信號。在P型MOS晶體管PT4和n型MOS晶體管NT2的柵極上提供顯示數(shù)據(jù)的最高位的反轉(zhuǎn)數(shù)據(jù)XD5的信號。而且將n型MOS晶體管NT2的漏極電壓作為電壓電平變換后的最高位的數(shù)據(jù)D5信號輸出到電壓選擇電路DAC1。另外將n型MOS晶體管NT1的漏極電壓作為電壓電平變換后的最高位的反轉(zhuǎn)數(shù)據(jù)XD5的信號輸出到電壓選擇電路DAC1。
      在這樣的結(jié)構(gòu)中,顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5是H電平時,其反轉(zhuǎn)數(shù)據(jù)XD5為L電平。因此,n型MOS晶體管NT1導(dǎo)通,P型MOS晶體管PT3截止。而且,P型MOS晶體管PT2導(dǎo)通,反轉(zhuǎn)數(shù)據(jù)XD5的電壓電平變換后的信號大致為低電位側(cè)電源電壓VSS。另外,n型MOS晶體管NT2截止,P型MOS晶體管PT4導(dǎo)通。而且,P型MOS晶體管PT1截止,顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的電壓電平變換后的信號大致為高電位側(cè)電源電壓VDDHS。
      另一方面,顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5為L電平時,其反轉(zhuǎn)數(shù)據(jù)XD5為H電平。因此,n型MOS晶體管NT2導(dǎo)通,P型MOS晶體管PT4截止。而且,P型MOS晶體管PT1導(dǎo)通,顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5的電壓電平變換后的信號大致為低電位側(cè)電源VSS。另外,n型MOS晶體管NT1截止,P型MOS晶體管PT3導(dǎo)通。而且,P型MOS晶體管PT2截止,反轉(zhuǎn)數(shù)據(jù)XD5的電壓電平變換后的信號大致為高電位側(cè)電源電壓VDDHS。
      這樣結(jié)構(gòu)的第六電平移位器LST6,在顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5及其反轉(zhuǎn)數(shù)據(jù)XD5被固定的狀態(tài)下,n型MOS晶體管NT1、NT2、P型MOS晶體管PT3、PT4的柵極信號被固定,不產(chǎn)生穿透電流,從而沒有功耗。但是,顯示數(shù)據(jù)的最高位的數(shù)據(jù)D5和其反轉(zhuǎn)數(shù)據(jù)XD5變化時,產(chǎn)生流經(jīng)P型MOS晶體管PT1、PT3和n型MOS晶體管NT1的穿透電流和流經(jīng)P型MOS晶體管PT2、PT4和n型MOS晶體管NT2的穿透電流。因此,第六電平位移LST6在輸入信號變化時穿透由于產(chǎn)生電流而消耗電能。
      因此,在通過驅(qū)動模式信號MODE設(shè)置普通驅(qū)動模式時,將來自顯示數(shù)據(jù)RAM 600的顯示數(shù)據(jù)的信號攝取到鎖存器LAT1的第一~第六D型觸發(fā)器DFF1~DFF6。而且,將第一~第六電平移位器LST1~LST6的電壓電平變換后的信號提供給電壓選擇電路DAC1。
      另一方面,在通過驅(qū)動模式信號MODE設(shè)置節(jié)能驅(qū)動模式時,將攝取到鎖存器LAT1的第一~第五D型觸發(fā)器DFF1~DFF5的信號固定為L電平或H電平,所以第一~第五電平移位器LST1~LST5的輸入信號也不發(fā)生變化,第一~第五電平移位器LST1~LST5沒有功耗。而且,只是第六電平移位器LST6的輸入信號變化,基于顯示數(shù)據(jù)的最高位的數(shù)據(jù)提供輸向源極線的電壓設(shè)置。更具體地說,電壓設(shè)置電路VSET1將與第(m-n+1)~第m(圖6和圖7中,m為6,n為1)電平移位器的輸出信號對應(yīng)的電壓設(shè)置在運算放大器OPAMP1輸出上。因此,在節(jié)能驅(qū)動模式中,降低了隨著電平移位器中與電壓電平變換動作而消耗的無用的電能。
      2.2 第二結(jié)構(gòu)例在圖8中,示出本實施例的第二結(jié)構(gòu)例的源極驅(qū)動器的要部的結(jié)構(gòu)圖。在圖8中,和圖4相同部分標注了相同的符號,適當(dāng)省略對其的說明。
      圖8所示第二結(jié)構(gòu)例和圖4所示的第一結(jié)構(gòu)例的不同點在于,其中一點是屏蔽電路MASK1~MASKN被省略,另一點是將由驅(qū)動模式信號MODE屏蔽控制的鎖存時鐘脈沖向鎖存器LAT1~LATN提供。
      即,將來自數(shù)據(jù)RAM 600的顯示數(shù)據(jù)不經(jīng)屏蔽電路進行屏蔽控制就向鎖存器LAT1~LATN提供。另外,向鎖存器LAT1~LATN的各鎖存器除提供鎖存時鐘脈沖LCK以外,還提供根據(jù)驅(qū)動模式信號MODE將所述鎖存時鐘脈沖LCK屏蔽控制后的鎖存時鐘脈沖LCK1。因此,在設(shè)置為節(jié)能驅(qū)動模式時,可固定第一~第的鎖存器中的第一~第(m-n)鎖存器的鎖存時鐘脈沖。
      圖9中示出圖8的每個輸出的電路的具體的結(jié)構(gòu)例。另外,輸出電路和電壓選擇電路的結(jié)構(gòu)與圖6示出的第一結(jié)構(gòu)例相同,所以將其圖示和說明省略。此外,在圖9中,和圖7相同部分標記上相同的符號,并適當(dāng)省略說明。
      在第二結(jié)構(gòu)例中,在第六D型觸發(fā)器DFF6的時鐘脈沖端子上提供鎖存時鐘脈沖LCK。另外,在第一~第五D型觸發(fā)器DFF1~DFF5的時鐘脈沖端子上提供根據(jù)驅(qū)動模式信號MODE將鎖存時鐘脈沖LCK屏蔽控制后的鎖存時鐘脈沖LCK1。更具體地說,在根據(jù)驅(qū)動模式信號MODE設(shè)置節(jié)能驅(qū)動模式時,鎖存時鐘脈沖LCK1被固定在L電平。在圖9中,也可以使用“與”運算電路固定為L電平,但使用“或”運算電路固定在H電平。
      因此,在根據(jù)驅(qū)動模式信號MODE設(shè)置普通驅(qū)動模式時,因為鎖存時鐘脈沖LCK沒被屏蔽,所以將來自顯示數(shù)據(jù)RAM 600的顯示數(shù)據(jù)的信號攝取到鎖存器LAT1的第一~第六D型觸發(fā)器DFF1~DFF6。而且,將第一~第六電平移位器LST1~LST6的電壓電平變換后的信號提供給電壓選擇電路DAC1。
      另一方面,在根據(jù)驅(qū)動模式信號MODE設(shè)置節(jié)能驅(qū)動模式時,鎖存時鐘脈沖LCK1被固定為L電平,所以不將攝取新的信號到鎖存器LAT1的第一~第五的D型觸發(fā)器DFF1~DFF5。因此,第一~第五電平移位器LST1~LST5的輸入信號也不發(fā)生變化,從而第一~第五電平移位器LST1~LST5沒有功耗。而且,只是第六電平移位器LST6的輸入信號變化,基于顯示數(shù)據(jù)的最高位的數(shù)據(jù)提供輸向源極線的電壓設(shè)置。更具體地說,電壓設(shè)置電路VSET1將第(m-n+1)~第m(在圖6和圖7中m為6,n為1)的電平移位器的輸出信號所對應(yīng)的電壓設(shè)置為運算放大器OPAMP1的輸出。因此,在節(jié)能驅(qū)動模式中,可降低隨著電平移位器中電壓電平的變換動作而消耗的無用的功耗。
      2.3 第三結(jié)構(gòu)例在圖10中示出在本實施例的第三結(jié)構(gòu)例的源極驅(qū)動器的要部的結(jié)構(gòu)圖。在圖10中,和圖4相同的部分標記為相同的符號,并適當(dāng)省略說明。
      圖10中示出的第三結(jié)構(gòu)例與圖4中示出的第一結(jié)構(gòu)例的不同點在于,其中一點是屏蔽電路MASK1~MASKN被省略,另一點是基于驅(qū)動模式信號MODE進行電平移位電路L/S1~L/SN的高電位側(cè)電源電壓或低電位側(cè)電源電壓的供給的停止控制。
      即,將來自顯示數(shù)據(jù)RAM 600的顯示數(shù)據(jù)不經(jīng)屏蔽電路進行屏蔽控制就向鎖存器LAT1~LATN提供。另外,對于電平移位電路L/S1~L/SN,進行構(gòu)成各電平移位電路的電平移位器的一部分的高電位側(cè)電源電壓或低電位側(cè)電源電壓的供給的停止控制。
      在圖11中,示出圖10的每個輸出的電路的具體結(jié)構(gòu)例。另外,輸出電路和電壓選擇電路的結(jié)構(gòu)因與圖6所示的第一結(jié)構(gòu)例相同,所以省略其圖示和說明。另外,在圖11中,和圖7相同部分標記上相同的符號,并適當(dāng)省略說明。
      在第三結(jié)構(gòu)例中,不論根據(jù)驅(qū)動模式信號MODE設(shè)置何種驅(qū)動模式,都向第六電平移位器LST6提供高電位側(cè)電源電壓。另外,在第一~第五電平移位器LST1~LST5的各電平移位器中,p型MOS晶體管PT1、PT2的源極通過開關(guān)元件與提供高電位側(cè)電源電壓VDDHS的電源線連接。即,第五電平移位器LST5的p型MOS晶體管PT1、PT2的源極通過開關(guān)元件HSW5與提供高電位側(cè)電源電壓VDDHS的電源線連接。第四電平位移LST4的p型MOS晶體管PT1、PT2的源極通過開關(guān)元件HSW4與提供高電位側(cè)電源電壓VDDHS的電源線連接。同樣地,第一電平位移LST1的p型MOS晶體管PT1、PT2的源極通過開關(guān)元件HSW1與提供高電位側(cè)電源電壓VDDHS的電源線連接。
      開關(guān)元件HSW1~HSW5,在根據(jù)驅(qū)動模式信號MODE設(shè)置為普通驅(qū)動模式時處于接通狀態(tài)(接通),在根據(jù)驅(qū)動模式信號MODE設(shè)置為節(jié)能驅(qū)動模式時處于非接通狀態(tài)(斷開)。
      因此,在根據(jù)驅(qū)動模式信號MODE設(shè)置為普通驅(qū)動模式時,因為向第一~第六電平移位器LST1~LST6提供高電位側(cè)電源電壓,所以將第一~第六電平移位器LST1~LST6的電壓電平變換后的信號,向電壓選擇電路DAC1提供。
      另一方面,在根據(jù)驅(qū)動模式信號MODE設(shè)置節(jié)能驅(qū)動模式時,停止向第一~第五電平移位器LST1~LST5提供高電位側(cè)電源電壓。因此,在設(shè)置節(jié)能驅(qū)動模式時,可以停止向第一~第m電平移位器中的第一~第(m-n)電平移位器提供高電位側(cè)電源電壓或低電位側(cè)電源電壓。
      而且,只有第六電平移位器LST6的輸入信號發(fā)生變化,基于顯示數(shù)據(jù)的最高位的數(shù)據(jù),提供輸向源極線的電壓設(shè)置。更具體地說,電壓設(shè)置電路VSET1將與第(m-n+1)~第m(圖6和圖7中m是6,n是1)的電平移位器的輸出信號對應(yīng)的電壓設(shè)置為運算放大器OPAMP1的輸出。因此,在節(jié)能驅(qū)動模式中,可降低隨著電平移位器的電壓電平變換動作而消耗的無用的電能。
      另外,在第三結(jié)構(gòu)例中,通過開關(guān)元件HSW1~HSW5,可以停止第一~第五電平移位器LST1~LST5的高電位側(cè)電源電壓的供給,設(shè)置同樣的開關(guān)元件也可停止第一~第五電平移位器LST1~LST5的低電位側(cè)電源電壓的供給。
      3.電子設(shè)備圖12示出本實施例中的電子設(shè)備的構(gòu)成例的框圖。這里,作為電子設(shè)備,示出手機的結(jié)構(gòu)例的框圖。在圖12中,和圖1相同的部分標記相同的符號,并適當(dāng)省略說明。
      手機900包括照相機模塊910。照相機模塊910包括CCD照相機,用CCD照相機將拍攝的圖像的數(shù)據(jù)以YUV格式提供給控制器540。
      手機900包括液晶面板512。液晶面板512由源極驅(qū)動器520和柵極驅(qū)動器530驅(qū)動。液晶面板512包括多條柵極線、多條源極線、以及多個像素。
      控制器540連接于源極驅(qū)動器520和柵極驅(qū)動器530上,向源極驅(qū)動器520提供RGB格式的顯示數(shù)據(jù)。
      電源電路542連接于源極驅(qū)動器520和柵極驅(qū)動器530上,向各驅(qū)動器提供驅(qū)動用的電源電壓。
      主機940與控制器540連接。主機940控制控制器540。另外主機940可將通過天線960接收的顯示數(shù)據(jù)經(jīng)調(diào)制解調(diào)部950解調(diào)后,提供給控制器540。控制器540基于該顯示數(shù)據(jù),通過源極驅(qū)動器520和柵極驅(qū)動器530在液晶面板512上顯示。
      主機940可將在照相機模塊910上生成的顯示數(shù)據(jù)經(jīng)調(diào)制解調(diào)部950解調(diào)后,通過天線960指示發(fā)送向其他的通信裝置。
      主機940基于來自操作輸入部970的操作信息,進行顯示數(shù)據(jù)的收發(fā)處理、照相機模塊910的攝像、以及液晶面板512的顯示處理。
      另外,本發(fā)明并不限定于上述的實施例,在本發(fā)明的宗旨范圍內(nèi)可以有各種變形。例如,本發(fā)明并不僅限于適用于上述的液晶顯示面板的驅(qū)動,也適用于場致發(fā)光、等離子體顯示裝置的驅(qū)動。
      另外,本發(fā)明中,涉及從屬權(quán)利要求的發(fā)明,可以省略從屬的權(quán)利要求的構(gòu)成要件的一部分。另外,本發(fā)明的獨立權(quán)利要求1所涉及的發(fā)明要部也可以從屬于其他獨立權(quán)利要求。
      附圖標記說明510 液晶裝置 512 液晶面板520 源極驅(qū)動器530 柵極驅(qū)動器540 控制器542 電源電路600 顯示數(shù)據(jù)RAM 602 行地址電路604 列地址電路606 I/O緩沖器608 顯示數(shù)據(jù)鎖存電路 610 線地址電路620 系統(tǒng)接口電路 622 RGB接口電路624 控制邏輯電路 630 柵極驅(qū)動器控制電路640 顯示定時發(fā)生電路 642 振蕩電路650 驅(qū)動電路 660 內(nèi)部電源電路662 基準電壓發(fā)生電路 690 驅(qū)動模式設(shè)置寄存器CLKL液晶電容 CSKL輔助電容DAC1~DACN電壓選擇電路DFF1~DFF6D型觸發(fā)器G1~GM柵極線
      HSW1~HSW5、VSW1開關(guān)元件INV1反相電路LAT1~LATN鎖存器LCK、LCK1 鎖存時鐘脈沖LST1~LST6第一~第六電平移位器L/S1~L/SN電平移位電路 MASK1~MASKN屏蔽電路MODE 驅(qū)動模式信號 OPAMP1運算放大器OUT1~OUTN輸出電路 PEKL像素電極S1~SN柵極線TFTKL薄膜晶體管VCOM 對置電極 VDDHS 高電位側(cè)電源電壓VSET1電壓設(shè)置電路VSS 低電位側(cè)電源電壓
      權(quán)利要求
      1.一種源極驅(qū)動器,用于驅(qū)動光電裝置的源極線,其特征在于,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二驅(qū)動模式;第一~第m電平移位器,各電平移位器用于變換m位顯示數(shù)據(jù)的各位的信號的振幅,其中,m是大于等于2的整數(shù);運算放大器,當(dāng)通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于與所述第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,當(dāng)通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將所述顯示數(shù)據(jù)的高n位的數(shù)據(jù)所對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,n<m,n為整數(shù),其中,當(dāng)設(shè)置為所述第二驅(qū)動模式時,第一~第(m-n)電平移位器的輸入信號被固定,所述第一~第(m-n)電平移位器在所述第一~第m電平移位器中,用于變換所述顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      2.一種源極驅(qū)動器,用于驅(qū)動光電裝置的源極線,其特征在于,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二的驅(qū)動模式;第一~第m鎖存器,在鎖存時鐘脈沖的上升沿或下降沿的時刻,攝取m位的顯示數(shù)據(jù),其中,m是大于等于2的整數(shù);第一~第m電平移位器,各電平移位器變換攝取到所述第一~第m鎖存器的顯示數(shù)據(jù)的各位的信號的振幅;運算放大器,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于與所述第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將與所述顯示數(shù)據(jù)的高n位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,n<m,n為整數(shù),其中,在設(shè)置為所述第二驅(qū)動模式時,固定第一~第(m-n)鎖存器的鎖存時鐘脈沖,所述第一~第(m-n)鎖存器在所述第一~第m鎖存器中,用于攝取所述顯示數(shù)據(jù)的低(m-n)位的各位的數(shù)據(jù)。
      3.一種源極驅(qū)動器,用于驅(qū)動光電裝置的源極線,其特征在于,包括驅(qū)動模式設(shè)置寄存器,用于設(shè)置第一或第二的驅(qū)動模式;第一~第m電平移位器,各電平移位器變換m位的顯示數(shù)據(jù)的各位的信號的振幅,其中,m是大于等于2的整數(shù);運算放大器,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第一驅(qū)動模式時,基于與所述第一~第m電平移位器的輸出信號對應(yīng)的一個灰階電壓驅(qū)動源極線;以及電壓設(shè)置電路,在通過所述驅(qū)動模式設(shè)置寄存器設(shè)置為所述第二驅(qū)動模式時,將與所述顯示數(shù)據(jù)的高n位的數(shù)據(jù)對應(yīng)的電壓設(shè)置為所述運算放大器的輸出,其中,n<m,n是整數(shù),其中,在設(shè)置所述第二驅(qū)動模式時,停止對第一~第(m-n)電平移位器供給高電位側(cè)電源電壓或低電位側(cè)電源電壓,其中,所述第一~第(m-n)電平移位器在所述第一~第m電平移位器中,用于變換所述顯示數(shù)據(jù)的低(m-n)位的各位的信號的振幅。
      4.根據(jù)權(quán)利要求1至3中任一項所述的源極驅(qū)動器,其特征在于還包括電壓選擇電路,所述電壓選擇電路用于與所述第一~第m電平移位器的輸出信號對應(yīng),從2m種的灰階電壓中選擇一個灰階電壓,其中,所述運算放大器基于通過所述電壓選擇電路選擇的灰階電壓驅(qū)動源極線。
      5.根據(jù)權(quán)利要求1至4中任一項所述的源極驅(qū)動器,其特征在于所述電壓設(shè)置電路將與所述第(m-n+1)~第m電平移位器的輸出信號對應(yīng)的電壓設(shè)置為所述運算放大器的輸出。
      6.根據(jù)權(quán)利要求1至5中任一項所述的源極驅(qū)動器,其特征在于n是1。
      7.一種光電裝置,其特征在于,包括多條源極線;多條柵極線;像素,由所述多條柵極線中的一條和所述多條源極線中的一條確定;柵極驅(qū)動器,用于掃描所述多條柵極線;以及根據(jù)權(quán)利要求1至6中任一項所述的源極驅(qū)動器,用于驅(qū)動所述多條源極線的各源極線。
      8.一種電子設(shè)備,其特征在于,包括根據(jù)權(quán)利要求7所述的光電裝置。
      全文摘要
      本發(fā)明提供了源極驅(qū)動器、包含該源極驅(qū)動器的光電裝置和電子設(shè)備,該源極驅(qū)動器可根據(jù)驅(qū)動模式降低隨著電平移位器的變換動作而消耗的電能。源極驅(qū)動器(520)包括驅(qū)動模式設(shè)置寄存器(690),用于設(shè)置普通驅(qū)動模式或節(jié)能驅(qū)動模式;第一~第六電平移位器LST
      文檔編號G02F1/133GK1758318SQ20051010807
      公開日2006年4月12日 申請日期2005年9月29日 優(yōu)先權(quán)日2004年10月4日
      發(fā)明者仁科多美子, 牧克彥 申請人:精工愛普生株式會社
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1