專利名稱:數(shù)字延時(shí)混響器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及電子音響技術(shù)領(lǐng)域,具體地說是一種數(shù)字延時(shí)混響器。
延時(shí)混響器是音響技術(shù)領(lǐng)域的一個(gè)重要組成部分,其作用是使音色變得豐滿、圓潤、及產(chǎn)生各種特殊效果,以往的延時(shí)混響器多為機(jī)械方式,如彈簧片、鋼板式等。存在著體積大,音響效果差等缺點(diǎn)。近年來,數(shù)字式延時(shí)混響器由于各項(xiàng)音響指標(biāo)較高,已開始應(yīng)用于專業(yè)音響設(shè)備,但由于其電路復(fù)雜,成本高昂,很難應(yīng)用于家用音響設(shè)備。
本實(shí)用新型目的是針對(duì)上述存在問題提供了一個(gè)使數(shù)字式延時(shí)混響器進(jìn)入高、中檔音響設(shè)備的途徑。
本實(shí)用新型技術(shù)解決方案將模擬信號(hào)轉(zhuǎn)換成一位或多位的數(shù)字信號(hào),交替寫入二片RAM存儲(chǔ)器,并交替讀出,重新轉(zhuǎn)換成模擬信號(hào)。
本實(shí)用新型的工作原理如附
圖1所示將模擬信號(hào)由A點(diǎn)輸入“模/數(shù)轉(zhuǎn)換電路”,轉(zhuǎn)換成數(shù)字信號(hào)。同時(shí),“讀寫控制電路”根據(jù)所需的延時(shí)時(shí)間,交替發(fā)出“讀/寫”和“寫/讀”信號(hào),并控制“地址發(fā)生電路”發(fā)出地址信號(hào),將數(shù)字信號(hào)不斷地交替寫入二片RAM存儲(chǔ)器中,并不斷地交替讀出,讀出的數(shù)字信號(hào)通過“數(shù)/模轉(zhuǎn)換電路”,重新轉(zhuǎn)變?yōu)槟M信號(hào)。這樣,便達(dá)到了使模擬信號(hào)在所需時(shí)間內(nèi)延遲的目的。將延遲的信號(hào)由B點(diǎn)與直通的信號(hào)不斷地混合、放大,便構(gòu)成了“數(shù)字延時(shí)混響器”。
本實(shí)用新型的優(yōu)點(diǎn)是體積小、成本低、延時(shí)時(shí)間長、可廣泛應(yīng)用于各種高、中檔音響設(shè)備上。如收、擴(kuò)音機(jī),錄音機(jī),電聲樂器等。
圖1是本實(shí)用新型電路方框圖。
圖2是本實(shí)用新型實(shí)施例1電路示意圖。
圖3是本實(shí)用新型實(shí)施例2電路示意圖。
本實(shí)用新型可用下列方式實(shí)現(xiàn)實(shí)施例1如附圖2所示模擬信號(hào)由A點(diǎn)進(jìn)入模/數(shù)轉(zhuǎn)換集成電路的D端,轉(zhuǎn)換成一位的數(shù)字信號(hào)后,由Q端輸出。F1、F2、F3共同組成“讀寫控制電路”,根據(jù)所需的延時(shí)時(shí)間,交替發(fā)出高、低電位,控制兩片RAM存儲(chǔ)器的讀(R)和寫(W)。并控制地址計(jì)數(shù)器集成電路順序發(fā)出地址信號(hào),將數(shù)字信號(hào)交替寫入2片RAM并交替讀出,讀出的數(shù)字信號(hào)輸入數(shù)/模轉(zhuǎn)換集成電路的D端,重新轉(zhuǎn)換成模擬信號(hào)由Q端輸出。此時(shí),該模擬信號(hào)已較正常信號(hào)延遲了一段時(shí)間,經(jīng)由C1、C2、R1組成的濾波電路濾波后,由B點(diǎn)返回主電路,與直通的信號(hào)按一定比例混合,使產(chǎn)生了混響等各種效果。
實(shí)施例2將數(shù)/模、模/數(shù)轉(zhuǎn)換及地址計(jì)數(shù)電路集成在一塊大規(guī)模集成電路LSI中,其電路形式如附圖3所示模擬信號(hào)從A點(diǎn)進(jìn)入分別由LSI1和LSI2組成的讀/寫及存儲(chǔ)單元。由F1、F2、F3組成的讀/寫控制電路,交替發(fā)出高、低信號(hào),控制兩個(gè)單元交替進(jìn)行讀-寫。即寫-模/數(shù)轉(zhuǎn)換、寫入RAM;讀-從RAM讀出、數(shù)/模轉(zhuǎn)換。轉(zhuǎn)換后的模擬信號(hào)經(jīng)濾波后由B點(diǎn)回到主電路,完成延時(shí)作用。
本延時(shí)器用于數(shù)/模、模/數(shù)轉(zhuǎn)換的數(shù)字信號(hào)可以是一位的,也可以用多位的,(如四位、八位等)加以實(shí)現(xiàn)。
亦可將本延時(shí)器的主體電路集成在一塊或數(shù)塊大規(guī)模集成電路內(nèi)完成。
權(quán)利要求一種采用模/數(shù),數(shù)/模轉(zhuǎn)換電路的數(shù)字式延時(shí)混響器,其特征在于存儲(chǔ)部分采用了兩只相同的RAM存儲(chǔ)器,兩只存儲(chǔ)器的各個(gè)地址信號(hào)引腳均對(duì)應(yīng)連接。
專利摘要數(shù)字延時(shí)混響器,其主要技術(shù)特征在于存貯器部分采用了2塊相同的DRAM,它們的引腳除“讀/寫”控制腳外,其余的相同腳均連接在一起,根據(jù)所需的延時(shí)時(shí)間,交替進(jìn)行“讀”、“寫”操作,使與正常模擬信號(hào)同步的數(shù)字信號(hào)連續(xù)寫入和延遲的數(shù)字信號(hào)連續(xù)讀出,并轉(zhuǎn)換成模擬信號(hào),與直通信號(hào)按一定比例疊加后,便構(gòu)成了“數(shù)字延時(shí)混響器”。
文檔編號(hào)G10H7/00GK2060933SQ8921105
公開日1990年8月22日 申請(qǐng)日期1989年1月12日 優(yōu)先權(quán)日1989年1月12日
發(fā)明者葉長林 申請(qǐng)人:葉長林