国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      測(cè)試包含快速周邊組件互連裝置的主機(jī)板的方法及裝置的制作方法

      文檔序號(hào):6137175閱讀:366來(lái)源:國(guó)知局
      專(zhuān)利名稱(chēng):測(cè)試包含快速周邊組件互連裝置的主機(jī)板的方法及裝置的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種采用快速周邊組件互連(PCI Express)總線(xiàn)的主機(jī)板,特別是涉及一種用以測(cè)試該主機(jī)板的實(shí)體連結(jié)路徑的方法及相關(guān)裝置。
      背景技術(shù)
      隨著科技的發(fā)展,在個(gè)人計(jì)算機(jī)系統(tǒng)及周邊裝置中,互連接口所要求的頻寬及速度越來(lái)越高。已知周邊組件互連(PCI,Peripheral ComponentInterconnect)總線(xiàn)的低數(shù)據(jù)傳輸速率已造成發(fā)展較高速計(jì)算機(jī)系統(tǒng)的瓶頸,一操作于66MHz時(shí)鐘周期的標(biāo)準(zhǔn)64位周邊組件互連(PCI)只有533MB/s的數(shù)據(jù)傳輸速率,使得計(jì)算機(jī)系統(tǒng)中的軟件及周邊裝置的發(fā)展受限。
      由上可知,隨著計(jì)算機(jī)系統(tǒng)中各組件的數(shù)據(jù)處理能力不斷提升,周邊組件互連(PCI)總線(xiàn)的負(fù)擔(dān)也隨之加重,因此第三代輸入/輸出接口(3rdgeneration input and output,3GIO),亦即快速周邊組件互連(PCIExpress)總線(xiàn)正不斷發(fā)展來(lái)取代已知周邊組件互連(PCI)總線(xiàn)以提供所需的大量頻寬。如業(yè)界所已知,快速周邊組件互連(PCI Express)總線(xiàn)可利用更高的運(yùn)作時(shí)鐘以及應(yīng)用更多的數(shù)據(jù)信道(Lane)來(lái)提升其效能。更多的數(shù)據(jù)信道(Lane)可用來(lái)產(chǎn)生一輸入及輸出互連,而該輸入及輸出互連的頻寬是線(xiàn)性可計(jì)算的。第一代快速周邊組件互連(PCI Express)技術(shù)可提供每一方向每一數(shù)據(jù)信道每秒2.5GB的原始頻寬,因而大大地改善了計(jì)算機(jī)系統(tǒng)的效能,特別是在圖形處理方面。
      由于目前周邊組件互連(PCI)為市場(chǎng)的主流,未來(lái)勢(shì)必會(huì)有越來(lái)越多兼容于快速周邊組件互連(PCI Express)的裝置上市,因此需要適當(dāng)?shù)姆椒肮ぞ?,用以?duì)新發(fā)展的快速周邊組件互連(PCI Express)裝置進(jìn)行測(cè)試。也就是說(shuō),目前需要一種有效率的方法及其相關(guān)裝置,用以在一使用快速周邊組件互連(PCI Express)裝置的主機(jī)板上,測(cè)試實(shí)體快速周邊組件互連(PCI Express)連結(jié)路徑。

      發(fā)明內(nèi)容
      因此,本發(fā)明的主要目的是提供一種測(cè)試包含快速周邊組件互連裝置的主機(jī)板的方法及其相關(guān)裝置。
      本發(fā)明披露了一種用來(lái)測(cè)試一主機(jī)板上至少一實(shí)體連結(jié)及一快速周邊組件互連(PCI Express)裝置的方法,該方法包含有將一測(cè)試卡電連至該主機(jī)板上一預(yù)設(shè)輸入及輸出端口;其中,該測(cè)試卡包含一快速周邊組件互連(PCI Express)測(cè)試裝置;將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連(PCI Express)裝置;由該測(cè)試卡通過(guò)該實(shí)體連結(jié)由該主機(jī)板上的快速周邊組件互連(PCI Express)裝置接收一測(cè)試結(jié)果模式;以及檢查該測(cè)試結(jié)果模式以判斷該主機(jī)板上的該實(shí)體連結(jié)的缺點(diǎn)。
      本發(fā)明披露一種用以測(cè)試一主機(jī)板上至少一實(shí)體連結(jié)及一快速周邊組件互連(PCI Express)裝置的測(cè)試系統(tǒng),該系統(tǒng)包含有一處理器;至少一可由該處理器存取的存儲(chǔ)裝置;一連結(jié)組件,用以電連至該主機(jī)板上至少一預(yù)設(shè)可程序化輸入及輸出端口,以通過(guò)該實(shí)體連結(jié)電連至該主機(jī)板上的快速周邊組件互連(PCI Express)裝置;以及至少一快速周邊組件互連(PCI Express)測(cè)試裝置;其中,藉由該處理器的控制,該快速周邊組件互連(PCI Express)測(cè)試裝置傳送至少一可程序化測(cè)試模式至該主機(jī)板上的快速周邊組件互連(PCI Express)裝置并通過(guò)該實(shí)體連結(jié)接收一測(cè)試結(jié)果模式以判斷該主機(jī)板上該實(shí)體連結(jié)的缺點(diǎn)。


      圖1為一已知計(jì)算機(jī)系統(tǒng)的各組件的示意圖。
      圖2為一已知具有一快速周邊組件互連(PCI Express)總線(xiàn)的主機(jī)板的各組件示意圖。
      圖3為一已知具有多個(gè)速周邊組件互連(PCI Express)連接器及一快速周邊組件互連(PCI Express)裝置的主機(jī)板的俯視示意圖。
      圖4為一采用已知回路返回測(cè)試法的測(cè)試系統(tǒng)的示意圖。
      圖5為本發(fā)明一實(shí)施例測(cè)試系統(tǒng)的示意圖。
      圖6為本發(fā)明一實(shí)施例測(cè)試流程的示意圖。
      附圖符號(hào)說(shuō)明100、200 計(jì)算機(jī)系統(tǒng)102、202、514 中央處理器104、204 存儲(chǔ)器模塊106 顯示卡206 快速周邊組件互連顯示卡207、304、400、506、518 快速周邊組件互連裝置108、208 存儲(chǔ)器橋路芯片110、212 硬盤(pán)112 輸入及輸出裝置114、210、214 輸入及輸出橋路芯片116 周邊組件互連端口118、216 通用序列總線(xiàn)端口220 高速以太網(wǎng)絡(luò)卡300 主機(jī)板302 快速周邊組件互連連結(jié)器306、512 實(shí)體連結(jié)路徑402、510、520 傳輸端404、508、522 接收端500 測(cè)試系統(tǒng)502 測(cè)試模塊504 主機(jī)板516 只讀存儲(chǔ)器600 流程601、602、604、606、608、610、612、614、616、618、620 步驟具體實(shí)施方式
      請(qǐng)參考圖1,圖1為一已知計(jì)算機(jī)系統(tǒng)100的功能方塊圖。計(jì)算機(jī)系統(tǒng)100中需要一些基本裝置,如一中央處理器102、一存儲(chǔ)器模塊104及一設(shè)于主機(jī)板上的一顯示卡106。為使計(jì)算機(jī)正確運(yùn)作,這些裝置通過(guò)芯片組進(jìn)行連結(jié),如存儲(chǔ)器橋路芯片108。藉由存儲(chǔ)器橋路芯片108,中央處理器102可于執(zhí)行寫(xiě)入或讀取存儲(chǔ)器模塊104時(shí),計(jì)算并解出相關(guān)的算法。系統(tǒng)存儲(chǔ)器(如存儲(chǔ)器模塊104)通常是隨機(jī)存取存儲(chǔ)器,且直接安裝在主機(jī)板上。存儲(chǔ)器橋路芯片108也可通過(guò)一較高頻寬的連結(jié),將顯示畫(huà)面數(shù)據(jù)傳至顯示卡106。舉例來(lái)說(shuō),加速圖形連接端口(accelerated graphicsport,AGP)的結(jié)構(gòu)就可提供上述的較高頻寬的連結(jié),而計(jì)算機(jī)顯示器可連結(jié)至顯示卡106以顯示相關(guān)畫(huà)面。
      當(dāng)然,計(jì)算機(jī)系統(tǒng)可能需要提供其它輸入及輸出裝置的連結(jié),以對(duì)該計(jì)算機(jī)系統(tǒng)輸入或輸出數(shù)據(jù)。這些輸入及輸出裝置可能是一光驅(qū)、一軟盤(pán)機(jī)及一硬盤(pán)110。根據(jù)不同使用者的需求,這些裝置可以是一計(jì)算機(jī)系統(tǒng)中最重要的裝置之一。舉例來(lái)說(shuō),硬盤(pán)110可以永久儲(chǔ)存數(shù)據(jù),即便是計(jì)算機(jī)系統(tǒng)100關(guān)閉電源以后,硬盤(pán)110還是可以保存所記錄的數(shù)據(jù)。在圖1中,區(qū)塊112用以表示連結(jié)至計(jì)算機(jī)系統(tǒng)100的本地輸入及輸出裝置。如一輸入及輸出橋路芯片114的芯片組,可使存儲(chǔ)器橋路芯片108對(duì)本地輸入及輸出裝置執(zhí)行輸入及輸出運(yùn)算。而電連于輸入及輸出橋路芯片114的周邊組件互連(PCI)端口116可讓使用者直接增加其它裝置至計(jì)算機(jī)系統(tǒng)100中,如調(diào)制解調(diào)器、網(wǎng)絡(luò)卡等常見(jiàn)的周邊組件互連(PCI)裝置。
      計(jì)算機(jī)技術(shù)的持續(xù)發(fā)展,使得人們生活越來(lái)越便利,因此能同時(shí)滿(mǎn)足便利性及易使用性的裝置也就一直被人們所期待。這樣的需求產(chǎn)生了通用序列總線(xiàn)(USB,Universal Serial Bus)的接口。在圖1中,使用者可通過(guò)通用序列總線(xiàn)(USB)端口118將相關(guān)計(jì)算機(jī)外接產(chǎn)品直接電連至計(jì)算機(jī)系統(tǒng)100中,而不用安裝在主機(jī)板上。由于這類(lèi)通用序列總線(xiàn)(USB)端口118通常設(shè)在計(jì)算機(jī)系統(tǒng)100的機(jī)殼外,因此使用者可以方便地使用通用序列總線(xiàn)(USB)端口118。輸入及輸出橋路芯片114可將電連至通用序列總線(xiàn)(USB)端口118的裝置,視為輸入及輸出裝置而與計(jì)算機(jī)系統(tǒng)100交換數(shù)據(jù)。
      請(qǐng)參考圖2,圖2為采用已知快速周邊組件互連(PCI Express)總線(xiàn)的計(jì)算機(jī)系統(tǒng)200的示意圖。如同圖1所示的計(jì)算機(jī)系統(tǒng)100,計(jì)算機(jī)系統(tǒng)200亦需要一些主要裝置,如一中央處理器202、一存儲(chǔ)器模塊204及一安裝于主機(jī)板上的顯示卡206。由于科技不斷的進(jìn)步,計(jì)算機(jī)系統(tǒng)中各裝置與芯片組間連結(jié)的頻寬已可大幅增加,如計(jì)算機(jī)系統(tǒng)200中一存儲(chǔ)器橋路芯片208及一輸入及輸出橋路芯片210間的連結(jié)。計(jì)算機(jī)系統(tǒng)200中的主要元件,如中央處理器202、存儲(chǔ)器模塊204、一快速周邊組件互連(PCIExpress)顯示卡206及快速周邊組件互連(PCI)裝置207,仍通過(guò)存儲(chǔ)器橋路芯片208連結(jié)在一起,而計(jì)算機(jī)系統(tǒng)200可通過(guò)輸入及輸出橋路芯片210對(duì)其它裝置執(zhí)行輸入及輸出運(yùn)算。一硬盤(pán)212及其它本地輸入及輸出裝置214(如光驅(qū)及DVD光驅(qū))皆通過(guò)較快的連結(jié)技術(shù)(如SATA,serialAdvanced Technology Attachment)電連至輸入及輸出橋路芯片210。輸入及輸出橋路芯片210亦可通過(guò)較高速的通用序列總線(xiàn)(USB 2.0)端口216電連至其它外部裝置。頻寬較寬的快速周邊組件互連(PCI Express)的裝置與連結(jié)器可以PCI-Express或PCI-X端口218表示,其可使輸入及輸出橋路芯片210有較好的輸入及輸出效能。圖2中,計(jì)算機(jī)系統(tǒng)200亦可包含其它下一代輸入及輸出技術(shù),如一需要極寬頻的高速以太網(wǎng)絡(luò)卡220。
      請(qǐng)參考圖3,圖3為已知兼容于快速周邊組件互連(PCI Express)的主機(jī)板300的俯視圖。主機(jī)板300包含有多個(gè)快速周邊組件互連(PCIExpress)連結(jié)器302及一快速周邊組件互連(PCI Express)裝置304。在圖3中,快速周邊組件互連(PCI Express)連結(jié)器302與快速周邊組件互連(PCI Express)裝置304直接通過(guò)實(shí)體連結(jié)路徑306電連在一起。實(shí)體連結(jié)路徑306必需完整無(wú)缺陷,以保證周邊組件互連(PCI)槽能與周邊組件互連(PCI)裝置正確作用。因此,主機(jī)板的制造商必需對(duì)實(shí)體連結(jié)路徑306執(zhí)行相關(guān)測(cè)試,以保證周邊組件互連(PCI)槽能正確運(yùn)作。
      請(qǐng)參考圖4,圖4為采用已知回路返回測(cè)試(Loopback Test)法測(cè)試快速周邊組件互連(PCI Express)裝置400的示意圖。藉由將快速周邊組件互連(PCI Express)裝置400的一傳輸端402直接電連至一接收端404,已知回路返回測(cè)試(Loopback Test)法可測(cè)試快速周邊組件互連(PCIExpress)裝置400是否正確運(yùn)作。也就是說(shuō),由傳輸端402輸出的訊號(hào)通過(guò)回路傳送至接收端404,因此快速周邊組件互連(PCI Express)裝置400可自我測(cè)試其可靠性。然而,上述的回路返回測(cè)試法在測(cè)試使用快速周邊組件互連(PCI Express)裝置的主機(jī)板時(shí)卻有許多限制,因?yàn)樵摲椒o(wú)法測(cè)試連結(jié)快速周邊組件互連(PCI Express)裝置的實(shí)體快速周邊組件互連(PCI Express)路徑,而只能測(cè)試快速周邊組件互連(PCI Express)裝置的某些功能。
      請(qǐng)參考圖5,圖5為本發(fā)明一實(shí)施例測(cè)試系統(tǒng)500的示意圖。測(cè)試系統(tǒng)500通過(guò)介于一測(cè)試模塊502與一主機(jī)板504間的實(shí)體測(cè)試連結(jié),測(cè)試主機(jī)板504上一快速周邊組件互連(On-board PCI Express)裝置506的效能??焖僦苓吔M件互連(PCI Express)裝置506包含一接收端508及一傳輸端510,其可以是一存儲(chǔ)器橋路芯片、輸入及輸出橋路、移動(dòng)塢(MobileDocking)、顯示接口及其它芯片組或接口。接收端508用以通過(guò)一實(shí)體連結(jié)路徑512接收一外部裝置的數(shù)據(jù),而傳輸端510用以通過(guò)實(shí)體連結(jié)路徑512將訊號(hào)傳至外部裝置。
      測(cè)試模塊502可包含一中央處理器(Central Processing Unit)514、一只讀存儲(chǔ)器(Read Only Memory)516、一快速周邊組件互連(PCI Express)裝置518、一傳輸端520及一接收端522。中央處理器514可控制或指示快速周邊組件互連(PCI Express)裝置518產(chǎn)生一嵌入式測(cè)試位序列,而只讀存儲(chǔ)器516則用以支持中央處理器514的運(yùn)作。快速周邊組件互連(PCIExpress)裝置518將嵌入式測(cè)試位序列傳至傳輸端520并導(dǎo)引至欲傳的目地。嵌入式測(cè)試位序列為一串位,用以測(cè)試主機(jī)板504的實(shí)體連結(jié)路徑512及主機(jī)板504上的快速周邊組件互連(PCI Express)裝置506的狀態(tài)。這些測(cè)試位序列可為電氣和電子工程師協(xié)會(huì)(IEEE,Institute of Electricaland Electronic Engineers)所規(guī)范的測(cè)試模式(Test Pattern),或由個(gè)別廠商所規(guī)定的測(cè)試模式用以測(cè)試一快速周邊組件互連(PCI Express)裝置,而這些測(cè)試模式可程序化并可改變。除此之外,由于不同主機(jī)板廠所生產(chǎn)的主機(jī)板可能有不同的延遲,因此測(cè)試模塊502可使用一時(shí)序測(cè)試模式以檢測(cè)延遲信息。
      測(cè)試模塊502可以插在主機(jī)板504的一個(gè)槽或一可程序化輸入及輸出端口。因此,若要測(cè)式主機(jī)板上某個(gè)槽的狀態(tài),只要將測(cè)試模塊插入該槽即可。傳輸端520可通過(guò)測(cè)試模塊502的金手指(Finger)部分輸出訊號(hào),而接收端522亦可通過(guò)測(cè)試模塊502的金手指(Finger)部分接收訊號(hào)。同樣的,實(shí)體連結(jié)512的輸出端510及接收端508可通過(guò)主機(jī)板上該槽的槽壁的接腳輸出及接收訊號(hào)。每一金手指均符合槽中對(duì)應(yīng)的接腳。當(dāng)測(cè)試模塊502插入一槽后而在快速周邊組件互連(PCI Express)測(cè)試裝置傳送可程序化測(cè)試模式前,快速周邊組件互連(PCI Express)測(cè)試裝置會(huì)接收到指令而通過(guò)主機(jī)板504上的實(shí)體連結(jié)路徑建立一介于傳輸端520與接收端522間的連結(jié)。因此,數(shù)據(jù)鏈路形成于主機(jī)板上傳輸端520與接收端508之間以及模塊上接收端522與傳輸端510之間。特別注意的是,數(shù)據(jù)鏈路可以通過(guò)外接的連接器及轉(zhuǎn)接器而無(wú)需將測(cè)試模塊502插在主機(jī)板504上。
      在測(cè)試主機(jī)板504時(shí),與測(cè)試模塊502的數(shù)據(jù)鏈路會(huì)先被建立,而模塊上的快速周邊組件互連(PCI Express)裝置518由傳輸端520通過(guò)實(shí)體連結(jié)路徑512傳送嵌入式測(cè)試位序列至主機(jī)板的接收端508。然后,主機(jī)板上的快速周邊組件互連(PCI Express)裝置506由傳輸端510通過(guò)實(shí)體連結(jié)路徑512傳送該嵌入式測(cè)試位序列至模塊的接收端522。最后,模塊上的快速周邊組件互連(PCI Express)裝置518比較已傳送的與所接收到的嵌入式測(cè)試位序列,以判斷主機(jī)板上的快速周邊組件互連(PCI Express)裝置506與實(shí)體快速周邊組件互連(PCI Express)連結(jié)路徑512是否正確將嵌入式測(cè)試位序列傳至應(yīng)傳的目地。
      本發(fā)明的主要目的之一是提供一種主機(jī)板504上的簡(jiǎn)易測(cè)試,用以判斷主機(jī)板上的快速周邊組件互連(PCI Express)裝置506與實(shí)體連結(jié)路徑512是否正確運(yùn)作,而嵌入式測(cè)試位序列可以是任意二進(jìn)制位串。同時(shí),為了簡(jiǎn)化測(cè)試模塊502的系統(tǒng)需求以減少測(cè)試成本,嵌入式測(cè)試位序列不需包含所有用來(lái)測(cè)試快速周邊組件互連(PCI Express)裝置506所有功能的指令。
      嵌入式測(cè)試位序列是由測(cè)試模塊502傳送至主機(jī)板504,再由主機(jī)板504回傳至測(cè)試模塊502。測(cè)試模塊502不一定需要連結(jié)至其它用來(lái)分析主機(jī)板504所有功能的外接計(jì)算機(jī),其只需要將測(cè)試模塊502輸出的測(cè)試位序列,經(jīng)由實(shí)體快速周邊組件互連(PCI Express)連結(jié)路徑512后,回傳至測(cè)試模塊502即可。
      請(qǐng)參考圖6,圖6為本發(fā)明測(cè)試流程600的示意圖。流程600包含有以下步驟步驟601開(kāi)始;步驟602中央處理器傳送指令;步驟604由模塊上的快速周邊組件互連(PCI Express)裝置產(chǎn)生測(cè)試數(shù)據(jù);步驟606模塊上的傳輸端傳輸測(cè)試數(shù)據(jù);步驟608測(cè)試數(shù)據(jù)送至主機(jī)板上的快速周邊組件互連(PCI Express)裝置;步驟610測(cè)試數(shù)據(jù)送至主機(jī)板上的傳輸端;步驟612測(cè)試數(shù)據(jù)由主機(jī)板上的傳輸端傳至模塊上的接收端;步驟614測(cè)試數(shù)據(jù)回傳至模塊上的快速周邊組件互連(PCI Express);步驟616模塊上的快速周邊組件互連(PCI Express)裝置檢驗(yàn)回傳的測(cè)試數(shù)據(jù);步驟618是否有其它測(cè)試;步驟620結(jié)束。
      流程600用以測(cè)試主機(jī)板上一槽的狀態(tài)。步驟601表示流程600的開(kāi)始,即當(dāng)測(cè)試模塊連結(jié)至主機(jī)板的一槽。然后,在步驟602中,中央處理器傳送一訊號(hào)至主機(jī)板上的快速周邊組件互連(PCI Express)裝置以設(shè)定一測(cè)試模式,中央處理器并傳送一指令至模塊上的快速周邊組件互連(PCIExpress)裝置以傳送存在只讀存儲(chǔ)器中的數(shù)據(jù)。步驟604表示由模塊上的快速周邊組件互連(PCI Express)裝置傳出的數(shù)據(jù)會(huì)抵達(dá)模塊的傳輸端。當(dāng)測(cè)試模塊連結(jié)至主機(jī)板時(shí),模塊的傳輸端與主機(jī)板上快速周邊組件互連(PCI Express)裝置的接收端之間會(huì)通過(guò)一實(shí)體連結(jié)路徑建立連結(jié)。因此,在步驟606中,測(cè)試數(shù)據(jù)傳至主機(jī)板。由于本測(cè)試的目的是快速測(cè)試快速周邊組件互連(PCI Express)裝置與主機(jī)板的實(shí)體數(shù)據(jù)路徑,因此步驟608及610表示測(cè)試數(shù)據(jù)如何通過(guò)實(shí)體連結(jié)路徑傳至主機(jī)板上快速周邊組件互連(PCI Express)裝置的接收端,并通過(guò)實(shí)體連結(jié)路徑由主機(jī)板上快速周邊組件互連(PCI Express)裝置的傳輸端傳送出去。在步驟612中,回傳的測(cè)試數(shù)據(jù)會(huì)抵達(dá)模塊的接收端。在步驟614,測(cè)試數(shù)據(jù)回傳至模塊上的快速周邊組件互連(PCI Express)。在步驟616中,傳送到主機(jī)板后回傳的測(cè)試數(shù)據(jù)可與傳送的數(shù)據(jù)作比較。若回傳的數(shù)據(jù)與傳送的數(shù)據(jù)相吻合,表示測(cè)試成功,且主機(jī)板上的快速周邊組件互連(PCI Express)裝置及連結(jié)路徑正確運(yùn)作。若需要執(zhí)行其它測(cè)試,則在步驟618中,可判斷是否要回到步驟602。若無(wú)其它測(cè)試要執(zhí)行,則流程600進(jìn)入步驟620,而測(cè)試模塊可與主機(jī)板斷線(xiàn)。
      如前所示,本發(fā)明測(cè)試模塊將一嵌入式測(cè)試位序列通過(guò)一主機(jī)板上的快速周邊組件互連(PCI Express)裝置及實(shí)體連結(jié)路徑形成回路。嵌入式測(cè)試位序列是一預(yù)先程序化無(wú)特定功能的訊號(hào)串,用以檢測(cè)實(shí)體快速周邊組件互連(PCI Express)總線(xiàn)的效能,而無(wú)需主機(jī)板上裝置的完整檢查。如此一來(lái),將測(cè)試模塊的系統(tǒng)需求減少至一極小的程度,從而以一種有效率的方式測(cè)試主機(jī)板上實(shí)體快速周邊組件互連(PCI Express)連結(jié)路徑。
      藉由一電連于一可程序化的輸入及輸出端口的測(cè)試模塊,本發(fā)明可通過(guò)設(shè)于主機(jī)板上的實(shí)體連結(jié)路徑及快速周邊組件互連(PCI Express)裝置,傳送測(cè)試數(shù)據(jù)。其中,該測(cè)試數(shù)據(jù)是由測(cè)試模塊中一快速周邊組件互連(PCIExpress)裝置所輸出。一旦該測(cè)試數(shù)據(jù)通過(guò)主機(jī)板上的快速周邊組件互連(PCI Express)裝置及連結(jié)路徑,該數(shù)據(jù)會(huì)回傳至模塊中的快速周邊組件互連(PCI Express)裝置以進(jìn)行一比較測(cè)試。由比較測(cè)試所輸出的比較結(jié)果會(huì)判斷實(shí)體連結(jié)及主機(jī)板的快速周邊組件互連(PCI Express)裝置是否正確運(yùn)作。
      相較于已知技術(shù)的執(zhí)行卡,本發(fā)明最能節(jié)省成本及增加效率是于只有主機(jī)板的實(shí)體連結(jié)路徑需要被測(cè)試時(shí)。本發(fā)明不僅可測(cè)試裝置,更可測(cè)試已知回路法無(wú)法測(cè)試的實(shí)體連結(jié)路徑。因此,本發(fā)明特別適合于快速檢測(cè)主機(jī)板中的快速周邊組件互連(PCI Express)總線(xiàn)。
      上述的圖標(biāo)中以一測(cè)試結(jié)構(gòu)的快速周邊組件互連(PCI Express)裝置作為例子。本發(fā)明的測(cè)試方法及硬件結(jié)構(gòu)可采一測(cè)試模塊,通過(guò)欲被檢測(cè)的機(jī)載裝置及各種接收電路板上的實(shí)體連結(jié)路徑循環(huán)一測(cè)試模式。舉例來(lái)說(shuō),該接收電路板可以是一交換機(jī)系統(tǒng)的背部平面,而該電路板上欲被檢測(cè)的裝置可以是任何種類(lèi)的一種,只要其包含可與該測(cè)試模塊串連以交換數(shù)據(jù)的模塊。該測(cè)試模塊可包含其它相似的裝置用以啟始及結(jié)束數(shù)據(jù)的交換。其中,該測(cè)試模式是可預(yù)先程序化的,用以檢測(cè)該實(shí)體連結(jié)路徑的效能,而無(wú)需一電路板上裝置的完整檢查。
      以上所述僅為本發(fā)明的較佳實(shí)施例,凡依本發(fā)明的權(quán)利要求所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
      權(quán)利要求
      1.一種用來(lái)測(cè)試一主機(jī)板上至少一實(shí)體連結(jié)及一快速周邊組件互連裝置的方法,該方法包含有將一測(cè)試卡電連至該主機(jī)板上一預(yù)設(shè)輸入及輸出端口,其中,該測(cè)試卡包含一快速周邊組件互連測(cè)試裝置;將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連裝置;由該測(cè)試卡通過(guò)該實(shí)體連結(jié)由該主機(jī)板上的快速周邊組件互連裝置接收一測(cè)試結(jié)果模式;以及檢查該測(cè)試結(jié)果模式以判斷該主機(jī)板上的該實(shí)體連結(jié)的缺點(diǎn)。
      2.如權(quán)利要求1所述的方法,其中該預(yù)設(shè)測(cè)試模式為一可程序化測(cè)試模式。
      3.如權(quán)利要求1所述的方法,其中于將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連裝置時(shí),還包含于該測(cè)試卡與該主機(jī)板上的快速周邊組件互連裝置之間交換一可程序化的時(shí)序測(cè)試模式,用以檢測(cè)該實(shí)體連結(jié)及該主機(jī)板上的快速周邊組件互連裝置的一延遲信息。
      4.如權(quán)利要求1所述的方法,其中于將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連裝置時(shí),還包含由一處理器由該測(cè)試卡中一存儲(chǔ)裝置取得該預(yù)設(shè)測(cè)試模式。
      5.如權(quán)利要求4所述的方法,其中于將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連裝置時(shí),還包含通過(guò)該快速周邊組件互連測(cè)試裝置的一傳輸端傳送該預(yù)設(shè)測(cè)試模式。
      6.如權(quán)利要求1所述的方法,其中于由該測(cè)試卡通過(guò)該實(shí)體連結(jié)由該主機(jī)板上的快速周邊組件互連裝置接收一測(cè)試結(jié)果模式時(shí),還包含通過(guò)該快速周邊組件互連測(cè)試裝置的一接收端接收該預(yù)設(shè)測(cè)試模式。
      7.一種用以測(cè)試一主機(jī)板上至少一實(shí)體連結(jié)及一快速周邊組件互連裝置的測(cè)試系統(tǒng),該系統(tǒng)包含有一處理器;至少一可由該處理器存取的存儲(chǔ)裝置;一連結(jié)組件,用以電連至該主機(jī)板上至少一預(yù)設(shè)可程序化輸入及輸出端口,以通過(guò)該實(shí)體連結(jié)電連至該主機(jī)板上的快速周邊組件互連裝置;以及至少一快速周邊組件互連測(cè)試裝置;其中,藉由該處理器的控制,該快速周邊組件互連測(cè)試裝置傳送至少一可程序化測(cè)試模式至該主機(jī)板上的快速周邊組件互連裝置并通過(guò)該實(shí)體連結(jié)接收一測(cè)試結(jié)果模式以判斷該主機(jī)板上該實(shí)體連結(jié)的缺點(diǎn)。
      8.如權(quán)利要求7所述的測(cè)試系統(tǒng),其中,該快速周邊組件互連測(cè)試裝置還可于傳送該可程序化測(cè)試模式前建立一介于該快速周邊組件互連測(cè)試裝置的一傳輸端及一接收端的聯(lián)機(jī)。
      9.如權(quán)利要求7所述的測(cè)試系統(tǒng),其中,該快速周邊組件互連測(cè)試裝置還與該主機(jī)板上的快速周邊組件互連裝置交換一可程序化時(shí)序測(cè)試模式,用以檢測(cè)該實(shí)體連結(jié)及該主機(jī)板上的快速周邊組件互連裝置的一延遲信息。
      10.如權(quán)利要求7所述的測(cè)試系統(tǒng),其中該實(shí)體連結(jié)包含一介于該主機(jī)板上的快速周邊組件互連裝置的一或多個(gè)輸入及輸出接腳與該連結(jié)組件之間的連結(jié)。
      全文摘要
      本發(fā)明提供一種測(cè)試一主機(jī)板上至少一實(shí)體連結(jié)及一快速周邊組件互連(PCI Express)裝置的方法。該方法包含有將一測(cè)試卡電連至該主機(jī)板上一預(yù)設(shè)輸入及輸出端口;其中,該測(cè)試卡包含一快速周邊組件互連(PCIExpress)測(cè)試裝置;將至少一預(yù)設(shè)測(cè)試模式由該測(cè)試卡傳至該主機(jī)板上的快速周邊組件互連(PCI Express)裝置;由該測(cè)試卡通過(guò)該實(shí)體連結(jié)由該主機(jī)板上的快速周邊組件互連(PCI Express)裝置接收一測(cè)試結(jié)果模式;以及檢查該測(cè)試結(jié)果模式以判斷該主機(jī)板上的該實(shí)體連結(jié)的缺點(diǎn)。
      文檔編號(hào)G01R31/04GK1645337SQ20051000935
      公開(kāi)日2005年7月27日 申請(qǐng)日期2005年2月17日 優(yōu)先權(quán)日2004年4月16日
      發(fā)明者賴(lài)瑾, 曾紋郁 申請(qǐng)人:威盛電子股份有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1