專利名稱:電壓檢測電路以及使用該電路的電池裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種檢測出電池等的電壓,并輸出表示該電壓相對(duì)給定電壓是偏高還是偏低的信號(hào)的電壓檢測電路以及能夠充分發(fā)揮電池的能力的適于電池搭載機(jī)器的電池裝置。
背景技術(shù):
以前,這種電壓檢測電路以及使用它的電池裝置,公知的例如有專利文獻(xiàn)1中所公布的裝置。作為其中之一例,圖4中示出了電壓檢測電路以及使用它的電池裝置。該電池裝置101由電壓檢測電路102、生成其輸入電壓VBAT并且一端接地的串聯(lián)連接的電阻104、105、以及與其另一端相連接的成為電池搭載機(jī)器的電源的電池103構(gòu)成。電池103的電壓被串聯(lián)連接的電阻104、105所分壓,其電壓作為輸入電壓VBAT輸入給電壓檢測電路102。電壓檢測電路102將該輸入電壓VBAT與檢測閾值電壓VTH進(jìn)行比較。如果輸入電壓VBAT高于檢測閾值電壓VTH,便判斷有電池剩余量,從輸出端子OUT輸出該電壓檢測結(jié)果的高電平。反之,如果輸入電壓VBAT低于檢測閾值電壓VTH,便判斷沒有電池剩余量,從輸出端子OUT輸出該電壓檢測結(jié)果的低電平。另外,輸出端子OUT與構(gòu)成電池搭載機(jī)器的其他電子部件(未圖示)相連接。
電壓檢測電路102,由根據(jù)輸入電壓VBAT上升(從低電壓變化到高電壓)的情況與下降(從高電壓變化到低電壓)的情況,有選擇地生成分別不同的閾值電壓(高側(cè)與低側(cè))的閾值電壓生成器112、將該閾值電壓(檢測閾值電壓Vth)與輸入電壓VBAT進(jìn)行比較的比較器111、將其輸出反相并輸出的反相器124、接收其輸出并從輸出端子OUT輸出電壓檢測結(jié)果的輸出開關(guān)元件113、以及生成基準(zhǔn)電壓VREF的基準(zhǔn)電壓生成器(REF)114構(gòu)成。這里,反相器124的輸出,還進(jìn)行閾值電壓生成器112中的兩個(gè)閾值電壓的選擇。另外,將基準(zhǔn)電壓VREF用作該閾值電壓的基準(zhǔn)。
閾值電壓生成器112與比較器111,實(shí)現(xiàn)輸入電壓檢測的滯后(hysteresis)。通過這樣,防止在輸入電壓VBAT位于檢測閾值電壓VTH附近的情況下,微小的噪聲使得輸出開關(guān)元件113反復(fù)接通/斷開,使得輸出端子OUT的輸出變得不穩(wěn)定。
專利文獻(xiàn)1特開平11-258280號(hào)公報(bào)該電池裝置101,在輸入電壓VBAT上升的情況下選擇高側(cè)的閾值電壓,在下降的情況下選擇低側(cè)的閾值電壓。因此,在取出了電池103時(shí),輸入電壓VBAT下降,因此低側(cè)的閾值電壓,由于在之后將電池103再次裝入時(shí)輸入電壓VBAT上升,因此高側(cè)的閾值電壓,分別變?yōu)樵O(shè)為檢測閾值電壓VTH。
圖5中示出了該輸入電壓VBAT與檢測閾值電壓VTH之間的關(guān)系。圖中,示出了只有很少的電池剩余量的情況,也即在電池103的使用初期從輸入電壓VBAT超過了高側(cè)閾值電壓(例如2.9V)的狀態(tài)開始電壓逐漸下降,下降到高側(cè)的閾值電壓與低側(cè)的閾值電壓(例如2.5V)之間的電壓(例如2.6V)的狀態(tài)的情況。如果取下電池103,輸入電壓VBAT下降,與低側(cè)的閾值電壓相交叉,輸出端子OUT便從高電平變?yōu)榈碗娖?,同時(shí)檢測閾值電壓VTH被設(shè)為高側(cè)的閾值電壓。這樣,如果在輸入電壓VBAT變?yōu)榻拥仉娢?0V)之后,再次安裝同一個(gè)電池103,輸入電壓VBAT便立刻開始上升,超過低側(cè)的閾值電壓。但是,由于達(dá)不到高側(cè)的閾值電壓從而不會(huì)與其相交叉,因此輸出端子OUT保持低電平。所以,電池搭載機(jī)器,在取出電池103之前一直作為有電池剩余量的狀態(tài)進(jìn)行工作,但在一旦將電池103取下之后再次安裝的情況下,就變?yōu)殡姵?03沒有剩余量的狀態(tài),出現(xiàn)電池搭載機(jī)器無法起動(dòng)的現(xiàn)象。因此,電池搭載機(jī)器無法使用到電池103的剩余量的界限,使得電池可使用時(shí)間減少。
發(fā)明內(nèi)容
本發(fā)明鑒于以上問題,目的在于提供一種在安裝在電池搭載機(jī)器中的情況下,能夠可靠地將該電池使用到使用限度的電壓檢測電路以及使用它的電池裝置。
為了解決上述問題,本發(fā)明的理想實(shí)施方式的相關(guān)電壓檢測電路電路,具有輸入電壓比較電路,其對(duì)應(yīng)于將第1閾值電壓或比其低的第2閾值電壓與輸入電壓進(jìn)行比較的輸出,控制輸出開關(guān)元件的導(dǎo)通截止,同時(shí)在輸入電壓從低電壓變化為高電壓并與第1閾值電壓相交叉時(shí),選擇第2閾值電壓,在輸入電壓從高電壓變?yōu)榈碗妷翰⑴c第2閾值電壓相交叉時(shí),選擇第1閾值電壓;以及閾值電壓強(qiáng)制設(shè)定電路,其將低于第2閾值電壓的第3閾值電壓與輸入電壓進(jìn)行比較,在輸入電壓從低電壓變化為高電壓并與第3閾值電壓相交叉時(shí),輸出脈沖,使得從此時(shí)開始的給定的期間內(nèi),輸入電壓比較電路中強(qiáng)制選擇第2閾值電壓;在輸入電壓上升時(shí),在輸入電壓比較電路中將第2閾值電壓與輸入電壓進(jìn)行比較。
該閾值電壓強(qiáng)制設(shè)定電路,最好在輸入電壓從低電壓變化為高電壓并與第3閾值電壓相交叉時(shí),選擇比第3閾值電壓更低的第4閾值電壓,在輸入電壓從高電壓變?yōu)榈碗妷翰⑴c第4閾值電壓相交叉時(shí),選擇第3閾值電壓。
本發(fā)明的理想實(shí)施方式的相關(guān)電池裝置,具有上述的電壓檢測電路;生成其輸入電壓并且一端接地的串聯(lián)連接的電阻;以及與其另一端相連接的電池。
發(fā)明效果本發(fā)明的理想實(shí)施方式的相關(guān)電壓檢測電路以及使用它的電池裝置,設(shè)置比第1與第2閾值電壓低的第3閾值電壓,在輸入電壓的上升時(shí),如果達(dá)到第3閾值電壓,閾值電壓強(qiáng)制設(shè)定電路便將輸入電壓比較電路設(shè)為第2閾值電壓,因此在安裝在電池搭載機(jī)器中的情況下,能夠可靠地將該電池使用到使用限度。
圖1為本發(fā)明的實(shí)施方式的相關(guān)電壓檢測電路以及使用它的電池裝置的電路圖。
圖2為上述的閾值電壓生成器的電路圖。
圖3為上述電壓生成器的動(dòng)作波形圖。
圖4為背景技術(shù)的電壓檢測電路與使用它的電池裝置的電路圖。
圖5為上述電路的動(dòng)作波形圖。
圖中1-電池裝置,2-電壓檢測電路,3-電池,4、5-電阻,7-輸入電壓比較電路,8-閾值電壓強(qiáng)制設(shè)定電路,13-開關(guān)元件,VBAT-輸入電壓,VTH-檢測閾值電壓,Vth1-第1閾值電壓,Vth2-第2閾值電壓,Vth3-第3閾值電壓,Vth4-第4閾值電壓。
具體實(shí)施例方式
下面對(duì)照附圖對(duì)本發(fā)明的最佳實(shí)施方式進(jìn)行說明。圖1為本發(fā)明的實(shí)施方式的電壓檢測電路2與使用它的電池裝置1的電路圖。
該電池裝置1,具有電壓檢測電路2、生成其輸入電壓VBAT并且一端接地的串聯(lián)連接的電阻4、5、以及與其另一端相連接的成為電池搭載機(jī)器的電源的電池3。電池3的電壓被串聯(lián)連接的電阻4、5所分壓,其電壓作為輸入電壓VBAT輸入給電壓檢測電路2。電壓檢測電路2將該輸入電壓VBAT與檢測閾值電壓VTH進(jìn)行比較。如果輸入電壓VBAT高于檢測閾值電壓VTH,便判斷有電池剩余量,從輸出端子OUT輸出該電壓檢測結(jié)果的高電平。反之,如果輸入電壓VBAT低于檢測閾值電壓VTH,便判斷沒有電池剩余量,從輸出端子OUT輸出該電壓檢測結(jié)果的低電平。另外,輸出端子OUT與構(gòu)成電池搭載機(jī)器的其他電子部件(未圖示)相連接。另外,串聯(lián)的電阻4、5的電阻值的比也即分壓比,由構(gòu)成電池搭載機(jī)器的各個(gè)電子部件的規(guī)格決定,另外,為了抑制所流通的直流電流的值,而采用非常大的電阻值。
電壓檢測電路2,具有輸入電壓比較電路7與閾值電壓強(qiáng)制設(shè)定電路8作為主要電路。輸入電壓比較電路7,將第1閾值電壓Vth1或比其低的第2閾值電壓Vth2作為檢測閾值電壓VTH,對(duì)應(yīng)于將其與輸入電壓VTH相比較的輸出,控制輸出開關(guān)元件13的開關(guān)(導(dǎo)通/截止)。同時(shí),輸入電壓比較電路7中,在輸入電壓VBAT上升,也即從低電壓變?yōu)楦唠妷翰⑴c第1閾值電壓Vth1相交叉時(shí),將第2閾值電壓Vth2選擇為檢測閾值電壓VTH,在輸入電壓VBAT下降,也即從高電壓變?yōu)榈碗妷翰⑴c第2閾值電壓Vth2相交叉時(shí),將第1閾值電壓Vth1選擇為檢測閾值電壓VTH。因此,輸入電壓比較電路7具有輸入電壓檢測的滯后,防止在輸入電壓位于檢測閾值電壓VTH附近的情況下,微小的噪聲使得輸出開關(guān)元件13反復(fù)導(dǎo)通/截止,使得輸出端子OUT的輸出變得不穩(wěn)定,在電壓檢測電路2自身以及構(gòu)成電池搭載機(jī)器的各個(gè)電子部件中產(chǎn)生貫通電流或噪聲。另外,輸出開關(guān)元件13,是漏極開路(open drain)的N型MOS晶體管,在電壓檢測電路2的外側(cè)被電阻(未圖示)提升到任一個(gè)電源。
閾值電壓強(qiáng)制設(shè)定電路8,將比第2閾值電壓Vth2低的第3閾值電壓Vth3與輸入電壓VBAT進(jìn)行比較,在輸入電壓VBAT從低電壓變化為高電壓并與第3閾值電壓Vth3相交叉時(shí),為了在從此時(shí)開始給定的期間,在輸入電壓比較電路7中強(qiáng)制選擇第2閾值電壓Vth2,而將脈沖輸出給輸入電壓比較電路7。通過這樣,在輸入電壓VBAT從接地電位開始上升時(shí),輸入電壓比較電路7中,將第2閾值電壓Vth2與輸入電壓VBAT進(jìn)行比較。
進(jìn)而,閾值電壓強(qiáng)制設(shè)定電路8,在輸入電壓VBAT從低電壓變化為高電壓并與第3閾值電壓Vth3相交叉時(shí),選擇比第3閾值電壓Vth3低的第4閾值電壓Vth4,在輸入電壓VBAT從高電壓變化為低電壓并與第4閾值電壓Vth4相交叉時(shí),選擇第3閾值電壓Vth3。因此,閾值電壓強(qiáng)制設(shè)定電路8也具有滯后性,防止在輸入電壓VBAT位于第3閾值電壓Vth3附近的情況下,閾值電壓強(qiáng)制設(shè)定電路8的輸出變得不穩(wěn)定。
更為詳細(xì)地說,電壓檢測電路2具有將輸入電壓比較電路7的輸出反相并輸出的反相器24;根據(jù)該輸出而導(dǎo)通/截止的輸出開關(guān)元件13;被輸入了輸入電壓比較電路7的輸出與閾值電壓強(qiáng)制設(shè)定電路8的輸出,控制輸入電壓比較電路7自身的NOR電路23;以及直接輸入電池3的電壓,生成基準(zhǔn)電壓VREF并輸出的基準(zhǔn)電壓生成器(REF)14。
并且,輸入電壓比較電路7由將第1或第2閾值電壓作為檢測閾值電壓VTH有選擇地生成的閾值電壓生成器12,與將輸入給反相輸入端子的檢測閾值電壓VTH與輸入給同相輸入端子的輸入電壓VBAT進(jìn)行比較的比較器11構(gòu)成。
閾值電壓生成器12如圖2所示,由串聯(lián)在基準(zhǔn)電壓VREF與接地電位之間的串聯(lián)連接的電阻31、32,以及與電阻31并聯(lián)設(shè)置并被端子CNTLa的輸入電壓控制的開關(guān)33構(gòu)成。電阻31與電阻32的接點(diǎn)變?yōu)檩敵龆俗覱UTa,與比較器11的反相輸入端子相連接。另外,端子CNTLa與NOR電路23的輸出相連接,如上所述,被輸入電壓比較電路7自身的輸出與閾值電壓強(qiáng)制設(shè)定電路8所控制。如果端子CNTLa的電壓變?yōu)楦唠娖?,開關(guān)33便閉合,從輸出端子OUTa輸出基準(zhǔn)電壓VREF作為第1閾值電壓Vth1。如果端子CNTLa的電壓變?yōu)榈碗娖剑_關(guān)33便打開,從輸出端子OUTa輸出基準(zhǔn)電壓VREF被電阻31與電阻32分壓之后的電壓作為第2閾值電壓Vth2。
另外,輸入電壓比較電路7,通過具有閾值電壓生成器12與比較器11,來實(shí)現(xiàn)輸入電壓VBAT檢測的滯后性,但是通過其他電路構(gòu)成當(dāng)然也能夠?qū)崿F(xiàn)滯后性。
閾值電壓強(qiáng)制設(shè)定電路8具有有選擇地生成第3或第4閾值電壓的第2閾值電壓生成器16;將輸入給同相輸入端子的第3或第4閾值電壓與輸入給反相輸入端子的輸入電壓VBAT進(jìn)行比較的第2比較器15;輸入第2比較器15的輸出的N型MOS晶體管17;與N型MOS晶體管17的輸出相連接,且另一端與基準(zhǔn)電壓VREF相連接的恒流源18;與N型MOS晶體管17的輸出相連接,且另一端與接地電位相連接的電容器19;將N型MOS晶體管17的輸出反相并輸出的反相器電路20;將第2比較器15的輸出反相并輸出的反相器電路21;以及輸入反相器電路20、21的輸出,并輸出給上述NOR電路23的輸入端子的AND電路22。
N型MOS晶體管17、恒流源18、電容器19、以及反相器20是生成延遲期間(例如1微秒)的電路。該電路可以替換成輸入成為基準(zhǔn)的時(shí)鐘,并生成延遲期間的計(jì)時(shí)器。通過該生成延遲期間的電路、反相器21、以及AND電路22,生成以該延遲期間為脈沖寬度的脈沖。
第2閾值電壓生成器16,如圖2所示,由串聯(lián)在基準(zhǔn)電壓VREF與接地電位之間的電阻34、35、36、以及與電阻34并聯(lián)設(shè)置并被端子CNTLb的輸入電壓控制的開關(guān)37構(gòu)成。電阻35與電阻36的接點(diǎn)變?yōu)檩敵龆俗覱UTb,與第2比較器15的同相輸入端子相連接。另外,端子CNTLb與第2比較器15的輸出相連接。并且,如果端子CNTLb的電壓變?yōu)楦唠娖剑_關(guān)37便閉合,從輸出端子OUTb輸出基準(zhǔn)電壓VREF被電阻35與電阻36分壓之后的電壓作為第3閾值電壓Vth3,如果端子CNTLb的電壓變?yōu)榈碗娖?,開關(guān)37便打開,從輸出端子OUTb輸出基準(zhǔn)電壓VREF被電阻34與電阻35所構(gòu)成的串聯(lián)連接的電阻與電阻36分壓之后的電壓作為第4閾值電壓Vth4。
另外,如上所述,閾值電壓強(qiáng)制設(shè)定電路8具有滯后性這一點(diǎn),為了防止閾值電壓強(qiáng)制設(shè)定電路8的輸出變得不穩(wěn)定是很理想的。但是,由于該輸出并不輸出到電壓檢測電路2的外部,因此其所引起的貫通電流或噪聲的程度也不會(huì)較大。所以考慮將其省略。這種情況下,第2閾值電壓生成器16,沒有圖2所示的電阻34與端子CNTLb,總是只輸出第3閾值電壓Vth3。
接下來,根據(jù)圖3并例示出具體的電壓值等,對(duì)電壓檢測電路2的動(dòng)作進(jìn)行說明。如果輸入電壓VBAT比作為檢測閾值電壓VTH的第2閾值電壓Vth2(例如2.5V)高(例如2.6V),輸出端子OUT的輸出就變?yōu)楦唠娖剑袛嘤须姵?的剩余量。在該狀態(tài)下如果取下電池3,輸入電壓VBAT便下降。這樣,如果輸入電壓VBAT從高電壓變化為低電壓并與第2閾值電壓Vth2(例如2.5V)相交叉,比較器11的輸出電壓便從高電平變?yōu)榈碗娖?。這樣,輸出開關(guān)元件13導(dǎo)通,輸出端子OUT變?yōu)榈碗娖剑瑫r(shí),閾值電壓生成器12所生成的檢測閾值電壓VTH變?yōu)榈?閾值電壓Vth1(例如2.9V)。另外,雖然未圖示,但如果輸入電壓VBAT進(jìn)一步下降,輸入電壓VBAT從高電壓變化為低電壓并與第4閾值電壓Vth4(例如2.0V)相交叉,第2比較器15的輸出電壓便從低電平變?yōu)楦唠娖?,?閾值電壓生成器16所生成的閾值電壓變?yōu)榈?閾值電壓Vth3(例如2.4V)。
接下來,對(duì)再次裝入電池3,輸入電壓VBAT從接地電位開始上升時(shí)的電壓檢測電路2的動(dòng)作進(jìn)行說明。如果輸入電壓VBAT從低電壓變化為高電壓并與第2閾值電壓生成器16所生成的第3閾值電壓Vth3(例如2.4V)相交叉,第2比較器15的輸出電壓便從高電平變?yōu)榈碗娖?。這樣,N型MOS晶體管17截止,通過來自恒流源18的電流,讓電容器19的電壓從接地電位開始慢慢上升,到通過來自恒流源18的電流的值與電容器19的電容值所決定的延遲期間(例如1微秒)為止,反相器20判斷輸入為低電平。因此,由于AND電路22的輸入均為高電平,因此其輸出TP也變?yōu)楦唠娖剑琋OR電路23的輸出與其他輸入,也即來自輸入電壓比較電路7自身的控制信號(hào)無關(guān),變?yōu)榈碗娖?。因此,閾值電壓生成?2所生成的檢測閾值電壓VTH,變?yōu)榈?閾值電壓Vth2(例如2.5V)。另外,在該動(dòng)作的同時(shí),第2閾值電壓生成器16所生成的閾值電壓變?yōu)榈?閾值電壓(例如2.0V)。
進(jìn)而輸入電壓VBAT上升,到上述延遲期間(例如1微秒)為止,如果輸入電壓VBAT從低電壓變化為高電壓并與第2閾值電壓Vth2(例如2.5V)相交叉,比較器11的輸出電壓便從低電平變?yōu)楦唠娖?。這樣,輸出開關(guān)元件13截止,輸出端子OUT變?yōu)楦唠娖健A硗?,由于?duì)NOR電路23的輸入變?yōu)楦唠娖?,因此即使上述延遲期間(例如1微秒)經(jīng)過后,閾值電壓生成器12所生成的檢測閾值電壓VTH,也保持為第2閾值電壓Vth2(例如2.5V)。因此,即使輸入電壓VBAT是低于第1閾值電壓Vth1(例如2.9V)的電壓,但如果超過了第2閾值電壓Vth2(例如2.5V),就判斷有電池剩余量。
另外,到上述延遲期間(例如1微秒)為止,在輸入電壓VBAT從低電壓變化為高電壓但沒有與第2閾值電壓Vth2(例如2.5V)相交叉的情況下,AND電路22的輸出TP變?yōu)榈碗娖?,NOR電路23的輸出變?yōu)楦唠娖?,閾值電壓生成?2所生成的檢測閾值電壓VTH返回到第1閾值電壓Vth1(例如2.9V)。并且,比較器11的輸出電壓保持低電平,輸出端子OUT保持低電平不變,判斷沒有電池剩余量。圖3的右部所示的狀態(tài),是輸入電壓VBAT為沒有達(dá)到第2閾值電壓Vth2(例如2.5V)的電壓(例如2.45V)的情況,判斷沒有電池剩余量。
這里應(yīng)當(dāng)注意的是,雖然圖中未顯示,但判斷沒有電池剩余量,還符合雖然最終輸入電壓VBAT達(dá)到了第2閾值電壓Vth2(例如2.5V),但從第3閾值電壓Vth3(例如2.4V)上升到第2閾值電壓Vth2(例如2.5V),花費(fèi)了比上述延遲時(shí)間(例如1微秒)更多的時(shí)間的情況。因此,為了不會(huì)發(fā)生盡管電池的剩余量沒有達(dá)到使用限度,但仍被判斷為沒有剩余量這種現(xiàn)象,需要事先考慮到電池3與電阻4、5的寄生電容等,需要預(yù)先將上述延遲時(shí)間決定的比電池剩余量適量的情況下從實(shí)際的第3閾值電壓Vth3(例如2.4V)上升到第2閾值電壓Vth2(例如2.5V)所需要的時(shí)間大。
如上所述,本發(fā)明的實(shí)施方式的電壓檢測電路2以及使用它的電池裝置1,設(shè)置比第1與第2閾值電壓Vth1、Vth2低的第3閾值電壓Vth3,在輸入電壓VBAT上升時(shí),如果達(dá)到第3閾值電壓Vth3,閾值電壓強(qiáng)制設(shè)定電路8便將輸入電壓比較電路7設(shè)為第2閾值電壓Vth2,因此即使在電池稍有剩余量,將電池暫時(shí)取出后又再次裝上的情況下,也能夠防止變?yōu)闆]有電池剩余量的狀態(tài),電池搭載機(jī)器無法起動(dòng)的這種現(xiàn)象。這樣,電壓檢測電路2與使用它的電池裝置1,在被組裝在電池搭載機(jī)器的情況下,能夠可靠地將該電池使用到使用限度,實(shí)質(zhì)性延長電池的可使用時(shí)間。
另外,本發(fā)明并不僅限于上述實(shí)施方式,還能夠在權(quán)利要求的范圍所記載的事項(xiàng)的范圍內(nèi),進(jìn)行各種各樣的設(shè)計(jì)變更。
權(quán)利要求
1.一種電壓檢測電路,其特征在于,具有輸入電壓比較電路,其對(duì)應(yīng)于將第1閾值電壓或比其低的第2閾值電壓與輸入電壓進(jìn)行比較的輸出,控制輸出開關(guān)元件的導(dǎo)通截止,并且在輸入電壓從低電壓變化為高電壓并與第1閾值電壓相交叉時(shí),選擇第2閾值電壓,在輸入電壓從高電壓變?yōu)榈碗妷翰⑴c第2閾值電壓相交叉時(shí),選擇第1閾值電壓;以及閾值電壓強(qiáng)制設(shè)定電路,其將低于第2閾值電壓的第3閾值電壓與輸入電壓進(jìn)行比較,在輸入電壓從低電壓變化為高電壓并與第3閾值電壓相交叉時(shí),輸出脈沖,使得從此時(shí)開始的給定的期間內(nèi),在輸入電壓比較電路中強(qiáng)制地選擇第2閾值電壓,在輸入電壓上升時(shí),在輸入電壓比較電路中將第2閾值電壓與輸入電壓進(jìn)行比較。
2.如權(quán)利要求1所述的電壓檢測電路,其特征在于,閾值電壓強(qiáng)制設(shè)定電路,在輸入電壓從低電壓變化為高電壓并與第3閾值電壓相交叉時(shí),選擇比第3閾值電壓低的第4閾值電壓,在輸入電壓從高電壓變?yōu)榈碗妷翰⑴c第4閾值電壓相交叉時(shí),選擇第3閾值電壓。
3.一種電池裝置,其特征在于,具有如權(quán)利要求1或2所述的電壓檢測電路;生成其輸入電壓并且一端接地的串聯(lián)連接的電阻;以及與其另一端相連接的電池。
全文摘要
本發(fā)明提供一種在安裝在電池搭載機(jī)器中的情況下,能夠可靠地將該電池使用到使用限度的電壓檢測電路以及使用它的電池裝置。構(gòu)成電池裝置(1)的電壓檢測電路(2)具有輸入電壓比較電路(7),其將第1閾值電壓或比其低的第2閾值電壓與輸入電壓V
文檔編號(hào)G01R19/165GK1922497SQ20058000574
公開日2007年2月28日 申請(qǐng)日期2005年2月15日 優(yōu)先權(quán)日2004年2月23日
發(fā)明者大平正則 申請(qǐng)人:羅姆股份有限公司