專利名稱:交越電壓的測(cè)試電路及其測(cè)試方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種測(cè)試電路,特別是涉及一種交越電壓的測(cè)試電路及其測(cè)試 方法。
背景技術(shù):
隨著科技的進(jìn)步,由過(guò)去的RS-232C等傳統(tǒng)串行端口,發(fā)展到萬(wàn)用串流總 線(universal serial bus, USB),使得傳輸速率不斷地提升,USB接口所能 夠支持外圍裝置的擴(kuò)充能力也增加到127個(gè),而且成本低廉、隨插即用 (plug-arid-plug),成為目前串行端口的標(biāo)準(zhǔn)。目前的計(jì)算機(jī)外設(shè)產(chǎn)品中,如 顯示器、鍵盤(pán)、鼠標(biāo)、游戲桿、掃描儀、打印機(jī)以及數(shù)字相機(jī)(digital camera) 等,均是以USB作為傳輸?shù)慕涌凇?br>
然而,USB采用差分信號(hào)(differential signal)作為傳輸?shù)男盘?hào)方式。 差分信號(hào)包含邏輯高準(zhǔn)位及邏輯低準(zhǔn)位。當(dāng)差分信號(hào)中的輸入信號(hào)由高邏輯準(zhǔn) 位轉(zhuǎn)換至低邏輯準(zhǔn)位時(shí),差分信號(hào)中的反向輸入信號(hào)由低邏輯準(zhǔn)位轉(zhuǎn)換至高邏 輯準(zhǔn)位,輸入信號(hào)由低邏輯準(zhǔn)位轉(zhuǎn)換至高邏輯準(zhǔn)位時(shí),反向輸入信號(hào)則由高邏 輯準(zhǔn)位轉(zhuǎn)換至低邏輯準(zhǔn)位。當(dāng)這兩個(gè)信號(hào)轉(zhuǎn)換時(shí),會(huì)出現(xiàn)交越電壓(crossover voltage)。
此交越電壓為用以衡量USB輸出信號(hào)的重要參數(shù),假設(shè)高邏輯準(zhǔn)位約為 3.3伏特,低邏輯準(zhǔn)位約為0伏特,則交越電壓通常需介于1.3至2.0伏特之間。
而過(guò)去測(cè)試交越電壓的方法,是利用示波器來(lái)觀察交越電壓,由于示波器 的重量重,體積大,價(jià)格也昂貴,而且觀察的步驟繁雜,故在測(cè)試交越電壓時(shí), 會(huì)造成許多的不便。
發(fā)明內(nèi)容
本發(fā)明的目的在于提供一種交越電壓的測(cè)試電路及其測(cè)試方法,以兩條數(shù) 據(jù)線分別收發(fā)輸入信號(hào)及反向輸入信號(hào),輸入信號(hào)由一變零,反向輸入信號(hào)由
零變一時(shí),或輸入信號(hào)由零變一,反向輸入信號(hào)由一變零時(shí),會(huì)出現(xiàn)一交越電 壓,只要利用電壓信號(hào)由上往下掃描或由下往上掃描,即可檢測(cè)出交越電壓, 此外,利用規(guī)格中的上限電壓與下限電壓,在只輸入差分信號(hào)一次的情況下, 即可判斷是否合乎規(guī)格。
為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種交越電壓的測(cè)試電路及其測(cè)試方 法,測(cè)試電路包含電壓供應(yīng)單元、第一比較器、第二比較器、邏輯電路及外部 信號(hào)控制與接收電路。
首先,由外部信號(hào)控制與接收電路重置邏輯電路,使邏輯電路恢復(fù)初始狀 態(tài),即邏輯信號(hào)端輸出的邏輯信號(hào)為零,反向邏輯信號(hào)端輸出的反向邏輯信號(hào) 為一。除此之外,外部信號(hào)控制與接收電路更進(jìn)一步地設(shè)定電壓供應(yīng)單元內(nèi)電 壓信號(hào)的值。
第一比較器由二條數(shù)據(jù)在線獲取差分信號(hào),并比較差分信號(hào)間的大小,以 決定第一比較器輸出的第一輸出信號(hào)及第一反向輸出信號(hào)為零或一。同樣地, 第二比較器由電壓供應(yīng)單元內(nèi)獲取電壓信號(hào),及由其中一條數(shù)據(jù)在線獲取其中 一個(gè)差分信號(hào),并比較電壓信號(hào)及其中一個(gè)差分信號(hào)的大小,以決定第二比較 器輸出的第二輸出信號(hào)及第二反向輸出信號(hào)為零(O)或一(l)。
邏輯電路將進(jìn)一步根據(jù)第一反向輸出信號(hào)為零或-- ,及第二輸出信號(hào)為零 或一,來(lái)決定所輸出的邏輯信號(hào)及反向邏輯信號(hào)為一或零,以進(jìn)一歩檢測(cè)出差 分信號(hào)的交越電壓的值,以及判斷交越電壓在電壓信號(hào)之上或卩。
為了實(shí)現(xiàn)上述目的,本發(fā)明提供了一種交越電壓的測(cè)試電路及其測(cè)試方 法,測(cè)試電路包含電壓供應(yīng)單元、第一比較器、第二比較器、第三比較器、第 一邏輯電路、第二邏輯電路及外部信號(hào)控制與接收電路。
首先,由外部信號(hào)控制與接收電路重置第一邏輯電路及第二邏輯電路,使 第一邏輯電路輸出的第一邏輯信號(hào)為零,第一反向邏輯信號(hào)為一,第二邏輯電 路輸出的第二邏輯信號(hào)為零,第二反向邏輯信號(hào)為一。除此之外,外部信號(hào)控 制與接收電路還進(jìn)一步地設(shè)定電壓供應(yīng)單元內(nèi)一組電壓信號(hào)的值。
第一比較器及第二比較器分別獲取其中一個(gè)電壓信號(hào)及由其中一條數(shù)據(jù) 在線獲取輸入信號(hào)或反向輸入信號(hào),并比較電壓信號(hào),及輸入信號(hào)或反向輸入 信號(hào)的大小,以決定第一比較器輸出的第一輸出信號(hào)及第一反向輸出信號(hào)為零 或一,第二比較器輸出的第二輸出信號(hào)及第二反向輸出信號(hào)為零或一。第三比
較器由兩條差分信號(hào)上獲取輸入信號(hào)及反向輸入信號(hào),并比較輸入信號(hào)及反向 輸入信號(hào)間的大小,以決定第三比較器輸出的第三輸出信號(hào)及第三反向輸出信 號(hào)為零或一。
第一邏輯電路將進(jìn)一步根據(jù)第一輸出信號(hào)及第三輸出信號(hào)為零或一,來(lái)決 定所輸出的第一邏輯信號(hào)及第一反向邏輯信號(hào)為一或零,第二邏輯電路根據(jù)第 二輸出信號(hào)及第三輸出信號(hào)為零或一,來(lái)決定所輸出的第二邏輯信號(hào)及第二反 向邏輯信號(hào)為一或零,以進(jìn)一步檢測(cè)出差分信號(hào)的交越電壓的值,以及判斷交 越電壓是否合乎規(guī)格。
以下結(jié)合附圖和具體實(shí)施例對(duì)本發(fā)明進(jìn)行詳細(xì)描述,但不作為對(duì)本發(fā)明的 限定。
圖1為本發(fā)明內(nèi)容的測(cè)試電路的方塊圖2為本發(fā)明內(nèi)容的第一實(shí)施例的測(cè)試電路的方塊圖3為本發(fā)明內(nèi)容的第一實(shí)施例的測(cè)試交越電壓的流程圖4為本發(fā)明內(nèi)容的第二實(shí)施例的測(cè)試電路的方塊圖5為本發(fā)明內(nèi)容的第三實(shí)施例的測(cè)試電路的方塊圖6為本發(fā)明內(nèi)容的第四實(shí)施例的測(cè)試電路的方塊圖7A至圖7C為本發(fā)明內(nèi)容的第一實(shí)施例及第四實(shí)施例的第一反向輸出信
號(hào)與第二輸出信號(hào)變換的時(shí)序圖8A至圖8C為本發(fā)明內(nèi)容的第二實(shí)施例及第三實(shí)施例的第一反向輸出信
號(hào)與第二輸出信號(hào)變換的時(shí)序圖9為本發(fā)明內(nèi)容的第五實(shí)施例的測(cè)試電路的方塊圖10為本發(fā)明內(nèi)容的第五實(shí)施例的測(cè)試交越電壓的流程圖IIA和圖IIB為本發(fā)明內(nèi)容的第五實(shí)施例的第一輸出信號(hào)與第三輸出信
號(hào)變換的時(shí)序圖;以及
圖IIC和圖IID為本發(fā)明內(nèi)容的第五實(shí)施例的第二輸出信號(hào)與第三輸出信
號(hào)變換的時(shí)序圖。
其中,附圖標(biāo)記
測(cè)試電路10, 11, 12, 13, 14, 15
電壓供應(yīng)單元 100 電壓比較單元 200 第一比較器 210 第二比較器 220 第三比較器 230 閂鎖單元 300 第一邏輯電路 310 第二邏輯電路 320 外部信號(hào)控制與接收電路 400
具體實(shí)施例方式
請(qǐng)參考圖1,為本發(fā)明內(nèi)容的測(cè)試電路的方塊圖。測(cè)試電路10用以測(cè)試 USB接口中的一差分信號(hào)(differential signal),且包含電壓供應(yīng)單元(power source) 100、 一電壓比較單元(voltage comparing unit)200、 一閂鎖單元 (latch unit) 300 及 一 外部信號(hào)控制與接收電路(external signal-control-and-receiving circuit)400。
電壓比較單元200中包含數(shù)個(gè)比較器,且分別連結(jié)于數(shù)據(jù)線D+及D-,用 以由數(shù)據(jù)線D+接收差分信號(hào)的一輸入信號(hào),及由數(shù)據(jù)線D-接收差分信號(hào)的一 反向輸入信號(hào),并根據(jù)電壓供應(yīng)單元100所輸入的電壓信號(hào),來(lái)進(jìn)一步地作比 較,以產(chǎn)生數(shù)據(jù)信號(hào)及頻率信號(hào),并傳送至閂鎖單元300。而電壓信號(hào)是由電 壓供應(yīng)單元100所輸出的穩(wěn)定電壓,用以提供電壓比較單元200作電位比較之 用。閂鎖單元300包含數(shù)個(gè)邏輯電路,用以根據(jù)這些數(shù)據(jù)信號(hào)及頻率信號(hào),來(lái) 閂鎖電壓比較單元200的輸出,由于電壓比較單元200的輸出變化時(shí)間有所差 異,故閂鎖單元300也可來(lái)獲取此變化時(shí)間的差異,并且加以判斷出差分信號(hào) 的交越電壓CRS大小。
其中,除了可以應(yīng)用在USB接口以外,也可適用于采用差分信號(hào)者,例如 IEEE 1394、以太網(wǎng)絡(luò)等。邏輯電路可以為正反器。
為了進(jìn)一步地說(shuō)明本發(fā)明的目的,請(qǐng)參考圖2所示,測(cè)試電路ll包含一 電壓供應(yīng)單元100、 一第一比較器210、第二比較器220、 一第一邏輯電路310 及一外部信號(hào)控制與接收電路400。
第一比較器210的輸入端連結(jié)于數(shù)據(jù)線D+,用以獲取數(shù)據(jù)線D+上的輸入 信號(hào),第一比較器210的反向輸入端則連結(jié)于數(shù)據(jù)線D-,用以獲取數(shù)據(jù)線D-上的反向輸入信號(hào)。第二比較器220的輸入端則連結(jié)于電壓供應(yīng)單元100,用 以由電壓供應(yīng)單元100中獲取電壓信號(hào)E,第二比較器220的反向輸入端則連 結(jié)于數(shù)據(jù)線D+,用以獲取數(shù)據(jù)線D+上的輸入信號(hào)。第一比較器210的反向輸 出端連結(jié)于第一邏輯電路310,用以輸入第一反向輸出信號(hào)至第一邏輯電路 310的數(shù)據(jù)端D,以提供數(shù)據(jù)信號(hào)。第二比較器220的第二輸出端0P2連結(jié)于 第一邏輯電路310,用以輸入第二輸出信號(hào)至第一邏輯電路310的頻率端CLK, 以提供頻率信號(hào)。
第一邏輯電路310會(huì)分別由邏輯信號(hào)端Q及反向邏輯信號(hào)端Q一,輸出邏 輯信號(hào)及反向邏輯信號(hào)至外部信號(hào)控制與接收電路400。而外部信號(hào)控制與接 收電路400也會(huì)重置第一邏輯電路310,使第一邏輯電路310恢復(fù)初始狀態(tài), 此外,也會(huì)預(yù)設(shè)并控制電壓信號(hào)E的大小,以提供第二比較器220來(lái)作電壓比 較。
其中,假設(shè)當(dāng)差分信號(hào)的輸入信號(hào)由一變零,反向輸入信號(hào)由零變一時(shí), 輸入信號(hào)與反向輸入信號(hào)在變動(dòng)時(shí)間中將會(huì)出現(xiàn)交錯(cuò)點(diǎn),此即為交越電壓 CRS。
舉例來(lái)說(shuō),如圖3所示,為本發(fā)明內(nèi)容的第一實(shí)施例的測(cè)試交越電壓的流 程圖。首先,由外部信號(hào)控制與接收電路400重置第一邏輯電路310,使第一 邏輯電路310恢復(fù)初始狀態(tài),即邏輯信號(hào)端Q輸出的邏輯信號(hào)為零,反向邏輯 信號(hào)端Q—輸出的反向邏輯信號(hào)為一,如步驟S310。除此之外,外部信號(hào)控制 與接收電路400還進(jìn)一步地設(shè)定電壓供應(yīng)單元100內(nèi)電壓信號(hào)E的值,如步驟 S320。
當(dāng)?shù)谝贿壿嬰娐?10恢復(fù)至初始狀態(tài)后,第一比較器210的輸入端將由數(shù) 據(jù)線D+上獲取輸入信號(hào),反向輸入端將由反向數(shù)據(jù)線D-上獲取反向輸入信號(hào), 如步驟S330。
接著,第一比較器210會(huì)比較輸入信號(hào)及反向輸入信號(hào)的大小。當(dāng)輸入信 號(hào)大于反向輸入信號(hào)時(shí),第一比較器210的第一輸出端0P1輸出的第一輸出信 號(hào)為一,第一反向輸出端OPl—輸出的第一反向輸出信號(hào)為零,當(dāng)輸入信號(hào)小 于反向輸入信號(hào)時(shí),第一比較器210的第一輸出端0P1輸出的第一輸出信號(hào)為
ii
零,第一反向輸出端OP1—輸出的第一反向輸出信號(hào)為一,如步驟S331。
同樣地,第二比較器220的輸入端將獲取電壓信號(hào)E,反向輸入端將獲取 數(shù)據(jù)線D+上的輸入信號(hào),如步驟S340。接著,第二比較器220會(huì)比較輸入信 號(hào)及電壓信號(hào)E的大小。當(dāng)輸入信號(hào)大于電壓信號(hào)E時(shí),第二比較器220的第 二輸出端0P2輸出的第二輸出信號(hào)為零,第二反向輸出端0P2—輸出的第二反 向輸出信號(hào)為一,當(dāng)輸入信號(hào)小于電壓信號(hào)E時(shí),第二比較器220的第二輸出 端0P2輸出的第二輸出信號(hào)為一,第二反向輸出端0P2一輸出的第二反向輸出 信號(hào)為零,如步驟S341。
第一邏輯電路310將進(jìn)一步由第一比較器210的第一反向輸出端0P1一獲 取第一反向輸出信號(hào)作為數(shù)據(jù)信號(hào),由第二比較器220的第二輸出端0P2獲取 第二反向輸出信號(hào)作為頻率信號(hào)。再進(jìn)--步根據(jù)數(shù)據(jù)信號(hào)及頻率信號(hào)來(lái)決定第 一邏輯電路310的邏輯信號(hào)端Q所輸出的邏輯信號(hào)為零或一,以及決定反向邏 輯信號(hào)端Q一所輸出的反向邏輯信號(hào)為零或一,如步驟S350。
當(dāng)輸入信號(hào)由一變零及反向輸入信號(hào)由零變一時(shí),第一輸出信號(hào)由一變 零,第一反向輸出信號(hào)由零變一-。由于第 一輸出信號(hào)由一變零的變動(dòng)時(shí)間,第 一反向輸出信號(hào)由零變一的變動(dòng)時(shí)間,在同一輸入波形時(shí)幾乎是固定的。相對(duì) 的,第二輸出信號(hào)由零變一的變動(dòng)時(shí)間,第二反向輸出信號(hào)由一變零的變動(dòng)時(shí) 間,則會(huì)隨著電壓供應(yīng)單元100所提供的電壓信號(hào)E而有較長(zhǎng)或較短的反應(yīng)時(shí) 間。
假設(shè)電壓信號(hào)E小于此差分信號(hào)的交越電壓CRS,因第一比較器210的第 一反向輸出信號(hào)由零變一的變動(dòng)時(shí)間與出現(xiàn)交越電壓的時(shí)間相同,而第二比較 器220的第二輸出信號(hào)由零變一的變動(dòng)時(shí)間較長(zhǎng),故第一反向輸出信號(hào)提供的 數(shù)據(jù)信號(hào)先由零變一,第二輸出信號(hào)提供的頻率信號(hào)再由零變~-,使得邏輯信 號(hào)為一,反向邏輯信號(hào)為零。
假設(shè)電壓信號(hào)E等于此差分信號(hào)的交越電壓CRS,因第一反向輸出信號(hào)的 變動(dòng)時(shí)間、第二輸出信號(hào)的變動(dòng)時(shí)間及交越電壓的時(shí)間點(diǎn)皆相同,故邏輯信號(hào) 為一,反向邏輯信號(hào)為零。
假設(shè)電壓信號(hào)E大于此差分信號(hào)的交越電壓CRS,因第一比較器210的第 一反向輸出信號(hào)由零變一的變動(dòng)時(shí)間較長(zhǎng),而第二比較器220的第二輸出信號(hào) 由零變一的變動(dòng)時(shí)間較短,故第二輸出信號(hào)提供的頻率信號(hào)先由零變一,第一
反向輸出信號(hào)提供的數(shù)據(jù)信號(hào)再由零變--,使得邏輯信號(hào)為零,反向邏輯信號(hào)為一。
利用上述的特性,當(dāng)邏輯信號(hào)為一,反向邏輯信號(hào)為零時(shí),表示電壓信號(hào)
E小于等于交越電壓CRS,當(dāng)邏輯信號(hào)為零,反向邏輯信號(hào)為一時(shí),表示電壓 信號(hào)大于交越電壓。若重新由大至小來(lái)設(shè)定電壓供應(yīng)單元內(nèi)的電壓信號(hào)E的 值,并不斷地重復(fù)S320至S350的步驟,如步驟S360,直到當(dāng)邏輯信號(hào)由零 變一,反向邏輯信號(hào)由一變零時(shí),此信號(hào)變動(dòng)時(shí)間點(diǎn)上的交越電壓CRS等于電 壓信號(hào)E,即可找出差分信號(hào)的交越電壓CRS,如步驟S370。
請(qǐng)參考圖4所示,為本發(fā)明內(nèi)容的第二實(shí)施例的測(cè)試電路的方塊圖。第一 比較器210的輸入端連結(jié)于數(shù)據(jù)線D+,用以獲取數(shù)據(jù)線D+上的輸入信號(hào),反 向輸入端則連結(jié)于數(shù)據(jù)線D--,用以獲取數(shù)據(jù)線D-上的反向輸入信號(hào)。第二比 較器220的輸入端則連結(jié)于電壓供應(yīng)單元100,用以由電壓供應(yīng)單元100中獲 取電壓信號(hào)E,反向輸入端則連結(jié)于數(shù)據(jù)線D-,用以獲取數(shù)據(jù)線D-上的反向 輸入信號(hào)。第一比較器210的第一反向輸出端0P1—連結(jié)于第一邏輯電路310 的數(shù)據(jù)端D,用以輸入第一反向輸出信號(hào)至第一邏輯電路310,以提供數(shù)據(jù)信 號(hào)。第二比較器220的第二輸出端0P2連結(jié)于第一邏輯電路310的頻率端CLK, 用以輸入第二輸出信號(hào)至第一邏輯電路310,以提供頻率信號(hào)。第一邏輯電路 310會(huì)分別由邏輯信號(hào)端Q及反向邏輯信號(hào)端Q—,輸出邏輯信號(hào)及反向邏輯信 號(hào)至外部信號(hào)控制與接收電路400。而外部信號(hào)控制與接收電路400也會(huì)重置 第一邏輯電路310,使第一邏輯電路310恢復(fù)初始狀態(tài),此外,也會(huì)預(yù)設(shè)并控 制電壓信號(hào)E的大小,以提供第二比較器220來(lái)作電壓比較。
舉例來(lái)說(shuō),如圖3所示(同時(shí)請(qǐng)參考圖1及圖2)。假設(shè)電壓信號(hào)E小于此 差分信號(hào)的交越電壓CRS,因?yàn)榈谝环聪蜉敵鲂盘?hào)先由一變?yōu)榱愕臅r(shí)間較短, 而第二比較器220的反應(yīng)時(shí)間較長(zhǎng),故第一反向輸出信號(hào)先由一變零,第二輸 出信號(hào)再由零變一,使得邏輯信號(hào)為零,反向邏輯信號(hào)為一。
假設(shè)電壓信號(hào)等于此差分信號(hào)的交越電壓CRS,因?yàn)榈谝环聪蜉敵鲂盘?hào)的 變動(dòng)時(shí)間、第二輸出信號(hào)的變動(dòng)時(shí)間與出現(xiàn)交越電壓的時(shí)間點(diǎn)相同,故邏輯信 號(hào)仍為零,反向邏輯信號(hào)仍為一。
假設(shè)電壓信號(hào)E大于此差分信號(hào)的交越電壓CRS,因?yàn)榈谝环聪蜉敵鲂盘?hào) 由一變?yōu)榱愕臅r(shí)間較長(zhǎng),而第二比較器的反應(yīng)時(shí)間較短,故第二輸出信號(hào)先由
零變一,第一反向輸出信號(hào)再由零變一,使得邏輯信號(hào)為一,反向邏輯信號(hào)為零。
利用上述的特性,當(dāng)邏輯信號(hào)為一,反向邏輯信號(hào)為零時(shí),表示電壓信號(hào)
E大于交越電壓CRS,當(dāng)邏輯信號(hào)為零,反向邏輯信號(hào)為一時(shí),表示電壓信號(hào) 小于等于交越電壓。此時(shí)若重新由大至小來(lái)設(shè)定電壓供應(yīng)單元內(nèi)的電壓信號(hào)E 的值,并不斷地重復(fù)S320至S350的步驟,如步驟S360,直到當(dāng)邏輯信號(hào)為 由一變零,反向邏輯信號(hào)為由零變一時(shí),此信號(hào)變動(dòng)點(diǎn)上的交越電壓CRS等于 電壓信號(hào)E,即可找出差分信號(hào)的交越電壓CRS,如步驟S370。
請(qǐng)參考圖5,為本發(fā)明內(nèi)容的第三實(shí)施例的測(cè)試電路的方塊圖。測(cè)試電路 13中,第一邏輯電路310的數(shù)據(jù)端D與頻率端CLK的信號(hào)來(lái)源與圖3的測(cè)試 電路ll(同時(shí)請(qǐng)參考圖1及圖2)是相反的,且測(cè)試電路13中的第一邏輯電路 310的輸出與圖3的第一邏輯電路310(同時(shí)請(qǐng)參考圖1及圖2)的輸出也恰好 相位相反。
請(qǐng)參考圖6,為本發(fā)明內(nèi)容的第四實(shí)施例的測(cè)試電路的方塊圖。測(cè)試電路 14中的第一邏輯電路310的數(shù)據(jù)端D與頻率端CLK的信號(hào)來(lái)源與圖4的測(cè)試 電路12是相反的,且測(cè)試電路14的第--邏輯電路310的輸出與圖4的第一邏 輯電路310的輸出也恰好相位相反。
為了進(jìn)一步說(shuō)明上述第一及第四實(shí)施例中,第一反向輸出信號(hào)由零變一的 反應(yīng)時(shí)間及第二輸出信號(hào)由零變一的反應(yīng)時(shí)間的對(duì)應(yīng)關(guān)系,本發(fā)明提供上述圖 2的測(cè)試電路11的運(yùn)行時(shí)序圖以進(jìn)一步闡述本發(fā)明的目的。如圖7A所示,為 本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換的時(shí)序圖。
當(dāng)電壓信號(hào)Ea大于交越電壓CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng)時(shí)間 與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Ea所決定,故第二 輸出信號(hào)由零變一的時(shí)間則會(huì)較短。
當(dāng)電壓信號(hào)Eb等于交越電壓CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng)時(shí)間 與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Eb所決定,故第一
反向輸出信號(hào)由零變一的時(shí)間會(huì)與第二輸出信號(hào)由零變一的時(shí)間相同,且電壓 信號(hào)Eb即為交越電壓CRS。
當(dāng)電壓信號(hào)Ec小于交越電壓信號(hào)CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng) 時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Ec所決定,故
第二輸出信號(hào)由零變一的時(shí)間則會(huì)較長(zhǎng)。
如圖7B所示,其為本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換
的時(shí)序圖。當(dāng)電壓信號(hào)Ea、 Eb、 Ec皆小于交越電壓CRS時(shí),由于第一反向輸 出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào) Ea、 Eb或Ec所決定,故第二輸出信號(hào)由零變一的時(shí)間會(huì)隨著電壓信號(hào)E越來(lái) 越小而變得越來(lái)越長(zhǎng)。
如圖7C所示,其為本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換 的時(shí)序圖。當(dāng)電壓信號(hào)Ea、 Eb、 Ec皆大于交越電壓CRS時(shí),由于第一反向輸 出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào) Ea、 Eb或Ec所決定,故第二輸出信號(hào)由零變一的時(shí)間會(huì)隨著電壓信號(hào)E越來(lái)
越大而變得越來(lái)越短。
為了進(jìn)一步說(shuō)明上述第二及第三實(shí)施例中,第一反向輸出信號(hào)由一變零的 反應(yīng)時(shí)間及第二輸出信號(hào)由零變一的反應(yīng)時(shí)間的對(duì)應(yīng)關(guān)系,本發(fā)明提供上述圖 4的測(cè)試電路12的運(yùn)行時(shí)序圖以進(jìn)一步闡述本發(fā)明的目的。如圖8A所示,其 為本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換的時(shí)序圖。
當(dāng)電壓信號(hào)Ea大于交越電壓CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng)時(shí)間 與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Ea所決定,故第二 輸出信號(hào)由零變一的時(shí)間則會(huì)較短。
當(dāng)電壓信號(hào)Eb等于交^i電壓CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng)時(shí)間 與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Eb所決定,故第一 反向輸出信號(hào)由一變零的時(shí)間會(huì)與第二輸出信號(hào)由零變一的時(shí)間相同,且電壓 信號(hào)Eb即為交越電壓CRS。
當(dāng)電壓信號(hào)Ec小于交越電壓信號(hào)CRS時(shí),由于第一反向輸出信號(hào)的變動(dòng) 時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào)Ec所決定,故 第二輸出信號(hào)由零變一 的時(shí)間則會(huì)較長(zhǎng)。
如圖8B所示,其為本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換 的時(shí)序圖。當(dāng)電壓信號(hào)Ea、 Eb、 Ec皆小于交越電壓CRS時(shí),由于第一反向輸
出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào) Ea、 Eb或Ec所決定,故第二輸出信號(hào)由零變一的時(shí)間會(huì)隨著電壓信號(hào)E越來(lái) 越小而變得越來(lái)越長(zhǎng)。
如圖8C所示,其為本發(fā)明內(nèi)容的第一反向輸出信號(hào)與第二輸出信號(hào)變換
的時(shí)序圖。當(dāng)電壓信號(hào)Ea、 Eb、 Ec皆大于交越電壓CRS時(shí),由于第一反向輸 出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由輸入信號(hào)及電壓信號(hào) Ea、 Eb或Ec所決定,故第二輸出信號(hào)由零變^ "的時(shí)間會(huì)隨著電壓信號(hào)E越來(lái)
越大而變得越來(lái)越短。
為了更進(jìn)一步地說(shuō)明本發(fā)明的目的,請(qǐng)參考圖9所示。測(cè)試電路15,利 用上述測(cè)試電路ll、測(cè)試電路12、測(cè)試電路13及測(cè)試電路14等基本電路, 重復(fù)使用或任意搭配,再經(jīng)過(guò)簡(jiǎn)化來(lái)組成,以此實(shí)施例來(lái)說(shuō),測(cè)試電路15包 含一電壓供應(yīng)單元100、 一第一比較器210、第二比較器220、第三比較器230、 一第一邏輯電路310、第二邏輯電路320及一外部信號(hào)控制與接收電路400。
第一比較器210的輸入端連結(jié)于電壓供應(yīng)單元100,用以獲取電壓供應(yīng)單 元100內(nèi)的第一電壓信號(hào)E1,反向輸入端則連結(jié)于數(shù)據(jù)線D+,用以獲取數(shù)據(jù) 線D+上的輸入信號(hào)。第二比較器220的輸入端連結(jié)于數(shù)據(jù)線D-,用以獲取數(shù) 據(jù)線D-上的反向輸入信號(hào),反向輸入端則連結(jié)于電壓供應(yīng)單元IOO,用以獲取 電壓供應(yīng)單元100內(nèi)的第二電壓信號(hào)E2。第三比較器230的輸入端連結(jié)于數(shù) 據(jù)線D+,用以獲取數(shù)據(jù)線m上的輸入信號(hào),反向輸入端則連結(jié)于數(shù)據(jù)線D-, 用以獲取數(shù)據(jù)線D-上的反向輸入信號(hào)。第一比較器210的第一輸出端0P1連 結(jié)于第一邏輯電路310的第一數(shù)據(jù)端Dl,用以輸入一第一輸出信號(hào)至第一邏 輯電路310,以提供一第一數(shù)據(jù)信號(hào)。第二比較器220的第二輸出端0P2連結(jié) 于第二邏輯電路320的第二數(shù)據(jù)端D2,用以輸入一第二輸出信號(hào)至第二邏輯 電路320,以提供一第二數(shù)據(jù)信號(hào)。第三比較器230的第三輸出端0P3連結(jié)于 第一邏輯電路310的第一頻率端CLK1及第二邏輯電路320的第二頻率端CLK2, 用以將一第三輸出信號(hào)分別輸入至第一邏輯電路310及第二邏輯電路320,以 提供第一頻率信號(hào)及第二頻率信號(hào)。
第一邏輯電路310會(huì)分別由第一邏輯信號(hào)端Ql及第一反向邏輯信號(hào)端 Q1—,輸出第一邏輯信號(hào)及第一反向邏輯信號(hào)至外部信號(hào)控制與接收電路400。 第二邏輯電路320會(huì)分別由第二邏輯信號(hào)端Q2及第二反向邏輯信號(hào)端Q2—, 輸出第二邏輯信號(hào)及第二反向邏輯信號(hào)至外部信號(hào)控制與接收電路400。而外 部信號(hào)控制與接收電路400也會(huì)重置第 一邏輯電路310及第二邏輯電路320, 使第一邏輯電路310與第二邏輯電路320恢復(fù)初始狀態(tài),此外,也會(huì)預(yù)設(shè)并控
制第一電壓信號(hào)El及第二電壓信號(hào)E2的大小,以提供第一比較器210及第二 比較器220來(lái)作電壓比較。
其中,第一電壓信號(hào)E1可以預(yù)設(shè)規(guī)格的上限電壓,第二電壓信號(hào)E2可以 預(yù)設(shè)規(guī)格的下限電壓。
舉例來(lái)說(shuō),如圖10所示,其為本發(fā)明內(nèi)容的第五實(shí)施例的測(cè)試交越電壓 的流程圖。首先,由外部信號(hào)控制與接收電路400重置第一邏輯電路310及第 二邏輯電路320,使第一邏輯電路310及第二邏輯電路320恢復(fù)初始狀態(tài),即 第一邏輯信號(hào)為零,第一反向邏輯信號(hào)為--,第二邏輯信號(hào)為零,第二反向邏 輯信號(hào)為一,如歩驟S910。除此之外,外部信號(hào)控制與接收電路400更進(jìn)一 步地設(shè)定電壓供應(yīng)單元100內(nèi)第一電壓信號(hào)El及第二電壓信號(hào)E2的值,如步 驟S920。
當(dāng)?shù)谝贿壿嬰娐?10及第二邏輯電路320恢復(fù)至初始狀態(tài)后,第一比較器 210的第一輸入端將由電壓供應(yīng)單元100內(nèi)獲取第一電壓信號(hào)El,第一反向輸 入端將由數(shù)據(jù)線D+上獲取輸入信號(hào),如步驟S931。接著,第一比較器210會(huì) 比較輸入信號(hào)及第一電壓信號(hào)El的大小。當(dāng)輸入信號(hào)大于第一電壓信號(hào)El 時(shí),第一輸出端0P1輸出的第一輸出信號(hào)為一,第一反向輸出端OPl—輸出的 第一反向輸出信號(hào)為零,即第一數(shù)據(jù)信號(hào)為一。當(dāng)輸入信號(hào)小于第一電壓信號(hào) El時(shí),第一輸出端0P1輸出的第一輸出信號(hào)為零,第一反向輸出端0P1—輸出 的第一反向輸出信號(hào)為一,即第一數(shù)據(jù)信號(hào)為零,如步驟S941。
同樣的,第二比較器220的第二輸入端將獲取數(shù)據(jù)線D-上的反向輸入信 號(hào),第二反向輸入端將獲取電壓供應(yīng)單元100內(nèi)的第二電壓信號(hào)E2,如步驟 S932。接著,第二比較器22()會(huì)比較反向輸入信號(hào)及第二電壓信號(hào)E2的大小。 當(dāng)反向輸入信號(hào)大于第二電壓信號(hào)E2時(shí),第二輸出端0P2輸出的第二輸出信 號(hào)為一,第二反向輸出端0P2一輸出的第二反向輸出信號(hào)為零,即第二數(shù)據(jù)信 號(hào)為一。當(dāng)反向輸入信號(hào)小于第二電壓信號(hào)E2時(shí),第二輸出端0P2輸出的第 二輸出信號(hào)為零,第二反向輸出端0P2一輸出的第二反向輸出信號(hào)為一,即第 二數(shù)據(jù)信號(hào)為零,如步驟S942。
同樣的,第三比較器230的第三輸入端將獲取數(shù)據(jù)線D+上的輸入信號(hào), 第三反向輸入端將獲取數(shù)據(jù)線D-上的反向輸入信號(hào),如步驟S933。接著,第 三比較器230會(huì)比較輸入信號(hào)與反向輸入信號(hào)的大小。當(dāng)輸入信號(hào)大于反向輸
入信號(hào)時(shí),第三輸出端OP3輸出的第三輸出信號(hào)為一,第三反向輸出端0P3一 輸出的第三反向輸出信號(hào)為零,即頻率信號(hào)為一。當(dāng)輸入信號(hào)小于反向輸入信
號(hào)時(shí),第三輸出端0P3輸出的第三輸出信號(hào)為零,第三反向輸出端0P3—輸出 的第三反向輸出信號(hào)為一,即頻率信號(hào)為零,如歩驟S943。
第一邏輯電路310將進(jìn)一步由第一比較器210獲取第一輸出信號(hào)作為第一 數(shù)據(jù)信號(hào),由第三比較器230獲取第三輸出信號(hào)作為頻率信號(hào)。第二邏輯電路 320將進(jìn)一步由第二比較器220獲取第二數(shù)據(jù)信號(hào),由第三比較器230獲取第 三輸出信號(hào)作為頻率信號(hào)。第一邏輯電路310根據(jù)第一數(shù)據(jù)信號(hào)及頻率信號(hào)來(lái) 決定第一邏輯電路310所輸出的第一邏輯信號(hào)為零或一,以及第一反向邏輯信 號(hào)為零或一,第二邏輯電路320根據(jù)第二數(shù)據(jù)信號(hào)及頻率信號(hào)來(lái)決定第二邏輯 電路320所輸出的第二邏輯信號(hào)為零或一,以及第二反向邏輯信號(hào)為零或- , 如步驟S950。
當(dāng)差分信號(hào)的交越電壓CRS小于等于電壓信號(hào)El時(shí),因第一數(shù)據(jù)信號(hào)先 由零變一,頻率信號(hào)再由零變一,使得第一邏輯信號(hào)為一,第一反向邏輯信號(hào) 為零,如步驟S961。當(dāng)差分信號(hào)的交越電壓CRS大于電壓信號(hào)E1時(shí),因?yàn)榈?一數(shù)據(jù)信號(hào)尚未由零變一,而頻率信號(hào)已先由零變一,使得第一邏輯信號(hào)為零, 第一反向邏輯信號(hào)為一,如步驟S962。當(dāng)差分信號(hào)的交越電壓CRS大于等于 電壓信號(hào)E2時(shí),因第二數(shù)據(jù)信號(hào)先由零變一,而頻率信號(hào)再由零變--,使得 第二邏輯信號(hào)為一,第二反向邏輯信號(hào)為零,如步驟S963。當(dāng)差分信號(hào)的交 越電壓CRS小于電壓信號(hào)E2時(shí),因第二數(shù)據(jù)信號(hào)尚未由零變一,而頻率信號(hào) 已先由零變一,使得第二邏輯信號(hào)為零,第二反向邏輯信號(hào)為一,如步驟S964。
利用上述的特性,即可判斷交越電壓CRS在上下限電壓之間、在上限電壓 之上或在下限電壓之下,以進(jìn)一歩判斷差分信號(hào)使否符合規(guī)格。當(dāng)交越電壓 CRS大于第一電壓信號(hào)或小于第二電壓信號(hào)時(shí),表示外部信號(hào)控制與接收電路 400所產(chǎn)生的測(cè)試結(jié)果為錯(cuò)誤信號(hào),亦即差分信號(hào)不合乎規(guī)格,當(dāng)交越電壓CRS 小于等于第一電壓信號(hào)且大于等于第二電壓信號(hào)時(shí),表示外部信號(hào)控制與接收 電路400所產(chǎn)生的測(cè)試結(jié)果為通過(guò)信號(hào),亦即差分信號(hào)合乎規(guī)格,如步驟S970。
此外,由于測(cè)試電路15是由上述的基本電路組合并簡(jiǎn)化所獲得,故可利 用第一比較器210與第三比較器230的組合,或第二比較器220與第三比較器 230的組合,來(lái)檢測(cè)出交越電壓CRS。當(dāng)交越電壓大于第一電壓信號(hào)時(shí),不斷
重新設(shè)定且增加第一電壓信號(hào)的值,當(dāng)交越電壓小于第^電壓信號(hào)時(shí),不斷重 新設(shè)定且降低第一電壓信號(hào)的值,當(dāng)交越電壓大于第二電壓信號(hào)時(shí),不斷地重 新設(shè)定且增加第二電壓信號(hào)的值,當(dāng)交越電壓小于第二電壓信號(hào)時(shí),不斷地重 新設(shè)定且降低第二電壓信號(hào)的值,以進(jìn)一步地判斷交越電壓的值。
為了進(jìn)一步說(shuō)明上述第五實(shí)施例中,第一輸出信號(hào)由零變一的反應(yīng)時(shí)間及 第三輸出信號(hào)由零變一的反應(yīng)時(shí)間的對(duì)應(yīng)關(guān)系,本發(fā)明提供上述圖9的測(cè)試電 路15的運(yùn)行時(shí)序圖以進(jìn)一步闡述本發(fā)明的目的。如圖11A所示,其為本發(fā)明 內(nèi)容的第一輸出信號(hào)與第三輸出信號(hào)變換的時(shí)序圖。當(dāng)交越電壓小于第一電壓
信號(hào)E1時(shí),由于第三輸出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第一輸出信號(hào) 由輸入信號(hào)及第一電壓信號(hào)El所決定,故第一輸出信號(hào)由零變一的時(shí)間則會(huì)較短。
如圖11B所示,當(dāng)交越電壓CRS大于第一電壓信號(hào)El時(shí),由于第三輸出
信號(hào)的變動(dòng)時(shí)伺與差分信號(hào)相同,且第一輸出信號(hào)由輸入信號(hào)及第一電壓信號(hào) El所決定,故第一輸出信號(hào)由零變一的時(shí)間則會(huì)較長(zhǎng)。
為了進(jìn)一步說(shuō)明上述第五實(shí)施例中,第二輸出信號(hào)由零變一的反應(yīng)時(shí)間及 第三輸出信號(hào)由零變一的反應(yīng)時(shí)間的對(duì)應(yīng)關(guān)系,本發(fā)明提供上述圖9的測(cè)試電 路15的運(yùn)行時(shí)序圖以進(jìn)一步闡述本發(fā)明的目的。如圖11C所示,其為本發(fā)明 內(nèi)容的第二輸出信號(hào)與第三輸出信號(hào)變換的時(shí)序圖。當(dāng)?shù)诙妷盒盘?hào)E2小于 交越電壓CRS時(shí),由于第三輸出信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出 信號(hào)由反向輸入信號(hào)及第二電壓信號(hào)E2所決定,故第二輸出信號(hào)由零變一的 時(shí)間則會(huì)較短。
如圖11D所示,當(dāng)?shù)诙妷盒盘?hào)E2大于交越電壓CRS時(shí),由于第三輸出
信號(hào)的變動(dòng)時(shí)間與差分信號(hào)相同,且第二輸出信號(hào)由反向輸入信號(hào)及第二電壓 信號(hào)E2所決定,故第二輸出信號(hào)由零變一的時(shí)間則會(huì)較長(zhǎng)。
當(dāng)然,本發(fā)明還可有其他多種實(shí)施例,在不背離本發(fā)明精神及其實(shí)質(zhì)的情 況下,熟悉本領(lǐng)域的技術(shù)人員可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這 些相應(yīng)的改變和變形都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護(hù)范圍。
權(quán)利要求
1、一種交越電壓的測(cè)試電路,其特征在于,包含一外部信號(hào)控制與接收電路;一電壓供應(yīng)單元,其連結(jié)于該外部信號(hào)控制與接收電路,用以根據(jù)該外部信號(hào)控制與接收電路的設(shè)定,來(lái)提供一電壓信號(hào);一電壓比較單元,其連結(jié)于該電壓供應(yīng)單元及一對(duì)數(shù)據(jù)線,用以由該些數(shù)據(jù)在線獲取一差分信號(hào),及由該電壓供應(yīng)單元內(nèi)獲取該電壓信號(hào),并產(chǎn)生數(shù)個(gè)輸出信號(hào)及數(shù)個(gè)反向輸出信號(hào);以及一閂鎖單元,其連結(jié)于該電壓比較單元,至少包含一邏輯電路,用以根據(jù)該些輸出信號(hào)及該些反向輸出信號(hào)來(lái)閂鎖該電壓比較單元的輸出,并產(chǎn)生一邏輯信號(hào)及一反向邏輯信號(hào)至該外部信號(hào)控制與接收單元;其中,該外部信號(hào)控制與接收電路根據(jù)該邏輯信號(hào)及該反向邏輯信號(hào),來(lái)控制設(shè)定該電壓信號(hào)的大小,以及判斷該差分信號(hào)的一交越電壓在該電壓信號(hào)之上或之下,以檢測(cè)出該交越電壓的值。
2、 根據(jù)權(quán)利要求1所述的交越電壓的測(cè)試電路,其特征在于,該電壓比 較單元包含-一第一比較器及 一第二比較器,該第-一比較器進(jìn)-"步包含---第 -輸 入端、 一第一反向輸出端、 一第一輸出端及一第一反向輸出端,該第二比較器 進(jìn)一步包含一第二輸入端、 一第二反向輸入端、-一第二輸出端及一第二反向輸 出端。
3、 根據(jù)權(quán)利要求2所述的交越電壓的測(cè)試電路,其特征在于,該第一輸 入端及該第一反向輸入端連結(jié)于該些數(shù)據(jù)線,用以接收該差分信號(hào),該第一輸 出端及該第一反向輸出端分別用以輸出一第一輸出信號(hào)及一第一反向輸出信 號(hào),以提供該些輸出信號(hào)及該些反向輸出信號(hào)。
4、 根據(jù)權(quán)利要求2所述的交越電壓的測(cè)試電路,其特征在于,該第二輸入端連結(jié)于該些數(shù)據(jù)線中的其中一個(gè),用以接收該差分信號(hào)的一輸入信號(hào)或一 反向輸入信號(hào),該第二反向輸入端連結(jié)于該電壓供應(yīng)單元,用以接收該電壓信 號(hào),該第二輸出端及該第二反向輸出端分別用以輸出一第二輸出信號(hào)及一第二 反向輸出信號(hào),來(lái)提供該些輸出信號(hào)及該些反向輸出信號(hào)。
5、 一種交越電壓的測(cè)試電路,其特征在于,包含一外部信號(hào)控制與接收電路;一電壓供應(yīng)單元,其連結(jié)于該外部信號(hào)控制與接收電路,用以根據(jù)該外部 信號(hào)控制與接收電路的設(shè)定,來(lái)提供一第一電壓信號(hào)及一第二電壓信號(hào);一電壓比較單元,其連結(jié)于該電壓供應(yīng)單元及一對(duì)數(shù)據(jù)線,用以由該些數(shù) 據(jù)在線獲取一差分信號(hào),及由該電壓供應(yīng)單元內(nèi)獲取該第一電壓信號(hào)及該第二 電壓信號(hào),并產(chǎn)生數(shù)個(gè)輸出信號(hào)及數(shù)個(gè)反向輸出信號(hào);以及一閂鎖單元,其連結(jié)于該電壓比較單元,包含數(shù)個(gè)邏輯電路,用以根據(jù)該 些輸出信號(hào)及該些反向輸出信號(hào)來(lái)閂鎖該電壓比較單元的輸出,并產(chǎn)生數(shù)個(gè)邏輯信號(hào)及數(shù)個(gè)反向邏輯信號(hào)至該外部信號(hào)控制與接收單元;其中,該外部信號(hào)控制與接收電路根據(jù)該邏輯信號(hào)及該反向邏輯信號(hào),來(lái) 控制設(shè)定該電壓信號(hào)的大小,以及判斷該差分信號(hào)的一交越電壓在該電壓信號(hào) 之上或之下,以檢測(cè)出該交越電壓的值。
6、 根據(jù)權(quán)利要求5所述的交越電壓的測(cè)試電路,其特征在于,該電壓比 較單元包含一第一比較器、 一第二比較器及一第三比較器,該第-一比較器進(jìn)一 步包含一第 -輸入端、一第一反向輸出端、一第一輸出端及-第一反向輸出端, 該第二比較器進(jìn)一步包含一第二輸入端、 一第二反向輸入端、 一第二輸出端及 一第二反向輸出端,該第三比較器進(jìn)一步包含一第三輸入端、 一第三反向輸入 端、 一第三輸出端及一第三反向輸出端。
7、 根據(jù)權(quán)利要求6所述的交越電壓的測(cè)試電路,其特征在于,該第三輸 入端及該第三反向輸入端連結(jié)于該些數(shù)據(jù)線,用以接收該差分信號(hào),該第三輸 出端及該第三反向輸出端分別用以輸出一第三輸出信號(hào)及一第三反向輸出信 號(hào),以提供該些輸出信號(hào)及該些反向輸出信號(hào)。
8、 根據(jù)權(quán)利要求6所述的交越電壓的測(cè)試電路,其特征在于,該第一輸入端連結(jié)于該電壓供應(yīng)單元,用以接收該第一電壓信號(hào),該第一反向輸入端連 結(jié)于該些數(shù)據(jù)線中的其中一個(gè),用以接收該差分信號(hào)的一輸入信號(hào),該第一輸 出端及該第一反向輸出端分別用以輸出一第一輸出信號(hào)及一第一反向輸出信 號(hào),來(lái)提供該些輸出信號(hào)及該些反向輸出信號(hào)。
9、 根據(jù)權(quán)利要求6所述的交越電壓的測(cè)試電路,其特征在于,該第二輸 入端連結(jié)于該些數(shù)據(jù)線中的其中一個(gè),用以接收該差分信號(hào)的一反向輸入信 號(hào),該第二反向輸入端連結(jié)于該電壓供應(yīng)單元,用以接收該第二電壓信號(hào),該 第二輸出端及該第二反向輸出端分別用以輸出 一第二輸出信號(hào)及一第二反向輸出信號(hào),來(lái)提供該些輸出信號(hào)及該些反向輸出信號(hào)。
10、 根據(jù)權(quán)利要求6所述的交越電壓的測(cè)試電路,其特征在于,該些邏輯 電路分別為第 邏輯電路及一第二邏輯電路,該第一邏輯電路包含一第 -數(shù) 據(jù)端及一第一頻率端,該第二邏輯電路則包含-第二數(shù)據(jù)端及一第二頻率端。
11、 根據(jù)權(quán)利要求io所述的交越電壓的測(cè)試電路,其特征在于,該第一數(shù)據(jù)端連結(jié)于該第--輸出端,該第一頻率端連結(jié)于該第三輸出端。
12、 根據(jù)權(quán)利要求10所述的交越電壓的測(cè)試電路,其特征在于,該第二 數(shù)據(jù)端連結(jié)于該第二輸出端,該第二頻率端連結(jié)于該第三輸出端。
13、 一種交越電壓的測(cè)試方法,其特征在于,包含以下步驟 設(shè)定一電壓供應(yīng)單元內(nèi)的至少一電壓信號(hào);輸入一差分信號(hào)及該電壓信號(hào)至一電壓比較單元,以產(chǎn)生數(shù)個(gè)輸出信號(hào)及數(shù)個(gè)反向輸出信號(hào),來(lái)提供一數(shù)據(jù)信號(hào)及一頻率信號(hào);根據(jù)該數(shù)據(jù)信號(hào)與該頻率信號(hào),決定至少一個(gè)邏輯信號(hào)及至少一個(gè)反向邏 輯信號(hào);根據(jù)該邏輯信號(hào)及該反向邏輯信號(hào),判斷該差分信號(hào)的一交越電壓的值;以及根據(jù)該邏輯信號(hào)及該反向邏輯信號(hào),判斷該交越電壓大于該電壓信號(hào),或 小于等于該電壓信號(hào)。
14、 根據(jù)權(quán)利要求13所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該邏 輯信號(hào)為零,及該反向邏輯信號(hào)為一時(shí),表示該交越電壓大于該電壓信號(hào),當(dāng) 該邏輯信號(hào)為一,該反向邏輯信號(hào)為零時(shí),表示該交越電壓小于該電壓信號(hào), 當(dāng)該邏輯信號(hào)由零變一,該反向邏輯信號(hào)由一變零時(shí),且該些輸出信號(hào)及該些 反向輸出信號(hào)的變動(dòng)時(shí)間與該交越電壓的時(shí)間點(diǎn)相同,表示該電壓信號(hào)等于該 交越電壓。
15、 根據(jù)權(quán)利要求14所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該交 越電壓小于該電壓信號(hào)時(shí),增加該電壓信號(hào)的值,當(dāng)該交越電壓大于該電壓信 號(hào)時(shí),降低該電壓信號(hào)的值,以進(jìn)一步根據(jù)下一筆的該數(shù)據(jù)信號(hào)及該頻率信號(hào), 來(lái)判斷該交越電壓的值。
16、 根據(jù)權(quán)利要求13所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該邏 輯信號(hào)為一,及該反向邏輯信號(hào)為零時(shí),表示該交越電壓大于該電壓信號(hào),當(dāng) 該邏輯信號(hào)為零,該反向邏輯信號(hào)為一時(shí),表示該交越電壓小于該電壓信號(hào), 當(dāng)該邏輯信號(hào)由一變零,該反向邏輯信號(hào)由零變一時(shí),且該些輸出信號(hào)及該些 反向輸出信號(hào)的變動(dòng)時(shí)間與該交越電壓的時(shí)間點(diǎn)相同,表示該電壓信號(hào)等于該 交越電壓。
17、 根據(jù)權(quán)利要求16所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該交 越電壓小于該電壓信號(hào)時(shí),增加該電壓信號(hào)的值,當(dāng)該交越電壓大于該電壓信 號(hào)時(shí),降低該電壓信號(hào)的值,以進(jìn)一步根據(jù)下一筆的該數(shù)據(jù)信號(hào)及該頻率信號(hào), 來(lái)判斷該交越電壓的值。
18、 一種交越電壓的測(cè)試方法,其特征在于,包含以下步驟 設(shè)定一 電壓供應(yīng)單元內(nèi)的一上限電壓信號(hào)及一下限電壓電壓; 輸入一差分信號(hào)、該上限電壓及該下限電壓至一電壓比較單元,以產(chǎn)生數(shù)個(gè)數(shù)據(jù)信號(hào)及一頻率信號(hào);根據(jù)該些數(shù)據(jù)信號(hào)與該頻率信號(hào),決定數(shù)個(gè)邏輯信號(hào)及數(shù)個(gè)反向邏輯信號(hào);根據(jù)該些邏輯信號(hào)及該些反向邏輯信號(hào),產(chǎn)生一測(cè)試結(jié)果;以及 根據(jù)該些邏輯信號(hào)及該些反向邏輯信號(hào),判斷是否調(diào)整該上限電壓或該下限電壓,以再一次根據(jù)該些邏輯信號(hào)及該些反向邏輯信號(hào),來(lái)判斷該差分信號(hào)的一交越電壓。
19、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該些 邏輯信號(hào)中的一第一邏輯信號(hào)為零,該些邏輯信號(hào)中的一第一反向邏輯信號(hào)為 一時(shí),表示該交越電壓大于該上限電壓。
20、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,還進(jìn)一 步包含,利用該些數(shù)據(jù)信號(hào)與該頻率信號(hào),決定該些邏輯信號(hào)中的一第一邏輯 信號(hào)為一,該些邏輯信號(hào)中的一第一反向邏輯信號(hào)為零時(shí),表示該交越電壓小 于等于該上限電壓。
21、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該些邏輯信號(hào)中的一第二邏輯信號(hào)為一,該些邏輯信號(hào)的一第二反向邏輯信號(hào)為零 時(shí),表示該交越電壓大于等于該下限電壓。
22、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,當(dāng)該些 邏輯信號(hào)中的一第二邏輯信號(hào)為零,該些邏輯信號(hào)中的- -第二反向邏輯信號(hào)為 --時(shí),表示該交越電壓小于該下限電壓。
23、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,該電壓 比較單元的一第一比較器獲取并比較該差分信號(hào)的-輸入信號(hào)及該上限電壓, 產(chǎn)生-第一輸出信號(hào)及一第一反向輸出信號(hào),該電壓比較單元的一第二比較器 獲取并比較該差分信號(hào)的一反向輸入信號(hào)及該下限電壓,以產(chǎn)生一第二輸出信 號(hào)及一第二反向輸出信號(hào),該電壓比較單元的一第三比較器獲取并比較該輸入 信號(hào)及該反向輸入信號(hào),以產(chǎn)生一第三輸出信號(hào)及一第三反向輸出信號(hào)。
24、 根據(jù)權(quán)利要求18所述的交越電壓的測(cè)試方法,其特征在于,若該交 越電壓大于該上限電壓,或小于該下限電壓,表示該測(cè)試結(jié)果為-一錯(cuò)誤信號(hào), 若該交越電壓小于等于該上限電壓,且大于等于該下限電壓,表示該測(cè)試結(jié)果 為一通過(guò)信號(hào)。
全文摘要
本發(fā)明公開(kāi)了一種交越電壓的測(cè)試電路及其測(cè)試方法,其中,利用一電壓信號(hào)由上往下或由下往上掃描差分信號(hào),即可檢測(cè)出此差分信號(hào)的交越電壓。此外,利用規(guī)格中的上限電壓與下限電壓,在只輸入差分信號(hào)一次的情況下,即可判斷差分信號(hào)是否合乎規(guī)格,以縮短測(cè)試時(shí)間、降低成本以及測(cè)試電路的體積。
文檔編號(hào)G01R31/00GK101109772SQ20061009943
公開(kāi)日2008年1月23日 申請(qǐng)日期2006年7月20日 優(yōu)先權(quán)日2006年7月20日
發(fā)明者王明堂, 蕭祝瓜 申請(qǐng)人:盛群半導(dǎo)體股份有限公司