国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種數(shù)?;旌闲酒男盘?hào)管理方法和裝置制造方法

      文檔序號(hào):6172167閱讀:191來(lái)源:國(guó)知局
      一種數(shù)模混合芯片的信號(hào)管理方法和裝置制造方法
      【專(zhuān)利摘要】本發(fā)明提供了一種數(shù)?;旌闲酒男盘?hào)管理方法和裝置,以解決數(shù)?;旌闲酒趻呙铚y(cè)試模式下的測(cè)試覆蓋率和故障覆蓋率低的問(wèn)題。所述方法包括:對(duì)數(shù)?;旌闲酒械臄?shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中;將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路;其中,寄存器中的信號(hào)被測(cè)試電路確定為高電平或低電平。所以對(duì)寄存器中的信號(hào)可控。數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。
      【專(zhuān)利說(shuō)明】一種數(shù)?;旌闲酒男盘?hào)管理方法和裝置

      【技術(shù)領(lǐng)域】
      [0001]本發(fā)明涉及電子【技術(shù)領(lǐng)域】,特別是涉及一種數(shù)?;旌闲酒男盘?hào)管理方法和裝置。

      【背景技術(shù)】
      [0002]數(shù)模混合芯片由模擬電路和數(shù)字電路共同構(gòu)成,數(shù)字電路的輸出信號(hào)可以循環(huán)輸入回?cái)?shù)字電路,還可以輸入到模擬電路;模擬電路與數(shù)字電路進(jìn)行數(shù)據(jù)通信,如圖1所示。為了提高數(shù)模混合芯片的質(zhì)量和可靠性,在設(shè)計(jì)過(guò)程中對(duì)數(shù)字電路增加了可測(cè)試性設(shè)計(jì)(Design for Testability,DFT)。DFT是將時(shí)序電路中的觸發(fā)器改為帶有掃描端的觸發(fā)器,再額外增加一些控制邏輯,以達(dá)到可測(cè)試性的目的。
      [0003]在對(duì)數(shù)模混合芯片進(jìn)行掃描測(cè)試時(shí),數(shù)模混合芯片工作在掃描測(cè)試模式下。
      [0004]數(shù)字電路和模擬電路之間連接著很多信號(hào),在掃描測(cè)試模式下,由模擬電路輸出并輸入到數(shù)字電路的信號(hào)為不定值(無(wú)法確定其為高電平還是低電平),降低數(shù)字電路在掃描測(cè)試模式下的邏輯可控性,從而大大降低了數(shù)模混合芯片在掃描測(cè)試模式下的測(cè)試覆蓋率和故障覆蓋率。


      【發(fā)明內(nèi)容】

      [0005]本發(fā)明提供一種數(shù)?;旌闲酒男盘?hào)管理方法和裝置,以解決數(shù)?;旌闲酒趻呙铚y(cè)試模式下的測(cè)試覆蓋率和故障覆蓋率低的問(wèn)題。
      [0006]為了解決上述問(wèn)題,本發(fā)明提供了一種數(shù)?;旌闲酒男盘?hào)管理方法,所述數(shù)模混合芯片包括數(shù)字電路,所述方法包括:
      [0007]對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中;
      [0008]將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路;
      [0009]其中,所述寄存器中的信號(hào)被測(cè)試電路確定為高電平或低電平。
      [0010]優(yōu)選的,所述對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,包括:
      [0011]對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或操作。
      [0012]優(yōu)選的,所述將組合邏輯處理后的信號(hào)傳入到寄存器中,包括:
      [0013]通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      [0014]優(yōu)選的,所述將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路,包括:
      [0015]通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳;所述數(shù)模混合芯片還包括模擬電路;
      [0016]其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與所述模擬電路傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。
      [0017]優(yōu)選的,所述通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳,包括:
      [0018]當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0019]優(yōu)選的,所述方法還包括:
      [0020]對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      [0021]優(yōu)選的,所述對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,包括:
      [0022]對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作。
      [0023]本發(fā)明還提供了一種數(shù)模混合芯片的信號(hào)管理裝置,所述數(shù)?;旌闲酒〝?shù)字電路,所述裝置包括:
      [0024]組合邏輯處理模塊,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中;
      [0025]信號(hào)選擇傳輸模塊,用于將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路;
      [0026]其中,所述寄存器中的信號(hào)被測(cè)試電路確定為高電平或低電平。
      [0027]優(yōu)選的,所述組合邏輯處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,包括:
      [0028]所述組合邏輯處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或操作。
      [0029]優(yōu)選的,所述組合邏輯處理模塊將組合邏輯處理后的信號(hào)傳入到寄存器中,包括:
      [0030]所述組合邏輯處理模塊通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      [0031]優(yōu)選的:所述信號(hào)選擇傳輸模塊通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳;所述數(shù)?;旌闲酒€包括模擬電路;
      [0032]其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與所述模擬電路傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。
      [0033]優(yōu)選的:所述信號(hào)選擇傳輸模塊當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0034]優(yōu)選的,所述裝置還包括:
      [0035]固化處理模塊,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      [0036]優(yōu)選的:所述固化處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作。
      [0037]與【背景技術(shù)】相比,本發(fā)明包括以下優(yōu)點(diǎn):
      [0038]由于數(shù)?;旌闲酒袛?shù)字電路和模擬電路之間相連的信號(hào)不能被外部管腳直接控制,所以,與這些信號(hào)相連的器件不能被測(cè)試電路探測(cè),從而影響了測(cè)試覆蓋率和故障覆蓋率。對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。經(jīng)過(guò)組合邏輯處理,寄存器中的信號(hào)會(huì)隨著數(shù)字電路的輸出信號(hào)的變化而發(fā)生改變;而且,由于測(cè)試電路可以確定寄存器中的信號(hào)是高電平還是低電平,所以對(duì)寄存器中的信號(hào)可控。將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路,數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。

      【專(zhuān)利附圖】

      【附圖說(shuō)明】
      [0039]圖1是本發(fā)明【背景技術(shù)】中數(shù)模混合芯片中數(shù)字電路和模擬電路的連接關(guān)系示意圖;
      [0040]圖2是本發(fā)明實(shí)施例一中的一種數(shù)模混合芯片的信號(hào)管理方法流程圖;
      [0041]圖3是本發(fā)明實(shí)施例二中的一種數(shù)?;旌闲酒男盘?hào)管理方法流程圖;
      [0042]圖4是本發(fā)明實(shí)施例三中的一種數(shù)模混合芯片的信號(hào)管理裝置結(jié)構(gòu)圖;
      [0043]圖5是本發(fā)明實(shí)施例三中的一種數(shù)模混合芯片的信號(hào)管理裝置與數(shù)?;旌闲酒械臄?shù)字電路和1吳擬電路的連接關(guān)系不意圖;
      [0044]圖6是本發(fā)明實(shí)施例四中的一種數(shù)?;旌闲酒男盘?hào)管理裝置結(jié)構(gòu)圖;
      [0045]圖7是本發(fā)明實(shí)施例四中的1_ctrl模塊的工作原理結(jié)構(gòu)圖。

      【具體實(shí)施方式】
      [0046]為使本發(fā)明的上述目的、特征和優(yōu)點(diǎn)能夠更加明顯易懂,下面結(jié)合附圖和【具體實(shí)施方式】對(duì)本發(fā)明作進(jìn)一步詳細(xì)的說(shuō)明。
      [0047]本發(fā)明對(duì)數(shù)?;旌闲酒械臄?shù)字電路的輸出信號(hào)進(jìn)行了一系列處理,在一系列處理之后將處理后的信號(hào)傳輸至數(shù)字電路或者數(shù)?;旌闲酒械哪M電路。
      [0048]本發(fā)明中,經(jīng)過(guò)一系列處理流程后,傳輸至數(shù)字電路的信號(hào),可以被測(cè)試電路確定為高電平或者低電平,所以傳輸至數(shù)字電路的信號(hào)可控。而且,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行固化處理后,傳輸至模擬電路的信號(hào)也可控。
      [0049]下面通過(guò)列舉幾個(gè)具體的實(shí)施例詳細(xì)介紹本發(fā)明提供的一種數(shù)模混合芯片的信號(hào)管理方法和裝置。
      [0050]實(shí)施例一
      [0051]詳細(xì)介紹本發(fā)明實(shí)施例一提供的一種數(shù)?;旌闲酒男盘?hào)管理方法。
      [0052]參照?qǐng)D2,示出了本發(fā)明實(shí)施例一中的一種數(shù)?;旌闲酒男盘?hào)管理方法流程圖。
      [0053]步驟100,對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。
      [0054]數(shù)?;旌闲酒械臄?shù)字電路的輸出信號(hào)可以循環(huán)重新輸入到數(shù)字電路中,也可以輸入到數(shù)?;旌闲酒哪M電路中。
      [0055]優(yōu)選的,可以對(duì)數(shù)字電路的多個(gè)輸出信號(hào)進(jìn)行組合邏輯處理,將組合邏輯處理后得到的一個(gè)信號(hào)傳入到寄存器中。
      [0056]優(yōu)選的,還可以對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行多種組合邏輯處理,將每種組合邏輯處理后得到的信號(hào)傳入到對(duì)應(yīng)的寄存器中。即一種組合邏輯處理對(duì)應(yīng)一個(gè)寄存器。
      [0057]其中,所述寄存器中的信號(hào)可以被測(cè)試電路確定為高電平或低電平,為傳輸至數(shù)字電路的信號(hào)可控提供了基礎(chǔ)。
      [0058]步驟102,將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路。
      [0059]在掃描測(cè)試模式下,可以直接將寄存器中的信號(hào)傳輸至數(shù)字電路,旁路掉模擬電路的輸入信號(hào)。
      [0060]本發(fā)明實(shí)施例通過(guò)采用上述技術(shù)方案,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。經(jīng)過(guò)組合邏輯處理,寄存器中的信號(hào)會(huì)隨著數(shù)字電路的輸出信號(hào)的變化而發(fā)生改變;而且,由于測(cè)試電路可以確定寄存器中的信號(hào)是高電平還是低電平,所以對(duì)寄存器中的信號(hào)可控。將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路,數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。
      [0061]實(shí)施例二
      [0062]詳細(xì)介紹本發(fā)明實(shí)施例二提供的一種數(shù)模混合芯片的信號(hào)管理方法。
      [0063]參照?qǐng)D3,示出了本發(fā)明實(shí)施例二中的一種數(shù)?;旌闲酒男盘?hào)管理方法流程圖。
      [0064]步驟200,對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。
      [0065]優(yōu)選的,所述步驟200可以包括下列子步驟:
      [0066]子步驟2001,對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或等操作。
      [0067]例如,對(duì)輸出信號(hào)A、輸出信號(hào)B和輸出信號(hào)C進(jìn)行異或操作,異或操作后得到信號(hào)D0
      [0068]子步驟2002,通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      [0069]例如,通過(guò)掃描時(shí)鐘信號(hào)將上述子步驟2001中的信號(hào)D采樣到寄存器中。
      [0070]其中,所述寄存器中的信號(hào)可以被測(cè)試電路確定為高電平或低電平。
      [0071]步驟202,將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路。
      [0072]優(yōu)選的,所述步驟202可以為:
      [0073]通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0074]其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與數(shù)?;旌闲酒械哪M電路的傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。所述二選一開(kāi)關(guān)的作用是從兩個(gè)連接的信號(hào)中選擇其中一種信號(hào)輸出,或者選擇模擬電路的輸入信號(hào)輸出,或者選擇傳入寄存器中的信號(hào)輸出。
      [0075]具體地,當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0076]除此之外,當(dāng)所述掃描模式信號(hào)為低電平時(shí),將與所述二選一開(kāi)關(guān)相連的模擬電路的輸入信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0077]步驟204,對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      [0078]優(yōu)選的,所述步驟204可以為:
      [0079]對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作,并將與操作或者或操作之后的信號(hào)傳輸至模擬電路。
      [0080]例如,將a信號(hào)固化為恒0,那么可以通過(guò)與門(mén)實(shí)現(xiàn),與門(mén)的一端接O信號(hào),另一端接a信號(hào),與門(mén)的結(jié)果就為O ;將b信號(hào)固化為恒1,那么可以通過(guò)或門(mén)實(shí)現(xiàn),或門(mén)的一端接I信號(hào),另一端接b信號(hào),或門(mén)結(jié)果為I。
      [0081]需要說(shuō)明的是,上述步驟200和上述步驟204的執(zhí)行過(guò)程不分先后,可以順序進(jìn)行也可以并列進(jìn)行。
      [0082]本發(fā)明實(shí)施例通過(guò)采用上述技術(shù)方案,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。經(jīng)過(guò)組合邏輯處理,寄存器中的信號(hào)會(huì)隨著數(shù)字電路的輸出信號(hào)的變化而發(fā)生改變;而且,由于測(cè)試電路可以確定寄存器中的信號(hào)是高電平還是低電平,所以對(duì)寄存器中的信號(hào)可控。將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路,數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。
      [0083]而且,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行固化處理后傳輸至模擬電路,固化處理后的信號(hào)可控,保證固化處理后的信號(hào)對(duì)模擬電路不產(chǎn)生破壞性的影響。
      [0084]同時(shí),在掃描測(cè)試信號(hào)為低電平時(shí),數(shù)字電路的輸入輸出信號(hào)為原有的輸入輸出信號(hào),不影響數(shù)?;旌闲酒恼2僮?。
      [0085]實(shí)施例三
      [0086]詳細(xì)介紹本發(fā)明實(shí)施例三提供的一種數(shù)?;旌闲酒男盘?hào)管理裝置。
      [0087]參照?qǐng)D4,示出了本發(fā)明實(shí)施例三中的一種數(shù)?;旌闲酒男盘?hào)管理裝置結(jié)構(gòu)圖。
      [0088]所述一種數(shù)?;旌闲酒男盘?hào)管理裝置可以包括如下模塊:
      [0089]組合邏輯處理模塊300,以及,信號(hào)選擇傳輸模塊302。
      [0090]下面詳細(xì)介紹各模塊的功能以及各模塊之間的關(guān)系。
      [0091]組合邏輯處理模塊300,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。
      [0092]信號(hào)選擇傳輸模塊302,用于將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路。
      [0093]其中,所述寄存器中的信號(hào)可以被測(cè)試電路確定為高電平或低電平。
      [0094]所述一種數(shù)?;旌闲酒男盘?hào)管理裝置與數(shù)模混合芯片中的數(shù)字電路和模擬電路的連接關(guān)系如圖5所示。數(shù)字電路的輸出信號(hào)和模擬電路的輸出信號(hào)可以循環(huán)至數(shù)模混合芯片的信號(hào)管理裝置,經(jīng)過(guò)裝置的一系列處理后再傳輸至數(shù)字電路和模擬電路。數(shù)字電路的輸出信號(hào)可以循環(huán)至數(shù)字電路和模擬電路,模擬電路的輸出信號(hào)可以循環(huán)至數(shù)字電路和模擬電路。
      [0095]本發(fā)明實(shí)施例通過(guò)采用上述技術(shù)方案,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。經(jīng)過(guò)組合邏輯處理,寄存器中的信號(hào)會(huì)隨著數(shù)字電路的輸出信號(hào)的變化而發(fā)生改變;而且,由于測(cè)試電路可以確定寄存器中的信號(hào)是高電平還是低電平,所以對(duì)寄存器中的信號(hào)可控。將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路,數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。
      [0096]實(shí)施例四
      [0097]詳細(xì)介紹本發(fā)明實(shí)施例四提供的一種數(shù)模混合芯片的信號(hào)管理裝置。
      [0098]參照?qǐng)D6,示出了本發(fā)明實(shí)施例四中的一種數(shù)?;旌闲酒男盘?hào)管理裝置結(jié)構(gòu)圖。
      [0099]所述一種數(shù)模混合芯片的信號(hào)管理裝置可以包括如下模塊:
      [0100]組合邏輯處理模塊400,信號(hào)選擇傳輸模塊402,以及,固化處理模塊404。
      [0101]下面詳細(xì)介紹各模塊的功能以及各模塊之間的關(guān)系。
      [0102]組合邏輯處理模塊400,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。
      [0103]其中,所述寄存器中的信號(hào)可以被測(cè)試電路確定為高電平或低電平。
      [0104]優(yōu)選的,所述組合邏輯處理模塊400可以對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或等操作。
      [0105]優(yōu)選的,所述組合邏輯處理模塊400可以通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      [0106]信號(hào)選擇傳輸模塊402,用于將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路。
      [0107]優(yōu)選的,所述信號(hào)選擇傳輸模塊402通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0108]其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與數(shù)模混合芯片的模擬電路傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。
      [0109]所述信號(hào)選擇傳輸模塊402當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      [0110]固化處理模塊404,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      [0111]優(yōu)選的,所述固化處理模塊404對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作。
      [0112]所述一種數(shù)?;旌闲酒男盘?hào)管理裝置還可以設(shè)定為一種模塊——1_ctrl模塊。圖7為1_ctrl模塊的工作原理結(jié)構(gòu)圖。
      [0113]其中,ctrltop output pinl、ctrltop output pin2......ctrltop output pinN為數(shù)字電路的信號(hào)輸出管腳,ctrltop input pinl、ctrltop input pin2......ctrltop input
      PinN為數(shù)字電路的信號(hào)輸入管腳,SCAN_CLK為掃描時(shí)鐘信號(hào),SCANM0DE為掃描模式信號(hào),Input pin為模擬電路的信號(hào)輸入管腳,R_bypass為寄存器,Gating logic為固化子模塊,
      01、02……On為固化后的信號(hào)。
      [0114]1_ctrl模塊將數(shù)字電路(ctrltop)的輸出信號(hào)經(jīng)過(guò)組合邏輯處理后在SCAN_CLK的控制下傳入R_bypass, R_bypass通過(guò)由SCAN_M0DE控制的二選一開(kāi)關(guān)輸出給ctrltop
      input pinl、ctrltop input pin2......ctrltop input pinN,這樣對(duì)于 ctrltop 的輸入在掃描測(cè)試模式下成為可控邏輯,從而提高了可測(cè)試性設(shè)計(jì)的測(cè)試覆蓋率和故障覆蓋率。
      [0115]例如,針對(duì)上述二選一開(kāi)關(guān),當(dāng)SCANM0DE=0 時(shí),ctrltop input pinl=Input pin ;當(dāng) SCANM0DE=1 時(shí),ctrltop input pinl=R_bypass[0]。
      [0116]同時(shí)將ctrltop的輸出信號(hào)在掃描測(cè)試模式下通過(guò)Gating logic進(jìn)行固化,產(chǎn)生
      01、02……On信號(hào)送給模擬電路,保證這些輸出信號(hào)對(duì)模擬電路不產(chǎn)生破壞性影響。
      [0117]又例如,將a信號(hào)固化為恒0,那么可以通過(guò)與門(mén)實(shí)現(xiàn),與門(mén)的一端接O信號(hào),另一端接a信號(hào),與門(mén)的結(jié)果就為O ;將b信號(hào)固化為恒1,那么可以通過(guò)或門(mén)實(shí)現(xiàn),或門(mén)的一端接I信號(hào),另一端接b信號(hào),或門(mén)結(jié)果為I。
      [0118]本發(fā)明實(shí)施例通過(guò)采用上述技術(shù)方案,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中。經(jīng)過(guò)組合邏輯處理,寄存器中的信號(hào)會(huì)隨著數(shù)字電路的輸出信號(hào)的變化而發(fā)生改變;而且,由于測(cè)試電路可以確定寄存器中的信號(hào)是高電平還是低電平,所以對(duì)寄存器中的信號(hào)可控。將傳入到寄存器中的信號(hào)傳輸至數(shù)字電路,數(shù)字電路的狀態(tài)可以通過(guò)掃描數(shù)字電路的輸出管腳被探測(cè)得到,進(jìn)一步對(duì)數(shù)字電路進(jìn)行掃描測(cè)試,從而提高了數(shù)字電路的測(cè)試覆蓋率和故障覆蓋率。
      [0119]而且,對(duì)數(shù)字電路的輸出信號(hào)進(jìn)行固化處理后傳輸至模擬電路,固化處理后的信號(hào)可控,保證固化處理后的信號(hào)對(duì)模擬電路不產(chǎn)生破壞性的影響。
      [0120]同時(shí),在掃描測(cè)試信號(hào)為低電平時(shí),數(shù)字電路的輸入輸出信號(hào)為原有的輸入輸出信號(hào),不影響數(shù)?;旌闲酒恼2僮鳌?br> [0121]對(duì)于裝置實(shí)施例而言,由于其與方法實(shí)施例基本相似,所以描述的比較簡(jiǎn)單,相關(guān)之處參見(jiàn)方法實(shí)施例的部分說(shuō)明即可。
      [0122]對(duì)于前述的方法實(shí)施例,為了簡(jiǎn)單描述,故將其都表述為一系列的動(dòng)作組合,但是本領(lǐng)域技術(shù)人員應(yīng)該知悉,本發(fā)明并不受所描述的動(dòng)作順序的限制,因?yàn)橐罁?jù)本發(fā)明,某些步驟可以采用其他順序或者同時(shí)進(jìn)行。其次,本領(lǐng)域技術(shù)人員也應(yīng)該知悉,說(shuō)明書(shū)中所描述的實(shí)施例均屬于優(yōu)選實(shí)施例,所涉及的動(dòng)作和模塊并不一定是本發(fā)明所必須的。
      [0123]本說(shuō)明書(shū)中的各個(gè)實(shí)施例均采用遞進(jìn)的方式描述,每個(gè)實(shí)施例重點(diǎn)說(shuō)明的都是與其他實(shí)施例的不同之處,各個(gè)實(shí)施例之間相同相似的部分互相參見(jiàn)即可。
      [0124]以上對(duì)本發(fā)明實(shí)施例所提供的一種數(shù)模混合芯片的信號(hào)管理方法和裝置,進(jìn)行了詳細(xì)介紹,本文中應(yīng)用了具體個(gè)例對(duì)本發(fā)明的原理及實(shí)施方式進(jìn)行了闡述,以上實(shí)施例的說(shuō)明只是用于幫助理解本發(fā)明的方法及其核心思想;同時(shí),對(duì)于本領(lǐng)域的一般技術(shù)人員,依據(jù)本發(fā)明的思想,在【具體實(shí)施方式】及應(yīng)用范圍上均會(huì)有改變之處,綜上所述,本說(shuō)明書(shū)內(nèi)容不應(yīng)理解為對(duì)本發(fā)明的限制。
      【權(quán)利要求】
      1.一種數(shù)?;旌闲酒男盘?hào)管理方法,其特征在于,所述數(shù)模混合芯片包括數(shù)字電路,所述方法包括: 對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中; 將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路; 其中,所述寄存器中的信號(hào)被測(cè)試電路確定為高電平或低電平。
      2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,包括: 對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或操作。
      3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述將組合邏輯處理后的信號(hào)傳入到寄存器中,包括: 通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      4.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路,包括: 通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳;所述數(shù)?;旌闲酒€包括模擬電路; 其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與所述模擬電路傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。
      5.根據(jù)權(quán)利要求4所述的方法,其特征在于,所述通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳,包括: 當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      6.根據(jù)權(quán)利要求4所述的方法,其特征在于,所述方法還包括: 對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      7.根據(jù)權(quán)利要求6所述的方法,其特征在于,所述對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,包括: 對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作。
      8.一種數(shù)?;旌闲酒男盘?hào)管理裝置,其特征在于,所述數(shù)?;旌闲酒〝?shù)字電路,所述裝置包括: 組合邏輯處理模塊,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,并將組合邏輯處理后的信號(hào)傳入到寄存器中; 信號(hào)選擇傳輸模塊,用于將傳入到所述寄存器中的信號(hào)傳輸至所述數(shù)字電路; 其中,所述寄存器中的信號(hào)被測(cè)試電路確定為高電平或低電平。
      9.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述組合邏輯處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行組合邏輯處理,包括: 所述組合邏輯處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與、或、非或者異或操作。
      10.根據(jù)權(quán)利要求8所述的裝置,其特征在于,所述組合邏輯處理模塊將組合邏輯處理后的信號(hào)傳入到寄存器中,包括: 所述組合邏輯處理模塊通過(guò)掃描時(shí)鐘信號(hào)將組合邏輯處理后的信號(hào)采樣到所述寄存器中。
      11.根據(jù)權(quán)利要求8所述的裝置,其特征在于: 所述信號(hào)選擇傳輸模塊通過(guò)由掃描模式信號(hào)控制的二選一開(kāi)關(guān),將傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳;所述數(shù)?;旌闲酒€包括模擬電路;其中,所述二選一開(kāi)關(guān)的兩個(gè)輸入端分別與所述模擬電路傳輸至所述數(shù)字電路的輸入信號(hào)和傳入到所述寄存器中的信號(hào)相連。
      12.根據(jù)權(quán)利要求11所述的裝置,其特征在于: 所述信號(hào)選擇傳輸模塊當(dāng)所述掃描模式信號(hào)為高電平時(shí),將與所述二選一開(kāi)關(guān)相連的傳入到所述寄存器中的信號(hào)傳輸至與所述數(shù)字電路連接的輸入管腳。
      13.根據(jù)權(quán)利要求11所述的裝置,其特征在于,所述裝置還包括: 固化處理模塊,用于對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行固化處理,并將固化處理后的信號(hào)傳輸至所述模擬電路。
      14.根據(jù)權(quán)利要求13所述的裝置,其特征在于: 所述固化處理模塊對(duì)所述數(shù)字電路的輸出信號(hào)進(jìn)行與操作或者或操作。
      【文檔編號(hào)】G01R31/3167GK104345263SQ201310320077
      【公開(kāi)日】2015年2月11日 申請(qǐng)日期:2013年7月26日 優(yōu)先權(quán)日:2013年7月26日
      【發(fā)明者】薛子恒, 潘榮華 申請(qǐng)人:北京兆易創(chuàng)新科技股份有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1