国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種多通道同步局部放電檢測儀的制作方法

      文檔序號:6199986閱讀:198來源:國知局
      一種多通道同步局部放電檢測儀的制作方法
      【專利摘要】本實(shí)用新型公開了檢測儀表領(lǐng)域內(nèi)的一種多通道同步局部放電檢測儀,包括八通道信號輸入端單元,每一信號輸入單元的信號輸出端依次經(jīng)粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路與A/D轉(zhuǎn)換電路的信號輸入端相連,A/D轉(zhuǎn)換電路與FPGA電路的信號輸入端相連,F(xiàn)PGA電路與上位機(jī)進(jìn)行數(shù)據(jù)通信,F(xiàn)PGA電路上還連接有八個與通道相對應(yīng)的緩存單元,通道上的主放大電路的輸出端均對應(yīng)連接有一A/D轉(zhuǎn)換電路,A/D轉(zhuǎn)換電路的信號輸出端對應(yīng)連接有光耦隔離電路,光耦隔離電路的信號輸出端均與FPGA電路的信號輸入端相連,本實(shí)用新型提高了信號傳輸過程的抗干擾能力,可用于局部放電試驗中。
      【專利說明】—種多通道同步局部放電檢測儀
      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及一種檢測儀表,特別涉及一種局部放電檢測儀。
      【背景技術(shù)】
      [0002]隨著電機(jī)、變壓器、導(dǎo)線等越來越多行業(yè)產(chǎn)品絕緣技術(shù)要求的逐步提高和規(guī)范,局部放電檢測儀的使用范圍也更為廣泛,用戶對局部放電檢測儀的性能也有了更高的要求。現(xiàn)國產(chǎn)的局部放電檢測儀有些方面亟待改進(jìn),具體如下:
      [0003]I)局部放電信號輸入通道容量不夠。現(xiàn)最大只能到4通道,有的雖然是多通道,由于采用模擬信號分時的A/D采集,多通道局部放電信號采集沒有做到真正的實(shí)時同步,但只能分時顯示,并不是真正意義上的多通道,還不能滿足某些行業(yè)需要更多信號通道同步同時顯示的要求;
      [0004]2)抗干擾能力不強(qiáng),目前為了提高局部放電信號信噪比,高壓試驗地與數(shù)字地是相連的,隨著該類產(chǎn)品使用場合的電壓等級越來越高,更為嚴(yán)重的高壓共模干擾會直接影響到局部放電檢測儀正常穩(wěn)定運(yùn)行。
      實(shí)用新型內(nèi)容
      [0005]本實(shí)用新型的目的是提供一種多通道同步局部放電檢測儀,解決了現(xiàn)有技術(shù)中的多通道不能同步顯示的問題,提高局部放電檢測儀的抗干擾能力。
      [0006]本實(shí)用新型的目的是這樣實(shí)現(xiàn)的:一種多通道同步局部放電檢測儀,包括八通道信號輸入端單元,每一信號輸入單元的信號輸出端依次經(jīng)粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路與A/D轉(zhuǎn)換電路的信號輸入端相連,所述A/D轉(zhuǎn)換電路與FPGA電路的信號輸入端相連,所述FPGA電路與上位機(jī)進(jìn)行數(shù)據(jù)通信,所述FPGA電路上還連接有八個與通道相對應(yīng)的緩存單元,每一通道上的主放大電路的輸出端均對應(yīng)連接有一 A/D轉(zhuǎn)換電路,每一所述A/D轉(zhuǎn)換電路的信號輸出端均對應(yīng)連接有一光稱隔離電路,每一所述光耦隔離電路的信號輸出端均與FPGA電路的信號輸入端相連。
      [0007]本實(shí)用新型工作時,檢測信號從信號輸入單元輸入,該檢測信號經(jīng)粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路處理后輸出穩(wěn)定的模擬信號給A/D轉(zhuǎn)換單元,A/D轉(zhuǎn)換單元將轉(zhuǎn)化成的數(shù)字信號經(jīng)光耦隔離電路處理后可通過FPGA電路存儲在緩存單元中,F(xiàn)PGA電路將檢測到的信號與上位機(jī)進(jìn)行通信。與現(xiàn)有技術(shù)相比,本實(shí)用新型的有益效果在于:本實(shí)用新型通過為每一通道對應(yīng)配置獨(dú)立的A/D轉(zhuǎn)換單元,保證了通道信號傳輸?shù)耐叫裕WC了信號的同時顯示,真正實(shí)現(xiàn)多通道顯示,同時,通過設(shè)置光耦隔離電路,起到降噪作用,保證了信號傳輸?shù)姆€(wěn)定性,提高了信號傳輸過程的抗干擾能力,確保了局部放電檢測儀穩(wěn)定運(yùn)行。本實(shí)用新型可用于局部放電試驗中。
      [0008]為了提高本實(shí)用新型控制過程的自動化程度,所述FPGA電路上還連接有主控微處理器,所述主控微處理器上連接有八個分控微處理器,每一分控微處理器對應(yīng)連接在相應(yīng)通道的粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路上。使得局放模擬信號的粗調(diào)、細(xì)調(diào)、低通選擇、高通選擇等都通過上位機(jī)軟件界面按鈕來控制,實(shí)現(xiàn)全
      數(shù)字化管理。
      [0009]為了進(jìn)一步保證信號傳輸?shù)姆€(wěn)定性,實(shí)現(xiàn)最大八通道局放信號的實(shí)時處理,所述FPGA電路與上位機(jī)之間經(jīng)PC1-E接口完成數(shù)據(jù)交換。保證采集到的數(shù)據(jù)能及時上傳,供上位機(jī)電腦分析、處理、顯示、保存。
      【專利附圖】

      【附圖說明】
      [0010]圖1為本實(shí)用新型控制原理框圖。
      [0011]圖2為本實(shí)用新型中粗調(diào)電路的電路原理圖。
      [0012]圖3為本實(shí)用新型中前置放大電路的電路原理圖。
      [0013]圖4為本實(shí)用新型中細(xì)調(diào)電路的電路原理圖。
      [0014]圖5為本實(shí)用新型中低通高通濾波電路的電路原理圖。
      [0015]圖6為本實(shí)用新型中主放大電路的電路原理圖。
      【具體實(shí)施方式】
      [0016]如圖1所示的一種多通道同步局部放電檢測儀,包括八通道信號輸入端單元,每一通道信號輸入單元的信號輸出端依次經(jīng)粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路與A/D轉(zhuǎn)換電路的信號輸入端相連,A/D轉(zhuǎn)換電路與FPGA電路的信號輸入端相連,F(xiàn)PGA電路與上位機(jī)進(jìn)行數(shù)據(jù)通信,F(xiàn)PGA電路上還連接有八個與通道相對應(yīng)的緩存單元,每一通道上的主放大電路的輸出端均對應(yīng)連接有一 A/D轉(zhuǎn)換電路,每一 A/D轉(zhuǎn)換電路的信號輸出端均對應(yīng)連接有一光I禹隔離電路,每一光I禹隔離電路的信號輸出端均與FPGA電路的信號輸入端相連,F(xiàn)PGA電路上還連接有主控微處理器,主控微處理器上連接有八個分控微處理器,每一分控微處理器對應(yīng)連接在相應(yīng)通道的粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路上,F(xiàn)PGA電路與上位機(jī)之間經(jīng)PC1-E接口完成數(shù)據(jù)交換。
      [0017]本實(shí)用新型工作時,如圖2所示,從輸入單元來的局放信號首先進(jìn)入信號增益粗調(diào)電路,該部分由JD1-JD4繼電器和一系列高精度的電阻結(jié)合前置放大部分的JD5-JD6構(gòu)成6檔增益調(diào)整電路,相鄰檔位之間增益相差10倍,故對輸入信號有60dB的調(diào)整范圍,有效增加局放信號的檢查范圍,確保八通道工作時的同步性。檔位與繼電器工作的對應(yīng)關(guān)系如下:
      [0018]
      【權(quán)利要求】
      1.一種多通道同步局部放電檢測儀,包括八通道信號輸入端單元,每一信號輸入單元的信號輸出端依次經(jīng)粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路與A/D轉(zhuǎn)換電路的信號輸入端相連,所述A/D轉(zhuǎn)換電路與FPGA電路的信號輸入端相連,所述FPGA電路與上位機(jī)進(jìn)行數(shù)據(jù)通信,所述FPGA電路上還連接有八個與通道相對應(yīng)的緩存單元,其特征在于,每一通道上的主放大電路的輸出端均對應(yīng)連接有一 A/D轉(zhuǎn)換電路,每一所述A/D轉(zhuǎn)換電路的信號輸出端均對應(yīng)連接有一光耦隔離電路,每一所述光耦隔離電路的信號輸出端均與FPGA電路的信號輸入端相連。
      2.根據(jù)權(quán)利要求1所述的一種多通道同步局部放電檢測儀,其特征在于,所述FPGA電路上還連接有主控微處理器,所述主控微處理器上連接有八個分控微處理器,每一分控微處理器對應(yīng)連接在相應(yīng)通道的粗調(diào)電路、前置放大電路、細(xì)調(diào)電路、低通高通濾波電路、主放大電路上。
      3.根據(jù)權(quán)利要求1或2所述的一種多通道同步局部放電檢測儀,其特征在于,所述FPGA電路與上位機(jī)之間經(jīng)PC1-E接口完成數(shù)據(jù)交換。
      【文檔編號】G01R31/12GK203572915SQ201320592509
      【公開日】2014年4月30日 申請日期:2013年9月24日 優(yōu)先權(quán)日:2013年9月24日
      【發(fā)明者】陳忠偉, 劉玉嶺, 祁雪, 房燕 申請人:江蘇新亞高電壓測試設(shè)備有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1