国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種多cpu結(jié)構(gòu)電路的制作方法

      文檔序號(hào):6059799閱讀:177來(lái)源:國(guó)知局
      一種多cpu結(jié)構(gòu)電路的制作方法
      【專利摘要】一種多CPU結(jié)構(gòu)電路,屬于電器【技術(shù)領(lǐng)域】。CPU采集的零序電流信號(hào)線路連接主CPU,主CPU連接端子排,主CPU連接通訊電路,通訊電路的結(jié)構(gòu)為:集成塊U47的RO端連接第一電阻R1,集成塊U47的RE端和DE端連接第二電阻R2,集成塊U47的DI端連接第三電阻R3,第一電阻R1的RXD0端與主CPU的RXD0端口連接,第二電阻R2的RTS0端與主CPU的RTS0端口連接,第三電阻R3的TXD0端與主CPU的TXD0端口連接。
      【專利說明】一種多CPU結(jié)構(gòu)電路

      【技術(shù)領(lǐng)域】
      [0001]本實(shí)用新型涉及一種多CPU結(jié)構(gòu)電路,屬于電器【技術(shù)領(lǐng)域】。

      【背景技術(shù)】
      [0002]小電流選線及時(shí)準(zhǔn)確地判定接地回路是快速排除單相接地故障的基礎(chǔ),也是小電流選線的核心功能。但早期的選線裝置常發(fā)生誤選和漏選,效果不能令人滿意。“選線準(zhǔn)確率偏低”是長(zhǎng)期困擾人們的難題。
      [0003]在小電流接地選線裝置自20世紀(jì)80年代問世以來(lái),已經(jīng)歷了幾次技術(shù)更新?lián)Q代,其選線的準(zhǔn)確性也在不斷提高,盡管備廠方宣稱100%選線正確率,但工程實(shí)際中均存在誤判率較高的問題,使許多用戶有一種不用麻煩,用了也麻煩的感覺,故現(xiàn)場(chǎng)好多情況都是選檢設(shè)備閑置退出而采用手動(dòng)拉閘試驗(yàn)的原始方法查找接地。
      [0004]統(tǒng)計(jì)資料表明,在電力系統(tǒng)中,線路接地故障占總故障的70%以上,因而在我國(guó)電力系統(tǒng)中,6kV?1kV系統(tǒng)為了減少短路故障,減少停電,多采用中性點(diǎn)不接地方式;當(dāng)系統(tǒng)所接回路較多、較長(zhǎng),尤其是電纜較多時(shí),系統(tǒng)對(duì)地電容電流較大,當(dāng)發(fā)生單相接地故障后,會(huì)引起弧光過電壓等一系列問題,影響系統(tǒng)的安全運(yùn)行。
      [0005]早期的選線裝置常發(fā)生誤選和漏選,“選線準(zhǔn)確率偏低”是長(zhǎng)期困擾人們的難題。


      【發(fā)明內(nèi)容】

      [0006]為了克服現(xiàn)有技術(shù)的不足,本實(shí)用新型提供一種多CPU結(jié)構(gòu)電路。
      [0007]供電運(yùn)行規(guī)程規(guī)定:當(dāng)單相接地故障電流大于30A時(shí),應(yīng)裝設(shè)消弧線圈進(jìn)行補(bǔ)償,使故障點(diǎn)僅流過補(bǔ)償后的零序電流,從而變成了經(jīng)消弧線圈接地系統(tǒng)。在此系統(tǒng)中發(fā)生單相接地故障時(shí),接地故障點(diǎn)僅流過系統(tǒng)對(duì)地電容電流或補(bǔ)償后的電容電感電流,因而故障電流較小,不必立即切除故障回路。而采用微機(jī)式接地檢測(cè)裝置或帶接地檢測(cè)功能的微機(jī)式線路保護(hù)選出接地線路,發(fā)出信號(hào),由運(yùn)行人員采取措施(如轉(zhuǎn)移負(fù)荷)后再切除故障回路,可保障正常回路供電的連續(xù)性。
      [0008]一種多CPU結(jié)構(gòu)電路,其結(jié)構(gòu)連接關(guān)系為:CPU采集的零序電流信號(hào)線路連接主CPU,主CPU連接端子排,主CPU連接通訊電路,通訊電路的結(jié)構(gòu)為:集成塊U47的RO端連接第一電阻R1,集成塊U47的RE端和DE端連接第二電阻R2,集成塊U47的DI端連接第三電阻R3,第一電阻Rl的RXDO端與主CPU的RXDO端口連接,第二電阻R2的RTSO端與主CPU的RTSO端口連接,第三電阻R3的TXDO端與主CPU的TXDO端口連接。
      [0009]本實(shí)用新型的優(yōu)點(diǎn)是采用多CPU結(jié)構(gòu)可以快速準(zhǔn)確判定接地回路。

      【專利附圖】

      【附圖說明】
      [0010]當(dāng)結(jié)合附圖考慮時(shí),通過參照下面的詳細(xì)描述,能夠更完整更好地理解本實(shí)用新型以及容易得知其中許多伴隨的優(yōu)點(diǎn),但此處所說明的附圖用來(lái)提供對(duì)本實(shí)用新型的進(jìn)一步理解,構(gòu)成本實(shí)用新型的一部分,本實(shí)用新型的示意性實(shí)施例及其說明用于解釋本實(shí)用新型,并不構(gòu)成對(duì)本實(shí)用新型的不當(dāng)限定,如圖其中:
      [0011]圖1為本實(shí)用新型的主CPU結(jié)構(gòu)示意圖。
      [0012]圖2為本實(shí)用新型的端子排結(jié)構(gòu)示意圖。
      [0013]圖3為本實(shí)用新型的通訊電路結(jié)構(gòu)示意圖。
      [0014]下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型進(jìn)一步說明。

      【具體實(shí)施方式】
      [0015]顯然,本領(lǐng)域技術(shù)人員基于本實(shí)用新型的宗旨所做的許多修改和變化屬于本實(shí)用新型的保護(hù)范圍。
      [0016]實(shí)施例1:如圖1、圖2、圖3所示,一種多CPU結(jié)構(gòu)電路,其結(jié)構(gòu)連接關(guān)系為:CPU采集的零序電流信號(hào)線路連接主CPU,主CPU連接端子排,主CPU連接通訊電路,通訊電路的結(jié)構(gòu)為:集成塊U47的RO端連接第一電阻R1,集成塊U47的RE端和DE端連接第二電阻R2,集成塊U47的DI端連接第三電阻R3,第一電阻Rl的RXDO端與主CPU的RXDO端口連接,第二電阻R2的RTSO端與主CPU的RTSO端口連接,第三電阻R3的TXDO端與主CPU的TXDO端口連接。
      [0017]一種多CPU結(jié)構(gòu)電路,其結(jié)構(gòu)連接關(guān)系為:圖1是主CPU,所有其他CPU采集的零序電流信號(hào)上送至主CPU,并接收外部母線零序電壓信號(hào),通過各種算法后,準(zhǔn)確選線,還可以輸出報(bào)警信號(hào),圖2是所有其他CPU的連接端子排,所有采集信號(hào)的CPU通過此端子排連接至主CPU,圖3是通訊電路,通過圖上連接至主CPU,可以和監(jiān)控后臺(tái)遠(yuǎn)傳數(shù)據(jù)。
      [0018]小電流選線裝置需要實(shí)時(shí)檢測(cè)母線電壓信號(hào)及各路出線的零序電流,小電流系統(tǒng)出線回路比較多,而模數(shù)轉(zhuǎn)換器的通道一般情況下只有8個(gè)通道,目前市面上的其它同類產(chǎn)品多采用循環(huán)切換的采集模式(即巡檢模式),這樣就保證不了所有出線回路數(shù)據(jù)采集的同時(shí)性。本實(shí)用新型小電流裝置采用多CPU結(jié)構(gòu),每個(gè)CPU有8個(gè)A/D通道,也就是每個(gè)CPU只負(fù)責(zé)8條出線回路的數(shù)據(jù)采集,并通過數(shù)據(jù)總線和時(shí)鐘總線將處理好的數(shù)據(jù)送給主CPU,這樣既保證了所有出線回路數(shù)據(jù)采集的同時(shí)性,又提高了數(shù)據(jù)采集的計(jì)算能力,從而提高選線的速度和精度。
      [0019]如上所述,對(duì)本實(shí)用新型的實(shí)施例進(jìn)行了詳細(xì)地說明,但是只要實(shí)質(zhì)上沒有脫離本實(shí)用新型的發(fā)明點(diǎn)及效果可以有很多的變形,這對(duì)本領(lǐng)域的技術(shù)人員來(lái)說是顯而易見的。因此,這樣的變形例也全部包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
      【權(quán)利要求】
      1.一種多CPU結(jié)構(gòu)電路,其特征在于其結(jié)構(gòu)連接關(guān)系為:CPU采集的零序電流信號(hào)線路連接主CPU,主CPU連接端子排,主CPU連接通訊電路,通訊電路的結(jié)構(gòu)為:集成塊U47的RO端連接第一電阻R1,集成塊U47的RE端和DE端連接第二電阻R2,集成塊U47的DI端連接第三電阻R3,第一電阻Rl的RXDO端與主CPU的RXDO端口連接,第二電阻R2的RTSO端與主CPU的RTSO端口連接,第三電阻R3的TXDO端與主CPU的TXDO端口連接。
      【文檔編號(hào)】G01R31/08GK203981820SQ201420322864
      【公開日】2014年12月3日 申請(qǐng)日期:2014年6月16日 優(yōu)先權(quán)日:2014年6月16日
      【發(fā)明者】馬健 申請(qǐng)人:保定市安科電氣有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1