點(diǎn)屏治具的制作方法
【專利摘要】本公開(kāi)是關(guān)于一種點(diǎn)屏治具,屬于電子顯示器技術(shù)領(lǐng)域。該點(diǎn)屏治具包括:第一芯片,其包括第一輸出端和第二輸出端,其分別輸出第一I/O端口信號(hào)和第二I/O端口信號(hào);第一開(kāi)關(guān)單元,其包括第一輸入端、第二輸入端、第一控制端和第三輸出端;第二開(kāi)關(guān)單元,其包括第三輸入端、第四輸入端、第二控制端和第四輸出端;以及電流測(cè)試芯片,其包括第五輸入端和第五輸出端;其中,第五輸入端耦接于電源的第一端,第一輸入端和第三輸入端分別耦接于該電流測(cè)試芯片的第五輸出端,第二輸入端和第四輸入端耦接于該電源的第二端,第一控制端耦接于第一輸出端以接收第一I/O端口信號(hào),第二控制端耦接于第二輸出端以接收第二I/O端口信號(hào)。
【專利說(shuō)明】
點(diǎn)屏治具
技術(shù)領(lǐng)域
[0001]本公開(kāi)涉及電子顯示器領(lǐng)域技術(shù)領(lǐng)域,尤其涉及用于測(cè)試液晶顯示面板的點(diǎn)屏治具。
【背景技術(shù)】
[0002]電子顯示器,諸如TN( Twi sted Nemat i c,扭曲向列型面板)、VA(Vert icaIAlignment,垂直配向面板)、IPS(In_Plane Switching,平面轉(zhuǎn)換屏幕)及 LTPS LCD (LowTemperature Poly-silicon Liquid Crystal Display,低溫多晶娃技術(shù)液晶顯不器),通常用于電子設(shè)備諸如筆記本電腦、平板電腦、移動(dòng)設(shè)備、電視以及其他電子設(shè)備上。
[0003]液晶顯示器是通過(guò)drive IC(驅(qū)動(dòng)芯片)來(lái)驅(qū)動(dòng)。部分驅(qū)動(dòng)芯片是通過(guò)高溫高壓的壓合工藝,準(zhǔn)確地壓合到玻璃基板的對(duì)應(yīng)位置上。在壓合前會(huì)有對(duì)準(zhǔn)的動(dòng)作,通過(guò)芯片上與基板上相互對(duì)應(yīng)的機(jī)構(gòu),經(jīng)對(duì)準(zhǔn)后即進(jìn)行壓合。然而在壓合過(guò)程中,難免會(huì)有機(jī)械或人為的誤差,因而造成失準(zhǔn)偏移的情況。因此,在每次壓合時(shí),仍須人為觀察偏移狀況。
[0004]在C0G(chip-on-glaSS,玻璃覆晶封裝)工藝中,目前的玻璃基板與芯片壓合的偏移狀況檢測(cè)評(píng)估方法,是利用顯微鏡直接觀察分別位于芯片與相對(duì)的玻璃基板上的對(duì)位標(biāo)記之間的相對(duì)位置。芯片上的對(duì)位標(biāo)記與基板上的對(duì)位標(biāo)記兩者之間有固定且相對(duì)的尺寸及形狀。
[0005]因此,需要一種新的點(diǎn)屏治具。
[0006]在所述【背景技術(shù)】部分公開(kāi)的上述信息僅用于加強(qiáng)對(duì)本公開(kāi)的背景的理解,因此它可以包括不構(gòu)成對(duì)本領(lǐng)域普通技術(shù)人員已知的現(xiàn)有技術(shù)的信息。
【實(shí)用新型內(nèi)容】
[0007]本公開(kāi)提供一種點(diǎn)屏治具,用于自動(dòng)檢測(cè)信號(hào)線短路和開(kāi)路狀況。
[0008]本公開(kāi)的其他特性和優(yōu)點(diǎn)將通過(guò)下面的詳細(xì)描述變得顯然,或部分地通過(guò)本公開(kāi)的實(shí)踐而習(xí)得。
[0009]根據(jù)本公開(kāi)的一方面,提供一種點(diǎn)屏治具,包括:一第一芯片,其包括一第一輸出端和一第二輸出端,其分別輸出一第一I/o端口信號(hào)和一第二I/O端口信號(hào);一第一開(kāi)關(guān)單元,其包括一第一輸入端、一第二輸入端、一第一控制端和一第三輸出端;一第二開(kāi)關(guān)單元,其包括一第三輸入端、一第四輸入端、一第二控制端和一第四輸出端;以及一電流測(cè)試芯片,其包括一第五輸入端和一第五輸出端;其中,所述第五輸入端親接于一電源的一第一端,所述第一輸入端和所述第三輸入端分別耦接于該電流測(cè)試芯片的所述第五輸出端,所述第二輸入端和所述第四輸入端耦接于該電源的一第二端,所述第一控制端耦接于所述第一輸出端以接收所述第一 I/o端口信號(hào),所述第二控制端耦接于所述第二輸出端以接收所述第二 I/O端口信號(hào)。
[0010]根據(jù)本公開(kāi)的一實(shí)施方式,其中該電源的該第一端輸出一第一電壓信號(hào),該第二端輸出一第二電壓信號(hào),所述第一電壓信號(hào)的電平值大于所述第二電壓信號(hào)的電平值。[0011 ]根據(jù)本公開(kāi)的一實(shí)施方式,還包括:第一輸出信號(hào)線,其兩端分別耦接于所述第一開(kāi)關(guān)單元的第三輸出端和一顯示模組的一驅(qū)動(dòng)芯片的一第一輸入接口;第二輸出信號(hào)線,其兩端分別耦接于所述第二開(kāi)關(guān)單元的第四輸出端和該顯示模組的該驅(qū)動(dòng)芯片的一第二輸入接口;其中,所述驅(qū)動(dòng)芯片通過(guò)FPC綁定。
[0012]根據(jù)本公開(kāi)的一實(shí)施方式,還包括:一第二芯片,其包括一第六輸出端,其輸出一使能信號(hào)。
[0013]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述第一芯片為FPGA芯片,所述第二芯片為ARM芯片。
[0014]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述第一開(kāi)關(guān)單元還包括一第三控制端,所述第二開(kāi)關(guān)單元還包括一第四控制端,所述第三控制端和所述第四控制端分別耦接于所述第二芯片的第六輸出端以接收所述使能信號(hào)。
[0015]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述第一開(kāi)關(guān)單元包括一第一模擬開(kāi)關(guān)和一第二模擬開(kāi)關(guān),其中所述第一模擬開(kāi)關(guān),其包括所述第一輸入端、所述第二輸入端、所述第一控制端和一第七輸出端,其中所述第七輸出端根據(jù)所述第一 I/O端口信號(hào)選擇輸出所述第一輸入端或者所述第二輸入端的電壓信號(hào);所述第二模擬開(kāi)關(guān),包括一第六輸入端、一第七輸入端、所述第三控制端和所述第三輸出端,其中所述第六輸入端耦接于所述第七輸出端,所述第七輸入端耦接于所述第一芯片的第一輸出端以接收所述第一I/O端口信號(hào),所述第三輸出端根據(jù)所述使能信號(hào)選擇輸出所述第六輸入端或者所述第七輸入端的電壓信號(hào)。
[0016]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述第二開(kāi)關(guān)單元包括一第三模擬開(kāi)關(guān)和一第四模擬開(kāi)關(guān),其中所述第三模擬開(kāi)關(guān),包括所述第三輸入端、所述第四輸入端、所述第二控制端和一第八輸出端,其中所述第八輸出端根據(jù)所述第二 I/o端口信號(hào)選擇輸出所述第三輸入端或者所述第四輸入端的電壓信號(hào);所述第四模擬開(kāi)關(guān),包括一第八輸入端、一第九輸入端、所述第四控制端和所述第四輸出端,其中所述第八輸入端耦接于所述第八輸出端,所述第九輸入端耦接于所述第一芯片的第二輸出端以接收所述第二 I/o端口信號(hào),所述第四輸出端根據(jù)所述使能信號(hào)選擇輸出所述第八輸入端或者所述第九輸入端的電壓信號(hào)。
[0017]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述點(diǎn)屏治具包括第一測(cè)試狀態(tài),其中當(dāng)處于所述第一測(cè)試狀態(tài)時(shí),其中所述第一 I/O端口信號(hào)控制所述第一開(kāi)關(guān)單元的第三輸出端輸出該第一電壓信號(hào),讀取所述電流測(cè)試芯片的電流值用于判斷所述FPC和所述驅(qū)動(dòng)芯片的所述第一輸入接口之間是否開(kāi)路。
[0018]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述點(diǎn)屏治具包括第二測(cè)試狀態(tài),其中當(dāng)處于所述第二測(cè)試狀態(tài)時(shí),其中所述第一 I/O端口信號(hào)控制所述第一開(kāi)關(guān)單元的第三輸出端輸出該第一電壓信號(hào),所述第二I/O端口信號(hào)控制所述第二開(kāi)關(guān)單元的第四輸出端輸出該第二電壓信號(hào),讀取所述電流測(cè)試芯片的電流值用于判斷所述驅(qū)動(dòng)芯片的所述第一輸入接口和所述第二輸入接口之間是否短路。
[0019]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述點(diǎn)屏治具包括點(diǎn)屏狀態(tài),其中當(dāng)處于所述點(diǎn)屏狀態(tài)時(shí),其中所述使能信號(hào)分別控制所述第二模擬開(kāi)關(guān)的第三輸出端輸出所述第一 I/O端口信號(hào)和所述第四模擬開(kāi)關(guān)的第四輸出端輸出所述第二I/O端口信號(hào)。
[0020]根據(jù)本公開(kāi)的一實(shí)施方式,還包括:警示單元,其耦接于所述電流測(cè)試芯片。
[0021]根據(jù)本公開(kāi)的一實(shí)施方式,其中所述警示單元為指示燈。
[0022]根據(jù)本公開(kāi)的點(diǎn)屏治具,用于自動(dòng)檢測(cè)信號(hào)線短路情況,并能判斷FPC與電子元件的連接點(diǎn)之間的連接狀況。
[0023]應(yīng)當(dāng)理解的是,以上的一般描述和后文的細(xì)節(jié)描述僅是示例性和解釋性的,并不能限制本公開(kāi)。
【附圖說(shuō)明】
[0024]此處的附圖被并入說(shuō)明書(shū)中并構(gòu)成本說(shuō)明書(shū)的一部分,示出了符合本實(shí)用新型的實(shí)施例,并與說(shuō)明書(shū)一起用于解釋本實(shí)用新型的原理。
[0025]圖1示意性示出現(xiàn)有技術(shù)中的測(cè)試FPC綁定導(dǎo)致的短路的電路圖;
[0026]圖2示意性示出根據(jù)圖1的電路的測(cè)試示意圖;
[0027]圖3示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的電路圖;
[0028]圖4示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的電路圖;
[0029]圖5A示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的開(kāi)路測(cè)試原理圖;
[0030]圖5B示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的開(kāi)路測(cè)試原理圖;
[0031 ]圖6A示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的短路測(cè)試原理圖;
[0032]圖6B示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的短路測(cè)試原理圖。
【具體實(shí)施方式】
[0033]現(xiàn)在將參考附圖更全面地描述示例實(shí)施方式。然而,示例實(shí)施方式能夠以多種形式實(shí)施,且不應(yīng)被理解為限于在此闡述的范例;相反,提供這些實(shí)施方式使得本公開(kāi)將更加全面和完整,并將示例實(shí)施方式的構(gòu)思全面地傳達(dá)給本領(lǐng)域的技術(shù)人員。附圖僅為本公開(kāi)的示意性圖解,并非一定是按比例繪制。圖中相同的附圖標(biāo)記表示相同或類似的部分,因而將省略對(duì)它們的重復(fù)描述。
[0034]此外,所描述的特征、結(jié)構(gòu)或特性可以以任何合適的方式結(jié)合在一個(gè)或更多實(shí)施方式中。在下面的描述中,提供許多具體細(xì)節(jié)從而給出對(duì)本公開(kāi)的實(shí)施方式的充分理解。然而,本領(lǐng)域技術(shù)人員將意識(shí)到,可以實(shí)踐本公開(kāi)的技術(shù)方案而省略所述特定細(xì)節(jié)中的一個(gè)或更多,或者可以采用其它的方法、組元、裝置、步驟等。在其它情況下,不詳細(xì)示出或描述公知結(jié)構(gòu)、方法、裝置、實(shí)現(xiàn)、材料或者操作以避免喧賓奪主而使得本公開(kāi)的各方面變得模糊。
[0035]附圖中所示的一些方框圖是功能實(shí)體,不一定必須與物理或邏輯上獨(dú)立的實(shí)體相對(duì)應(yīng)??梢圆捎密浖问絹?lái)實(shí)現(xiàn)這些功能實(shí)體,或在一個(gè)或多個(gè)硬件模塊或集成電路中實(shí)現(xiàn)這些功能實(shí)體,或在不同網(wǎng)絡(luò)和/或處理器裝置和/或微控制器裝置中實(shí)現(xiàn)這些功能實(shí)體。
[0036]以下示例性實(shí)施例中所描述的實(shí)施方式并不代表與本實(shí)用新型相一致的所有實(shí)施方式。相反,它們僅是與如所附權(quán)利要求書(shū)中所詳述的、本實(shí)用新型的一些方面相一致的裝置和方法的例子。
[0037]通常,有如下兩種方式判斷FPC(Flexible Printed Circuit board,燒性印刷電路板)Bond i ng (綁定)導(dǎo)致的信號(hào)線Shor t (短路)情況:
[0038](I)在顯微鏡下鏡檢;
[0039]但是,用顯微鏡測(cè)試操作復(fù)雜,效率非常低,浪費(fèi)工時(shí),不利于產(chǎn)品100%檢測(cè)。
[0040](2)在Panel(顯示面板或者顯示模組)上預(yù)留一組FPC Bonding電阻測(cè)試Pin(引腳),通過(guò)測(cè)量?jī)牲c(diǎn)的電阻分析信號(hào)線短路情況。
[0041]其中,F(xiàn)PC是用軟性材料即可以折疊、彎曲的材料做成的PCB(Printed CircuitBoard,印制電路板或印刷線路板)連接器,用于IXD顯示屏到驅(qū)動(dòng)電路PCB的連接。
[0042]例如,如圖1和圖2所示,所述檢測(cè)電路包括顯示模組110、驅(qū)動(dòng)芯片(driver IC)120和FPC130,其中FPC130和驅(qū)動(dòng)芯片 120通過(guò)ACF(Anisotropic Conductive Film,異向性導(dǎo)電膜)金球bonding(綁定),在FPC130處預(yù)設(shè)綁定測(cè)試PAD(金屬墊)140,通過(guò)量測(cè)PAD的阻抗判斷,將測(cè)試系統(tǒng)接入到綁定測(cè)試PAD,并測(cè)量該P(yáng)AD處的電壓,MCT(MicrocontrollerUnit,微控制單元)根據(jù)預(yù)設(shè)的監(jiān)控范圍,自動(dòng)攔截FPC bonding導(dǎo)致的短路。在圖2中,假設(shè)FPC的等效電阻為R2,顯示模組接一個(gè)電源VCC,驅(qū)動(dòng)芯片120的方阻等效為Rl,將綁定測(cè)試PAD接入MCU的ADC(Analog-to-Digital Converter,模擬/數(shù)字轉(zhuǎn)換器),MCU將檢測(cè)結(jié)果反饋到LCD,實(shí)現(xiàn)自動(dòng)判斷。
[0043]該方法存在如下問(wèn)題:
[0044](I)不能檢測(cè)出綁定未偏位情況下,ACF金球破裂導(dǎo)致的pin短路;
[0045](2)不能定位short pin位置。
[0046]而信號(hào)線Open(開(kāi)路)檢測(cè),目前只能通過(guò)人工主觀判斷FPC與Connector(連接點(diǎn))是否連接好;或通過(guò)鏡檢查看信號(hào)線Open情況,不能自動(dòng)檢測(cè)。
[0047]圖3示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的電路圖。
[0048]如圖3所不,該點(diǎn)屏治具包括:一第一芯片310,其包括一第一輸出端311和一第二輸出端312,其分別輸出一第一 1/0端口信號(hào)1/0 P0RT1和一第二 1/0端口信號(hào)1/0 P0RT2; —第一開(kāi)關(guān)單兀320,其包括一第一輸入端321、一第二輸入端322、一第一控制端323和一第三輸出端324; —第二開(kāi)關(guān)單元330,其包括一第三輸入端331、一第四輸入端332、一第二控制端333和一第四輸出端334;以及一電流測(cè)試芯片340,其包括一第五輸入端341和一第五輸出端342;其中,所述第五輸入端341親接于一電源350的一第一端351,所述第一輸入端321和所述第三輸入端331分別耦接于該電流測(cè)試芯片340的所述第五輸出端342,所述第二輸入端322和所述第四輸入端332耦接于該電源350的一第二端352,所述第一控制端323耦接于所述第一輸出端311以接收所述第一 1/0端口信號(hào)1/0 P0RT1,所述第二控制端333耦接于所述第二輸出端312以接收所述第二 I/0端口信號(hào)I/0 P0RT2。
[0049]在圖3中,雖然僅示出了兩個(gè)開(kāi)關(guān)單元(即所述第一開(kāi)關(guān)單元320和第二開(kāi)關(guān)單元330),但實(shí)際上,所述點(diǎn)屏治具中可以包括任意多個(gè)開(kāi)關(guān)單元,具體的開(kāi)關(guān)單元數(shù)量可以根據(jù)被測(cè)試的顯示面板的輸入接口來(lái)選擇,本實(shí)用新型對(duì)此不作出限定。
[0050]在示例性實(shí)施例,其中該電源350的該第一端351輸出一第一電壓信號(hào)VH,該第二端352輸出一第二電壓信號(hào)VL,所述第一電壓信號(hào)VH的電平值大于所述第二電壓信號(hào)VL的電平值。
[0051 ] 在示例性實(shí)施例中,所述第一電壓信號(hào)VH為高電平,例如VCC10+0.65V,所述第二電壓信號(hào)VL為低電平,例如VCC10。但這里的,高低電平均是相對(duì)而言的,也可以取其它電平值。在另一實(shí)施例中,所述第一電壓信號(hào)VH可以為大于VCC10+0.65V的任意電平值,所述第二電壓信號(hào)VL可以為小于VCC10+0.65V的任意電平值,例如,所述第二電壓信號(hào)VL為接地電平ον。這里的具體電平值是根據(jù)被測(cè)試顯示面板中的電源電壓的電平值以及二極管的導(dǎo)通壓降來(lái)選擇的,只要所述高電平能夠使得被測(cè)試顯示面板的二極管被導(dǎo)通,所述低電平能夠使得被測(cè)試顯示面板的二極管被截止均可。本實(shí)用新型對(duì)此不作限定。
[0052]需要說(shuō)明的是,雖然本實(shí)用新型實(shí)施例中的圖1中將所述電源350示意為在該點(diǎn)屏治具中,且其為一個(gè)提供兩種不同電平值的單一電源,但實(shí)際上,所述點(diǎn)屏治具中可以不包括電源,所述電源350可以為一外部電源,甚至可以為兩個(gè)或者更多個(gè)能夠提供不同電平值的電源,圖1中僅是示例性的,并不對(duì)本實(shí)用新型作出限定。
[0053]在示例性實(shí)施例,所述點(diǎn)屏治具還包括:第一輸出信號(hào)線(圖中未示出),其兩端分別耦接于所述第一開(kāi)關(guān)單元320的第三輸出端324和一顯示模組(圖中未示出)的一驅(qū)動(dòng)芯片的一第一輸入接口;第二輸出信號(hào)線(圖中未示出),其兩端分別耦接于所述第二開(kāi)關(guān)單元330的第四輸出端334和該顯示模組的該驅(qū)動(dòng)芯片的一第二輸入接口;其中,所述驅(qū)動(dòng)芯片通過(guò)FPC bonding。
[0054]在示例性實(shí)施例,所述第一輸出信號(hào)線的一端連接電子元件例如液晶顯示器,所述第一輸出信號(hào)線的另一端連接所述點(diǎn)屏治具以接收電壓信號(hào)。當(dāng)電子元件與貼附對(duì)象貼附時(shí)對(duì)位偏移超出既定偏移量時(shí),電子元件與另一電子元件會(huì)短路而導(dǎo)通。
[0055]舉例來(lái)說(shuō),當(dāng)將IC(integrated circuit,集成電路)貼附至玻璃基板上時(shí),電子元件可為集成電路(例如,驅(qū)動(dòng)芯片),而貼附對(duì)象即可為玻璃基板。在制作過(guò)程中,玻璃基板上形成有金屬墊,用以供各種信號(hào)、能量傳遞。另一方面,在驅(qū)動(dòng)芯片的引腳上形成較厚的導(dǎo)電凸塊。
[0056]在另一實(shí)施例中,是將FPC貼附至PCB上,此電子元件為柔性電路板,而貼附對(duì)象即為印刷電路板。
[0057]此外,在電子元件與貼附對(duì)象之間可通過(guò)ACF而相互貼附。
[0058]在上述實(shí)施例中,在電子元件與貼附對(duì)象貼合前,可先于貼附對(duì)象的貼合區(qū)上貼附異向性導(dǎo)電膜,再通過(guò)此異向性導(dǎo)電膜與電子元件貼附。
[0059]在一些現(xiàn)有的電子裝置中,組件與主體電路間的連接是通過(guò)導(dǎo)電膜(例如,ACF)來(lái)進(jìn)行。ACF是以非導(dǎo)電性的合成樹(shù)脂與導(dǎo)電粒子(conductive particle)混合而成。導(dǎo)電粒子的直徑大約為3-5微米,其中央部分為聚合物,而在外面包覆以金屬導(dǎo)體,如金、銀、鎳、錫、銅等。ACF常被用于顯示器的制造。
[0060]由于導(dǎo)電凸塊具有一定的厚度,導(dǎo)電粒子會(huì)在導(dǎo)電凸塊與金屬墊之間被擠壓。借由導(dǎo)電粒子外周面包覆的金屬層,被擠壓的導(dǎo)電粒子便在導(dǎo)電凸塊與金屬墊之間構(gòu)成電性連接。利用ACF進(jìn)行芯片封裝,便可同時(shí)完成粘合驅(qū)動(dòng)芯片與電路耦接的動(dòng)作。
[0061 ] 一般而言,在進(jìn)行ACF芯片封裝時(shí),壓合制作工藝對(duì)位精準(zhǔn)度是借由目視檢測(cè)來(lái)判定。由于是借由檢測(cè)人員來(lái)執(zhí)行目視檢測(cè),因此需要較多人力,且容易因?yàn)闄z測(cè)人員的誤判或是抽檢率的不足,使得對(duì)位精準(zhǔn)度大幅的降低。
[0062]驅(qū)動(dòng)芯片與基板間發(fā)生對(duì)位錯(cuò)誤。導(dǎo)電凸塊與對(duì)應(yīng)的次一金屬墊的下一個(gè)接觸導(dǎo)通,此時(shí)發(fā)生對(duì)位錯(cuò)誤。而在另一種情況下,雖然導(dǎo)電凸塊與對(duì)應(yīng)的次一金屬墊的下一個(gè)未直接接觸導(dǎo)通,但可能會(huì)借由ACF的導(dǎo)電粒子而形成短路(short)。假使檢測(cè)人員漏檢或是誤判時(shí),這種有潛在問(wèn)題的產(chǎn)品則會(huì)提供給客戶端而造成品質(zhì)異常。
[0063]本實(shí)用新型實(shí)施例公開(kāi)的點(diǎn)屏治具適用于集成電路與基板或基板與基板間的壓合制作工藝。
[0064]在示例性實(shí)施例,其中所述點(diǎn)屏治具包括第一測(cè)試狀態(tài),其中當(dāng)處于所述第一測(cè)試狀態(tài)時(shí),其中所述第一I/O端口信號(hào)I/O PORTl控制所述第一開(kāi)關(guān)單元320的第三輸出端324輸出該第一電壓信號(hào)VH,讀取所述電流測(cè)試芯片340的電流值用于判斷所述FPC和所述驅(qū)動(dòng)芯片的所述第一輸入接口之間是否開(kāi)路(open)。
[0065]在示例性實(shí)施例,其中所述點(diǎn)屏治具包括第二測(cè)試狀態(tài),其中當(dāng)處于所述第二測(cè)試狀態(tài)時(shí),其中所述第一I/O端口信號(hào)I/O PORTl控制所述第一開(kāi)關(guān)單元320的第三輸出端324輸出該第一電壓信號(hào)VH,所述第二I/O端口信號(hào)I/O P0RT2控制所述第二開(kāi)關(guān)單元330的第四輸出端334輸出該第二電壓信號(hào)VL,讀取所述電流測(cè)試芯片340的電流值用于判斷所述驅(qū)動(dòng)芯片的所述第一輸入接口和所述第二輸入接口之間是否短路(short)。
[ΟΟ??] 在所述點(diǎn)屏治具里添加Open/Short檢測(cè)電路,在開(kāi)始點(diǎn)屏之前先進(jìn)行Open/Short檢測(cè)。通過(guò)Open測(cè)試,自動(dòng)判斷FPC與驅(qū)動(dòng)芯片的connector未連接好,從而引導(dǎo)產(chǎn)線操作人員重新連接;通過(guò)Short測(cè)試,自動(dòng)判斷信號(hào)線之間的短路情況,一方面攔截液晶顯示器的不良產(chǎn)品,一方面防止短路引起的大電流對(duì)點(diǎn)屏治具1/0 口的損壞。
[0067]圖5A-5B示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的開(kāi)路測(cè)試原理圖。其中,圖5A中,當(dāng)所述點(diǎn)屏治具任意選擇一個(gè)1/0 PORTx(測(cè)試端口)給高電平例如VCC1+
0.65V的電壓。如果點(diǎn)屏治具與驅(qū)動(dòng)芯片之間的connector連接OK(良好)時(shí),D1de(二極管)會(huì)導(dǎo)通,產(chǎn)生電流I。圖5B示意性示出當(dāng)點(diǎn)屏治具的任意一個(gè)1/0 PORTx輸出高電平例如VCC10+0.65V,點(diǎn)屏治具與驅(qū)動(dòng)芯片之間的connector連接open時(shí),D1de不導(dǎo)通,電流為0;通過(guò)所述電流測(cè)試芯片340測(cè)量線路上電流的有無(wú),實(shí)現(xiàn)Open檢測(cè)。
[0068]圖6A-6B示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的短路測(cè)試原理圖。其中,圖6A中,當(dāng)所述點(diǎn)屏治具任意選擇一個(gè)測(cè)試端口(例如,1/0 P0RT1)給高電平例如VCC1+0.65V的電壓,而其他的測(cè)試端口(例如,I/0 P0RT2至I/0 PORTn,11為正整數(shù))給低電平例如VCC1的電壓,如果所述點(diǎn)屏治具與驅(qū)動(dòng)芯片之間的FPC bonding沒(méi)有出現(xiàn)short時(shí),即連接OK(無(wú)short到其他1/0 P0RT),該線路上的電流很小,接近于為O。圖6B示意性示出例如當(dāng)測(cè)試端口 1/0 P0RT1和1/0 P0RT2之間的FPC bonding出現(xiàn)short時(shí)的狀態(tài)圖,當(dāng)該1/0P0RT1與其它1/0 PORT Short,形成短路,則會(huì)在1/0 P0RT1和1/0 P0RT2之間產(chǎn)生大電流(圖示中的Il),I/0 P0RT1線路自身僅會(huì)產(chǎn)生一個(gè)小電流(圖示中的12),其中由于二極管自身的特性及short短路造成的極大電流,所以Il會(huì)遠(yuǎn)遠(yuǎn)大于12;通過(guò)測(cè)量線路上電流的大小或者有無(wú),實(shí)現(xiàn)Short檢測(cè)。
[0069]通過(guò)在點(diǎn)屏治具中設(shè)置的多個(gè)開(kāi)關(guān)單元(例如,第一開(kāi)關(guān)單元,第二開(kāi)關(guān)單元直至第η開(kāi)關(guān)單元,每一開(kāi)關(guān)單元對(duì)應(yīng)一測(cè)試端口),分時(shí)復(fù)用,在某一時(shí)段選擇性給其中一測(cè)試端口施加導(dǎo)通電壓信號(hào),其它測(cè)試端口暫不導(dǎo)通,即可通過(guò)相應(yīng)時(shí)段內(nèi)測(cè)量該線路上的電流的有無(wú),判斷出該線路是否連接好;或者,通過(guò)在某一時(shí)段內(nèi),任意選擇的兩個(gè)測(cè)試端口,其中被測(cè)試端口施加導(dǎo)通電壓,其它測(cè)試端口暫不導(dǎo)通,通過(guò)測(cè)量該兩個(gè)測(cè)試端口之間的電流與該被測(cè)試端口對(duì)應(yīng)的信號(hào)線上自身的電流的大小的比較,即可判斷出這兩個(gè)測(cè)試端口之間是否有短路,即不僅能夠測(cè)試是否有短路,還能夠定位出是哪兩個(gè)信號(hào)線之間發(fā)生了短路。
[0070]在示例性實(shí)施例,還包括:警示單元,其耦接于所述電流測(cè)試芯片。
[0071]在示例性實(shí)施例,其中所述警示單元為指示燈。
[0072]在實(shí)施例中,警示單元可為指示燈,電壓信號(hào)會(huì)使電流測(cè)試芯片通過(guò)警示單元發(fā)出光。在另一實(shí)施例中,警示單元可為蜂鳴器,電壓信號(hào)會(huì)使電流測(cè)試芯片通過(guò)警示單元發(fā)出聲音。如本領(lǐng)域技術(shù)人員所知,警示單元亦可為其它具有警示作用的組件。
[0073]圖4示意性示出根據(jù)本公開(kāi)示例實(shí)施方式的點(diǎn)屏治具的電路圖。
[0074]如圖4所示,該點(diǎn)屏治具400與上述實(shí)施例中的點(diǎn)屏治具的區(qū)別在于:還包括:一第二芯片(圖中未示出),其包括一第六輸出端,其輸出一使能信號(hào)EN。其中所述第一開(kāi)關(guān)單元320還包括一第三控制端423,所述第二開(kāi)關(guān)單元330還包括一第四控制端443,所述第三控制端423和所述第四控制端443分別耦接于所述第二芯片的第六輸出端以接收所述使能信號(hào)EN0
[0075]在不例性實(shí)施例,其中所述第一芯片310為FPGA(Field — Programmable GateArray,現(xiàn)場(chǎng)可編程門(mén)陣列)芯片,所述第二芯片為ARM(Advanced RISC Machines,進(jìn)階精簡(jiǎn)指令集機(jī)器)芯片。但本實(shí)用新型對(duì)此并不作限定。
[0076]在示例性實(shí)施例,其中所述第一開(kāi)關(guān)單元320包括一第一模擬開(kāi)關(guān)410和一第二模擬開(kāi)關(guān)420。其中所述第一模擬開(kāi)關(guān)410,其包括所述第一輸入端411、所述第二輸入端412、所述第一控制端413和一第七輸出端414,其中所述第七輸出端414根據(jù)所述第一 I/O端口信號(hào)I/O PORTl選擇輸出所述第一輸入端411或者所述第二輸入端412的電壓信號(hào)(VH或者VL);所述第二模擬開(kāi)關(guān)420,包括一第六輸入端421、一第七輸入端422、所述第三控制端423和所述第三輸出端424,其中所述第六輸入端421耦接于所述第七輸出端414,所述第七輸入端422耦接于所述第一芯片310的第一輸出端311以接收所述第一I/O端口信號(hào)I/O PORTl,所述第三輸出端424根據(jù)所述使能信號(hào)EN選擇輸出所述第六輸入端421或者所述第七輸入端422的電壓信號(hào)(VH或者I/O PORTDo
[0077]在示例性實(shí)施例,其中所述第二開(kāi)關(guān)單元330包括一第三模擬開(kāi)關(guān)430和一第四模擬開(kāi)關(guān)440 ο其中所述第三模擬開(kāi)關(guān)430,包括所述第三輸入端431、所述第四輸入端432、所述第二控制端433和一第八輸出端434,其中所述第八輸出端434根據(jù)所述第二 I/O端口信號(hào)I/O P0RT2選擇輸出所述第三輸入端431或者所述第四輸入端432的電壓信號(hào)(VH或者VL);所述第四模擬開(kāi)關(guān)440,包括一第八輸入端441、一第九輸入端442、所述第四控制端443和所述第四輸出端444,其中所述第八輸入端441耦接于所述第八輸出端434,所述第九輸入端442耦接于所述第一芯片310的第二輸出端312以接收所述第二I/O端口信號(hào)I/O P0RT2,所述第四輸出端444根據(jù)所述使能信號(hào)EN選擇輸出所述第八輸入端441或者所述第九輸入端442的電壓信號(hào)(VL或者I/O PORTDo
[0078]在示例性實(shí)施例,所述第一模擬開(kāi)關(guān)410、所述第二模擬開(kāi)關(guān)420、所述第三模擬開(kāi)關(guān)430和所述第四模擬開(kāi)關(guān)440都是二選一選擇器。在另一實(shí)施例中,所述第一模擬開(kāi)關(guān)410和所述第三模擬開(kāi)關(guān)430是同一款芯片(1C),所述第二模擬開(kāi)關(guān)420和所述第四模擬開(kāi)關(guān)440是同一款芯片。其中,所述第一模擬開(kāi)關(guān)410、第三模擬開(kāi)關(guān)430和所述第二模擬開(kāi)關(guān)420、第四模擬開(kāi)關(guān)440的規(guī)格不一樣,所述第二模擬開(kāi)關(guān)420和所述第四模擬開(kāi)關(guān)440對(duì)帶寬、導(dǎo)通電阻、漏電流等有特殊要求。
[0079]當(dāng)所述點(diǎn)屏治具400處于Open測(cè)試狀態(tài)時(shí),例如,當(dāng)點(diǎn)屏治具400連接顯示模組(例如,液晶顯示器)時(shí),I/O PORTl控制所述第一模擬開(kāi)關(guān)410輸出VH(VCC10+0.65V),所述使能信號(hào)EN控制所述第二模擬開(kāi)關(guān)420輸出VH(VCC10+0.65V),讀取所述電流測(cè)試芯片340的電流值,判斷是否Op en。
[0080]當(dāng)所述點(diǎn)屏治具400處于Short測(cè)試狀態(tài)時(shí),例如,當(dāng)點(diǎn)屏治具400連接模組時(shí),I/OPORTl控制所述第一模擬開(kāi)關(guān)410輸出VH(VCC10+0.65V),EN控制所述第二模擬開(kāi)關(guān)420輸出VH(VCC10+0.65V);同時(shí),I/O P0RT2控制所述第三模擬開(kāi)關(guān)430輸出VL(VCC1),EN控制所述第四模擬開(kāi)關(guān)440輸出VL(VCC1),讀取所述電流測(cè)試芯片340的電流值,判斷是否Short。
[0081]當(dāng)出現(xiàn)Open或Short時(shí),分別控制指示燈進(jìn)行閃爍報(bào)警。
[0082]當(dāng)Open/Short測(cè)試完畢后,EN控制模擬開(kāi)關(guān)輸出正常的點(diǎn)屏信號(hào)。
[0083]在示例性實(shí)施例,其中所述點(diǎn)屏治具包括點(diǎn)屏狀態(tài),其中當(dāng)處于所述點(diǎn)屏狀態(tài)時(shí),其中所述使能信號(hào)分別控制所述第二模擬開(kāi)關(guān)的第三輸出端輸出所述第一 1/0端口信號(hào)I/O P0RT1和所述第四模擬開(kāi)關(guān)的第四輸出端輸出所述第二 1/0端口信號(hào)1/0 P0RT2。
[0084]根據(jù)Open/Short檢測(cè)原理,可以在每根信號(hào)線上接入一個(gè)電流檢測(cè)芯片,通過(guò)讀每顆電流測(cè)試芯片上的電流,來(lái)判斷Open or Short。但這樣需要多顆電流檢測(cè)芯片,增加了點(diǎn)屏治具的成本?,F(xiàn)提出如圖3和圖4所示的檢測(cè)方案,將電流測(cè)試芯片放在電源輸出端,通過(guò)模擬開(kāi)關(guān),分時(shí)復(fù)用,實(shí)現(xiàn)電流測(cè)量。這樣在整個(gè)Open/Short檢測(cè)中,只需要一顆電流檢測(cè)芯片。雖然增加了很多模擬開(kāi)關(guān),但與電流檢測(cè)芯片的價(jià)格相比,要便宜很多,從而降低了點(diǎn)屏治具的成本。
[0085]本公開(kāi)的點(diǎn)屏治具,通過(guò)實(shí)現(xiàn)Open/Short自動(dòng)檢測(cè),可以提尚檢測(cè)效率從而提尚出廠良率;能夠防止信號(hào)線短路產(chǎn)生大電流,燒壞1/0 口,保護(hù)點(diǎn)屏治具。本實(shí)用新型能夠?qū)崿F(xiàn)電子元件(Driver IC or FPC)沒(méi)偏位的情況下,由于其他原因?qū)е碌膒in間短路的檢測(cè),并能判斷電子元件的連接點(diǎn)之間的連接狀況。
[0086]本領(lǐng)域技術(shù)人員在考慮說(shuō)明書(shū)及實(shí)踐這里公開(kāi)的實(shí)用新型后,將容易想到本實(shí)用新型的其它實(shí)施方案。本申請(qǐng)旨在涵蓋本實(shí)用新型的任何變型、用途或者適應(yīng)性變化,這些變型、用途或者適應(yīng)性變化遵循本實(shí)用新型的一般性原理并包括本公開(kāi)未公開(kāi)的本技術(shù)領(lǐng)域中的公知常識(shí)或慣用技術(shù)手段。說(shuō)明書(shū)和實(shí)施例僅被視為示例性的,本實(shí)用新型的真正范圍和精神由下面的權(quán)利要求指出。
[0087]以上具體地示出和描述了本公開(kāi)的示例性實(shí)施方式。應(yīng)可理解的是,本公開(kāi)不限于這里描述的詳細(xì)結(jié)構(gòu)、設(shè)置方式或?qū)崿F(xiàn)方法;相反,本公開(kāi)意圖涵蓋包含在所附權(quán)利要求的精神和范圍內(nèi)的各種修改和等效設(shè)置。
【主權(quán)項(xiàng)】
1.一種點(diǎn)屏治具,其特征在于,包括: 一第一芯片,其包括一第一輸出端和一第二輸出端,其分別輸出一第一I/O端口信號(hào)和一第二 I/O端口信號(hào); 一第一開(kāi)關(guān)單元,其包括一第一輸入端、一第二輸入端、一第一控制端和一第三輸出端; 一第二開(kāi)關(guān)單元,其包括一第三輸入端、一第四輸入端、一第二控制端和一第四輸出端;以及 一電流測(cè)試芯片,其包括一第五輸入端和一第五輸出端;其中, 所述第五輸入端親接于一電源的一第一端,所述第一輸入端和所述第三輸入端分別親接于該電流測(cè)試芯片的所述第五輸出端,所述第二輸入端和所述第四輸入端耦接于該電源的一第二端,所述第一控制端耦接于所述第一輸出端以接收所述第一 I/o端口信號(hào),所述第二控制端耦接于所述第二輸出端以接收所述第二 I/o端口信號(hào)。2.根據(jù)權(quán)利要求1所述的點(diǎn)屏治具,其特征在于,其中該電源的該第一端輸出一第一電壓信號(hào),該第二端輸出一第二電壓信號(hào),所述第一電壓信號(hào)的電平值大于所述第二電壓信號(hào)的電平值。3.根據(jù)權(quán)利要求2所述的點(diǎn)屏治具,其特征在于,還包括: 第一輸出信號(hào)線,其兩端分別耦接于所述第一開(kāi)關(guān)單元的第三輸出端和一顯示模組的一驅(qū)動(dòng)芯片的一第一輸入接口 ; 第二輸出信號(hào)線,其兩端分別耦接于所述第二開(kāi)關(guān)單元的第四輸出端和該顯示模組的該驅(qū)動(dòng)芯片的一第二輸入接口 ; 其中,所述驅(qū)動(dòng)芯片通過(guò)FPC綁定。4.根據(jù)權(quán)利要求3所述的點(diǎn)屏治具,其特征在于,還包括:一第二芯片,其包括一第六輸出端,其輸出一使能信號(hào)。5.根據(jù)權(quán)利要求4所述的點(diǎn)屏治具,其特征在于,其中所述第一芯片為FPGA芯片,所述第二芯片為ARM芯片。6.根據(jù)權(quán)利要求4所述的點(diǎn)屏治具,其特征在于,其中所述第一開(kāi)關(guān)單元還包括一第三控制端,所述第二開(kāi)關(guān)單元還包括一第四控制端,所述第三控制端和所述第四控制端分別耦接于所述第二芯片的第六輸出端以接收所述使能信號(hào)。7.根據(jù)權(quán)利要求6所述的點(diǎn)屏治具,其特征在于,其中所述第一開(kāi)關(guān)單元包括一第一模擬開(kāi)關(guān)和一第二模擬開(kāi)關(guān),其中 所述第一模擬開(kāi)關(guān),其包括所述第一輸入端、所述第二輸入端、所述第一控制端和一第七輸出端,其中所述第七輸出端根據(jù)所述第一 I/O端口信號(hào)選擇輸出所述第一輸入端或者所述第二輸入端的電壓信號(hào); 所述第二模擬開(kāi)關(guān),包括一第六輸入端、一第七輸入端、所述第三控制端和所述第三輸出端,其中所述第六輸入端耦接于所述第七輸出端,所述第七輸入端耦接于所述第一芯片的第一輸出端以接收所述第一 I/o端口信號(hào),所述第三輸出端根據(jù)所述使能信號(hào)選擇輸出所述第六輸入端或者所述第七輸入端的電壓信號(hào)。8.根據(jù)權(quán)利要求7所述的點(diǎn)屏治具,其特征在于,其中所述第二開(kāi)關(guān)單元包括一第三模擬開(kāi)關(guān)和一第四模擬開(kāi)關(guān),其中 所述第三模擬開(kāi)關(guān),包括所述第三輸入端、所述第四輸入端、所述第二控制端和一第八輸出端,其中所述第八輸出端根據(jù)所述第二 I/o端口信號(hào)選擇輸出所述第三輸入端或者所述第四輸入端的電壓信號(hào); 所述第四模擬開(kāi)關(guān),包括一第八輸入端、一第九輸入端、所述第四控制端和所述第四輸出端,其中所述第八輸入端耦接于所述第八輸出端,所述第九輸入端耦接于所述第一芯片的第二輸出端以接收所述第二 I/o端口信號(hào),所述第四輸出端根據(jù)所述使能信號(hào)選擇輸出所述第八輸入端或者所述第九輸入端的電壓信號(hào)。9.根據(jù)權(quán)利要求3所述的點(diǎn)屏治具,其特征在于,其中所述點(diǎn)屏治具包括第一測(cè)試狀態(tài),其中 當(dāng)處于所述第一測(cè)試狀態(tài)時(shí),其中所述第一I/O端口信號(hào)控制所述第一開(kāi)關(guān)單元的第三輸出端輸出該第一電壓信號(hào),讀取所述電流測(cè)試芯片的電流值用于判斷所述FPC和所述驅(qū)動(dòng)芯片的所述第一輸入接口之間是否開(kāi)路。10.根據(jù)權(quán)利要求3所述的點(diǎn)屏治具,其特征在于,其中所述點(diǎn)屏治具包括第二測(cè)試狀態(tài),其中 當(dāng)處于所述第二測(cè)試狀態(tài)時(shí),其中所述第一I/O端口信號(hào)控制所述第一開(kāi)關(guān)單元的第三輸出端輸出該第一電壓信號(hào),所述第二I/O端口信號(hào)控制所述第二開(kāi)關(guān)單元的第四輸出端輸出該第二電壓信號(hào),讀取所述電流測(cè)試芯片的電流值用于判斷所述驅(qū)動(dòng)芯片的所述第一輸入接口和所述第二輸入接口之間是否短路。11.根據(jù)權(quán)利要求8所述的點(diǎn)屏治具,其特征在于,其中所述點(diǎn)屏治具包括點(diǎn)屏狀態(tài),其中 當(dāng)處于所述點(diǎn)屏狀態(tài)時(shí),其中所述使能信號(hào)分別控制所述第二模擬開(kāi)關(guān)的第三輸出端輸出所述第一 I/O端口信號(hào)和所述第四模擬開(kāi)關(guān)的第四輸出端輸出所述第二 I/O端口信號(hào)。12.根據(jù)權(quán)利要求1所述的點(diǎn)屏治具,其特征在于,還包括:警示單元,其耦接于所述電流測(cè)試芯片。13.根據(jù)權(quán)利要求12所述的點(diǎn)屏治具,其特征在于,其中所述警示單元為指示燈。
【文檔編號(hào)】G01R31/02GK205506989SQ201620317706
【公開(kāi)日】2016年8月24日
【申請(qǐng)日】2016年4月15日
【發(fā)明人】李青倩, 周九斌
【申請(qǐng)人】上海天馬微電子有限公司, 天馬微電子股份有限公司