国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      基準電壓發(fā)生電路和方法、顯示驅動電路、顯示裝置的制作方法

      文檔序號:6284410閱讀:253來源:國知局
      專利名稱:基準電壓發(fā)生電路和方法、顯示驅動電路、顯示裝置的制作方法
      技術領域
      本發(fā)明涉及基準電壓發(fā)生電路、顯示驅動電路、顯示裝置及基準電壓發(fā)生方法。
      背景技術
      以液晶裝置等電光裝置為代表的顯示裝置要求小型化和高精細化。其中液晶裝置多半能實現低功耗化,安裝在攜帶型的電子機器中。例如在作為攜帶電話機的顯示單元安裝的情況下,要求多色調化的色調豐富的圖像顯示。
      一般說來,進行圖像顯示用的視頻信號根據顯示裝置的顯示特性,進行伽馬修正。由伽馬修正電路(廣義地說,基準電壓發(fā)生電路)進行該伽馬修正。以液晶裝置為例,伽馬修正電路根據進行色調顯示用的色調數據,生成對應于像素的透射率的電壓。
      這樣的伽馬修正電路能由階梯電阻構成。這此情況下,構成階梯電阻的各電阻電路兩端的電壓作為對應于色調值的多值基準電壓輸出。
      可是,由于電流經常流過階梯電阻,所以存在導致功耗增大的問題。

      發(fā)明內容
      本發(fā)明就是鑒于上述的技術課題而完成的,其目的在于提供一種通過控制流過生成色調顯示所必要的基準電壓用的階梯電阻的電流,能謀求低功耗化的基準電壓發(fā)生電路、顯示驅動電路、顯示裝置及基準電壓發(fā)生方法。
      為了解決上述課題,本發(fā)明涉及基準電壓發(fā)生電路,它是一種根據色調數據,發(fā)生用來生成進行伽馬修正的色調值的多值基準電壓的基準電壓發(fā)生電路,包括有串聯連接的多個電阻電路,將由各電阻電路進行了電阻分割的第一至第i(i是2以上的整數)分割結點的電壓作為第一至第i基準電壓輸出的階梯電阻電路;在供給第一電源電壓的第一電源線和上述階梯電阻電路的一端之間插入的第一開關電路;以及在供給第二電源電壓的第二電源線和上述階梯電阻電路的另一端之間插入的第二開關電路,上述第一及第二開關電路根據第一及第二開關控制信號,進行通斷控制。
      這里,電阻電路能由例如一個或多個電阻元件構成。在電阻電路由多個電阻元件構成的情況下,也可以將各電阻元件串聯或并聯。另外也可以設置與各電阻元件串聯或并聯連接的開關元件,以便能可變地控制該電阻電路的電阻值。
      另外各開關電路被導通時,意味著各開關電路的兩端導電性地連接。各開關電路被截止時,意味著各開關電路的兩端在電氣上被截止。
      在本發(fā)明中,將由構成多個階梯電阻電路的各電阻電路進行了電阻分割的分割結點的電壓作為多值基準電壓輸出。該階梯電阻電路連接在第一及第二電源線之間,從各分割結點輸出供給第一及第二電源線的被電阻分割成了第一及第二電源電壓的差的電壓。從分割結點輸出的電壓作為多值基準電壓輸出,例如能根據色調數據選擇一種電壓,作為進行了伽馬修正的驅動電壓,輸出給對應的信號電極。這樣由于第一及第二電源電壓的差加在階梯電阻電路上,所以流過電流。因此,通過第一及第二開關電路將階梯電阻電路的兩端連接在第一及第二電源線上,根據第一及第二開關控制信號對其進行通斷控制,能謀求低功耗化。
      另外本發(fā)明的基準電壓發(fā)生電路包括分別被插入在上述第一至第i分割結點和輸出上述第一至第i基準電壓的第一至第i基準電壓輸出結點之間的第一至第i基準電壓輸出開關電路,上述第一至第i基準電壓輸出開關電路也可以根據上述第一及第二開關控制信號中的任意一者進行通斷控制。
      如果采用本發(fā)明,則由于根據在電氣上截止階梯電阻電路的第一或第二開關控制信號,在電氣上截止各分割結點和各基準電壓輸出結點,所以能避免一旦被所給予的電壓驅動的各基準電壓輸出結點通過階梯電阻電路與其他基準電壓輸出結點導電性連接而引起的電壓變化。因此,由于不需要用對應于電阻比的基準電壓再次驅動各基準電壓輸出結點,所以能減少不需要的充電時間,同時還能謀求低功耗化。
      另外本發(fā)明的基準電壓發(fā)生電路在基于上述第一至第i基準電壓的所給予的驅動期間,作為控制對象的開關電路根據上述第一及第二開關控制信號被導通,在上述驅動期間以外的期間,作為控制對象的開關電路被截止即可。
      如果采用本發(fā)明,則由于能只在需要基準電壓時才流過電流,發(fā)生多值基準電壓,所以能將流過階梯電阻電路的電流消費抑制在最小限度。
      另外本發(fā)明的基準電壓發(fā)生電路也可以用對信號電極進行驅動控制的輸出啟動信號、以及表示掃描周期時序的鎖存脈沖信號,生成上述第一及第二開關控制信號。
      如果采用本發(fā)明,則由于根據信號驅動器中使用的輸出啟動信號和鎖存脈沖信號,生成第一及第二開關控制信號,所以不設置附加電路就能抑制流過階梯電阻電路的電流消費。
      另外本發(fā)明的基準電壓發(fā)生電路也可以對以多個信號電極為單位的每一塊,根據將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據,將全部塊設定成非顯示狀態(tài)時,根據上述第一及第二開關控制信號,將作為控制對象的開關電路截止。
      如果采用本發(fā)明,則將所給予的信號電極數作為一個塊,在根據局部塊選擇數據,對每個塊進行局部顯示區(qū)及局部非顯示區(qū)的設定的情況下,對信號電極不進行基于色調數據的驅動電壓的輸出時,根據第一及第二開關控制信號將各開關電路截止。即,根據局部塊選擇數據將全部塊設定成局部非選擇區(qū)時,通過將各開關電路截止,能抑制流過階梯電阻電路的電流消費。
      另外本發(fā)明的顯示驅動電路能包括上述記載的任意一個基準電壓發(fā)生電路;從上述基準電壓發(fā)生電路發(fā)生的多值基準電壓中,根據色調數據選擇電壓的電壓選擇電路;以及利用由上述電壓選擇電路選擇的電壓,驅動信號電極的信號電極驅動電路。
      如果采用本發(fā)明,則根據所給予的顯示特性進行伽馬修正,能謀求實現色調顯示的顯示驅動電路的低功耗化。
      另外本發(fā)明的顯示驅動電路能包括對以多個信號電極為單位的每一塊,保持將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據的局部塊選擇寄存器;根據上述局部塊選擇數據,發(fā)生驅動對應的信號電極用的基準電壓的上述記載的基準電壓發(fā)生電路;從由上述基準電壓發(fā)生電路發(fā)生的多值基準電壓中,根據色調數據選擇電壓的電壓選擇電路;以及利用由上述電壓選擇電路選擇的電壓,驅動信號電極的信號電極驅動電路。
      如果采用本發(fā)明,則關于能對每個塊設定局部顯示區(qū)及局部非顯示區(qū)的顯示驅動電路,能兼顧根據所給予的顯示特性進行了伽馬修正的色調顯示、以及低功耗化兩者。
      另外本發(fā)明的顯示裝置能包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;由上述多個信號電極和上述多個掃描電極特定的像素;驅動上述多個信號電極的上述記載的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      如果采用本發(fā)明,則能提供一種能兼顧根據所給予的顯示特性進行了伽馬修正的色調顯示、以及低功耗化兩者的顯示裝置。
      另外本發(fā)明的顯示裝置能包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;包括由上述多個信號電極和上述多個掃描電極特定的像素的顯示面板;驅動上述多個信號電極的上述記載的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      如果采用本發(fā)明,則能提供一種能兼顧根據所給予的顯示特性進行了伽馬修正的色調顯示、以及低功耗化兩者的顯示裝置。
      另外本發(fā)明涉及基準電壓發(fā)生方法,是一種根據色調數據,發(fā)生用來生成進行伽馬修正的色調值的多值基準電壓的基準電壓發(fā)生方法,在基于上述第一至第i基準電壓的所給予的驅動期間,將由串聯連接的多個電阻電路中的各電阻電路進行了電阻分割的第一至第i(i是2以上的整數)分割結點的電壓作為第一至第i基準電壓輸出的階梯電阻電路的兩端分別導電性地連接在供給第一及第二電源電壓的第一及第二電源線上,在上述驅動期間以外的期間,將上述階梯電阻電路的兩端和上述第一及第二電源線在電氣上截止。
      在本發(fā)明中,從串聯連接了多個電阻電路的階梯電阻電路,輸出由各電阻電路進行了電阻分割的第一至第i分割結點的電壓,作為第一至第i基準電壓。而且,只在基于該第一至第i基準電壓的所給予的驅動期間,將階梯電阻電路導電性地連接在供給第一及第二電源電壓的第一及第二電源線上,另外在該驅動期間以外的期間,將階梯電阻電路的兩端和第一及第二電源線在電氣上截止。因此,在不用由階梯電阻電路輸出的基準電壓進行驅動的期間,能減少流過階梯電阻電路的電流消費,所以能謀求低功耗化。
      另外本發(fā)明的基準電壓發(fā)生方法如下在上述驅動期間,導電性地連接上述第一至第i分割結點和輸出上述第一至第i基準電壓的第一至第i基準電壓輸出結點,在上述驅動期間以外的期間,將上述第一至第i分割結點和上述第一至第i基準電壓輸出結點在電氣上截止。
      如果采用本發(fā)明,則由于在不用基準電壓進行驅動的期間,在電氣上截止各分割結點和各基準電壓輸出結點,所以能避免被驅動的各基準電壓輸出結點一旦通過階梯電阻電路與其他基準電壓輸出結點導電性地連接引起的電壓變化。因此,由于不需要用對應于電阻比的基準電壓再次驅動各基準電壓輸出結點,所以能減少不需要的充電時間,同時還能謀求低功耗化。


      圖1是表示應用了包括基準電壓發(fā)生電路的顯示驅動電路的顯示裝置的結構概要的結構圖。
      圖2是應用了包括基準電壓發(fā)生電路的顯示驅動電路的信號驅動器IC的功能框圖。
      圖3A是以塊為單位驅動信號電極的信號驅動器IC的模式圖。圖3B是表示局部塊選擇寄存器的概要的說明圖。
      圖4是模式地表示縱向局部顯示的說明圖。
      圖5是說明伽馬修正的原理用的說明圖。
      圖6是表示基準電壓發(fā)生電路的原理性的結構的結構圖。
      圖7是表示第一結構例中的基準電壓發(fā)生電路的結構概要的結構圖。
      圖8是表示第一結構例中的基準電壓發(fā)生電路的控制時序之一例的時序圖。
      圖9是表示第二結構例中的基準電壓發(fā)生電路的結構概要的結構圖。
      圖10是表示第三結構例中的基準電壓發(fā)生電路的結構概要的結構圖。
      圖11是表示DAC和電壓跟蹤電路的具體結構例的結構圖。
      圖12A是表示各模式中開關電路的開關狀態(tài)的說明圖。圖12B是表示開關控制信號的生成電路之一例的電路圖。
      圖13是表示電壓跟蹤電路中的通常驅動模式的工作時序之一例的時序圖。
      圖14是表示第四結構例中的基準電壓發(fā)生電路的結構概要的結構圖。
      圖15是表示第四結構例中的基準電壓發(fā)生電路的控制時序之一例的時序圖。
      圖16是表示有機EL面板的兩個晶體管方式的像素電路之一例的結構圖。
      圖17A是表示有機EL面板的4個晶體管方式的像素電路之一例的結構圖。圖17B是表示像素電路的顯示控制時序之一例的時序圖。
      發(fā)明的
      具體實施例方式
      以下,用用附圖詳細地說明本發(fā)明的優(yōu)選實施形態(tài)。另外,以下說明的實施形態(tài)對權利要求中記載的本發(fā)明的內容沒有任何不適當的限定。另外以下說明的全部結構不是對本發(fā)明的結構的必要條件的限制。
      本實施形態(tài)的基準電壓發(fā)生電路能作為伽馬修正電路用。該伽馬修正電路包括在顯示驅動電路中。顯示驅動電路能用于通過施加電壓來改變光學特性的電光裝置,例如用于液晶裝置的驅動。
      以下,雖然說明將本實施形態(tài)的基準電壓發(fā)生電路應用于液晶裝置中的情況,但不限于此,也能適用于其他顯示裝置。
      1.顯示裝置圖1中示出了應用包括本實施形態(tài)的基準電壓發(fā)生電路的顯示驅動電路的顯示裝置的結構概要。
      顯示裝置(狹義地說,電光裝置、液晶裝置)10能包括顯示面板(狹義地說,液晶面板)20。
      例如在玻璃基板上形成顯示面板20。在該玻璃基板上配置著分別沿Y方向排列、沿X方向延伸的多個掃描電極(柵極線)G1~GN(N是2以上的自然數);以及分別沿X方向排列、沿Y方向延伸的多個信號電極(源極線)S1~SM(M是2以上的自然數)。另外,與掃描電極Gn(1≤n≤N,n是自然數)和信號電極Sm(1≤m≤M,m是自然數)的交叉點對應地設置像素區(qū)(像素),在該像素區(qū)上配置薄膜晶體管(ThinFilm Transistor以下簡稱TFT)22nm。
      TFT22nm的柵極連接在掃描電極Gn上。TFT22nm的源極連接在信號電極Sm上。TFT22nm的漏極連接在液晶電容(廣義地說,液晶元件)24nm的像素電極26nm上。
      在液晶電容24nm中,液晶被封入像素電極26nm和與其相對的相對電極28nm之間形成,像素的透射率隨著這些電極之間的施加電壓的不同而變化。相對電極電壓Vcom被供給相對電極28nm。
      顯示裝置10能包括信號驅動器IC30。作為信號驅動器IC30,能使用本實施形態(tài)中的顯示驅動電路。信號驅動器IC30根據圖像數據,驅動顯示面板20的信號電極S1~SM。
      顯示裝置10能包括掃描驅動器IC32。掃描驅動器IC32在一垂直掃描期間內,依次驅動顯示面板20的掃描電極G1~GN。
      顯示裝置10能包括電源電路34。電源電路34生成信號電極的驅動所必要的電壓,供給信號驅動器IC30。另外電源電路34生成掃描電極的驅動所必要的電壓,供給掃描驅動器IC32。另外電源電路34能生成相對電極電壓Vcom。
      顯示裝置10能包括公用電極驅動電路36。由電源電路34生成的相對電極電壓Vcom被供給公用電極驅動電路36,公用電極驅動電路36將該相對電極電壓Vcom輸出給顯示面板20的相對電極。
      顯示裝置10能包括信號控制電路38。信號控制電路38根據由圖中未示出的中央處理裝置(Central Processing Unit以下簡稱CPU)等的主機設定的內容,控制信號驅動器IC30、掃描驅動器IC32、電源電路34。例如,信號控制電路38對信號驅動器IC30及掃描驅動器IC32進行工作模式的設定、內部生成的垂直同步信號或水平同步信號的供給,對電源電路34進行極性反相時序的控制。
      另外在圖1中,雖然顯示裝置10中包括電源電路34、公用電極驅動電路36或信號控制電路38構成,但也可以將它們中的至少一個設置在顯示裝置10的外部構成?;蛘撸陲@示裝置10中也可以包括主機構成。
      另外在圖1中,也可以在形成了顯示面板20的玻璃基板上,形成有信號驅動器IC30的功能的顯示驅動電路、以及有掃描驅動器IC32的功能的掃描電極驅動電路兩者中的至少一者。
      在這樣構成的顯示裝置10中,為了根據色調數據進行色調顯示,信號驅動器IC30將對應于該色調數據的電壓輸出給信號電極。信號驅動器IC30根據色調數據,對輸出給信號電極的電壓進行伽馬修正。因此,信號驅動器IC30包括進行伽馬修正的基準電壓發(fā)生電路(狹義地說,伽馬修正電路)。
      一般說來,顯示面板20的色調特性隨著其結構和所使用的液晶材料的不同而不同。即,加在液晶上的電壓和像素的透射率之間的關系并非是一定的。因此,為了根據色調數據生成應加在液晶上的最合適的電壓,由基準電壓發(fā)生電路進行伽馬修正。
      為了使根據色調數據輸出的電壓最佳化,在伽馬修正中修正由階梯電阻生成的多值電壓。這時,確定構成階梯電阻的電阻電路的電阻比,以便生成由顯示面板20的制造商等指定的電壓。
      2.信號驅動器IC圖2中示出了應用包括本實施形態(tài)的基準電壓發(fā)生電路的顯示驅動電路的信號驅動器IC30的功能框圖。
      信號驅動器IC30包括輸入鎖存電路40、移位寄存器42、行鎖存電路44、鎖存電路46、局部塊選擇寄存器48、基準電壓選擇電路(狹義地說,伽馬修正電路)50、DAC(Digital/Analog Converter)(廣義地說,電壓選擇電路)52、輸出控制電路54、電壓跟蹤電路(廣義地說,信號電極驅動電路)56。
      輸入鎖存電路40根據時鐘信號CLK,鎖存從圖1所示的信號控制電路38供給的例如由各6位的RGB信號構成的色調數據。從信號控制電路38供給時鐘信號CLK。
      被鎖存在輸入鎖存電路40中的色調數據在移位寄存器42中,根據時鐘信號CLK依次移位。在移位寄存器42中依次移位后輸入的色調數據被取入行鎖存電路44中。
      被取入行鎖存電路44中的色調數據按照鎖存脈沖信號LP的時序,被鎖存在鎖存電路46中。按照水平掃描周期時序輸入鎖存脈沖信號LP。
      局部塊選擇寄存器48保持局部塊選擇數據。由圖中未示出的主機通過輸入鎖存電路40,設定局部塊選擇數據。在將信號驅動器IC30驅動的多個信號電極、例如24個輸出(一個像素由R、G、B三個點構成時,為8個像素部分)作為一個塊的情況下,局部塊選擇數據是以塊為單位將對應于信號電極的顯示行設定為顯示狀態(tài)或非顯示狀態(tài)用的數據。
      圖3A中模式地示出了以塊為單位驅動信號電極的信號驅動器IC30,圖3B中示出了局部塊選擇寄存器48的概要。
      如圖3A所示,信號驅動器IC30對應于作為驅動對象的顯示面板的信號電極,沿長邊方向配置信號電極驅動電路。信號電極驅動電路包括在圖2所示的電壓跟蹤電路56中。圖3B中所示的局部塊選擇寄存器48將k個輸出部分的信號電極驅動電路例如24個輸出作為一個塊,以塊為單位保持將對應于信號電極的顯示行設定為顯示狀態(tài)或非顯示狀態(tài)的局部塊選擇數據。這里,信號電極驅動電路被分割成塊B0~Bj(j是1以上的正整數),局部塊選擇寄存器48從輸入鎖存電路40輸入對應于各塊的局部塊選擇數據BLKO_PART~BLKj_PART。局部塊選擇數據BLKz_PART(0≤z≤j,z是整數)例如為“1”時,對應于塊Bz的信號電極的顯示行被設定為顯示狀態(tài)。局部塊選擇數據BLKz_PART例如為“0”時,對應于塊Bz的信號電極的顯示行被設定為非顯示狀態(tài)。
      信號驅動器IC30將對應于色調數據的驅動電壓輸出給設定了顯示狀態(tài)的塊的信號電極。另外,將例如所給予的驅動電壓輸出給設定了非顯示狀態(tài)的塊的信號電極,不進行對應于色調數據的顯示。例如在將對應于塊B0~Bx0、Bxl~Bj的信號電極的顯示行設定為非顯示狀態(tài)、將對應于塊Bx0’~Bx1’(x0’=x0+1,x1’=x1-1)的信號電極的顯示行設定為顯示狀態(tài)的情況下,設定局部非顯示區(qū)58A、58B和局部顯示區(qū)60,如圖4所示能對顯示面板20進行縱向的局部顯示。
      在圖2中,基準電壓發(fā)生電路50用為了使作為驅動對象的顯示面板的色調表現達到最佳化而確定的階梯電阻的電阻比,在高電位側的電源電壓(第一電源電壓)V0和低電位側的電源電壓(第二電源電壓)VSS之間進行電阻分割,輸出在這樣進行分割的分割點發(fā)生的多值基準電壓V0~VY(Y是自然數)。
      圖5中示出了說明伽馬修正原理用的圖。
      這里,模式地示出了表示像素的透射率相對于液晶的施加電壓的變化的色調特性的圖。如果用0%~100%(或100%~0%)表示像素的透射率,則一般說來,液晶的施加電壓越小或越大,透射率的變化就越小。另外液晶的施加電壓在中間附近的區(qū)域,透射率的變化大。
      因此,通過進行與上述的透射率變化相反變化的伽馬(γ)修正,能實現隨著施加電壓呈線性變化的進行了伽馬修正的透射率。因此,根據作為數字數據的色調數據,能生成實現了最佳化的透射率的基準電壓Vγ。即,為了生成這樣的基準電壓,實現階梯電阻的電阻比即可。
      由圖2中的基準電壓發(fā)生電路50生成的多值基準電壓VO~VY被供給DAC52。
      DAC52根據從鎖存電路46供給的色調數據,選擇多值基準電壓V0~VY中的某一個電壓,輸出給電壓跟蹤電路(廣義地說,信號電極驅動電路)56。
      輸出控制電路54用對信號電極進行驅動控制用的輸出啟動信號XOE、局部塊選擇數據BLK0_PART~BLKj_PART,進行電壓跟蹤電路56的輸出控制。
      電壓跟蹤電路56根據輸出控制電路54的控制,進行例如阻抗變換,驅動對應的信號電極。
      這樣信號驅動器IC30對每個信號電極,用根據色調數據從多值基準電壓中選擇的電壓,進行阻抗變換后輸出。
      可是,基準電壓發(fā)生電路50能根據輸出啟動信號XOE、表示水平掃描周期時序(廣義地說,掃描周期時序)的鎖存脈沖信號LP、局部塊選擇數據BLK0_PART~BLKj_PART中的至少一者,控制流過階梯電阻的電流。因此,能只在根據所發(fā)生的基準電壓進行色調顯示的期間使電流流過階梯電阻,能謀求低功耗化。
      其次,詳細說明基準電壓發(fā)生電路50。
      3.基準電壓發(fā)生電路圖6中示出了基準電壓發(fā)生電路50的原理性的結構。
      基準電壓發(fā)生電路50包括串聯連接了多個電阻電路的階梯電阻電路70。構成階梯電阻電路70的各電阻電路能由例如一個或多個電阻元件構成。另外還能將電阻元件之間、或者將電阻元件與一個或多個開關元件串聯或并聯連接起來,使電阻值可變地構成各電阻電路。
      由階梯電阻電路70的各電阻電路進行了電阻分割的第一至第i(i是2以上的整數)分割結點ND1~NDi的電壓作為多值的第一至第i基準電壓V1~Vi,被輸出給第一至第i基準電壓輸出結點。第一至第i基準電壓V1~Vi和基準電壓V0、VY(=VSS)被供給DAC52。
      基準電壓發(fā)生電路50包括第一及第二開關電路(SW1、SW2)72、74。第一開關電路72被插入階梯電阻電路70的一端和供給高壓側的電源電壓(第一電源電壓)V0的第一電源線之間。第二開關電路74被插入階梯電阻電路70的另一端和供給低壓側的電源電壓(第二電源電壓)VSS的第二電源線之間。第一開關電路72根據第一開關控制信號cnt1被進行通斷控制。第二開關電路74根據第二開關控制信號cnt2被進行通斷控制。這樣的第一及第二開關電路72、74例如能由MOS晶體管構成。第一及第二開關控制信號cnt1、cnt2既可以根據同一個所給予的控制信號生成,也可以作為個別的控制信號生成。
      這樣構成的基準電壓發(fā)生電路50在不用例如從階梯電阻電路70輸出的第一至第i基準電壓V1~Vi進行驅動的期間(基于第一至第i基準電壓所給予的驅動期間)內,通過利用第一及第二開關控制信號(在利用同一開關控制信號控制第一及第二開關電路72、74的情況下,第一或第二開關控制信號)進行控制,以便第一及第二開關電路72、74截止,能抑制流過階梯電阻電路70的電流消費。
      3.1第一結構例圖7中示出了第一結構例中的基準電壓發(fā)生電路的結構概要。
      第一結構例中的基準電壓發(fā)生電路100包括階梯電阻電路102。階梯電阻電路102包括串聯連接的電阻電路(狹義地說,電阻元件)R0~Ri,從利用電阻電路R0~Ri進行了電阻分割的第一至第i分割結點ND1~NDi輸出第一至第i基準電壓V1~Vi。
      在圖7中,顯示64色調所必要的基準電壓V0~V63被供給DAC。其中基準電壓V1~V62被從基準電壓發(fā)生電路100的階梯電阻電路102輸出。即,階梯電阻電路102包括串聯連接的電阻元件R0~R62,從利用電阻元件R0~R62進行了電阻分割的第一至第六十二分割結點ND1~ND62輸出第一至第六十二基準電壓V1~V62。另外電阻元件R0~R62的電阻值能實現按照例如圖5所示的色調特性決定的電阻比。
      第一開關電路(SW1)104被插入構成階梯電阻電路102的電阻元件R0的一端和第一電源線之間。第二開關電路(SW2)106被插入構成階梯電阻電路102的電阻元件R62的一端和第二電源線之間。第一及第二開關電路104、106由開關控制信號cnt進行控制。這里,開關控制信號cnt的邏輯電平呈低電平時,第一及第二開關電路104、106被截止,在電氣上將兩端斷開,開關控制信號cnt的邏輯電平呈高電平時,第一及第二開關電路104、106被導通,在電氣上將兩端接通。
      根據輸出啟動信號XOE、鎖存脈沖信號LP、以及各塊的局部塊選擇數據BLKO_PART~BLKj_PART,生成開關控制信號cnt。
      輸出啟動信號XOE的邏輯電平呈高電平時,由輸出控制電路54控制的電壓跟蹤電路56使信號電極的輸出端呈高阻抗狀態(tài)。輸出啟動信號XOE的邏輯電平呈低電平時,由輸出控制電路54控制的電壓跟蹤電路56將所給予的驅動電壓輸出給信號電極。因此,輸出啟動信號XOE的邏輯電平呈高電平時,不用第一至第六十二基準電壓V1~V62驅動。因此,在該期間由于截止了流過階梯電阻電路102的電流,所以與進行被進行了伽馬修正的色調顯示的同時,能將流過階梯電阻電路的電流抑制在最小限度。
      鎖存脈沖信號LP例如是規(guī)定一水平掃描周期時序的信號,是在所給予的水平掃描期間,邏輯電平呈高電平的信號。信號驅動器IC30以該鎖存脈沖信號LP的下降邊為基準,對信號電極進行驅動。因此,鎖存脈沖信號LP的邏輯電平呈高電平時,不用第一至第六十二基準電壓V1~V62驅動。因此,在該期間由于截止了流過階梯電阻電路102的電流,所以與進行被進行了伽馬修正的色調顯示的同時,能將流過階梯電阻電路的電流抑制在最小限度。
      局部塊選擇數據BLK0_PART~BLKj_PART是以所給予的信號電極數為單位的一個塊單位,是將對應于該塊的信號電極的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的數據。即,對應于被設定成非顯示狀態(tài)的塊的信號電極的顯示行成為局部非顯示區(qū),該信號電極不被用第一至第六十二基準電壓V1~V62驅動。因此,在利用局部塊選擇數據BLK0_PART~BLKj_PART,將對應于全部塊的信號電極的顯示行設定成了非顯示狀態(tài)時(BLK0_PART~BLKj_PART全部為“0”(邏輯電平呈低電平)時),由于將流過階梯電阻電路102的電流截止,所以與進行被進行了伽馬修正的色調顯示的同時,能將流過階梯電阻電路的電流抑制在最小限度。
      圖8中示出了第一結構例的基準電壓發(fā)生電路100的控制時序的一例。
      這里,示出了由極性反相信號POL規(guī)定的、與使液晶(廣義地說,顯示元件)的施加電壓的極性反相的周期對應的控制時序的例。
      如上所述,用輸出啟動信號XOE、鎖存脈沖信號LP及局部塊選擇數據BLK0_PART~BLKj_PART,能生成開關控制信號cnt。根據該開關控制信號cnt,能對第一及第二開關電路104、106進行通斷控制。如果考慮信號驅動器IC30以鎖存脈沖信號LP的下降邊為基準驅動信號電極,則只在開關控制信號cnt的邏輯電平呈高電平的期間,電流流過階梯電阻電路102,能將消費電流抑制在最小限度。
      3.2第二結構例圖9中示出了第二結構例中的基準電壓發(fā)生電路的結構概要。
      圖中,與第一結構例中的基準電壓發(fā)生電路100相同的部分標以相同的標號,適當地省略說明。
      第二結構例中的基準電壓發(fā)生電路120與第一結構例中的基準電壓發(fā)生電路100不同的地方在于在第一至第i分割結點ND1~NDi和輸出第一至第i基準電壓V1~Vi的第一至第i基準電壓輸出結點VND1~VNDi之間,分別插入第一至第i基準電壓輸出開關VSW1~VSWi。第一至第i基準電壓輸出開關VSW1~VSWi根據進行第一及第二開關電路104、106的通斷控制的開關控制信號cnt(廣義地說,第一或第二開關控制信號)被進行通斷控制。
      在圖9中,顯示64色調所必要的基準電壓V0~V63被供給DAC。其中基準電壓V1~V62被從基準電壓發(fā)生電路的階梯電阻電路輸出。即,第二結構例中的基準電壓發(fā)生電路120與第一結構例中的基準電壓發(fā)生電路100不同的地方在于在第一至第六十二分割結點ND1~ND62和輸出第一至第六十二基準電壓V1~V62的第一至第六十二基準電壓輸出結點VND1~VND62之間,分別插入第一至第六十二基準電壓輸出開關VSW1~VSW62。第一至第六十二基準電壓輸出開關VSW1~VSW62根據進行第一及第二開關電路104、106的通斷控制的開關控制信號cnt被進行通斷控制。
      例如在圖7所示的第一結構例中,考慮在第一至第六十二分割結點ND1~ND62的呈本來的基準電壓V1~V62的狀態(tài)下,第一及第二開關電路104、106被截止的情況。這時,第一至第六十二基準電壓輸出結點V1~V62的電壓隨著電流流過構成階梯電阻電路102的電阻元件R0~R62而變化。因此,第一及第二開關電路104、106被導通時,有必要再充電到所希望的基準電壓。
      因此如圖9所示,通過設置第一至第六十二基準電壓輸出開關VSW1~VSW62,在第一及第二開關電路104、106被截止的狀態(tài)下,第一至第六十二基準電壓輸出結點VND1~VND62能與第一至第六十二分割結點ND1~ND62在電氣上分離,能避免上述的現象。因此,與第一及第二開關電路104、106一樣,例如根據開關控制信號cnt,對第一至第六十二基準電壓輸出開關VSW1~VSW62進行通斷控制即可。
      3.3第三結構例應用基準電壓發(fā)生電路的信號驅動器IC30根據色調數據驅動顯示面板20的信號電極。在對應于顯示面板20的信號電極和掃描電極的交叉點設置的像素區(qū)域中,通過TFT設置液晶元件。對被封入在該液晶元件的像素電極及相對電極之間的液晶來說,為了防止劣化,有必要按照所給予的時序,使液晶的施加電壓的極性交替地反相。
      因此,即使關于發(fā)生對應于色調特性的基準電壓的基準電壓發(fā)生電路,每次進行極性反相時,有必要根據同一個色調數據,切換輸出給信號電極的電壓。因此,交替地切換基準電壓發(fā)生電路的第一及第二電源電壓??墒牵捎诿看芜M行極性反相時,有必要用所給予的基準電壓驅動進行了電阻分割的各分割結點,所以變得頻繁地進行充放電,存在消費電流增大的問題。
      因此,信號驅動器IC30的基準電壓發(fā)生電路200有正極性用階梯電阻電路和負極性用階梯電阻電路。
      圖10中示出了第三結構例中的基準電壓發(fā)生電路200的結構概要。
      第三結構例的基準電壓發(fā)生電路200有正極性用階梯電阻電路210和負極性用階梯電阻電路220。正極性用階梯電阻電路210在極性反相信號POL的邏輯電平呈高電平時,生成正極性的極性反相周期用的基準電壓V1~Vi。負極性用階梯電阻電路220在極性反相信號POL的邏輯電平呈低電平時,生成負極性的極性反相周期用的基準電壓V1~Vi。通過設置這樣的兩個階梯電阻電路,按照所給予的極性反相時序,切換輸出各極性的基準電壓,能發(fā)生對應于一般沒有對稱特性的色調特性的最佳基準電壓,同時沒有必要切換高電位側和低電位側的電源電壓。
      更具體地說,正極性用階梯電阻電路210及負極性用階梯電阻電路220分別構成與圖9所示的第二結構例的基準電壓發(fā)生電路120大致相同的結構。但是,各自的開關電路用極性反相信號POL進行通斷控制。另外與液晶的施加電壓的極性無關地將高電位側及低電位側的電源電壓(第一及第二電源電壓)固定。
      正極性用階梯電阻電路210有各電阻電路按照正極性用的電阻比串聯連接的第一階梯電阻電路212。第一階梯電阻電路212的一端通過第一開關電路(SW1)214,與供給第一電源電壓的第一電源線連接。第一階梯電阻電路212的另一端通過第二開關電路(SW2)216,與供給第二電源電壓的第二電源線連接。
      在由構成第一階梯電阻電路212的各電阻電路R0~Ri進行了電阻分割的第一至第i分割結點ND1~NDi和第一至第i基準電壓輸出結點VND1~VNDi之間,插入第一至第i基準電壓輸出開關電路VSW1~VSWi。
      第一及第二開關電路SW1、SW2、第一至第i基準電壓輸出開關電路VSW1~VSWi根據開關控制信號cnt11(廣義地說,第一開關控制信號)被進行通斷控制。通過如圖9所示生成的開關控制信號cnt和極性反相信號POL的邏輯積運算,生成開關控制信號cnt11。即,在極性反相信號POL的邏輯電平呈高電平時,第一及第二開關電路SW1、SW2、以及第一至第i基準電壓輸出開關電路VSW1~VSWi根據開關控制信號cnt被進行通斷控制。
      負極性用階梯電阻電路220有各電阻電路按照負極性用的電阻比串聯連接的第二階梯電阻電路222。第二階梯電阻電路222的一端通過第三開關電路(SW3)224,與第一電源線連接。第二階梯電阻電路222的另一端通過第四開關電路(SW4)226,與第二電源線連接。
      在由構成第二階梯電阻電路222的各電阻電路R0’、Ri+1~R2i進行了電阻分割的第(i+1)至第2i分割結點NDi+1~ND2i和第一至第i基準電壓輸出結點VND1~VNDi之間,插入第(i+1)至第2i基準電壓輸出開關電路VSW(i+1)~VSW2i。
      第三及第四開關電路SW3、SW4、第(i+1)至第2i基準電壓輸出開關電路VSW(i+1)~VSW2i根據開關控制信號cnt12(廣義地說,第二開關控制信號)被進行通斷控制。通過如圖9所示生成的開關控制信號cnt和極性反相信號POL的反相信號的邏輯積運算,生成開關控制信號cnt12。即,在極性反相信號POL的邏輯電平呈低電平時,第三及第四開關電路SW3、SW4、以及第(i+1)至第2i基準電壓輸出開關電路VSW(i+1)~VSW2i根據開關控制信號cnt被進行通斷控制。
      由這樣的兩個階梯電阻電路生成的第一至第i基準電壓V1~Vi、以及基準電壓V0、VY被輸出給作為電壓選擇電路的DAC。
      其次,說明利用由這樣的基準電壓發(fā)生電路生成的多值基準電壓驅動信號電極的電路結構。
      圖11中示出了DAC52和電壓跟蹤電路56的具體結構例。
      圖中只示出了每一個輸出端的結構。
      能由ROM譯碼電路實現DAC52。DAC52根據(q+1)位的色調數據,選擇基準電壓V0、VY和第一至第i基準電壓V1~Vi中的某一個,作為選擇電壓Vs輸出給電壓跟蹤電路56。
      電壓跟蹤電路56按照被設定為通常驅動模式或局部驅動模式中的某一種模式,驅動對應的信號電極。
      首先說明DAC52。(q+1)位的色調數據Dq~D0、以及(q+1)位的反相色調數據XDq~XD0被輸入DAC52。反相色調數據XDq~XD0是將色調數據Dq~D0的位分別反相后的數據。這里,色調數據Dq及反相色調數據XDq分別是色調數據及反相色調數據的最高位的數據。
      在DAC52中,根據色調數據選擇由基準電壓發(fā)生電路生成的多值基準電壓V0~Vi、VY中的某一個。
      例如假設圖10所示的基準電壓發(fā)生電路200是發(fā)生基準電壓V0~V63的電路。另外假設用正極性用階梯電阻電路210生成的基準電壓為V0’~V63’。更具體地說,假設第一及第二電源電壓為V0’~V63’,第一至第i分割結點ND1~NDi的電壓為V1’~V62’。
      另外假設用負極性用階梯電阻電路220生成的基準電壓為V63”~V0”。更具體地說,假設第一及第二電源電壓為V63”~V0”,第(i+1)至第2i分割結點NDi+1~ND2i的電壓為V162”~V1”。
      即,有以下的關系式。
      V0’=V63”=V0…(1)V1’=V62”=V1…(2)V2’=V61”=V2…(3)
      V61’=V2”=V61…(62)V62’=V1”=V62…(63)V63’=V0”=V63…(64)極性反相信號POL的邏輯電平呈高電平時,對應于6(q=5)位的色調數據D5~D0“000010”(=2),選擇由正極性用階梯電阻電路210生成的基準電壓V2’(=V2)。這時,如果在下一個極性反相時刻,極性反相信號POL的邏輯電平呈低電平時,用將色調數據D5~D0反相后的反相色調數據XD5~XD0選擇基準電壓。即,反相色調數據XD5~XD0變?yōu)椤?11101”(=61),能選擇由負極性用階梯電阻電路220生成的基準電壓V61”。因此,如(3)式所示,在正極性及負極性時,都輸出第二基準電壓V2,所以不需要頻繁地反復進行基準電壓輸出結點的充放電。
      這樣處理后,由DAC52選擇的選擇電壓Vs被輸入電壓跟蹤電路56。
      電壓跟蹤電路56包括開關電路SWA~SWD、以及運算放大器OPAMP。運算放大器OPAMP的輸出端通過開關電路SWD,被連接在信號電極輸出結點上。該信號電極輸出結點連接在運算放大器OPAMP的反相輸入端子上。該信號電極輸出結點通過開關電路SWC,連接在運算放大器OPAMP的非反相輸入端子上。另外通過開關電路SWB使極性反相信號POL進行反相的反相電路的輸出端連接在該信號電極輸出結點上。另外該信號電極輸出結點通過開關電路SWA,連接根據由極性反相信號POL規(guī)定的驅動期間的極性選擇的色調數據的最高位的信號線。
      開關電路SWA根據開關控制信號ca被進行通斷控制。開關電路SWB根據開關控制信號cb被進行通斷控制。開關電路SWC根據開關控制信號cc被進行通斷控制。開關電路SWD根據開關控制信號cd被進行通斷控制。
      這樣的電壓跟蹤電路56在通常驅動模式中,依據選擇電壓Vs,用運算放大器OPAMP驅動信號電極。另外電壓跟蹤電路56在局部驅動模式中,用極性反相信號POL進行驅動,或者用色調數據的最高位,進行8色顯示。
      圖12A中示出了上述的各模式中開關電路SWA~SWD的開關狀態(tài)。圖12B中示出了開關控制信號ca~cb的生成電路的一例。
      在通常模式中,在運算放大驅動期間,由運算放大器OPAMP驅動信號電極輸出結點,在電阻輸出驅動期間,將運算放大器OPAMP旁路后直接輸出從DAC52輸出的選擇電壓Vs。因此,將開關電路SWA、SWB截止后,在運算放大驅動期間,將開關電路SWD導通,將開關電路SWC截止,在電阻輸出驅動期間,將開關電路SWD截止,將開關電路SWC導通。
      圖13中示出了電壓跟蹤電路56的通常驅動模式的工作時序的一例。
      由控制信號DrvCnt控制開關電路SWC、SWD。在由鎖存脈沖信號LP規(guī)定的選擇期間(驅動期間)t的前半期間(驅動期間最初給予的期間)t1和后半期間t2內,由圖中未示出的控制信號發(fā)生電路生成的控制信號DrvCnt的邏輯電平發(fā)生變化。如果在前半期間t1內,控制信號DrvCnt的邏輯電平呈低電平,則開關電路SWD導通,開關電路SWC截止。另外,如果在后半期間t2內,控制信號DrvCnt的邏輯電平呈高電平,則開關電路SWD截止,開關電路SWC導通。因此,在選擇期間t的前半期間t1內,由進行電壓跟蹤連接的運算放大器OPAMP進行阻抗變換,驅動信號電極,在后半期間t2內,用從DAC52輸出的選擇電壓Vs驅動信號電極。
      通過這樣驅動,在液晶電容或布線電容等充電所必要的前半期間t1內,由具有大驅動能力的進行電壓跟蹤連接的運算放大器OPAMP快速地提升驅動電壓Vout,在不需要大驅動能力的后半期間t2內,能由DAC52輸出驅動電壓。因此,能將電流消費大的運算放大器OPAMP的工作期間抑制在最低限度,能謀求低消費化,同時通過增加行數,縮短選擇期間,能避免充電期間不足的事態(tài)。
      在圖12A所示的局部驅動模式中,在局部非顯示區(qū)中,進行8色顯示或POL驅動。在8色顯示時,只用色調數據的最高位驅動對應的信號電極。因此,將開關電路SWC、SWD截止后,將開關電路SWA導通,將開關電路SWB截止。
      因此,假設一個像素由R、G、B構成,則一個像素進行23個色調顯示。即,在局部顯示區(qū)中顯示所希望的動態(tài)圖像或靜止圖像,另一方面,能使作為其背景設定的局部非顯示區(qū)的顯示色呈多彩的圖像顯示。
      另外在圖12A所示的局部驅動模式的POL驅動中,通過用極性反相信號POL,施加對應于極性的電壓,能進行黑色顯示或白色顯示。因此,將開關電路SWC、SWD截止后,將開關電路SWB導通,將開關電路SWA截止。
      在此情況下,在局部顯示區(qū)中顯示所希望的動態(tài)圖像或靜止圖像,另一方面,能使其背景進行黑色顯示或白色顯示。能實現容易看清的圖像顯示。同時,在非顯示部分的液晶上不施加DC分量,能防止液晶的劣化。
      能由圖12B所示的電路生成控制這樣的電壓跟蹤電路56的各種控制信號。8色顯示模式信號8CMOD的邏輯電平呈高電平時,顯示局部驅動模式的8色顯示。例如由圖中未示出的主機設定是否進行8色顯示。POL驅動模式信號POLMOD的邏輯電平呈高電平時,表示是局部驅動模式的POL驅動。例如由圖中未示出的主機設定是否進行POL驅動。
      這樣能用各種信號8CMOD、POLMOD、DrvCnt生成開關控制信號ca~cd。另外為了只在對應于驅動電壓跟蹤電路56的信號電極的顯示行屬于被設定成非顯示狀態(tài)的塊的情況下,進行8色顯示或POL驅動,在屬于被設定成顯示狀態(tài)的塊的情況下,進行通常驅動,而根據對應于該塊Bz的局部塊選擇數據BLKz_PART,進行掩蔽。
      另外電壓跟蹤電路56根據輸出啟動信號XOE,能使輸出端呈高阻抗狀態(tài)。因此,能用輸出啟動信號XOE掩蔽各種控制信號。即,輸出啟動信號XOE的邏輯電平呈高電平時,開關控制信號ca~cd將各控制對象的開關電路控制成截止狀態(tài)。
      另外在第三結構例中,雖然將第一至第四開關電路設置在第一及第二階梯電阻電路212、222和第一及第二電源線之間,但也能省略它們構成。在此情況下,由于不需要通過極性反相驅動,來交替地切換第一及第二電源電壓,所以不需要確保各分割結點的充電時間,能增大階梯電阻電路的電阻值而減小電流。
      3.4第四結構例第四結構例中的基準電壓發(fā)生電路就正極性及負極性來說,還有總電阻呈高阻抗及低阻抗的階梯電阻電路。
      圖14中示出了第四結構例的基準電壓發(fā)生電路300的結構概要。
      即,有總電阻例如為20kΩ、液晶的施加電壓為正極性時使用的正極性用低電阻階梯電阻電路(廣義地說,第一低電阻階梯電阻電路)310;以及總電阻同樣例如為20kΩ、液晶的施加電壓為負極性時使用的負極性用低電阻階梯電阻電路(廣義地說,第二低電阻階梯電阻電路)320。另外,總電阻例如為90kΩ、液晶的施加電壓為正極性時使用的正極性用高電阻階梯電阻電路(廣義地說,第一高電阻階梯電阻電路)330;以及總電阻同樣例如為90kΩ、液晶的施加電壓為負極性時使用的負極性用高電阻階梯電阻電路(廣義地說,第二高電阻階梯電阻電路)340。
      正極性用低電阻階梯電阻電路310、正極性用高電阻階梯電阻電路330構成與圖10所示的正極性用階梯電阻電路210同樣的結構。負極性用低電阻階梯電阻電路320、負極性用高電阻階梯電阻電路340構成與圖10所示的負極性用階梯電阻電路220同樣的結構。但是,各個開關電路能用開關控制信號cnt11、cnt12、以及定時計數信號(廣義地說,控制期間指定信號)TL1、TL2進行通斷控制。另外能與液晶的施加電壓的極性無關,將高電位側及低電位側的電源電壓(第一及第二電源電壓)固定。
      正極性用低電阻階梯電阻電路310有總電阻例如為20kΩ、各電阻電路按照正極性用的電阻比串聯連接的第一階梯電阻電路312。第一階梯電阻電路312的一端通過第一開關電路(SW1)314,與供給第一電源電壓的第一電源線連接。第一階梯電阻電路312的另一端通過第二開關電路(SW2)316,與供給第二電源電壓的第二電源線連接。
      在由構成第一階梯電阻電路312的各電阻電路R0~Ri進行了電阻分割的第一至第i分割結點ND1~NDi和第一至第i基準電壓輸出結點VND1~VNDi之間,插入了第一至第i基準電壓輸出開關電路VSW1~VSWi。
      第一及第二開關電路SW1、SW2、第一至第i基準電壓輸出開關電路VSW1~VSWi由開關控制信號cntPL(廣義地說,第一開關控制信號)進行通斷控制。用圖10所示生成的開關控制信號cnt11、以及定時計數信號TL1、TL2生成開關控制信號cntPL。即,定時計數信號TL1的邏輯電平呈高電平、而且定時計數信號TL2的邏輯電平呈低電平時,根據開關控制信號cnt11進行通斷控制。
      負極性用低電阻階梯電阻電路320有總電阻例如為20kΩ、各電阻電路按照負極性用的電阻比串聯連接的第二階梯電阻電路322。第二階梯電阻電路322的一端通過第三開關電路(SW3)324,與供給第一電源電壓的第一電源線連接。第二階梯電阻電路322的另一端通過第四開關電路(SW4)326,與供給第二電源電壓的第二電源線連接。
      在由構成第二階梯電阻電路322的各電阻電路R0’、Ri+1~R2i進行了電阻分割的第(i+1)至第2i分割結點NDi+1~ND2i和第一至第i基準電壓輸出結點VND1~VNDi之間,插入了第(i+1)至第2i基準電壓輸出開關電路VSW(i+1)~VSW2i。
      第三及第四開關電路SW3、SW4、第(i+1)至第2i基準電壓輸出開關電路VSW(i+1)~VSW2i由開關控制信號cntML(廣義地說,第二開關控制信號)進行通斷控制。用圖10所示生成的開關控制信號cnt12、以及定時計數信號TL1、TL2生成開關控制信號cntML。即,定時計數信號TL1的邏輯電平呈高電平、而且定時計數信號TL2的邏輯電平呈低電平時,根據開關控制信號cnt11進行通斷控制。
      正極性用高電阻階梯電阻電路330有總電阻例如為90kΩ、各電阻電路按照正極性用的電阻比串聯連接的第三階梯電阻電路332。第三階梯電阻電路332的一端通過第五開關電路(SW5)334,與供給第一電源電壓的第一電源線連接。第三階梯電阻電路332的另一端通過第六開關電路(SW6)336,與供給第二電源電壓的第二電源線連接。
      在由構成第三階梯電阻電路332的各電阻電路R0”、R2i+1~R3i進行了電阻分割的第(2i+1)至第3i分割結點ND2i+1~ND3i和第一至第i基準電壓輸出結點VND1~VNDi之間,插入了第(2i+1)至第3i基準電壓輸出開關電路VSW(2i+1)~VSW3i。
      第五及第六開關電路SW5、SW6、第(2i+1)至第3i基準電壓輸出開關電路VSW(2i+1)~VSW3i由開關控制信號cntPH(廣義地說,第三開關控制信號)進行通斷控制。用圖10所示生成的開關控制信號cnt11、以及定時計數信號TL1、TL2生成開關控制信號cntPH。即,定時計數信號TL1的邏輯電平呈低電平、而且定時計數信號TL2的邏輯電平呈高電平時,根據開關控制信號cnt11進行通斷控制。
      負極性用高電阻階梯電阻電路340有總電阻例如為90kΩ、各電阻電路按照負極性用的電阻比串聯連接的第四階梯電阻電路342。第四階梯電阻電路342的一端通過第七開關電路(SW7)344,與供給第一電源電壓的第一電源線連接。第四階梯電阻電路342的另一端通過第八開關電路(SW8)346,與供給第二電源電壓的第二電源線連接。
      在由構成第四階梯電阻電路342的各電阻電路R0、R3i+1~R4i進行了電阻分割的第(3i+1)至第4i分割結點ND3i+1~ND4i和第一至第i基準電壓輸出結點VND1~VNDi之間,插入了第(3i+1)至第4i基準電壓輸出開關電路VSW(3i+1)~VSW4i。
      第七及第八開關電路SW7、SW8、第(3i+1)至第4i基準電壓輸出開關電路VSW(3i+1)~VSW4i由開關控制信號cntPH(廣義地說,第四開關控制信號)進行通斷控制。用圖10所示生成的開關控制信號cnt12、以及定時計數信號TL1、TL2生成開關控制信號cntPH。即,定時計數信號TL1的邏輯電平呈低電平、而且定時計數信號TL2的邏輯電平呈高電平時,根據開關控制信號cnt12進行通斷控制。
      圖15中示出了圖14所示的基準電壓發(fā)生電路300的控制時序的一例。
      這里,關于第一基準電壓V1,示出了用正極性進行極性反相驅動時的控制時序。
      包括基準電壓發(fā)生電路300的信號驅動器IC以規(guī)定水平掃描周期時序的鎖存脈沖信號LP的下降邊為基準開始驅動。在該驅動期間,在基準電壓發(fā)生電路300中使用正極性用高電阻階梯電阻電路330及負極性用高電阻階梯電阻電路340。另外在該驅動期間的最初的控制期間,同時還使用正極性用低電阻階梯電阻電路310及負極性用低電阻階梯電阻電路320。即在該控制期間,使用正極性用高電阻階梯電阻電路330、負極性用高電阻階梯電阻電路340、正極性用低電阻階梯電阻電路310及負極性用低電阻階梯電阻電路320。
      這樣,在該控制期間由于電流流過低電阻的階梯電阻電路,所以不需要控制高電阻階梯電阻電路。
      另外,如圖15所示,由控制信號DrvCnt規(guī)定該控制期間。即,如圖13所示,由電壓跟蹤電路56進行了運算放大驅動后,進行電阻輸出驅動。
      這樣在第四結構例中,用低電阻階梯電阻電路進行了運算放大驅動后,進行電阻輸出驅動,此后由高電阻階梯電阻電路生成基準電壓V1。通過這樣處理,在進行了運算放大驅動后,由高電阻階梯電阻電路進行電阻輸出驅動的情況下,雖然有時為了提高第一基準電壓V1而不能對分割結點確保充分的充電時間,但進行了運算放大驅動后,通過由低電阻階梯電阻電路進行電阻輸出驅動,能確保該充電時間。另外此后通過用高電阻階梯電阻電路發(fā)生基準電壓,能減少流過階梯電阻電路的電流,能謀求低功耗化。
      另外在第四結構例,雖然在第一至第四階梯電阻電路312、322、332、342和第一及第二電源線之間設有第一至第八開關電路SW1~SW8,但也可以省略它們構成。在此情況下,由于沒有必要通過極性反相驅動來交替地切換第一及第二電源電壓,所以不需要確保各分割結點的充電時間,能增大階梯電阻電路的電阻值,減小電流。
      4.其他以上,雖然以備有使用TFT的液晶面板的液晶裝置為例進行了說明,但不限定于此。也可以用所給予的電流變換電路將基準電壓發(fā)生電路50生成的基準電壓變換成電流,供給電流驅動型的元件。如果這樣做,則能將例如對應于由信號電極及掃描電極特定的像素設置的包括有機EL元件的有機EL面板應用于進行顯示驅動的信號驅動器IC中。特別是在有機EL面板中,在不進行極性反相驅動的情況下,能使用第一及第二結構例中的基準電壓發(fā)生電路。
      圖16中示出了由這樣的信號驅動器IC驅動的有機EL面板中的兩個晶體管方式的像素電路的一例。
      有機EL面板在信號電極Sm和掃描電極Gn的交叉點上有驅動TFT800nm、開關TFT810nm、保持電容器820nm、以及有機LED830nm。驅動TFT800nm由p型晶體管構成。
      驅動TFT800nm和有機LED830nm串聯連接在電源線上。
      開關TFT810nm被插入驅動TFT800nm的柵極和信號電極Sm之間。開關TFT810nm的柵極連接在掃描電極Gn上。
      保持電容器820nm被插入驅動TFT800nm的柵極和電容線之間。
      在這樣的有機EL元件中,如果掃描電極Gn被驅動,開關TFT810nm導通,則信號電極Sm的電壓被寫入保持電容器820nm中,同時被加在驅動TFT800nm的柵極上。驅動TFT800。的柵極電壓Vgs由信號電極Sm的電壓決定,決定流過驅動TFT800nm的電流。由于驅動TFT800nm和有機LED830nm串聯連接,所以流過驅動TFT800nm的電流直接成為流過有機LED830nm的電流。
      因此,通過由保持電容器820nm保持對應于信號電極Sm的電壓的柵極電壓Vgs,在例如一幀期間內,使對應于柵極電壓Vgs的電流流過有機LED830nm,能在該幀中實現光接續(xù)的像素。
      圖17A中示出了用信號驅動器IC驅動的有機EL面板中的4晶體管方式的像素電路的一例。圖17B中示出了該像素電路的顯示控制時序的一例。
      這此情況下,有機EL面板也有驅動TFT900nm、開關TFT910nm、保持電容器920nm、以及有機LED930nm。
      與圖16所示的兩個晶體管方式的像素電路不同的地方在于代替恒定電壓而將通過作為開關元件的p型TFT940nm來自恒定電流源950nm的恒定電流Idata供給像素,以及保持電容器920nm及驅動TFT900nm通過作為開關元件的p型TFT960nm連接在電源線上。
      在這樣的有機EL元件中,首先由柵極電壓Vgp將p型TFT960nm截止而將電源線截止,由柵極電壓Vse1將p型TFT940nm和開關TFT910nm導通,使來自恒定電流源950nm的恒定電流Idata流過驅動TFT900nm。
      在流過驅動TFT900nm的電流達到穩(wěn)定之前的期間,在保持電容器920nm中保持著對應于恒定電流Idata的電壓。
      接著,用柵極電壓Vse1將p型TFT940nm和開關TFT910nm截止,另外用柵極電壓Vgp將p型TFT960nm導通,導電性地連接電源線和驅動TFT900nm及有機LED930nm。這時,利用保持電容器920nm中保持的電壓,將與恒定電流Idata大致相等、或與其對應大小的電流供給有機LED930nm。
      在這樣的有機EL元件中,例如能將掃描電極作為施加柵極電壓Vse1的電極,將信號電極作為數據線構成。
      有機LED可以這樣構成,即在透明陽極(ITO)的上部設置發(fā)光層,再在其上部設置金屬陰極,也可以在金屬陽極的上部設置發(fā)光層、透光性陰極、透明密封層,該元件結構不限定。
      通過如上所述構成顯示驅動包括以上說明的有機EL元件的有機EL面板的信號驅動器IC,能提供有機EL面板通用的信號驅動器IC。
      另外,本發(fā)明不限定于上述的實施形態(tài),在本發(fā)明的要旨范圍內能進行各種變形實施。例如,也能適用于等離子體顯示裝置。
      另外,本發(fā)明不限定于上述實施形態(tài)中的電阻電路及開關電路的結構。作為電阻電路,能串聯或并聯連接一個或多個電阻元件構成?;蛘撸摶虿⒙撨B接電阻元件和一個或多個開關電路,還能使電阻可變地構成。另外,作為開關電路,例如能用MOS晶體管構成。
      權利要求
      1.一種基準電壓發(fā)生電路,它是根據色調數據,發(fā)生用來生成進行伽馬修正的色調值的多值基準電壓的基準電壓發(fā)生電路,其特征在于包括有串聯連接的多個電阻電路,將由各電阻電路進行了電阻分割的第一至第i(i是2以上的整數)分割結點的電壓作為第一至第i基準電壓輸出的階梯電阻電路;在供給第一電源電壓的第一電源線和上述階梯電阻電路的一端之間插入的第一開關電路;以及在供給第二電源電壓的第二電源線和上述階梯電阻電路的另一端之間插入的第二開關電路,上述第一及第二開關電路根據第一及第二開關控制信號,進行通斷控制。
      2.根據權利要求1所述的基準電壓發(fā)生電路,其特征在于包括分別被插入上述第一至第i分割結點和輸出上述第一至第i基準電壓的第一至第i基準電壓輸出結點之間的第一至第i基準電壓輸出開關電路,上述第一至第i基準電壓輸出開關電路根據上述第一及第二開關控制信號中的任意一者進行通斷控制。
      3.根據權利要求1所述的基準電壓發(fā)生電路,其特征在于在基于上述第一至第i基準電壓的所給予的驅動期間,作為控制對象的開關電路根據上述第一及第二開關控制信號被導通,在上述驅動期間以外的期間,作為控制對象的開關電路被截止。
      4.根據權利要求1所述的基準電壓發(fā)生電路,其特征在于上述第一及第二開關控制信號用對信號電極進行驅動控制的輸出啟動信號、以及表示掃描周期時序的鎖存脈沖信號生成。
      5.根據權利要求1所述的基準電壓發(fā)生電路,其特征在于對以多個信號電極為單位的每一塊,根據將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據,將全部塊設定成非顯示狀態(tài)時,根據上述第一及第二開關控制信號,將作為控制對象的開關電路截止。
      6.根據權利要求2所述的基準電壓發(fā)生電路,其特征在于對以多個信號電極為單位的每一塊,根據將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據,將全部塊設定成非顯示狀態(tài)時,根據上述第一及第二開關控制信號,將作為控制對象的開關電路截止。
      7.根據權利要求3所述的基準電壓發(fā)生電路,其特征在于對以多個信號電極為單位的每一塊,根據將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據,將全部塊設定成非顯示狀態(tài)時,根據上述第一及第二開關控制信號,將作為控制對象的開關電路截止。
      8.根據權利要求4所述的基準電壓發(fā)生電路,其特征在于對以多個信號電極為單位的每一塊,根據將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據,將全部塊設定成非顯示狀態(tài)時,根據上述第一及第二開關控制信號,將作為控制對象的開關電路截止。
      9.一種顯示驅動電路,其特征在于包括權利要求1至8中的任意一項所述的基準電壓發(fā)生電路;從上述基準電壓發(fā)生電路發(fā)生的多值基準電壓中,根據色調數據選擇電壓的電壓選擇電路;以及利用由上述電壓選擇電路選擇的電壓,驅動信號電極的信號電極驅動電路。
      10.一種顯示驅動電路,其特征在于包括對以多個信號電極為單位的每一塊,保持將對應于各塊的信號電極的顯示面板的顯示行設定成顯示狀態(tài)或非顯示狀態(tài)用的局部塊選擇數據的局部塊選擇寄存器;根據上述局部塊選擇數據,發(fā)生驅動對應的信號電極用的基準電壓的權利要求5至8中的任意一項所述的基準電壓發(fā)生電路;從由上述基準電壓發(fā)生電路發(fā)生的多值基準電壓中,根據色調數據選擇電壓的電壓選擇電路;以及利用由上述電壓選擇電路選擇的電壓,驅動信號電極的信號電極驅動電路。
      11.一種顯示裝置,其特征在于包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;由上述多個信號電極和上述多個掃描電極特定的像素;驅動上述多個信號電極的權利要求9所述的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      12.一種顯示裝置,其特征在于包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;由上述多個信號電極和上述多個掃描電極特定的像素;驅動上述多個信號電極的權利要求10所述的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      13.一種顯示裝置,其特征在于包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;包括由上述多個信號電極和上述多個掃描電極特定的像素的顯示面板;驅動上述多個信號電極的權利要求9所述的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      14.一種顯示裝置,其特征在于包括多個信號電極;與上述多個信號電極交叉的多個掃描電極;包括由上述多個信號電極和上述多個掃描電極特定的像素的顯示面板;驅動上述多個信號電極的權利要求10所述的顯示驅動電路;以及驅動上述多個掃描電極的掃描電極驅動電路。
      15.一種基準電壓發(fā)生方法,它是根據色調數據,發(fā)生用來生成進行伽馬修正的色調值的多值基準電壓的基準電壓發(fā)生方法,其特征在于在基于上述第一至第i基準電壓的所給予的驅動期間,將由串聯連接的多個電阻電路中的各電阻電路進行了電阻分割的第一至第i(i是2以上的整數)分割結點的電壓作為第一至第i基準電壓輸出的階梯電阻電路的兩端分別導電性地連接在供給第一及第二電源電壓的第一及第二電源線上,在上述驅動期間以外的期間,將上述階梯電阻電路的兩端和上述第一及第二電源線在電氣上截止。
      16.根據權利要求15所述的基準電壓發(fā)生方法,其特征在于在上述驅動期間,導電性地連接上述第一至第i分割結點和輸出上述第一至第i基準電壓的第一至第i基準電壓輸出結點,在上述驅動期間以外的期間,將上述第一至第i分割結點和上述第一至第i基準電壓輸出結點在電氣上截止。
      全文摘要
      提供一種控制流過生成色調顯示所必要的基準電壓用的階梯電阻的電流,謀求低功耗化的基準電壓發(fā)生電路、顯示驅動電路、顯示裝置及基準電壓發(fā)生方法。基準電壓發(fā)生電路120包括階梯電阻電路102。從由串聯連接的電阻元件R
      文檔編號G05F1/10GK1437084SQ0310422
      公開日2003年8月20日 申請日期2003年2月8日 優(yōu)先權日2002年2月8日
      發(fā)明者森田晶 申請人:精工愛普生株式會社
      網友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1