專利名稱:音樂(lè)錄制的綜合控制裝置的制造方法
【專利摘要】一種音樂(lè)錄制的綜合控制裝置,它具有對(duì)電路進(jìn)行控制的FPGA電路;錄音電路,該電路的輸出端接FPGA電路的輸入端;控制電路,該電路與FPGA電路相連;顯示電路,該電路與FPGA電路相連;PCI電路,該電路與FPGA電路相連,該裝置設(shè)計(jì)合理、電路簡(jiǎn)單、集成度高、外圍元件少、具有PCI接口便于與外圍設(shè)備高速傳輸數(shù)據(jù)、數(shù)據(jù)處理速度快、可在線調(diào)試,可應(yīng)用于實(shí)驗(yàn)室音樂(lè)錄制裝置。
【專利說(shuō)明】
首樂(lè)錄制的綜合丨£制裝置
技術(shù)領(lǐng)域
[0001]本實(shí)用新型屬于基于記錄載體和換能器之間的相對(duì)運(yùn)動(dòng)而實(shí)現(xiàn)的信息存儲(chǔ)設(shè)備或裝置技術(shù)領(lǐng)域,具體涉及到音樂(lè)錄制的綜合控制裝置。
【背景技術(shù)】
[0002]現(xiàn)實(shí)生活中,錄音的知識(shí)、錄音設(shè)備隨處可見(jiàn)。學(xué)校也有聲音的錄音裝置,目前,音樂(lè)錄制實(shí)驗(yàn)平臺(tái)也很多,主要存在以下幾種:1.基于單片機(jī)的音樂(lè)錄制實(shí)驗(yàn)平臺(tái);2.基于處理器的音樂(lè)錄制實(shí)驗(yàn)平臺(tái);3.基于CPLD的音樂(lè)錄制實(shí)驗(yàn)平臺(tái);4.基于PC機(jī)的音樂(lè)錄制實(shí)驗(yàn)平臺(tái)等。以上裝置存以下不足:結(jié)構(gòu)尺寸大,攜帶不方便;電路復(fù)雜,每一種平臺(tái)的功能多,需要元器件較多;設(shè)計(jì)集成度不夠,一個(gè)控制終端可以有多種實(shí)現(xiàn)電路,未整合;設(shè)計(jì)成本較高,浪費(fèi)設(shè)計(jì)材料,整合電路成本少于獨(dú)立電路成本和;調(diào)試不方便,不能在線調(diào)試,需要借助其它手段;電路設(shè)計(jì)不完善,未能設(shè)置一些故障電路,考察學(xué)生分析能力;未能激發(fā)學(xué)生的創(chuàng)新意識(shí)、提高學(xué)生認(rèn)識(shí),具有認(rèn)識(shí)的片面性;未能充分鍛煉學(xué)生實(shí)際動(dòng)手能力;未能鍛煉學(xué)生綜合分析,應(yīng)用知識(shí)的能力。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型所要解決的技術(shù)問(wèn)題在于克服上述錄音裝置的不足,提供一種設(shè)計(jì)合理、電路簡(jiǎn)單、集成度高、外圍元件少、具有PCI接口便于與外圍設(shè)備高速傳輸數(shù)據(jù)、數(shù)據(jù)處理速度快、可在線調(diào)試的音樂(lè)錄制的綜合控制裝置。
[0004]解決上述技術(shù)問(wèn)題采用的技術(shù)方案是:它具有:對(duì)電路進(jìn)行控制的FPGA電路;錄音電路,該電路的輸出端接FPGA電路的輸入端;控制電路,該電路與FPGA電路相連;顯示電路,該電路與FPGA電路相連;PCI電路,該電路與FPGA電路相連。
[0005]本實(shí)用新型的FPGA電路為:集成電路Ul的13腳,10腳、12腳、11腳、14腳、85腳、84腳、16腳、15腳、83腳、20腳、82腳依次接連接器Jl的14腳?3腳,集成電路Ul的17腳接晶振Yl的4腳、97腳通過(guò)電阻RlO接3V電源并接開(kāi)關(guān)SI的一端、52腳通過(guò)電阻Rll接3V電源并接開(kāi)關(guān)S2的一端、59腳通過(guò)電阻R12接3V電源并接開(kāi)關(guān)S3的一端,集成電路Ul的7腳?9腳、24腳、25腳、28腳、38腳、31腳、32腳、120腳、112腳接顯示電路,集成電路Ul的135腳?137腳、139腳接錄音電路,集成電路Ul的76腳、79腳、86腳、87腳、92腳?94腳、96腳、100腳、101腳、103腳、104腳、40腳?45腳、47腳、48腳、51腳、53腳、55腳、57腳、58腳接PCI電路,集成電路Ul的60腳、63腳?65腳、69腳?72腳接控制電路,集成電路Ul的37腳和109腳接Al.2V電源、35腳、107腳、131腳、124腳、81腳、62腳、50腳、26腳接1.2V電源,集成電路Ul的5腳、23腳、29腳、116腳、127腳、138腳、77腳、95腳、102腳、46腳、54腳、66腳接3V電源、地端接地,晶振Yl的電源端接3V電源、地端接地,連接器Jl的I接地,開(kāi)關(guān)SI?開(kāi)關(guān)S3的另一端接地;集成電路Ul的型號(hào)為EP2C8T144C6,晶振Yl的型號(hào)為JHY50M。
[0006]本實(shí)用新型的錄音電路為:集成電路U2的28腳通過(guò)電阻Rl接5V電源并接集成電路Ul的135腳、3腳通過(guò)電阻R2接5V電源并接集成電路Ul的136腳、2腳通過(guò)電阻R3接5V電源并接集成電路Ul的137腳、I腳通過(guò)電阻R4接5V電源并接集成電路Ul的139腳、25腳通過(guò)電阻R5接5V電源并接集成電路Ul的74腳、14腳接電容Cl的一端、17腳接電容C2的一端、16腳接電容C3的一端、27腳和18腳接3V電源、地端接地,電容Cl和電容C3的另一端接地,電容C2的另一端接連接器J3的一端,連接器J3的另一端接地;集成電路U2的型號(hào)為ISD4003。
[0007]由于本實(shí)用新型采用當(dāng)按下開(kāi)關(guān)SI,開(kāi)關(guān)S2和開(kāi)關(guān)S3斷開(kāi),控制電路進(jìn)行音樂(lè)錄制控制;當(dāng)按下開(kāi)關(guān)S2,開(kāi)關(guān)SI和開(kāi)關(guān)S3斷開(kāi),PCI電路進(jìn)行音樂(lè)錄制控制;當(dāng)按下開(kāi)關(guān)S3,開(kāi)關(guān)SI和開(kāi)關(guān)S2斷開(kāi),F(xiàn)PGA電路進(jìn)行音樂(lè)錄制控制,本裝置電路簡(jiǎn)單、外圍元器件少、集成度高、將不同的平臺(tái)整合在一起、配套調(diào)整方便,電路采用多種控制手段,方便、快捷,實(shí)驗(yàn)功能性強(qiáng),設(shè)計(jì)靈活可引導(dǎo)學(xué)生發(fā)散思維,具有PCI接口便于與外圍設(shè)備高速傳輸數(shù)據(jù)、數(shù)據(jù)處理速度快、可在線調(diào)試,可應(yīng)用于實(shí)驗(yàn)室音樂(lè)錄制控制裝置。
【附圖說(shuō)明】
[0008]圖1是本實(shí)用新型電氣原理方框圖。
[0009]圖2是圖1中FPGA電路和錄音電路及顯示電路的電子線路原理圖。
[0010]圖3是圖1中PCI電路和控制電路的電子線路原理圖。
【具體實(shí)施方式】
[0011]下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型做進(jìn)一步詳細(xì)說(shuō)明,但本實(shí)用新型不限于這些實(shí)施例。
[0012]實(shí)施例1
[0013]在圖1中,本實(shí)用新型音樂(lè)錄制的綜合控制裝置由FPGA電路、PCI電路、錄音電路、顯示電路、控制電路連接構(gòu)成,錄音電路的輸出端接FPGA電路的輸入端,控制電路與FPGA電路相連,PCI電路與FPGA電路相連,顯示電路與FPGA電路相連。
[0014]在圖2中,本實(shí)施例的FPGA電路由集成電路U1、電阻RlO?電阻R12、開(kāi)關(guān)SI?開(kāi)關(guān)S3、晶振Y1、連接器JI連接構(gòu)成,集成電路UI的型號(hào)為EP2C8T144C6,晶振YI的型號(hào)為JHY50M。集成電路Ul的13腳,1腳、12腳、11腳、14腳、85腳、84腳、16腳、15腳、83腳、20腳、82腳依次接連接器Jl的14腳?3腳,集成電路Ul的17腳接晶振Yl的4腳、97腳通過(guò)電阻RlO接3V電源并接開(kāi)關(guān)SI的一端、52腳通過(guò)電阻Rll接3V電源并接開(kāi)關(guān)S2的一端、59腳通過(guò)電阻R12接3V電源并接開(kāi)關(guān)S3的一端,集成電路Ul的7腳?9腳、24腳、25腳、28腳、38腳、31腳、32腳、120腳、112腳接顯示電路,集成電路Ul的135腳?137腳、139腳接錄音電路,集成電路Ul的76腳、79腳、86腳、87腳、92腳?94腳、96腳、100腳、101腳、103腳、104腳、40腳?45腳、47腳、48腳、51腳、53腳、55腳、57腳、58腳接PCI電路,集成電路Ul的60腳、63腳?65腳、69腳?72腳接控制電路,集成電路Ul的37腳和109腳接Al.2V電源、35腳、107腳、131腳、124腳、81腳、62腳、50腳、26腳接1.2V電源,集成電路Ul的5腳、23腳、29腳、116腳、127腳、138腳、77腳、95腳、102腳、46腳、54腳、66腳接3 V電源、地端接地,晶振YI的電源端接3V電源、地端接地,連接器JI的I接地,開(kāi)關(guān)SI?開(kāi)關(guān)S3的另一端接地。
[0015]在圖2中,本實(shí)施例的顯示電路由液晶顯示屏構(gòu)成,液晶顯示屏的型號(hào)為L(zhǎng)CD1602。液晶顯示屏的4腳?14腳依次接集成電路UI的7腳?9腳、24腳、2 5腳、28腳、38腳、31腳、32腳、120腳、112腳,液晶顯示屏的2腳和15腳接3V電源、I腳和3腳16腳接地。
[0016]在圖2中,本實(shí)施例的錄音電路由集成電路U2、電阻Rl?電阻R5、連接器J3連接構(gòu)成,集成電路U2的型號(hào)為ISD4003。集成電路U2的28腳通過(guò)電阻Rl接5V電源并接集成電路Ul的135腳、3腳通過(guò)電阻R2接5V電源并接集成電路Ul的136腳、2腳通過(guò)電阻R3接5V電源并接集成電路Ul的137腳、I腳通過(guò)電阻R4接5V電源并接集成電路Ul的139腳、25腳通過(guò)電阻R5接5V電源并接集成電路Ul的74腳、14腳接電容Cl的一端、17腳接電容C2的一端、16腳接電容C3的一端、27腳和18腳接3V電源、地端接地,電容Cl和電容C3的另一端接地,電容C2的另一端接連接器J3的一端,連接器J3的另一端接地。
[0017]在圖3中,本實(shí)施例的PCI電路由集成電路U3、集成電路U5、電阻R7?電阻R9、電容C5、電容C6、晶振X1、連接器J2連接構(gòu)成,集成電路U3的型號(hào)為CH3 53L、集成電路U5的型號(hào)為AT24C02。集成電路U3的83腳?90腳、93腳?96腳、5腳?8腳、17腳?22腳、30腳、31腳、33腳?40腳、92腳和91腳、9腳、16腳、32腳、15腳、12腳?14腳、82腳、81腳依次接連接器J2的66腳、65腳、31腳、64腳、30腳?23腳、56腳、22腳、55腳、46腳、45腳、11腳、44腳、10腳、9腳、42腳、8腳、41腳、6腳、39腳、5腳、38腳、4腳、37腳、3腳、2腳、61腳、21腳、12腳、7腳、13腳、53腳、50腳、16腳、19腳、58腳,集成電路U3的10腳停過(guò)電阻R8接3V電源并接連接器J2的54腳、71腳接集成電路U5的5腳、11腳接集成電路U5的6腳、24腳通過(guò)電阻R7接3V電源、54腳接晶振Xl的一端和電容C5的一端、55腳接晶振Xl的另一端和電容C6的一端,集成電路U3的49腳?51腳、72腳、74腳?76腳、78腳、63腳?70腳、62腳?56腳、79腳、80腳依次接集成電路Ul的76腳、79腳、86腳、87腳、92腳?94腳、96腳、100腳、101腳、103腳、104腳、40腳?45腳、47腳、48腳、51腳、53腳、55腳、57腳、58腳,集成電路U3的電源端接3V電源、地端接地,集成電路U5的電源端接3V電源、地端接地,電容C5、電容C6的另一端接地,連接器J2的15腳通過(guò)電阻R9接3V電源、17腳和51腳接3V電源、36腳接連接器J2的43腳、地端接地。
[0018]在圖3中,本實(shí)施例的控制電路由集成電路U4、電阻R6、電容C4連接構(gòu)成,集成電路U4的型號(hào)為C8051F022。集成電路U4的5腳通過(guò)電阻R6接3V電源并接電容C4的一端、17腳?15腳和12腳短接、電源端接3V電源、地端接地,集成電路U4的25腳?18腳依次接集成電路Ul的60腳、63腳?65腳、69腳?72腳。
[0019]本實(shí)用新型的工作原理如下:
[0020]系統(tǒng)上電,電路開(kāi)始初始化工作。當(dāng)按下開(kāi)關(guān)SI,開(kāi)關(guān)S2和開(kāi)關(guān)S3斷開(kāi),控制器電路工作。此時(shí)是用控制器進(jìn)行音樂(lè)錄制控制。數(shù)據(jù)信號(hào)從集成電路U4的18腳?25腳輸出,輸入到集成電路Ul的60腳、63腳?65腳、69腳?72腳,集成電路Ul接收到數(shù)據(jù),并對(duì)數(shù)據(jù)處理:如果接收的數(shù)據(jù)是音樂(lè)錄制控制命令,啟動(dòng)音樂(lè)錄制控制時(shí)序。模擬的聲音信號(hào)從連接器J3輸入,經(jīng)過(guò)電容C2,輸入到集成電路U2,錄音完成,集成電路U2產(chǎn)生中斷,信號(hào)從集成電路U2輸出,輸入到集成電路Ul的74腳,提示錄音完成,并產(chǎn)生LCD顯示的控制邏輯,將錄音數(shù)據(jù)顯示到IXD1602上。
[0021]如果接收的數(shù)據(jù)是接收音樂(lè)數(shù)據(jù)命令,啟動(dòng)接收音樂(lè)數(shù)據(jù)控制時(shí)序。啟動(dòng)音樂(lè)錄制控制時(shí)序,錄音完成后;此后,集成電路Ul產(chǎn)生讀錄音數(shù)據(jù)控制邏輯。信號(hào)從集成電路U2的3腳輸入到集成電路Ul的136腳,經(jīng)集成電路Ul處理,錄音數(shù)據(jù)輸出到集成電路U4的25腳?18腳,完成錄音數(shù)據(jù)的讀取,并產(chǎn)生IXD顯示的控制邏輯,將錄音數(shù)據(jù)顯示到IXD1602上。
[0022]當(dāng)按下開(kāi)關(guān)S2,開(kāi)關(guān)SI和開(kāi)關(guān)S3斷開(kāi),PCI電路工作。此時(shí)是用PCI電路進(jìn)行音樂(lè)錄制控制。PCI的控制數(shù)據(jù)從連接器J2輸入,由連接器J2的66腳、65腳、31腳、64腳、30腳?23腳、56腳、22腳、55腳、46腳、45腳、11腳、44腳、1腳、9腳、42腳、8腳、41腳、6腳、39腳、5腳、38腳、4腳、37腳、3腳、2腳輸入到集成電路U3,經(jīng)集成電路U3內(nèi)部處理,數(shù)據(jù)從U3的63腳?70腳輸出,輸入到集成電路Ul,集成電路Ul接收數(shù)據(jù),并對(duì)數(shù)據(jù)處理:如果接收的數(shù)據(jù)是音樂(lè)錄制控制命令,啟動(dòng)音樂(lè)錄制控制時(shí)序。模擬的聲音信號(hào)從連接器J3輸入,經(jīng)過(guò)電容C2,輸入到集成電路U2,錄音完成,集成電路U2產(chǎn)生中斷,信號(hào)從集成電路U2輸出,輸入到集成電路Ul的74腳,提示錄音完成,并產(chǎn)生IXD顯示的控制邏輯,將錄音數(shù)據(jù)顯示到IXD1602上。如果接收的數(shù)據(jù)是接收音樂(lè)數(shù)據(jù)命令,啟動(dòng)接收音樂(lè)數(shù)據(jù)控制時(shí)序。啟動(dòng)音樂(lè)錄制控制時(shí)序,錄音完成后;此后,集成電路Ul產(chǎn)生讀錄音數(shù)據(jù)控制邏輯。信號(hào)從集成電路U2的3腳輸出,輸入到集成電路Ul的136腳,經(jīng)集成電路Ul處理,錄音數(shù)據(jù)輸出到集成電路U3的63腳?70腳,完成錄音數(shù)據(jù)的讀取,并產(chǎn)生IXD顯示的控制邏輯,將錄音數(shù)據(jù)顯示到IXD1602上。
[0023]當(dāng)按下開(kāi)關(guān)S3,開(kāi)關(guān)SI和開(kāi)關(guān)S2,F(xiàn)PGA電路工作。此時(shí),是用FPGA電路進(jìn)行音樂(lè)錄制控制。由集成電路Ul內(nèi)部產(chǎn)生音樂(lè)錄制控制邏輯,模擬的聲音信號(hào)從連接器J3輸入,經(jīng)過(guò)電容C2,輸入到集成電路U2,錄音完成,集成電路U2產(chǎn)生中斷,信號(hào)從集成電路U2輸出,輸入到集成電路Ul的74,提示錄音完成,并產(chǎn)生LCD顯示的控制邏輯,將錄音數(shù)據(jù)顯示到LCD1602 上。
【主權(quán)項(xiàng)】
1.一種音樂(lè)錄制的綜合控制裝置,其特征在于它具有: 對(duì)電路進(jìn)行控制的FPGA電路; 錄音電路,該電路的輸出端接FPGA電路的輸入端; 控制電路,該電路與FPGA電路相連; 顯示電路,該電路與FPGA電路相連; PCI電路,該電路與FPGA電路相連; 所述的FPGA電路為:集成電路Ul的13腳,10腳、12腳、11腳、14腳、85腳、84腳、16腳、15腳、83腳、20腳、82腳依次接連接器Jl的14腳?3腳,集成電路Ul的17腳接晶振Yl的4腳、97腳通過(guò)電阻RlO接3V電源并接開(kāi)關(guān)SI的一端、52腳通過(guò)電阻Rll接3V電源并接開(kāi)關(guān)S2的一端、59腳通過(guò)電阻R12接3V電源并接開(kāi)關(guān)S3的一端,集成電路Ul的7腳?9腳、24腳、25腳、28腳、38腳、31腳、32腳、120腳、112腳接顯示電路,集成電路Ul的135腳?137腳、139腳接錄音電路,集成電路Ul的76腳、79腳、86腳、87腳、92腳?94腳、96腳、100腳、101腳、103腳、104腳、40腳?45腳、47腳、48腳、51腳、53腳、55腳、57腳、58腳接PCI電路,集成電路Ul的60腳、63腳?65腳、69腳?72腳接控制電路,集成電路Ul的37腳和109腳接Al.2V電源、35腳、107腳、131腳、124腳、81腳、62腳、50腳、26腳接1.2V電源,集成電路Ul的5腳、23腳、29腳、116腳、127腳、138腳、77腳、95腳、102腳、46腳、54腳、66腳接3V電源、地端接地,晶振Yl的電源端接3V電源、地端接地,連接器Jl的I接地,開(kāi)關(guān)SI?開(kāi)關(guān)S3的另一端接地;集成電路Ul的型號(hào)為EP2C8T144C6,晶振 Yl 的型號(hào)為 JHY50M; 所述的錄音電路為:集成電路U2的28腳通過(guò)電阻Rl接5V電源并接集成電路Ul的135腳、3腳通過(guò)電阻R2接5V電源并接集成電路Ul的136腳、2腳通過(guò)電阻R3接5V電源并接集成電路Ul的137腳、I腳通過(guò)電阻R4接5V電源并接集成電路Ul的139腳、25腳通過(guò)電阻R5接5V電源并接集成電路Ul的74腳、14腳接電容Cl的一端、17腳接電容C2的一端、16腳接電容C3的一端、27腳和18腳接3V電源、地端接地,電容Cl和電容C3的另一端接地,電容C2的另一端接連接器J3的一端,連接器J3的另一端接地;集成電路U2的型號(hào)為ISD4003; 所述的PCI電路為:集成電路U3的83腳?90腳、93腳?96腳、5腳?8腳、17腳?22腳、30腳、31腳、33腳?40腳、92腳和91腳、9腳、16腳、32腳、15腳、12腳?14腳、82腳、81腳依次接連接器J2的66腳、65腳、31腳、64腳、30腳?23腳、56腳、22腳、55腳、46腳、45腳、11腳、44腳、1腳、9腳、42腳、8腳、41腳、6腳、39腳、5腳、38腳、4腳、37腳、3腳、2腳、61腳、21腳、12腳、7腳、13腳、53腳、50腳、16腳、19腳、58腳,集成電路U3的10腳停過(guò)電阻1?8接3¥電源并接連接器12的54腳、71腳接集成電路U5的5腳、11腳接集成電路U5的6腳、24腳通過(guò)電阻R7接3V電源、54腳接晶振Xl的一端和電容C5的一端、55腳接晶振Xl的另一端和電容C6的一端,集成電路U3的49腳?51腳、72腳、74腳?76腳、78腳、63腳?70腳、62腳?56腳、79腳、80腳依次接集成電路Ul的76腳、79腳、86腳、87腳、92腳?94腳、96腳、100腳、101腳、103腳、104腳、40腳?45腳、47腳、48腳、51腳、53腳、55腳、57腳、58腳,集成電路U3的電源端接3V電源、地端接地,集成電路U5的電源端接3V電源、地端接地,電容C5、電容C6的另一端接地,連接器J2的15腳通過(guò)電阻R9接3V電源、17腳和51腳接3V電源、36腳接連接器J2的43腳、地端接地;集成電路U3的型號(hào)為CH353L、集成電路U5的型號(hào)為AT24C02; 所述的控制電路為:集成電路U4的5腳通過(guò)電阻R6接3V電源并接電容C4的一端、17腳?15腳和12腳短接、電源端接3V電源、地端接地,集成電路U4的25腳?18腳依次接集成電路Ul 的60腳、63腳?65腳、69腳?72腳;集成電路U4的型號(hào)為C8051F022。
【文檔編號(hào)】G05B19/042GK205721200SQ201620312791
【公開(kāi)日】2016年11月23日
【申請(qǐng)日】2016年4月14日
【發(fā)明人】黨學(xué)立, 折海成, 王靜
【申請(qǐng)人】榆林學(xué)院