專利名稱:水下沖擊波記錄儀的主控電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種水下沖擊波記錄儀的主控電路。
背景技術(shù):
隨著大規(guī)模集成電路和單片機(jī)的迅速發(fā)展,復(fù)雜可編程邏輯器件(CPLD)具有使用靈活、可靠性高、功能強(qiáng)大的優(yōu)點(diǎn),在電子產(chǎn)品設(shè)計(jì)中得到了廣泛的應(yīng)用。CPLD可實(shí)現(xiàn)在系統(tǒng)編程,重復(fù)多次,而且還兼容IEEEl 149.1(JTAG)標(biāo)準(zhǔn)的測(cè)試激勵(lì)端和邊界掃描能力,使用CPLD器件進(jìn)行開發(fā),不僅可以提高系統(tǒng)的集成化程度、可靠性和可擴(kuò)充性,而且大大縮短產(chǎn)品的設(shè)計(jì)周期。水下沖擊波記錄儀電路主要用于測(cè)試水下爆炸時(shí)沖擊波的強(qiáng)弱,通過專用數(shù)據(jù)處理軟件它能夠?qū)Σ杉降臎_擊波信號(hào)的數(shù)據(jù)進(jìn)行波形重現(xiàn)。
發(fā)明內(nèi)容
本發(fā)明所解決的技術(shù)問題是提供一種水下沖擊波記錄儀的主控電路。為解決上述的技術(shù)問題,本發(fā)明采取的技術(shù)方案:
一種水下沖擊波記錄儀的主控電路,其特殊之處在于:包括CPLD控制器、A/D轉(zhuǎn)換電路、存儲(chǔ)器、振蕩電路、接口電路,A/D轉(zhuǎn)換電路、存儲(chǔ)器、振蕩電路分別與CPLD控制器連接,CPLD控制器連接有電源管理電路、可編程延時(shí)電路、觸發(fā)控制電路,CPLD控制器通過接口電路與計(jì)算機(jī)并口連接;所述的A/D轉(zhuǎn)換電路與存儲(chǔ)器連接。上述的CPLD控制器采用XCR3256型號(hào)。上述的A/D轉(zhuǎn)換電路采用AD7470型號(hào)。與現(xiàn)有技術(shù)相比,本發(fā)明采用CPLD器件進(jìn)行設(shè)計(jì),大大提高了系統(tǒng)設(shè)計(jì)的靈活性,提高了系統(tǒng)的可靠性和集成度,縮短了產(chǎn)品研制的周期,同時(shí)還可以降低設(shè)計(jì)成本,節(jié)省PCB板的面積和布線難度,提高了設(shè)備可靠性。
圖1為本發(fā)明的電路框圖。
具體實(shí)施例方式下面結(jié)合附圖和具體實(shí)施方式
對(duì)本發(fā)明進(jìn)行詳細(xì)說(shuō)明。參見圖1,本發(fā)明包括CPLD控制器1、A/D轉(zhuǎn)換電路2、存儲(chǔ)器3、振蕩電路4、接口電路5,A/D轉(zhuǎn)換電路2、存儲(chǔ)器3、振蕩電路4分別與CPLD控制器I連接,CPLD控制器I連接有電源管理電路6、可編程延時(shí)電路7、觸發(fā)控制電路8,CPLD控制器I通過接口電路5與計(jì)算機(jī)并口連接;所述的A/D轉(zhuǎn)換電路2與存儲(chǔ)器3連接。上述的CPLD控制器I采用XCR3256型號(hào)。上述的A/D轉(zhuǎn)換電路2采用AD7470型號(hào)。
權(quán)利要求
1.一種水下沖擊波記錄儀的主控電路,其特征在于:包括CPLD控制器(I)、A/D轉(zhuǎn)換電路(2)、存儲(chǔ)器(3)、振蕩電路(4)、接口電路(5),A/D轉(zhuǎn)換電路(2)、存儲(chǔ)器(3)、振蕩電路(4)分別與CPLD控制器(I)連接,CPLD控制器(I)連接有電源管理電路(6)、可編程延時(shí)電路(7 )、觸發(fā)控制電路(8 ),CPLD控制器(I)通過接口電路(5 )與計(jì)算機(jī)并口連接;所述的A/D轉(zhuǎn)換電路(2)與存儲(chǔ)器(3)連接。
2.根據(jù)權(quán)利要求1所述的一種水下沖擊波記錄儀的主控電路,其特征在于:所述的CPLD控制器(I)采用XCR3256型號(hào)。
3.根據(jù)權(quán)利要求1所述的一種水下沖擊波記錄儀的主控電路,其特征在于:所述的A/D轉(zhuǎn)換電路(2)采用AD7470型號(hào)。
全文摘要
本發(fā)明涉及一種水下沖擊波記錄儀的主控電路。水下沖擊波記錄儀電路主要用于測(cè)試水下爆炸時(shí)沖擊波的強(qiáng)弱,通過專用數(shù)據(jù)處理軟件它能夠?qū)Σ杉降臎_擊波信號(hào)的數(shù)據(jù)進(jìn)行波形重現(xiàn)。本發(fā)明包括CPLD控制器、A/D轉(zhuǎn)換電路、存儲(chǔ)器、振蕩電路、接口電路,A/D轉(zhuǎn)換電路、存儲(chǔ)器、振蕩電路分別與CPLD控制器連接,CPLD控制器連接有電源管理電路、可編程延時(shí)電路、觸發(fā)控制電路,CPLD控制器通過接口電路與計(jì)算機(jī)并口連接;所述的A/D轉(zhuǎn)換電路與存儲(chǔ)器連接。本發(fā)明采用CPLD器件進(jìn)行設(shè)計(jì),大大提高了系統(tǒng)設(shè)計(jì)的靈活性,提高了系統(tǒng)的可靠性和集成度,縮短了產(chǎn)品研制的周期,同時(shí)還可以降低設(shè)計(jì)成本,節(jié)省PCB板的面積和布線難度,提高了設(shè)備可靠性。
文檔編號(hào)G05B19/05GK103163815SQ20111041778
公開日2013年6月19日 申請(qǐng)日期2011年12月14日 優(yōu)先權(quán)日2011年12月14日
發(fā)明者張弘 申請(qǐng)人:西安廣融電氣有限公司