專利名稱:將時鐘信號提供到電荷泵的方法及設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明大體來說涉及一種用于將時鐘信號提供到電荷泵的方法及設(shè)備。
背景技術(shù):
技術(shù)的進(jìn)步已產(chǎn)生較小且較強(qiáng)大的計算裝置。舉例來說,當(dāng)前存在多種便攜式個人計算裝置,包括無線計算裝置,例如,便攜式無線電話、個人數(shù)字助理(PDA)及尋呼裝置,其體積小、重量輕且易于由用戶攜帶。更具體來說,便攜式無線電話(例如,蜂窩式電話及因特網(wǎng)協(xié)議(IP)電話)可經(jīng)由無線網(wǎng)絡(luò)傳送語音及數(shù)據(jù)包。另外,許多這些無線電話包括并入于其中的其它類型的裝置。舉例來說,無線電話也可包括數(shù)字靜態(tài)相機(jī)、數(shù)字?jǐn)z像機(jī)、數(shù)字記錄器及音頻文件播放器。又,這些無線電話可處理可執(zhí)行指令,包括可用以接入因特網(wǎng)的軟件應(yīng)用程序(例如,網(wǎng)絡(luò)瀏覽器應(yīng)用程序)。因而,這些無線電話可包括顯著的計算能力。
升壓電路由電子電路用以向所述電路的組件提供參考電壓,所述參考電壓高于施加到所述電路的供應(yīng)電壓。升壓電路通常包括一電荷泵。通常需要所述電荷泵提供穩(wěn)定輸出電壓及低輸出紋波電壓。電荷泵的輸出上的紋波電壓對制造工藝的變化、對溫度且對供應(yīng)電壓敏感。可使用多相時鐘通過將時鐘的不同相位饋入到不同電荷泵單元來減小紋波電壓。然而,當(dāng)多相時鐘被停用時,電荷泵可產(chǎn)生超過經(jīng)確定容限的相對較大的輸出紋波電壓。
發(fā)明內(nèi)容
揭示一種新的升壓方法及電路以在停用時鐘信號時減小輸出紋波電壓。環(huán)式振蕩器使用所述環(huán)式振蕩器內(nèi)的不同分接頭產(chǎn)生多相時鐘信號。所述多相時鐘中的各種時鐘信號彼此重疊。將一邏輯運(yùn)算應(yīng)用到所述多相時鐘以產(chǎn)生具有非重疊時鐘輸出的新的時鐘。當(dāng)啟用所述時鐘信號(例如,獨(dú)熱時鐘信號)時,在任何給定時間時鐘輸出中的僅一者將為邏輯高。將所述非重疊時鐘輸出提供到電荷泵,其中可將每一單獨(dú)時鐘輸出信號提供到單獨(dú)電荷泵單元。當(dāng)由于輸出電壓超過閾值電壓而停用時鐘信號時,將發(fā)生僅一個下降沿轉(zhuǎn)變,這是因?yàn)樵谌魏谓o定時間非重疊時鐘信號中的僅一個時鐘信號輸出可為高。在停用時鐘時的單一下降沿轉(zhuǎn)變導(dǎo)致相對較低的輸出紋波電壓。由于在除啟用時鐘時的第一轉(zhuǎn)變及停用時鐘時的最后轉(zhuǎn)變外的每一轉(zhuǎn)變上實(shí)質(zhì)上同時發(fā)生的下降及上升沿,所述升壓方法及電路也減小電荷泵單元所利用的電容器的大小。因?yàn)檎麄€電荷泵的大部分為電容器區(qū)域,所以電容器大小的此減小將導(dǎo)致減小硅的整個區(qū)域。除了經(jīng)減小的區(qū)域優(yōu)點(diǎn)以外,當(dāng)停用時鐘時,較小電容進(jìn)一步減小輸出紋波電壓。在一特定實(shí)施例中,一種方法包括將第一時鐘信號提供到電荷泵的第一電荷泵單元。所述方法進(jìn)一步包括將第二時鐘信號提供到所述電荷泵的第二電荷泵單元。所述第一時鐘信號的低到高轉(zhuǎn)變與所述第二時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。另外,在任何給定時間僅一個時鐘信號可處于邏輯高電壓電平。
在另一特定實(shí)施例中,所述方法包括將獨(dú)熱輸入時鐘信號提供到具有多個電荷泵單元的電荷泵。所述獨(dú)熱輸入時鐘信號包括多個時鐘信號,所述多個時鐘信號包含提供到所述多個電荷泵單元中的第一電荷泵單元的第一時鐘信號及提供到所述多個電荷泵單元中的第二電荷泵單元的第二時鐘信號。另外,所述多個時鐘信號的每一轉(zhuǎn)變導(dǎo)致在任何時間所述多個時鐘信號中的至多一者具有邏輯高電壓電平。在另一特定實(shí)施例中,一種設(shè)備包括經(jīng)配置以接收環(huán)式振蕩器的多相時鐘輸出信號的邏輯電路。所述邏輯電路經(jīng)配置以產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵。所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。由所揭示實(shí)施例中的至少一者所提供的一個特定優(yōu)點(diǎn)為減小了電荷泵的輸出上的紋波電壓。因此,提供了一種用于具有低輸出紋波電壓的電荷泵的經(jīng)增強(qiáng)方法及電路。本發(fā)明的其它方面、優(yōu)點(diǎn)及特征將在審閱包括以下章節(jié)的完整申請案之后變得顯而易見
具體實(shí)施方式
,及權(quán)利要求書。
圖I為升壓電路的一特定說明性實(shí)施例的框圖;圖2為升壓電路的一特定說明性實(shí)施例的框圖;圖3為升壓電路的一特定說明性實(shí)施例的框圖;圖4為升壓電路的一特定說明性實(shí)施例的框圖;圖5為升壓電路的波形圖的一特定說明性實(shí)施例的框圖;圖6為升壓電路的波形圖的一特定說明性實(shí)施例的框圖;圖7為升壓電路的波形圖的一特定說明性實(shí)施例的框圖;圖8為升壓電路的波形圖的一特定說明性實(shí)施例的框圖;圖9為升壓電路的一特定說明性實(shí)施例的框圖;圖10為將時鐘信號提供到電荷泵的方法的一特定說明性實(shí)施例的流程圖;及圖11為將時鐘信號提供到電荷泵的方法的一特定說明性實(shí)施例的流程圖;圖12為包括升壓電路的電子裝置的框圖;及圖13為說明用于供升壓電路使用的制造過程的數(shù)據(jù)流程圖。
具體實(shí)施例方式參看圖1,說明包括升壓電路100的電路的特定說明性實(shí)施例。升壓電路100包括環(huán)式振蕩器200、脈沖整形器300、電荷泵400及輸出電壓檢測電路122。電荷泵400包括多個電荷泵單元。舉例來說,電荷泵400包括第一電荷泵單元410、第二電荷泵單元420及第三電荷泵單元430。雖然關(guān)于圖I展示了三個電荷泵單元,但應(yīng)理解,電荷泵400可包括比所展示的電荷泵單元多或少的電荷泵單元。在一特定說明性實(shí)施例中,輸出電壓檢測電路122接收電荷泵400的電壓輸出114且接收參考電壓120?;陔妷狠敵?14及參考電壓120,輸出電壓檢測電路122提供控制信號118以啟用或停用環(huán)式振蕩器200及脈沖整形器300。舉例來說,輸出電壓檢測電路122可接收電壓輸出114、將電壓輸出114向下劃分,且比較經(jīng)劃分的電壓輸出與參考電壓120以產(chǎn)生控制信號118。當(dāng)經(jīng)劃分的電壓輸出超過基于參考電壓120的第一閾值時,控制信號118停用環(huán)式振蕩器200及脈沖整形器300。當(dāng)經(jīng)劃分的電壓輸出下降到基于參考電壓120的第二閾值以下時,控制信號118啟用環(huán)式振蕩器200及脈沖整形器300。在接收到啟用環(huán)式振蕩器200的控制信號118之后,環(huán)式振蕩器200即刻將包括第一時鐘信號102、第二時鐘信號104及第三時鐘信號106的多相時鐘提供到脈沖整形器300。在一特定實(shí)施例中,第一時鐘信號102、第二時鐘信號104及第三時鐘信號106可構(gòu)成一多相時鐘,其中第一時鐘信號102具有第一相位,第二時鐘信號104具有不同于第一相位的第二相位,且第三時鐘信號106具有不同于第一及第二相位的第三相位。雖然關(guān)于圖I展示了三個時鐘信號,但應(yīng)理解,環(huán)式振蕩器200可提供比所展示的時鐘信號多或少的時鐘信號。脈沖整形器300接收來自環(huán)式振蕩器200的第一時鐘信號102、第二時鐘信號104及第三時鐘信號106。脈沖整形器300還接收來自輸出電壓檢測電路122的控制信號118。當(dāng)脈沖整形器300由控制信號118啟用時,脈沖整形器300將一時鐘信號提供到電荷泵400。在一特定說明性實(shí)施例中,脈沖整形器300將一時鐘信號提供到電荷泵400的每一電 荷泵單元。舉例來說,脈沖整形器300可將第一輸出時鐘信號108提供到第一電荷泵單元410,將第二輸出時鐘信號110提供到第二電荷泵單元420,且將第三輸出時鐘信號112提供到第三電荷泵單兀430。第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112的組合可包含一獨(dú)熱(one-hot)時鐘信號,其中在任何給定時間輸出時鐘信號中的僅一者處于邏輯電平高。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號108處于邏輯電平高時,第二輸出時鐘信號110及第三輸出時鐘信號112處于邏輯電平低。當(dāng)?shù)诙敵鰰r鐘信號110處于邏輯電平高時,第一輸出時鐘信號108及第三輸出時鐘信號112處于邏輯電平低。當(dāng)?shù)谌敵鰰r鐘信號112處于邏輯電平高時,第一輸出時鐘信號108及第二輸出時鐘信號110處于邏輯電平低。在一特定說明性實(shí)施例中,第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112的組合包含一獨(dú)熱時鐘信號,其中在任何給定時間輸出時鐘信號中的僅一者處于邏輯電平高。另外,在由脈沖整形器300通過控制信號118的啟用所引起的第一轉(zhuǎn)變之后,輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號108從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號110實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號110從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號112實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號112從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號108實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。然而,在通過控制信號118啟用脈沖整形器300之后在第一轉(zhuǎn)變上發(fā)生僅一個轉(zhuǎn)變。舉例來說,在停用狀態(tài)下,輸出時鐘信號108、110及112將皆處于邏輯低電平。當(dāng)通過控制信號118啟用脈沖整形器300時,輸出時鐘信號中的僅一者可轉(zhuǎn)變到高邏輯電平。因此,在通過控制信號118啟用脈沖整形器300之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變。雖然關(guān)于圖I展示了三個時鐘信號,但應(yīng)理解,脈沖整形器300可提供比所展示的輸出時鐘信號多或少的輸出時鐘信號。另外,可將多個輸出時鐘信號劃分為多個群組,以使得每一群組表示一獨(dú)熱信號,其中第一群組的第一輸出時鐘可與第二群組的第一輸出時鐘同時處于邏輯高電平。輸出時鐘信號108、110及112的每一轉(zhuǎn)變(無論高到低轉(zhuǎn)變還是低到高轉(zhuǎn)變)皆將升壓提供到電壓輸出114。因此,除了在啟用脈沖整形器300之后的第一轉(zhuǎn)變以外,電荷泵中的兩者將實(shí)質(zhì)上同時將升壓提供到輸出電壓114,這是因?yàn)樵诿恳晦D(zhuǎn)變處時鐘信號中的兩者實(shí)質(zhì)上同時轉(zhuǎn)變。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號108從高轉(zhuǎn)變到低且第二輸出時鐘信號110實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第一電荷泵單元410及第二電荷泵單元410兩者將升壓提供到電壓輸出114。當(dāng)?shù)诙敵鰰r鐘信號110從高轉(zhuǎn)變到低且第三輸出時鐘信號112實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第二電荷泵單元420及第三電荷泵單元430兩者將升壓提供到電壓輸出114。當(dāng)?shù)谌敵鰰r鐘信號112從高轉(zhuǎn)變到低且第一輸出時鐘信號108實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第三電荷泵單元430及第一電荷泵單元410兩者將升壓提供到電壓輸出114。
因此,電荷泵單元410、420及430中的兩者實(shí)質(zhì)上同時提供對輸出電容器116充電的升壓。輸出電容器116維持電壓輸出114的電壓電平。電壓輸出114可用以將DC參考電壓提供到需要處于比所施加供應(yīng)電壓的電平高的電平的參考電壓的電路元件。還將電壓輸出114提供到輸出電壓檢測電路122以監(jiān)視電壓輸出114。當(dāng)輸出電壓檢測電路122確定電壓輸出114過高時,輸出電壓檢測電路122停用環(huán)式振蕩器200及脈沖整形器300。由于停用環(huán)式振蕩器200及脈沖整形器300,因此不再將輸出時鐘信號108、110及112提供到電荷泵400,且電荷泵400停止提供用以對輸出電容器116充電的升壓。當(dāng)不再將升壓提供到輸出電容器116時,輸出電容器116上的電荷以比補(bǔ)充電荷的速率快的速率消散,且電壓輸出114的電壓電平下降。當(dāng)輸出電壓檢測電路122確定電壓輸出114已下降到某一電壓電平以下時,輸出電壓檢測電路122啟用環(huán)式振蕩器200及脈沖整形器300。由于啟用環(huán)式振蕩器200及脈沖整形器300,因此將輸出時鐘信號108、110及112提供到電荷泵400,且電荷泵400提供用以對輸出電容器116充電的升壓。當(dāng)將升壓提供到輸出電容器116時,輸出電容器116上的電荷得以維持或以比電荷可消散的速率快的速率增加,且電壓輸出114的電壓電平得以維持或增加。圖2說明具有環(huán)式振蕩器200的一特定實(shí)施例的升壓電路100。在一特定說明性實(shí)施例中,環(huán)式振蕩器200在NAND (與非)門208處接收控制信號118??刂菩盘?18在控制信號為邏輯高時啟用環(huán)式振蕩器200且在控制信號118為邏輯低時停用環(huán)式振蕩器200。當(dāng)控制信號118為邏輯高時,NAND門208充當(dāng)反相器回路中的反相器,借此允許環(huán)式振蕩器200振蕩。當(dāng)控制信號118為邏輯低時,NAND門208輸出邏輯電平高而不管到NAND門208的另一輸入的邏輯電平如何,借此停用環(huán)式振蕩器200。雖然關(guān)于圖2展示了用于啟用/停用環(huán)式振蕩器200的NAND門208,但應(yīng)理解,可使用用于啟用/停用環(huán)式振蕩器200的其它配置。環(huán)式振蕩器200可包括一連串多個反相器,其中提供反相器214的輸出作為到NAND門208的輸入。環(huán)式振蕩器200也可將第一時鐘信號102、第二時鐘信號104及第三時鐘信號106提供到脈沖整形器300??赏ㄟ^直接分接反相器210的第一輸出節(jié)點(diǎn)202來提供第一時鐘信號102。可通過直接分接反相器212的第二輸出節(jié)點(diǎn)204來提供第二時鐘信號104??赏ㄟ^直接分接反相器214的第三輸出節(jié)點(diǎn)206來提供第三時鐘信號106。在圖2中所說明的配置中,在每一經(jīng)分接的輸出節(jié)點(diǎn)之間存在兩個反相器。因此,第二時鐘信號104將為第一時鐘信號102的延遲版本,且第三時鐘信號106將為第二時鐘信號104的延遲版本。每一時鐘信號之間的時間延遲將大致等于兩個反相器門延遲。每一時鐘信號將具有實(shí)質(zhì)上相同的周期,但將在時間上從其它時鐘信號移位,借此提供在不同相位下的時鐘信號,其中時鐘信號的相位表示相對于參考的時間移位。舉例來說,第一時鐘信號102可充當(dāng)一參考且具有O度的相位。第二時鐘信號104可相對于第一時鐘信號102延遲等于六分之一時鐘周期的時間,從而導(dǎo)致從第一時鐘信號102的60度的相移。因此,第二時鐘信號104相對于參考將具有60度的相位。第三時鐘信號106可相對于第二時鐘信號104延遲等于六分之一時鐘周期的時間,從而導(dǎo)致從第二時鐘信號104的60度的相移。因此,第三時鐘信號106相對于參考將具有120度的相位。因此,第一時鐘信號102將具有第一相位,第二時鐘信號104將具有第二相位,且第三時鐘信號106將具有第三相位,其中所述第一、第二及第三相位對應(yīng)于每一時鐘信號之間的時間延遲。以此方式,環(huán)式振蕩器200可將一多相時鐘信號提供到脈沖整形器300。雖然關(guān)于圖2的環(huán)式振蕩器200展示了每一輸出節(jié)點(diǎn)202、204及206之間的兩個反相器,但應(yīng)理解,環(huán)式振蕩器200可在輸出節(jié)點(diǎn)202、204及206之間提供更多或更少反相器,或其它類型的延遲電路。另外,環(huán)式振蕩器200可將比圖2中所展示的時鐘輸出信號多或少的時鐘輸出信號提供到脈沖整形器300。
圖3說明包括脈沖整形器300的一特定說明性實(shí)施例的升壓電路100,所述脈沖整形器300包括用于接收來自環(huán)式振蕩器200的多相時鐘信號的邏輯電路,所述多相時鐘信號包含第一時鐘信號102、第二時鐘信號104及第三時鐘信號106。所述邏輯電路還接收來自輸出電壓檢測電路122的用于啟用及停用脈沖整形器300的控制信號118。當(dāng)控制信號118提供邏輯高時,邏輯電路被啟用且響應(yīng)于從環(huán)式振蕩器200接收的多相時鐘而提供輸出時鐘信號。舉例來說,當(dāng)控制信號118提供邏輯高時,脈沖整形器300的邏輯電路響應(yīng)于從環(huán)式振蕩器200接收的第一時鐘信號102、第二時鐘信號104及第三時鐘信號106而提供第一輸出時鐘信號108、第二輸出時鐘信號110及第三時鐘信號輸出112。在一特定說明性實(shí)施例中,脈沖整形器300的邏輯電路包括第一 AND(與)門308、第二 AND門310及第三AND門312。第一 AND門308經(jīng)配置以接收來自環(huán)式振蕩器200的第一時鐘信號102且接收控制信號118。第二 AND門310經(jīng)配置以接收來自環(huán)式振蕩器200的第二時鐘信號104且接收控制信號118。第三AND門312經(jīng)配置以接收來自環(huán)式振蕩器200的第三時鐘信號106且接收控制信號118。當(dāng)控制信號118為邏輯低時,脈沖整形器300被停用。當(dāng)脈沖整形器300被停用時,第一 AND門308、第二 AND門310及第三AND門312分別在第一 AND輸出302、第二 AND輸出304及第三AND輸出306處輸出邏輯低,而不管第一時鐘信號102、第二時鐘信號104及第三時鐘信號106如何。當(dāng)控制信號118為邏輯高時,脈沖整形器300被啟用。當(dāng)脈沖整形器300被啟用時,第一 AND門308、第二 AND門310及第三AND門312在第一 AND輸出302、第二 AND輸出304及第三AND輸出306處輸出第一時鐘信號102、第二時鐘信號104及第三時鐘信號106的延遲版本。當(dāng)控制信號118啟用脈沖整形器300時,將第一 AND輸出302及第二 AND輸出304提供到邏輯電路以產(chǎn)生第一輸出時鐘信號108。舉例來說,將第一 AND輸出302提供到第一NAND門314且提供到第二反相器328,且將第二 AND輸出304提供到第二 NAND門316且提供到第一反相器326。將第一反相器326的輸出提供到第一 NAND門314且將第二反相器328的輸出提供到第二 NAND門316。將第一 NAND門314及第二 NAND門316的輸出提供到第七NAND門338,所述第七NAND門338將第一輸出時鐘信號108輸出到第一電荷泵單元410。當(dāng)控制信號118啟用脈沖整形器300時,將第二 AND輸出304及第三AND輸出306提供到邏輯電路以產(chǎn)生第二輸出時鐘信號110。舉例來說,將第二 AND輸出304提供到第三NAND門318且提供到第四反相器332,且將第三AND輸出306提供到第四NAND門320且提供到第三反相器330。將第三反相器330的輸出提供到第三NAND門318且將第四反相器332的輸出提供到第四NAND門320。將第三NAND門318及第四NAND門320的輸出提供到第八NAND門340,所述第八NAND門340將第二輸出時鐘信號110輸出到第二電荷泵單元420。當(dāng)控制信號118啟用脈沖整形器300時,將第一 AND輸出302及第三AND輸出306提供到邏輯電路以產(chǎn)生第三輸出時鐘信號112。舉例來說,將第一 AND輸出302提供到第五NAND門322且提供到第五反相器334,且將第三AND輸出306提供到第五NAND門322且提供到第六反相器336。將第五反相器334及第六反相器336的輸出提供到第六NAND門 324。第六NAND門324是還接收控制信號118作為輸入的三輸入NAND門。將第六NAND門324及第五NAND門322的輸出提供到第九NAND門342,所述第九NAND門342將第三輸出時鐘信號112輸出到第三電荷泵單元430。第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112的組合包含獨(dú)熱時鐘信號,其中在任何給定時間輸出時鐘信號中的僅一者處于高邏輯電平。另外,在由脈沖整形器300通過控制信號118的啟用所引起的第一轉(zhuǎn)變之后,輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號108從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號110實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號110從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號112實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號112從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號108實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。雖然關(guān)于脈沖整形器300展示了一特定邏輯電路配置,但應(yīng)理解,可使用各種硬件及軟件配置或其任何組合來產(chǎn)生提供到電荷泵400的輸出時鐘信號。圖4說明升壓電路100的電荷泵的一特定實(shí)施例的其它細(xì)節(jié)。在一特定說明性實(shí)施例中,電荷泵400包括經(jīng)配置以接收第一輸出時鐘信號108的第一電荷泵單元410、經(jīng)配置以接收第二輸出時鐘信號110的第二電荷泵單元420及經(jīng)配置以接收第三輸出時鐘信號112的第三電荷泵單元430。電荷泵單元410、420及430各自包括經(jīng)配置以將升壓提供到電壓輸出114的電路。第一電荷泵單元410接收第一輸入時鐘信號402及第一經(jīng)反相的輸入時鐘信號404。第一經(jīng)反相的時鐘信號404可由脈沖整形器300提供,或所述第一經(jīng)反相的時鐘信號404可由第一電荷泵單兀410使用反相器門提供。當(dāng)?shù)谝惠斎霑r鐘信號402為邏輯電平低且第一經(jīng)反相的輸入時鐘信號404為邏輯電平高時,第一 NMOS晶體管412及第二 PMOS晶體管416處于作用中或ON(接通),且第二 NMOS晶體管414及第一 PMOS晶體管418處于非作用中或OFF(斷開)。作用中的第一 NMOS晶體管412對第一電容器406充電以將第一節(jié)點(diǎn)424的電壓電平設(shè)定為大致等于供應(yīng)電壓電平VDD 422,其中第一節(jié)點(diǎn)424由于第一 PMOS晶體管418處于非作用中或OFF而與電壓輸出114隔離。非作用中的第二NMOS晶體管414使第二節(jié)點(diǎn)426與供應(yīng)電壓VDD 422隔離,且作用中的第二 PMOS晶體管416將第二節(jié)點(diǎn)426耦合到電壓輸出114。當(dāng)節(jié)點(diǎn)426處的電壓電平大于電壓輸出114處的電壓電平時,耦合到第二節(jié)點(diǎn)426的第二電容器408將電荷注入到輸出電容器116中且使電壓輸出114的電壓電平升高。由于所述電荷注入,第二節(jié)點(diǎn)426處的電壓電平以由以下各者部分確定的速率開始下降輸出負(fù)載的大小、第二電容器408的大小,及輸出電容器116的大小。因此,如將在圖9中所描述,在下一轉(zhuǎn)變之前,第一節(jié)點(diǎn)424處的電壓電平大致為供應(yīng)電壓VDD 422且第二節(jié)點(diǎn)426處的電壓電平在升高之后隨電壓輸出114的電壓電平而降落(decline)。當(dāng)?shù)谝惠斎霑r鐘信號402從邏輯電平低轉(zhuǎn)變到邏輯電平高時,從所述轉(zhuǎn)變向第一節(jié)點(diǎn)424處的電壓電平給予升高,且所述電壓電平從供應(yīng)電壓VDD 422增加到大致供應(yīng)電壓VDD 422的兩倍。第一節(jié)點(diǎn)424處的升壓減活第二 PMOS晶體管416,借此解耦第二節(jié)點(diǎn)426與電壓輸出114,且激活第二 NMOS晶體管414以使得第二電容器408開始充電或放電直到第二節(jié)點(diǎn)426處的電壓電平大致達(dá)到供應(yīng)電壓VDD 422為止。第一節(jié)點(diǎn)424處的升壓減活第一 NMOS晶體管412,借此解耦第一節(jié)點(diǎn)424與供應(yīng)電壓VDD422,且激活第一 PMOS晶體管418以將第一節(jié)點(diǎn)424耦合到電壓輸出114。第一節(jié)點(diǎn)424處的電壓大致為供應(yīng)電壓VDD 422的兩倍。一旦第一節(jié)點(diǎn)424耦合到電壓輸出114,便將來自第一電容器406的電荷 注入到輸出電容器116中,借此使電壓輸出114的電壓電平上升。由于所述電荷注入,第一節(jié)點(diǎn)424處的電壓電平以由以下各者部分確定的速率開始下降輸出負(fù)載的大小、第一電容器406的大小,及輸出電容器116的大小。當(dāng)?shù)谝惠斎霑r鐘信號402從邏輯電平高轉(zhuǎn)變到邏輯電平低時,從所述轉(zhuǎn)變向第二節(jié)點(diǎn)426處的電壓電平給予升高,且所述電壓電平從供應(yīng)電壓VDD 422增加到大致供應(yīng)電壓VDD 422的兩倍。第二節(jié)點(diǎn)426處的升壓減活第一 PMOS晶體管418,借此解耦第一節(jié)點(diǎn)424與電壓輸出114,且激活第一 NMOS晶體管412以使得第一電容器406開始充電或放電直到第一節(jié)點(diǎn)424處的電壓電平大致達(dá)到供應(yīng)電壓VDD 422為止。第二節(jié)點(diǎn)426處的升壓減活第二 NMOS晶體管414,借此解耦第二節(jié)點(diǎn)426與供應(yīng)電壓VDD422,且激活第二 PMOS晶體管416以將第二節(jié)點(diǎn)426耦合到電壓輸出114。第二節(jié)點(diǎn)426處的電壓大致為供應(yīng)電壓VDD 422的兩倍。一旦第二節(jié)點(diǎn)426耦合到電壓輸出114,便將來自第二電容器408的電荷注入到輸出電容器116中,借此使電壓輸出114的電壓電平上升。由于所述電荷注入,第二節(jié)點(diǎn)426處的電壓電平以由以下各者部分確定的速率開始下降輸出負(fù)載的大小、第二電容器408的大小,及輸出電容器116的大小。因此,在第一輸入時鐘信號402的下降沿及上升沿轉(zhuǎn)變兩者上,將來自第一電荷泵單元410的電荷注入到輸出電容器116中。以與電荷泵單元410類似的方式,當(dāng)?shù)诙r鐘輸入信號432從邏輯電平低轉(zhuǎn)變到邏輯電平高時,第二電荷泵單元420將來自第三電容器436的電荷注入到輸出電容器116中。另外,當(dāng)?shù)诙r鐘輸入信號432從邏輯電平高轉(zhuǎn)變到邏輯電平低時,第二電荷泵單元420將來自第四電容器438的電荷注入到輸出電容器116中。因此,在第二輸入時鐘信號432的下降沿及上升沿轉(zhuǎn)變兩者上,將來自第二電荷泵單元420的電荷注入到輸出電容器116中。第三電荷泵單元430以類似方式執(zhí)行。舉例來說,在第三輸入時鐘信號440的下降沿及上升沿轉(zhuǎn)變兩者上,將來自第三電荷泵單元430的電荷注入到輸出電容器116中。在一特定說明性實(shí)施例中,在由脈沖整形器300通過控制信號118的啟用所引起的第一轉(zhuǎn)變之后,輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,第一輸入時鐘信號402的從邏輯高到邏輯低的轉(zhuǎn)變可與第二輸入時鐘信號432的從邏輯低到邏輯高的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。由于在兩個電荷泵單元的輸入上實(shí)質(zhì)上同時發(fā)生兩個轉(zhuǎn)變,因此所述兩個電荷泵單元實(shí)質(zhì)上同時將電荷注入到輸出電容器116中以對電壓輸出114的電壓電平提供升壓。舉例來說,當(dāng)?shù)谝惠斎霑r鐘信號402在第一時間從邏輯高轉(zhuǎn)變到邏輯低時,第一電荷泵410的第一電容器406將電荷注入到輸出電容器116中。也在第一時間,第二輸入時鐘信號432從邏輯低轉(zhuǎn)變到邏輯高,且第四電容器438將電荷注入到輸出電容器116中以對電壓輸出114的電壓電平提供升壓。因此,在輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生的此配置中,在第一轉(zhuǎn)變之后的每一轉(zhuǎn)變處,電荷泵單元中的兩者實(shí)質(zhì)上同時對電壓輸出114的電壓電平提供升壓。因?yàn)樵诿恳晦D(zhuǎn)變處兩個電荷泵單元將電荷注入到輸出電容器116中,所以可實(shí)質(zhì)上減小電荷泵單兀的電容器的大小。舉例來說,第一電容器406、第二電容器408、第三電容器436及第四電容器438可各自減小到電容的一半(例如,C/2)。具有一半電容的電容器粗略需要半導(dǎo)體裸片上的一半?yún)^(qū)域。關(guān)于電荷泵400,電荷泵單元電容器占據(jù)了半導(dǎo)體裸片上的大量空間;因此,將第一電容器406、第二電容器408、第三電容器436及第四電容器 438的大小減小到原始區(qū)域的大致一半節(jié)省了半導(dǎo)體裸片上的大量空間,從而允許更緊密的電荷泵400。除了兩個時鐘信號的實(shí)質(zhì)上同時轉(zhuǎn)變以外,第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112的組合包含獨(dú)熱時鐘信號,其中在任何給定時間輸出時鐘信號中的僅一者處于邏輯電平高。舉例來說,對應(yīng)于第一輸出時鐘信號108及第二輸出時鐘信號110的第一時鐘輸入信號402及第二時鐘輸入信號432不可同時處于邏輯電平 高。因此,當(dāng)控制信號停用脈沖整形器300時,脈沖整形器300的輸出時鐘信號中的僅一者將轉(zhuǎn)變,這是因?yàn)槠渌敵鰰r鐘信號由于停用脈沖整形器300而保持為低。另外,如以上所描述,將來自接收下降轉(zhuǎn)變的電荷泵單元的電荷注入到輸出電容器116中。因此,當(dāng)通過控制信號118停用脈沖整形器300時,電荷泵單元中的僅一者將會將電荷注入到輸出電容器116中。在停用脈沖整形器300之后的注入引起電壓輸出114上的紋波電壓。輸出上的電壓紋波的大小對應(yīng)于注入電荷的電容器的大小。在不使用脈沖整形器300的配置中,當(dāng)停用時鐘信號時,兩個或兩個以上時鐘信號可從邏輯高轉(zhuǎn)變到邏輯低,從而導(dǎo)致來自至少兩個電荷泵單元的電荷注入。這些電荷泵單元中的電容器中的每一者具有電容C。將電荷注入到輸出電容器116的這些電荷泵單元中的兩者的組合導(dǎo)致電容2C。如以上所描述,在使用脈沖整形器300的配置中,當(dāng)停用脈沖整形器300時,電荷泵400的僅一個電荷泵單元將會將電荷注入到輸出電容器116中,且電荷泵單元的電容器的電容為C/2。因此,在使用脈沖整形器300的配置中在停用時鐘信號時將電荷注入到輸出電容器116中的電容的大小是在不使用脈沖整形器300的配置中將電荷注入到輸出電容器116中的電容的大小的四分之一。由于四分之一的電容,使用脈沖整形器300由時鐘信號的停用所引起的電壓紋波的大小將大致為無脈沖整形器300的配置中的電壓紋波的四分之一。圖5說明第一波形圖500。在一特定說明性實(shí)施例中,輸入時鐘波形502包含第一輸入時鐘波形508、第二輸入時鐘波形510及第三輸入時鐘波形512。輸入時鐘波形502表示由環(huán)式振蕩器提供的時鐘信號。舉例來說,第一輸入時鐘波形508、第二輸入時鐘波形510及第三輸入時鐘波形512可對應(yīng)于圖I到4的由環(huán)式振蕩器200提供的第一時鐘信號102、第二時鐘信號104及第三時鐘信號106,其中第一輸入時鐘波形508具有第一相位,第二輸入時鐘波形510具有不同于第一相位的第二相位,且第三輸入時鐘波形512具有不同于第一相位及第二相位的第三相位。輸出時鐘波形504包含第一輸出時鐘波形514、第二輸出時鐘波形516及第三輸出時鐘波形518。輸出時鐘波形504表示由脈沖整形器提供的時鐘信號。舉例來說,第一輸出時鐘波形514、第二輸出時鐘波形516及第三輸出時鐘波形518可對應(yīng)于圖I到4的由脈沖整形器300提供的第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112。第一波形圖500的第一區(qū)段524表示停用輸入時鐘波形502及輸出時鐘波形504的周期。舉例來說,可通過控制信號118停用環(huán)式振蕩器200及脈沖整形器300以使得不再產(chǎn)生由環(huán)式振蕩器200及脈沖整形器300提供的時鐘信號。第二區(qū)段528表示在第一時間520啟用輸入時鐘波形502及輸出時鐘波形504及在第二時間526停用輸入時鐘波形502及輸出時鐘波形504的周期。舉例來說,可在第一時間520處由控制信號118啟用環(huán)式振蕩器200及脈沖整形器300,以使得環(huán)式振蕩器200及脈沖整形器300產(chǎn)生其相應(yīng)時鐘信號 直到控制信號118在第二時間526停用環(huán)式振蕩器200及脈沖整形器300為止。在第二時間526,不再產(chǎn)生由環(huán)式振蕩器200及脈沖整形器300提供的時鐘信號。在一特定說明性實(shí)施例中,輸入時鐘波形502表示由環(huán)式振蕩器200提供到脈沖整形器300的時鐘信號。在無脈沖整形器300的配置中,輸入時鐘波形502表示直接提供到電荷泵的時鐘信號。如圖5中所說明,輸入時鐘波形502中的每一者具有第一周期506且輸出時鐘波形504中的每一者具有第二周期522,其中第二周期522為第一周期506的一半。第一波形圖500的第一輸入時鐘波形508、第二輸入時鐘波形510及第三輸入時鐘波形512分別具有歸因于第一輸入時鐘波形508、第二輸入時鐘波形510與第三輸入時鐘波形512之間的相位差而部分重疊的邏輯高電平。每一輸入時鐘波形的相位表示相對于參考的時間移位。舉例來說,第一輸入時鐘波形508可充當(dāng)參考且具有O度的相位。第二輸入時鐘波形510可相對于第一輸入時鐘波形508延遲等于六分之一時鐘周期的時間,從而導(dǎo)致從第一輸入時鐘波形508的60度的相移。因此,第二輸入時鐘波形510相對于參考將具有60度的相位。第三輸入時鐘波形512可相對于第二輸入時鐘波形510延遲等于六分之一時鐘周期的時間,從而導(dǎo)致從第二輸入時鐘波形510的60度的相移。因此,第三輸入時鐘波形512相對于參考將具有120度的相位。第二輸入時鐘波形510為第一輸入時鐘波形508的延遲版本且第三輸入時鐘波形512為第二輸入時鐘波形510的延遲版本。舉例來說,還參看圖2,第二輸入時鐘波形510與第一輸入時鐘波形508之間的延遲可為兩個反相器門延遲,且第三輸入時鐘波形512與第二輸入時鐘波形510之間的延遲也可為兩個反相器門延遲,從而導(dǎo)致多相時鐘信號,其中第一波形圖500的第一輸入時鐘波形508、第二輸入時鐘波形510及第三輸入時鐘波形512具有重疊的邏輯高電平。因此,當(dāng)在第二時間526停用輸入時鐘波形502時,所述波形中的兩個或兩個以上(例如,第一輸入時鐘波形510及第二輸入時鐘波形512)可從邏輯高轉(zhuǎn)變到邏輯低。如果將輸入時鐘波形502直接提供到電荷泵且在第二時間526具有高到低轉(zhuǎn)變的兩個電荷泵單元各自具有電容C,則將電荷注入到輸出電容器116中的這些電荷泵單元中的兩者的組合導(dǎo)致電容2C。
另外,脈沖整形器300的輸出(包含第一波形圖500的第一輸出時鐘波形514、第二輸出時鐘波形516及第三輸出時鐘波形518)可共同地表示獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。因此,當(dāng)在第二時間526停用輸出時鐘波形504時,所述波形中的僅一者(例如,第二輸出時鐘波形516)從邏輯高轉(zhuǎn)變到邏輯低。如參看圖4所論述,當(dāng)停用脈沖整形器300時,電荷泵400的僅一個電荷泵單元將會將電荷注入到輸出電容器116中,且電荷泵單元的電容器的電容為C/2。因此,當(dāng)停用第二輸出時鐘波形時將電荷注入到輸出電容器116中的電容器的大小是在不使用脈沖整形器300的配置中將電荷注入到輸出電容器116中的電容器的大小的四分之一。由于四分之一的電容,由停用脈沖整形器300所引起的電壓紋波的大小將大致為無脈沖整形器300的配置(其將輸入時鐘波形502提供到電荷泵)中的電壓紋波的四分之一。另外,如果在第三時間530停用輸入時鐘波形502,則所述波形中的三者(例如,第一輸入時鐘波形508、第二輸入時鐘波形510及第三輸入時鐘波形512)從邏輯高轉(zhuǎn)變到邏輯低。如果將輸入時鐘波形502直接提供到電荷泵且在第三時間530具有高到低轉(zhuǎn)變的三 個電荷泵單元各自具有電容C,則將電荷注入到輸出電容器116中的這些電荷泵單元中的三者的組合導(dǎo)致電容3C。相反,當(dāng)停用脈沖整形器300時,電荷泵400的僅一個電荷泵單元將會將電荷注入到輸出電容器116中,且電荷泵單元的電容器的電容為C/2。因此,如果在第三時間530停用第三輸出時鐘波形518,則將電荷注入到輸出電容器116中的電容的大小是在不使用脈沖整形器300的配置中將電荷注入到輸出電容器116中的電容的大小的六分之一。由于六分之一的電容,由停用脈沖整形器300所引起的電壓紋波將大致為無脈沖整形器300的配置(其將輸入時鐘波形502直接提供到電荷泵)中的電壓紋波的六分之一。圖6說明第二波形圖600。在一特定說明性實(shí)施例中,第二輸入時鐘波形602包含兩個時鐘波形。舉例來說,第二輸入時鐘波形602包含第四輸入時鐘波形606及第五輸入時鐘波形608。第二輸入時鐘波形602表示由環(huán)式振蕩器提供的時鐘信號。舉例來說,第四輸入時鐘波形606及第五輸入時鐘波形608可對應(yīng)于圖I到4的由環(huán)式振蕩器200提供的第一時鐘信號102及第二時鐘信號104,其中不提供第三時鐘信號106。第二輸出時鐘波形604包含第四輸出時鐘波形610及第五輸出時鐘波形612。第二輸出時鐘波形604表示由脈沖整形器提供的時鐘信號。舉例來說,第四輸出時鐘波形610及第五輸出時鐘波形612可對應(yīng)于圖I到4的由脈沖整形器300提供的第一輸出時鐘信號108及第二輸出時鐘信號110,其中不提供第三輸出時鐘信號112。在一特定說明性實(shí)施例中,第二輸入時鐘波形602表示由環(huán)式振蕩器200提供到脈沖整形器300的時鐘信號。在無脈沖整形器300的配置中,第二輸入時鐘波形602表示直接提供到電荷泵的時鐘信號。第五輸入時鐘波形608為第四輸入時鐘波形606的延遲版本,其中兩個波形可同時具有邏輯高。相比來說,第二輸出時鐘波形604為獨(dú)熱時鐘信號,其中在任何給定時間所述波形(第四輸出時鐘波形610及第五輸出時鐘波形612)中的僅一者可處于邏輯高。圖7說明第三波形圖700。在一特定說明性實(shí)施例中,第三輸出時鐘波形702包含四個輸出時鐘波形。舉例來說,第三輸出時鐘波形702包含第六輸出時鐘波形704、第七輸出時鐘波形706、第八輸出時鐘波形708及第九輸出時鐘波形710。第三輸出時鐘波形702表示由脈沖整形器提供到電荷泵的時鐘信號,其中所述電荷泵包括數(shù)目對應(yīng)于由脈沖整形器提供到電荷泵的輸出時鐘波形的數(shù)目的電荷泵單元。舉例來說,第六輸出時鐘波形704、第七輸出時鐘波形706及第八輸出時鐘波形708可對應(yīng)于圖I到4的由脈沖整形器300提供的第一輸出時鐘信號108、第二輸出時鐘信號110及第三輸出時鐘信號112,其中第四輸出時鐘信號也由脈沖整形器300提供且對應(yīng)于第九輸出時鐘波形710。如圖7中所說明,第三輸出時鐘波形702形成獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。將所述輸出時鐘波形中的每一者提供到電荷泵的單獨(dú)電荷泵單元。雖然關(guān)于圖7展示了四個輸出時鐘波形,但應(yīng)理解,可提供更多或更少的輸出時鐘波形。圖8說明第四波形圖800。在一特定說明性實(shí)施例中,第四波形圖800包含第四輸出時鐘波形802及第五輸出時鐘波形804。第四輸出時鐘波形802包含第十輸出時鐘波形806、第i^一輸出時鐘波形808及第十二輸出時鐘波形810。如圖8中所說明,第四輸出時鐘波形802形成獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。第四輸出時鐘波形802表示由第一脈沖整形器提供到電荷泵的時鐘信號。第一脈沖整形器可接收來自第一環(huán)式振蕩器的時鐘信號作為輸入。第五輸出時鐘波形804包含第十三輸出時鐘波形812、第十四輸出時鐘波形814及 第十五輸出時鐘波形816。如圖8中所說明,第五輸出時鐘波形804也形成獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。第五輸出時鐘波形804表示由第二脈沖整形器提供到電荷泵的時鐘信號。第二脈沖整形器可接收來自第一環(huán)式振蕩器或第二環(huán)式振蕩器的時鐘信號作為輸入。因此,使用類似于圖3的脈沖整形器300的第一脈沖整形器及第二脈沖整形器,可提供時鐘信號的兩個群組以使得每一群組表示一獨(dú)熱信號,其中第一群組的第一輸出時鐘可與第二群組的第一輸出時鐘同時為邏輯電平高。舉例來說,第十輸出時鐘波形806可與第十三輸出時鐘波形812同時為邏輯電平高?;蛘?,第四輸出時鐘波形802及第五輸出時鐘波形804可皆由同一脈沖整形器提供,所述脈沖整形器經(jīng)配置以提供輸出時鐘信號的兩個群組以使得每一群組表示一獨(dú)熱信號,其中第一群組的第一輸出時鐘可與第二群組的第一輸出時鐘同時為邏輯電平高。雖然關(guān)于圖8展示了輸出時鐘波形的兩個群組,但應(yīng)理解,可提供輸出時鐘波形的更多或更少群組。圖9說明升壓電路900,所述升壓電路900包括由升壓電路900的各種組件所產(chǎn)生的波形的說明。在一特定說明性實(shí)施例中,升壓電路900包括環(huán)式振蕩器902、脈沖整形器904、電荷泵906及輸出電壓檢測電路908。電荷泵906包括第一電荷泵單元910、第二電荷泵單元912及第三電荷泵單元914。雖然關(guān)于圖9展示了三個電荷泵單元,但應(yīng)理解,電荷泵906可包括比所展示的電荷泵單元多或少的電荷泵單元。在一特定說明性實(shí)施例中,輸出電壓檢測電路908接收電荷泵906的電壓輸出958及參考電壓964?;陔妷狠敵?58及參考電壓964,輸出電壓檢測電路908提供控制信號930以啟用或停用環(huán)式振蕩器902及脈沖整形器904。對應(yīng)于控制信號930的控制信號波形928說明當(dāng)控制信號波形928為邏輯高時啟用環(huán)式振蕩器902及脈沖整形器904,且當(dāng)控制信號波形928為邏輯低時停用環(huán)式振蕩器902及脈沖整形器904。在接收到啟用環(huán)式振蕩器902的控制信號930之后,環(huán)式振蕩器902即刻將第一時鐘信號916、第二時鐘信號918及第三時鐘信號920提供到脈沖整形器904。在一特定實(shí)施例中,第一時鐘信號916、第二時鐘信號918及第三時鐘信號920可構(gòu)成一多相時鐘,其中第一時鐘信號916具有第一相位,第二時鐘信號918具有不同于第一相位的第二相位,且第三時鐘信號920具有不同于第一及第二相位的第三相位。第一時鐘信號波形922、第二時鐘信號波形924及第三時鐘信號波形926說明環(huán)式振蕩器902的經(jīng)啟用輸出及經(jīng)停用輸出。第二時鐘信號波形924為第一時鐘信號波形922的延遲版本,其中所述兩個波形具有重疊的邏輯高電平。第三時鐘信號波形926為第二時鐘信號波形924的延遲版本,其中所述兩個波形具有重疊的邏輯高電平。另外,第一時鐘信號波形922及第三時鐘信號波形926可具有重疊的邏輯高部分。當(dāng)控制信號930停用環(huán)式振蕩器902時,由環(huán)式振蕩器902提供的波形中的兩者或兩者以上可從邏輯高轉(zhuǎn)變到邏輯低。雖然關(guān)于圖9展示了三個時鐘信號,但應(yīng)理解,環(huán)式振蕩器902可提供比所展示的時鐘信號多或少的時鐘信號。脈沖整形器904接收來自環(huán)式振蕩器的第一時鐘信號916、第二時鐘信號918及第三時鐘信號920。脈沖整形器904還接收來自輸出電壓檢測電路908的控制信號930。當(dāng)通過控制信號930啟用脈沖整形器904時,脈沖整形器904將一時鐘信號提供到電荷泵906。在一特定說明性實(shí)施例中,第一輸出時鐘信號波形940、第二輸出時鐘信號波形942及第三輸出時鐘信號波形944說明脈沖整形器904的經(jīng)啟用輸出及經(jīng)停用輸出。將脈沖整形器904的對應(yīng)于波形940、942及944的輸出時鐘信號932、934及936中的每一者提供到電荷 泵906的每一電荷泵單元。舉例來說,脈沖整形器904可將第一輸出時鐘信號932提供到第一電荷泵單元910,將第二輸出時鐘信號934提供到第二電荷泵單元912,且將第三輸出時鐘信號936提供到第三電荷泵單元914。第一輸出時鐘信號932、第二輸出時鐘信號934及第三輸出時鐘信號936的組合可包含獨(dú)熱時鐘信號938,其中在任何給定時間輸出時鐘信號中的僅一者為邏輯電平高。舉例來說,如通過第一輸出時鐘信號波形940、第二輸出時鐘信號波形942及第三輸出時鐘信號波形944所說明,在任何給定時間輸出時鐘信號中的僅一者可為邏輯電平高;因此,輸出時鐘信號波形的邏輯高部分皆不重疊,除了可能在轉(zhuǎn)變期間的短暫周期以外。由于在任何給定時間僅一個信號處于邏輯電平高,因此當(dāng)控制信號930停用脈沖整形器904時,將發(fā)生從邏輯高到邏輯低的僅一個轉(zhuǎn)變。雖然關(guān)于圖9展示了三個輸出時鐘信號,但應(yīng)理解,脈沖整形器904可提供比所展示的時鐘輸出信號多或少的時鐘輸出信號。在一特定說明性實(shí)施例中,在由脈沖整形器904通過控制信號930的啟用所引起的第一轉(zhuǎn)變之后,輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號波形940從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號波形942實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號波形942從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號波形944實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號波形944從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號波形940實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。然而,在通過控制信號930啟用脈沖整形器904之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變。舉例來說,當(dāng)對應(yīng)于控制信號930的控制信號波形928為邏輯低時,控制信號波形928說明脈沖整形器904的經(jīng)停用輸出時鐘信號的波形??刂菩盘柌ㄐ?28從邏輯低轉(zhuǎn)變到邏輯高以啟用脈沖整形器904,且作為響應(yīng),輸出時鐘信號波形940到944中的僅一者可轉(zhuǎn)變到高邏輯電平,這是因?yàn)樵谌魏谓o定時間輸出時鐘信號波形940到944中的僅一者可為邏輯高。因此,在通過控制信號930啟用脈沖整形器904之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變。雖然關(guān)于圖9展示了三個輸出時鐘信號,但應(yīng)理解,脈沖整形器904可提供比所展不的時鐘輸出信號多或少的時鐘輸出信號。另外,可將脈沖整形器904的多個輸出時鐘信號劃分為多個群組,以使得每一群組表示一獨(dú)熱信號,其中第一群組的第一輸出時鐘可與第二群組的第一輸出時鐘同時為邏輯電平高。輸出時鐘信號932、934及936的每一轉(zhuǎn)變(無論高到低轉(zhuǎn)變還是低到高轉(zhuǎn)變)將升壓提供到電壓輸出958。因此,除了在啟用脈沖整形器904之后的第一轉(zhuǎn)變以外,電荷泵中的兩者將實(shí)質(zhì)上同時將升壓提供到輸出電壓958,這是因?yàn)樵诿恳晦D(zhuǎn)變處時鐘信號中的兩者實(shí)質(zhì)上同時轉(zhuǎn)變。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號932從高轉(zhuǎn)變到低且第二輸出時鐘信號934實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第一電荷泵單元910及第二電荷泵單元920兩者將第一電荷泵輸出946及第二電荷泵輸出948提供到電壓輸出958。當(dāng)?shù)诙敵鰰r鐘信號934從高轉(zhuǎn)變到低且第三輸出時鐘信號936實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第二電荷泵單元920及第三電荷泵單元930兩者將第二電荷泵輸出948及第三電荷泵輸出950提供到電壓輸出958。當(dāng)?shù)谌敵鰰r鐘信號936從高轉(zhuǎn)變到低且第一輸出時鐘信號932實(shí)質(zhì)上同時從低轉(zhuǎn)變到高時,第三電荷泵單元930及第一電荷泵單元910兩者將第三電荷泵輸出950及第一 電荷泵輸出946提供到電壓輸出958。對應(yīng)于第一電荷泵輸出946的第一升壓波形952說明第一電荷泵單元910的輸出。對應(yīng)于第二電荷泵輸出948的第二升壓波形954說明第二電荷泵單元917的輸出。對應(yīng)于第三電荷泵輸出950的第三升壓波形956說明第三電荷泵單元914的輸出。因此,電荷泵單元910、912及914中的兩者實(shí)質(zhì)上同時提供對輸出電容器966充電的升壓。輸出電容器966維持電壓輸出958的電壓電平。電壓輸出958可用以將DC參考電壓提供到需要比所提供的所施加供應(yīng)電壓高的參考電壓的電路元件。還將電壓輸出958提供到輸出電壓檢測電路908以監(jiān)視電壓輸出958。當(dāng)輸出電壓檢測電路908確定電壓輸出958過高時,輸出電壓檢測電路908停用環(huán)式振蕩器902及脈沖整形器904。舉例來說,經(jīng)組合的升壓波形962表示第一升壓波形952、第二升壓波形954及第三升壓波形956的經(jīng)組合的升壓。當(dāng)經(jīng)組合的升壓波形960的電壓電平超過經(jīng)確定的閾值電壓962時,電壓檢測電路908提供邏輯低控制信號930以停用環(huán)式振蕩器902及脈沖整形器904。當(dāng)不再將升壓提供到輸出電容器966時,輸出電容器上的電荷以比補(bǔ)充電荷的速率快的速率消散且電壓輸出958的電壓下降。當(dāng)輸出電壓檢測電路908確定電壓輸出958已下降到某一電壓電平以下時,輸出電壓檢測電路908啟用環(huán)式振蕩器902及脈沖整形器904。由于啟用環(huán)式振蕩器902及脈沖整形器904,因此將輸出時鐘信號932、934及936提供到電荷泵906且電荷泵提供用以對輸出電容器966充電的升壓。當(dāng)將升壓提供到輸出電容器966時,輸出電容器上的電荷得以維持或以比電荷可消散的速率快的速率增加。因此,電壓輸出958的電壓電平得以維持或增加。由于停用環(huán)式振蕩器902及脈沖整形器904,因此不再將輸出時鐘信號932、934及936提供到電荷泵906且電荷泵906停止提供用以對輸出電容器966充電的升壓。另外,如以上參看圖4所論述,即使在由脈沖整形器904提供的輸出時鐘信號的下降沿轉(zhuǎn)變上,仍將來自接收下降轉(zhuǎn)變的電荷泵的電荷注入到輸出電容器966中。因此,當(dāng)通過控制信號930停用脈沖整形器904時,電荷泵單元中的一者將會將電荷注入到輸出電容器966中,從而導(dǎo)致電壓輸出958上的紋波電壓。舉例來說,當(dāng)控制信號930從邏輯高轉(zhuǎn)變到邏輯低(如通過控制信號波形928所展示)時,第二時鐘輸出信號934從邏輯高轉(zhuǎn)變到邏輯低(如通過第二時鐘輸出信號波形942所展不),而第一輸出時鐘信號932及第三輸出時鐘信號936保持邏輯低。由于第二輸出時鐘信號934從高轉(zhuǎn)變到低,因此第二電荷泵單元912提供升壓968,如通過第二升壓波形954所展示。升壓968為紋波電壓,所述紋波電壓與由第二電荷泵單元912所利用的電容器的大小成比例,其中較小電容導(dǎo)致較小紋波電壓。由停用脈沖整形器904所引起的升壓968作為輸出紋波電壓970出現(xiàn)于電壓輸出958上。應(yīng)理解,僅出于說明性目的來提供第一升壓波形952、第二升壓波形954、第三升壓波形956及經(jīng)組合的升壓波形960,且電壓在每一升高之后降低的速率可不同于所說明的速率。參看圖10,說明一方法的特定實(shí)施例。所述方法可包括在1002處接收一啟用信號以將第一時鐘信號及第二時鐘信號提供到電荷泵。舉例來說,參看圖9,將控制信號930提供到脈沖整形器904以啟用脈沖整形器904。經(jīng)啟用的脈沖整形器904將第一輸出時鐘信號932及第二輸出時鐘信號934提供到電荷泵906。在于電荷泵處所接收的第一時鐘信號 的第一轉(zhuǎn)變之后每一時鐘信號的每一轉(zhuǎn)變可與在電荷泵處所接收的另一時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,圖9的控制信號波形928從邏輯低轉(zhuǎn)變到邏輯高以啟用脈沖整形器904,且輸出時鐘信號波形中的僅一者可轉(zhuǎn)變到高邏輯電平,這是因?yàn)樵谌魏谓o定時間輸出時鐘信號波形中的僅一者可為高。因此,在通過控制信號930啟用脈沖整形器904之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變。在啟用脈沖整形器906時發(fā)生的后續(xù)轉(zhuǎn)變中,一個輸出時鐘信號從高轉(zhuǎn)變到低,而另一輸出時鐘信號實(shí)質(zhì)上同時從低轉(zhuǎn)變到高。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號波形940從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號波形942實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號波形942從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號波形944實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號波形944從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號波形940實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。在一特定實(shí)施例中,響應(yīng)于第一轉(zhuǎn)變之后的每一轉(zhuǎn)變,同時激活至少兩個電荷泵單元。舉例來說,如參看圖4所描述,下降沿轉(zhuǎn)變及上升沿轉(zhuǎn)變兩者將實(shí)質(zhì)上同時激活電荷泵單元以將升壓提供到電壓輸出114。因?yàn)樵趩⒂妹}沖整形器300時的第一轉(zhuǎn)變之后的后續(xù)轉(zhuǎn)變包括到電荷泵單元中的一者的下降沿轉(zhuǎn)變及到電荷泵單元中的另一者的上升沿轉(zhuǎn)變,所以同時激活電荷泵中的至少兩者以將升壓提供到電壓輸出114。在1004處,接收具有第一相位的第一輸入時鐘信號及具有不同于第一相位的第二相位的第二輸入時鐘信號。舉例來說,通過環(huán)式振蕩器902將圖9的第一時鐘信號916、第二時鐘信號918及第三時鐘信號920提供到脈沖整形器904。如通過第一時鐘信號波形922、第二時鐘信號波形924及第三時鐘信號波形926所說明,第二時鐘信號918為第一時鐘信號916的延遲版本,且第三時鐘信號920為第二時鐘信號918的延遲版本。因此,每一時鐘信號具有一不同相位。作為另一實(shí)例,圖5的第一輸入時鐘波形502包括多個輸入時鐘信號,其中每一輸入時鐘信號由具有不同相位的波形來表示。在1006處,可基于第一輸入時鐘信號產(chǎn)生第一時鐘信號,且在1008處,可基于第二輸入時鐘信號產(chǎn)生第二時鐘信號。舉例來說,圖3的脈沖整形器300包括經(jīng)配置以接收來自環(huán)式振蕩器200的多相時鐘信號且響應(yīng)于從環(huán)式振蕩器200接收的多相時鐘而產(chǎn)生輸出時鐘信號的邏輯電路,所述多相時鐘信號包含第一時鐘信號102、第二時鐘信號104及第三時鐘信號106。因此,脈沖整形器300的邏輯電路響應(yīng)于從環(huán)式振蕩器200接收的第一時鐘信號102、第二時鐘信號104及第三時鐘信號106而提供第一輸出時鐘信號108、第二輸出時鐘信號110及第三時鐘信號輸出112。例如圖3中所說明,也可產(chǎn)生第三輸出時鐘信號。第一時鐘信號的第一周期可大致為第一輸入時鐘信號的周期的一半。舉例來說,圖5的輸入時鐘波形502中的每一者具有第一周期506且輸出時鐘波形504中的每一者具有第二周期522,其中第二周期522為第一周期506的一半。在1010處,將第一時鐘信號提供到電荷泵的第一電荷泵單元,且在1012處,將第二時鐘信號提供到電荷泵的第二電荷泵單元。第一時鐘信號的低到高轉(zhuǎn)變與第二時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。所述方法可進(jìn)一步包括在1014處將第三時鐘信號提供到電荷泵的第三電荷泵單元。第二時鐘信號的低到高轉(zhuǎn)變可與第三時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。另外,在任何給定時間僅一個時鐘信號可處于邏輯高電壓電平。舉例來說,所述時鐘信號可為圖9的獨(dú)熱時鐘信號938。
第一電荷泵單元可包括耦合到電荷泵的一輸出的第一電容器,所述第一電容器經(jīng)配置以響應(yīng)于第一時鐘信號的低到高轉(zhuǎn)變而至少部分地放電到所述輸出。第二電荷泵單元可包括耦合到電荷泵的所述輸出的第二電容器,所述第二電容器經(jīng)配置以響應(yīng)于第二時鐘信號的高到低轉(zhuǎn)變而至少部分地放電到所述輸出。舉例來說,所述第一電容器可為第一電容器406且所述第二電容器可為圖4的第四電容器438。在一特定實(shí)施例中,第一電荷泵單元包括耦合到電荷泵的所述輸出的第三電容器,所述第三電容器經(jīng)配置以響應(yīng)于第一時鐘信號的高到低轉(zhuǎn)變而至少部分地放電到所述輸出。另外,第二電荷泵單元可包括耦合到電荷泵的所述輸出的第四電容器,所述第四電容器經(jīng)配置以響應(yīng)于第二時鐘信號的低到高轉(zhuǎn)變而至少部分地放電到所述輸出。舉例來說,所述第四電容器可為圖4的第三電容器436,當(dāng)?shù)诙r鐘輸入信號432從邏輯電平低轉(zhuǎn)變到邏輯電平高時,所述第三電容器436將電荷注入到輸出電容器116中。另外,所述第三電 容器可為圖4的第四電容器438,當(dāng)?shù)诙r鐘輸入信號432從邏輯電平高轉(zhuǎn)變到邏輯電平低時,所述第四電容器438將電荷注入到輸出電容器116中。在1016處,可接收一停用信號以停用到電荷泵的第一時鐘信號及第二時鐘信號。由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到電荷泵。舉例來說,所述停用信號可為圖9的處于邏輯低電壓狀態(tài)的控制信號930。由于當(dāng)啟用脈沖整形器904時在任何給定時間僅一個信號處于邏輯電平高,因此當(dāng)控制信號930停用脈沖整形器904時,將發(fā)生從邏輯高到邏輯低的僅一個轉(zhuǎn)變。作為另一實(shí)例,圖5說明脈沖整形器300的輸出(包括第一波形圖500的第一輸出時鐘波形514、第二輸出時鐘波形516及第三輸出時鐘波形518)可共同地表不一獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。當(dāng)在第二時間526停用輸出時鐘波形504時,所述波形中的僅一者(例如,第一輸出時鐘波形516)從邏輯高轉(zhuǎn)變到邏輯低??稍诩傻诫娮友b置中的處理器處執(zhí)行圖10的方法1000。舉例來說,如關(guān)于圖12將描述,可通過計算機(jī)或其它電子裝置來接收啟用信號及停用信號?;蛘呋蛄硗?,所屬領(lǐng)域的技術(shù)人員將認(rèn)識到,可通過以下各者來實(shí)施或起始圖10的方法1000 :現(xiàn)場可編程門陣列(FPGA)、專用集成電路(ASIC)、中央處理單元(CPU)、數(shù)字信號處理器(DSP)、控制器、另一硬件裝置,或其任何組合。參看圖11,說明一方法的特定實(shí)施例。所述方法可包括在1102處接收啟用信號以將第一時鐘信號提供到第一電荷泵單元且將第二時鐘信號提供到第二電荷泵單元。舉例來說,啟用信號可為圖9的處于邏輯高電壓電平的控制信號930。將圖9的控制信號930提供到脈沖整形器904以啟用脈沖整形器904。經(jīng)啟用的脈沖整形器904將第一輸出時鐘信號932及第二輸出時鐘信號934提供到電荷泵906。在第一時鐘信號的第一轉(zhuǎn)變之后第一時鐘信號的每一轉(zhuǎn)變可與第二時鐘信號的每一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,參看圖9,在通過控制信號930啟用脈沖整形器904之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變??刂菩盘柌ㄐ?28從邏輯低轉(zhuǎn)變到邏輯高以啟用脈沖整形器904,且輸出時鐘信號波形中的僅一者可轉(zhuǎn)變到高邏輯電平,這是因?yàn)樵谌魏谓o定時間輸出時鐘信號波形中的僅一者可為高。因此,在通過控制信號930啟用脈沖整形器904之后在第一轉(zhuǎn)變上將發(fā)生僅一個轉(zhuǎn)變。在啟用脈沖整形器906時發(fā)生的后續(xù)轉(zhuǎn)變中,一個 輸出時鐘信號從高轉(zhuǎn)變到低,而另一輸出時鐘信號實(shí)質(zhì)上同時從低轉(zhuǎn)變到高。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號波形940從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號波形942實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號波形942從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號波形944實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號波形944從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號波形940實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。在1104處,可接收具有第一相位的第一輸入時鐘信號及具有不同于第一相位的第二相位的第二輸入時鐘信號。舉例來說,通過環(huán)式振蕩器902將圖9的第一時鐘信號916、第二時鐘信號918及第三時鐘信號920提供到脈沖整形器904。如通過第一時鐘信號波形922、第二時鐘信號波形924及第三時鐘信號波形926所說明,第二時鐘信號918為第一時鐘信號916的延遲版本,且第三時鐘信號920為第二時鐘信號918的延遲版本。因此,每一時鐘信號具有一不同相位。作為另一實(shí)例,圖5說明第一輸入時鐘波形502,其中由波形表不的每一輸入時鐘信號具有一不同相位。圖11的方法可進(jìn)一步包括在1106處,基于第一輸入時鐘信號產(chǎn)生第一時鐘信號,且在1108處,基于第二輸入時鐘信號產(chǎn)生第二時鐘信號。舉例來說,圖3的脈沖整形器300包括經(jīng)配置以接收來自環(huán)式振蕩器200的多相時鐘信號且基于從環(huán)式振蕩器200接收的第一時鐘信號102、第二時鐘信號104及第三時鐘信號106而提供第一輸出時鐘信號108、第二輸出時鐘信號110及第三時鐘信號輸出112的邏輯電路,所述多相時鐘信號包含第一時鐘信號102、第二時鐘信號104及第三時鐘信號106。在1110處,將一獨(dú)熱輸入時鐘信號提供到具有多個電荷泵單元的電荷泵。所述獨(dú)熱輸入時鐘信號包括多個時鐘信號,所述多個時鐘信號包含提供到多個電荷泵單元中的第一電荷泵單元的第一時鐘信號及提供到多個電荷泵單元中的第二電荷泵單元的第二時鐘信號。多個時鐘信號的每一轉(zhuǎn)變導(dǎo)致多個時鐘信號中的至多一者具有邏輯高電壓電平。所述獨(dú)熱輸入時鐘信號也可包括提供到多個電荷泵單元中的第三電荷泵單元的第三時鐘信號。
第一時鐘信號的每一轉(zhuǎn)變可激活第一電荷泵單元且第二時鐘信號的每一轉(zhuǎn)變可激活第二電荷泵單元。舉例來說,在圖4的電荷泵400中,下降沿轉(zhuǎn)變及上升沿轉(zhuǎn)變兩者將實(shí)質(zhì)上同時激活電荷泵單元以將升壓提供到電壓輸出114。因?yàn)樵趩⒂妹}沖整形器300時的第一轉(zhuǎn)變之后的后續(xù)轉(zhuǎn)變包括到電荷泵單元中的一者的下降沿轉(zhuǎn)變及到電荷泵單元中的另一者的上升沿轉(zhuǎn)變,所以同時激活電荷泵中的至少兩者以將升壓提供到電壓輸出114。舉例來說,將圖9的對應(yīng)于脈沖整形器904的波形940、942及944的輸出時鐘信號932、934及936中的每一者提供到電荷泵906的每一電荷泵單元。舉例來說,脈沖整形器904可將第一輸出時鐘信號932提供到第一電荷泵單元910,將第二輸出時鐘信號934提供到第二電荷泵單元912,且將第三輸出時鐘信號936提供到第三電荷泵單元914。第一輸出時鐘信號932、第二輸出時鐘信號934及第三輸出時鐘信號936的組合可包含獨(dú)熱時鐘信號938,其中在任何給定時間輸出時鐘信號中的僅一者為邏輯電平高。舉例來說,如通過第一輸出時鐘信號波形940、第二輸出時鐘信號波形942及第三輸出時鐘信號波形944所說明,在任何給定時間輸出時鐘信號中的僅一者可為邏輯電平高,因此輸出時鐘信號波形的邏輯聞部分皆不重置。
另外,在由脈沖整形器904通過控制信號930的啟用所引起的第一轉(zhuǎn)變之后,圖9的輸出時鐘信號中的一者的轉(zhuǎn)變與另一輸出時鐘信號的轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。舉例來說,當(dāng)?shù)谝惠敵鰰r鐘信號波形940從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第二輸出時鐘信號波形942實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)诙敵鰰r鐘信號波形942從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第三輸出時鐘信號波形944實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。當(dāng)?shù)谌敵鰰r鐘信號波形944從高邏輯電平轉(zhuǎn)變到低邏輯電平時,第一輸出時鐘信號波形940實(shí)質(zhì)上同時從低邏輯電平轉(zhuǎn)變到高邏輯電平。在1112處,可接收一停用信號以停用獨(dú)熱時鐘信號。由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到電荷泵。舉例來說,所述停用信號可為圖9的處于邏輯低電壓狀態(tài)的控制信號930。由于當(dāng)啟用脈沖整形器904時在任何給定時間僅一個信號處于邏輯電平高,因此當(dāng)控制信號930停用脈沖整形器904時,將發(fā)生從邏輯高到邏輯低的僅一個轉(zhuǎn)變。作為另一實(shí)例,圖5說明脈沖整形器300的輸出(包括第一波形圖500的第一輸出時鐘波形514、第二輸出時鐘波形516及第三輸出時鐘波形518)可共同地表不一獨(dú)熱時鐘信號,其中在任何給定時間所述波形中的僅一者為邏輯高。當(dāng)在第二時間526停用輸出時鐘波形504時,所述波形中的僅一者(例如,第一輸出時鐘波形516)從邏輯高轉(zhuǎn)變到邏輯低??稍诩傻诫娮友b置中的處理器處執(zhí)行圖11的方法1100。舉例來說,如關(guān)于圖12將描述,可通過計算機(jī)或其它電子裝置接收用以控制圖I到4或圖9的系統(tǒng)的啟用信號及停用信號或其任何組合?;蛘呋蛄硗?,所屬領(lǐng)域的技術(shù)人員將認(rèn)識到,可通過以下各者來實(shí)施或起始圖11的方法1100 :現(xiàn)場可編程門陣列(FPGA)、專用集成電路(ASIC)、中央處理單元(CPU)、數(shù)字信號處理器(DSP)、控制器、另一硬件裝置,或其任何組合。參看圖12,描繪包括耦合到電荷泵1250的獨(dú)熱脈沖整形器1252的電子裝置的特定說明性實(shí)施例的框圖,且大體上將所述電子裝置表示為1200。裝置1200包括耦合到存儲器1232且也耦合到電力管理集成電路(PMIC) 1248的處理器,例如,數(shù)字信號處理器(DSP) 1210。在一說明性實(shí)例中,PMIC 1248包括電荷泵1250及獨(dú)熱脈沖整形器1252。電荷泵1250及獨(dú)熱脈沖整形器1252可包括圖I到4及9中所描繪的系統(tǒng)中的一者或一者以上且可執(zhí)行圖10或11的方法中的一者或一者以上,或其任何組合。圖12還展示耦合到數(shù)字信號處理器1210且耦合到顯示器1228的顯示器控制器1226。編碼器/解碼器(CODEC) 1234也可耦合到數(shù)字信號處理器1210。揚(yáng)聲器1236及麥克風(fēng)1238可耦合到CODEC 1234。圖12還指示,無線控制器1240可耦合到數(shù)字信號處理器1210且耦合到無線天線1242。在一特定實(shí)施例中,DSP 1210、顯示器控制器1226、存儲器1232、C0DEC 1234、無線控制器1240及PMIC 1248包括于系統(tǒng)級封裝或芯片上系統(tǒng)裝置1222中。存儲器1232可包括具有指令的軟件(SW) 1246,所述指令在執(zhí)行時指示獨(dú)熱脈沖整形器1252將獨(dú)熱時鐘信號提供到電荷泵1250。舉例來說,存儲器1232可為計算機(jī)可讀有形媒體,且軟件1246可包括可由計算機(jī)(例如,處理器1210)執(zhí)行以接收啟用信號從而將第一時鐘信號及第二時鐘信號提供到電荷泵1250的指令,其中在于電荷泵1250處接收的第一時鐘信號的第一轉(zhuǎn)變之后每一時鐘信號的每一轉(zhuǎn)變與在電荷泵1250處接收的另一 時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。軟件1246也可包括可執(zhí)行以接收停用信號從而停用到電荷泵1250的第一時鐘信號及第二時鐘信號的指令,其中由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到電荷泵1250,且其中在任何給定時間僅一個時鐘信號可為邏輯高電壓電平。軟件1246可進(jìn)一步包括可執(zhí)行以進(jìn)行以下操作的指令與環(huán)式振蕩器通信以接收多相時鐘輸出信號;產(chǎn)生多個輸入時鐘信號,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生;將多個輸入時鐘信號提供到具有多個電荷泵單元的電荷泵1250 ;及將第三時鐘信號提供到電荷泵1250的第三電荷泵單元,其中第二時鐘信號的低到高轉(zhuǎn)變與第三時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。軟件1246仍可進(jìn)一步包括可執(zhí)行以進(jìn)行以下操作的指令接收具有第一相位的第一輸入時鐘信號及具有不同于第一相位的第二相位的第二輸入時鐘信號;基于第一輸入時鐘信號產(chǎn)生第一時鐘信號;及基于第二輸入時鐘信號產(chǎn)生第二時鐘信號。盡管電荷泵1250及獨(dú)熱脈沖整形器1252展示于PMIC 1248中,但在其它實(shí)施例中,電荷泵1250及獨(dú)熱脈沖整形器1252可在其它裝置(例如,處理器1210、C0DEC1234、無線控制器1240及顯示器控制器1226)中。在一特定實(shí)施例中,輸入裝置1230及電源1244耦合到芯片上系統(tǒng)裝置1222。此夕卜,在一特定實(shí)施例中,如圖12中所說明,顯示器1228、輸入裝置1230、揚(yáng)聲器1236、麥克風(fēng)1238、無線天線1242及電源1244在芯片上系統(tǒng)裝置1222外部。然而,顯示器1228、輸入裝置1230、揚(yáng)聲器1236、麥克風(fēng)1238、無線天線1242及電源1244中的每一者可耦合到芯片上系統(tǒng)裝置1222的組件(例如,接口或控制器)。前文所揭示的裝置及功能性可經(jīng)設(shè)計及配置到存儲于計算機(jī)可讀媒體上的計算機(jī)文件(例如,RTL、⑶SII、GERBER等)中??蓪⑺鑫募械囊恍┗蛩刑峁┑交谶@些文件制造裝置的制造處置器。所得產(chǎn)品包括半導(dǎo)體晶片,接著將所述半導(dǎo)體晶片切割成半導(dǎo)體裸片且封裝到半導(dǎo)體芯片中。接著將所述芯片用于以上所描述的裝置中。圖13描繪電子裝置制造過程1300的特定說明性實(shí)施例。在制造過程1300中(例如,在研究計算機(jī)1306處)接收物理裝置信息1302。物理裝置信息1302可包括表示一半導(dǎo)體裝置(例如,圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合)的至少一個物理性質(zhì)的設(shè)計信息。舉例來說,物理裝置信息1302可包括物理參數(shù)、材料特性及結(jié)構(gòu)信息(經(jīng)由耦合到研究計算機(jī)1306的用戶接口 1304鍵入)。研究計算機(jī)1306包括耦合到計算機(jī)可讀媒體(例如,存儲器1310)的處理器1308(例如,一個或一個以上處理核心)。存儲器1310可存儲可執(zhí)行以使處理器1308變換物理裝置信息1302以符合一文件格式且產(chǎn)生庫文件1312的計算機(jī)可讀指令。在一特定實(shí)施例中,庫文件1312包括至少一個數(shù)據(jù)文件,所述至少一個數(shù)據(jù)文件包括經(jīng)變換的設(shè)計信息。舉例來說,庫文件1312可包括半導(dǎo)體裝置的庫,所述半導(dǎo)體裝置包括圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合,所述庫經(jīng)提供以與電子設(shè)計自動化(EDA)工具1320 —起使用。可在包括耦合到存儲器1318的處理器1316(例如,一個或一個以上處理核心)的設(shè)計計算機(jī)1314處結(jié)合EDA工具1320來使用庫文件1312。EDA工具1320可經(jīng)存儲為存儲器1318處的處理器可執(zhí)行指令,以使設(shè)計計算機(jī)1314的用戶能夠使用庫文件1312的圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合來設(shè)計電路。舉例來說,設(shè)計計算機(jī)1314的用戶可經(jīng)由耦合到設(shè)計計算機(jī)1314的用戶接口 1324來鍵入電路設(shè)計信息1322。電路設(shè)計信息1322可包括表示一半導(dǎo)體裝置(例如,圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合)的至少一個物理性質(zhì)的設(shè)計信息。為了說明,電路設(shè)計信息可包括特定電路及與電路設(shè)計中的其它元件的關(guān)系的識別、定位信息、特征大小信息、互連信息,或表示半導(dǎo)體裝置的物理性質(zhì)的其它信息。設(shè)計計算機(jī)1314可經(jīng)配置以變換設(shè)計信息(包括電路設(shè)計信息1322)以符合一文件格式。為了說明,文件形成(file formation)可包括一數(shù)據(jù)庫二進(jìn)制文件格式,所述數(shù)據(jù)庫二進(jìn)制文件格式以階層格式(例如,圖形數(shù)據(jù)系統(tǒng)(GDSII)文件格式)表示平面幾何形狀、文字標(biāo)示,及關(guān)于電路布局的其它信息。設(shè)計計算機(jī)1314可經(jīng)配置以產(chǎn)生包括經(jīng)變換的設(shè)計信息的數(shù)據(jù)文件(例如,GDSII文件1326),除了其它電路或信息外,所述數(shù)據(jù)文件還包括描述圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合的信息。為了說明,所述數(shù)據(jù)文件可包括對應(yīng)于芯片上系統(tǒng)(SOC)的信息,所述芯片上系統(tǒng)(SOC)包括圖3的脈沖整形器300且也包括所述SOC內(nèi)的額外電子電路及組件??稍谥圃爝^程1328處接收⑶SII文件1326,以根據(jù)⑶SII文件1326中的經(jīng)變換 的信息制造圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合。舉例來說,裝置制造過程可包括將⑶SII文件1326提供到掩模制造商1330,以生產(chǎn)一個或一個以上掩模(例如,待用于光刻處理的掩模,說明為代表性掩模1332)??稍谥圃爝^程期間使用掩模1332以產(chǎn)生一個或一個以上晶片1334,所述一個或一個以上晶片1334可經(jīng)測試并分離成多個裸片,例如代表性裸片1336。裸片1336包括例如圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合的電路??蓪⒙闫?336提供到封裝過程1338,在封裝過程1338中將裸片1336并入到代表性封裝1340中。舉例來說,封裝1340可包括單一裸片1336或多個裸片(例如,系統(tǒng)級封裝(SiP)布置)。封裝1340可經(jīng)配置以遵循一個或一個以上標(biāo)準(zhǔn)或規(guī)格,例如聯(lián)合電子裝置工程委員會(JEDEC)標(biāo)準(zhǔn)???例如)經(jīng)由存儲于計算機(jī)1346處的組件庫將關(guān)于封裝1340的信息分布到各種產(chǎn)品設(shè)計者。計算機(jī)1346可包括耦合到存儲器1350的處理器1348 (例如,一個或一個以上處理核心)??蓪⒂∷㈦娐钒?PCB)工具作為處理器可執(zhí)行指令存儲于存儲器1350處,以處理經(jīng)由用戶接口 1344從計算機(jī)1346的用戶接收的PCB設(shè)計信息1342。PCB設(shè)計信息1342可包括電路板上的經(jīng)封裝半導(dǎo)體裝置的物理定位信息,所述經(jīng)封裝半導(dǎo)體裝置對應(yīng)于包括圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合的封裝1340。計算機(jī)1346可經(jīng)配置以變換PCB設(shè)計信息1342以產(chǎn)生一數(shù)據(jù)文件,例如GERBER文件1352,其具有包括電路板上的經(jīng)封裝半導(dǎo)體裝置的物理定位信息以及電連接(例如,跡線及通孔)的布局的數(shù)據(jù),其中所述經(jīng)封裝半導(dǎo)體裝置對應(yīng)于包括圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合的封裝1340。在其它實(shí)施例中,通過經(jīng)變換的PCB設(shè)計信息產(chǎn)生的數(shù)據(jù)文件可具有不同于GERBER格式的格式。GERBER文件1352可在板組裝過程1354處接收且用以生產(chǎn)根據(jù)存儲于GERBER文件1352內(nèi)的設(shè)計信息制造的PCB (例如,代表性PCB 1356)。舉例來說,可將GERBER文件1352上載到用于執(zhí)行PCB生產(chǎn)過程的各種步驟的一個或一個以上機(jī)器。PCB 1356可填入有包括封裝1340的電子組件,以形成所呈現(xiàn)的印刷電路組合件(PCA) 1358。 PCA 1358可在產(chǎn)品制造過程1360處接收且集成到一個或一個以上電子裝置(例如,第一代表性電子裝置1362及第二代表性電子裝置1364)中。作為一說明性、非限制實(shí)例,第一代表性電子裝置1362、第二代表性電子裝置1364或其兩者可選自由以下各者組成的群組機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理(PDA)、固定位置數(shù)據(jù)單元,及計算機(jī)。作為另一說明性、非限制實(shí)例,電子裝置1362及1364中的一者或一者以上可為遠(yuǎn)程單元,例如移動電話、手持型個人通信系統(tǒng)(PCS)單元、便攜式數(shù)據(jù)單元(例如,個人數(shù)據(jù)助理)、具備全球定位系統(tǒng)(GPS)功能的裝置、導(dǎo)航裝置、固定位置數(shù)據(jù)單元(例如,儀表讀取設(shè)備),或存儲或檢索數(shù)據(jù)或計算機(jī)指令的任何其它裝置,或其任何組合。盡管圖I到4及9中的一者或一者以上可說明根據(jù)本發(fā)明的教示的遠(yuǎn)程單元,但本發(fā)明不限于這些示范性所說明單元。本發(fā)明的實(shí)施例可適當(dāng)?shù)赜糜诎ㄓ性醇呻娐?包括存儲器及芯片上電路)的任何裝置中。因此,可制造、處理圖I到4或9的升壓電路、圖3的脈沖整形器300、圖4的電荷泵400或其任何組合且將其并入到電子裝置中,如說明性過程1300中所描述。關(guān)于圖I到4、9及10到11所揭示的實(shí)施例的一個或一個以上方面可包括于各種處理階段處(例如,包括于庫文件1312、⑶SII文件1326及GERBER文件1352內(nèi)),以及存儲于研究計算機(jī)1306的存儲器1310、設(shè)計計算機(jī)1314的存儲器1318、計算機(jī)1346的存儲器1350、在各種階段(例如,在板組裝過程1354)使用的一個或一個以上其它計算機(jī)或處理器(未圖示)的存儲器處,且也并入到一個或一個以上其它物理實(shí)施例(例如,掩模1332、裸片1336、封裝1340、PCA 1358、例如原型電路或裝置(未圖示)的其它產(chǎn)品或其任何組合)中。盡管描繪了從物理裝置設(shè)計到最終產(chǎn)品的生產(chǎn)的各種代表性階段,但在其它實(shí)施例中可使用較少階段或可包括額外階段。類似地,過程1300可通過單一實(shí)體或通過執(zhí)行過程1300的各種階段的一個或一個以上實(shí)體來執(zhí)行。所屬領(lǐng)域的技術(shù)人員應(yīng)進(jìn)一步了解,結(jié)合本文中所揭示的實(shí)施例而描述的各種說明性邏輯塊、配置、模塊、電路及算法步驟可實(shí)施為電子硬件、計算機(jī)軟件或兩者的組合。上文大體在功能性方面描述了各種說明性組件、塊、配置、模塊、電路及步驟。將此功能性實(shí)施為硬件還是軟件取決于特定應(yīng)用及強(qiáng)加于整個系統(tǒng)的設(shè)計約束。所屬領(lǐng)域的技術(shù)人員可針對每一特定應(yīng)用以不同方式實(shí)施所描述的功能性,但不應(yīng)將所述實(shí)施決策解釋為導(dǎo)致脫離本發(fā)明的范圍。結(jié)合本文中所揭示的實(shí)施例描述的方法或算法的步驟可直接體現(xiàn)于硬件中、由處理器執(zhí)行的軟件模塊中或所述兩者的組合中。軟件模塊可駐留于隨機(jī)存取存儲器(RAM)、快閃存儲器、只讀存儲器(ROM)、可編程只讀存儲器(PROM)、可擦除可編程只讀存儲器(EPROM)、電可擦除可編程只讀存儲器(EEPROM)、寄存器、硬盤、可裝卸式盤、壓縮光盤只讀存儲器(CD-ROM),或此項(xiàng)技術(shù)中已知的任何其它形式的存儲媒體中。示范性存儲媒體耦合到處理器,使得處理器可從存儲媒體讀取信息及將信息寫入到存儲媒體。在替代例中,存儲媒體可與處理器成一體式。處理器及存儲媒體可駐留于專用集成電路(ASIC)中。ASIC可駐留于計算裝置或用戶終端中。在替代例中,處理器及存儲媒體可作為離散組件而駐留于計算裝置或用戶終端中。提供所揭示的實(shí)施例的前述描述以使任何所屬領(lǐng)域的技術(shù)人員能夠制造或使用所揭示的實(shí)施例。對于所屬領(lǐng)域的技術(shù)人員來說這些實(shí)施例的各種修改將易于顯而易見, 明既定不限于本文中所展示的實(shí)施例,而應(yīng)被賦予可能與如由所附權(quán)利要求書所界定的原理及新穎特征相一致的最廣泛范圍。
權(quán)利要求
1.一種方法,其包含 將第一時鐘信號提供到電荷泵的第一電荷泵單元;及 將第二時鐘信號提供到所述電荷泵的第二電荷泵單元,其中所述第一時鐘信號的低到高轉(zhuǎn)變與所述第二時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生,其中在任何給定時間僅一個時鐘信號可處于邏輯高電壓電平。
2.根據(jù)權(quán)利要求I所述的方法,其進(jìn)一步包含 將第三時鐘信號提供到所述電荷泵的第三電荷泵單元,其中所述第二時鐘信號的低到高轉(zhuǎn)變與所述第三時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
3.根據(jù)權(quán)利要求I所述的方法,其進(jìn)一步包含 接收啟用信號以將所述第一時鐘信號及所述第二時鐘信號提供到所述電荷泵,其中在于所述電荷泵處接收的所述第一時鐘信號的第一轉(zhuǎn)變之后每一時鐘信號的每一轉(zhuǎn)變與在所述電荷泵處接收的另一時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
4.根據(jù)權(quán)利要求3所述的方法,其中響應(yīng)于所述第一轉(zhuǎn)變之后的每一轉(zhuǎn)變而同時激活至少兩個電荷泵單元。
5.根據(jù)權(quán)利要求I所述的方法,其進(jìn)一步包含 接收停用信號以停用到所述電荷泵的所述第一時鐘信號及所述第二時鐘信號,其中由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到所述電荷泵。
6.根據(jù)權(quán)利要求I所述的方法,其中所述第一電荷泵單元包括耦合到所述電荷泵的輸出的第一電容器,所述第一電容器經(jīng)配置以響應(yīng)于所述第一時鐘信號的所述低到高轉(zhuǎn)變而至少部分地放電到所述輸出,其中所述第二電荷泵單元包括耦合到所述電荷泵的所述輸出的第二電容器,所述第二電容器經(jīng)配置以響應(yīng)于所述第二時鐘信號的所述高到低轉(zhuǎn)變而至少部分地放電到所述輸出。
7.根據(jù)權(quán)利要求6所述的方法,其中所述第一電荷泵單元包括耦合到所述電荷泵的所述輸出的第三電容器,所述第三電容器經(jīng)配置以響應(yīng)于所述第一時鐘信號的高到低轉(zhuǎn)變而至少部分地放電到所述輸出,其中所述第二電荷泵單元包括耦合到所述電荷泵的所述輸出的第四電容器,所述第四電容器經(jīng)配置以響應(yīng)于所述第二時鐘信號的低到高轉(zhuǎn)變而至少部分地放電到所述輸出。
8.根據(jù)權(quán)利要求I所述的方法,其進(jìn)一步包含 接收具有第一相位的第一輸入時鐘信號及具有不同于所述第一相位的第二相位的第二輸入時鐘信號; 基于所述第一輸入時鐘信號產(chǎn)生所述第一時鐘信號;及 基于所述第二輸入時鐘信號產(chǎn)生所述第二時鐘信號。
9.根據(jù)權(quán)利要求8所述的方法,其中所述第一時鐘信號的第一周期大致為所述第一輸入時鐘信號的周期的一半。
10.根據(jù)權(quán)利要求I所述的方法,其中在集成到電子裝置中的處理器處執(zhí)行將所述第一時鐘信號提供到所述第一電荷泵單元及將所述第二時鐘信號提供到所述第二電荷泵單J Li ο
11.一種方法,其包含 將獨(dú)熱輸入時鐘信號提供到具有多個電荷泵單元的電荷泵,其中所述獨(dú)熱輸入時鐘信號包括多個時鐘信號,所述多個時鐘信號包含提供到所述多個電荷泵單元中的第一電荷泵單元的第一時鐘信號及提供到所述多個電荷泵單元中的第二電荷泵單元的第二時鐘信號,其中所述多個時鐘信號的每一轉(zhuǎn)變導(dǎo)致所述多個時鐘信號中的至多一者具有邏輯高電壓電平。
12.根據(jù)權(quán)利要求11所述的方法,其中所述獨(dú)熱輸入時鐘信號進(jìn)一步包含提供到所述多個電荷泵單元中的第三電荷泵單元的第三時鐘信號。
13.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含 接收啟用信號以將所述第一時鐘信號提供到所述第一電荷泵單元且將所述第二時鐘信號提供到所述第二電荷泵單元,其中在所述第一時鐘信號的第一轉(zhuǎn)變之后所述第一時鐘信號的每一轉(zhuǎn)變與所述第二時鐘信號的每一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
14.根據(jù)權(quán)利要求13所述的方法,其中所述第一時鐘信號的每一轉(zhuǎn)變激活所述第一電荷泵單元且所述第二時鐘信號的每一轉(zhuǎn)變激活所述第二電荷泵單元。
15.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含 接收停用信號以停用所述獨(dú)熱時鐘信號,其中由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到所述電荷泵。
16.根據(jù)權(quán)利要求11所述的方法,其進(jìn)一步包含 接收具有第一相位的第一輸入時鐘信號及具有不同于所述第一相位的第二相位的第二輸入時鐘信號; 基于所述第一輸入時鐘信號產(chǎn)生所述第一時鐘信號;及 基于所述第二輸入時鐘信號產(chǎn)生所述第二時鐘信號。
17.根據(jù)權(quán)利要求11所述的方法,其中由集成到電子裝置中的處理器執(zhí)行提供獨(dú)熱輸入時鐘信號。
18.—種設(shè)備,其包含 邏輯電路,其經(jīng)配置以接收環(huán)式振蕩器的多相時鐘輸出信號且產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
19.根據(jù)權(quán)利要求18所述的設(shè)備,其中在任何給定時間所述多個輸入時鐘信號中的僅一個輸入時鐘信號可為邏輯高電壓電平。
20.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述多個電荷泵單元中的第一電荷泵單元包括在第一時鐘信號輸入處的第一電容器及在經(jīng)反相的第一時鐘信號輸入處的第二電容器。
21.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述多個電荷泵單元中的第一電荷泵單元包括耦合到所述電荷泵的輸出的第一電容器,所述第一電容器經(jīng)配置以在第一時間響應(yīng)于所述多個時鐘信號中的第一時鐘信號的低到高轉(zhuǎn)變而至少部分地放電到所述輸出,其中第二電荷泵單元包括耦合到所述電荷泵的所述輸出的第二電容器,所述第二電容器經(jīng)配置以在所述第一時間響應(yīng)于第二時鐘信號的高到低轉(zhuǎn)變而至少部分地放電到所述輸出。
22.根據(jù)權(quán)利要求21所述的設(shè)備,其中所述第一電荷泵單元包括耦合到所述電荷泵的所述輸出的第三電容器,所述第三電容器經(jīng)配置以在第二時間響應(yīng)于所述第一時鐘信號的高到低轉(zhuǎn)變而至少部分地放電到所述輸出,其中所述第二電荷泵單元包括耦合到所述電荷泵的所述輸出的第四電容器,所述第四電容器經(jīng)配置以在所述第二時間響應(yīng)于所述第二時鐘信號的低到高轉(zhuǎn)變而至少部分地放電到所述輸出。
23.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述多個輸入時鐘信號中的第一輸入時鐘信號的第一周期大致為所述多相時鐘輸出信號的第一時鐘輸出信號的周期的一半。
24.根據(jù)權(quán)利要求18所述的設(shè)備,其中所述多個輸入時鐘信號是由集成于半導(dǎo)體裝置中的處理器產(chǎn)生。
25.根據(jù)權(quán)利要求18所述的設(shè)備,其集成于存儲器裝置中。
26.根據(jù)權(quán)利要求18所述的設(shè)備,其集成于移動手持機(jī)中。
27.根據(jù)權(quán)利要求18所述的設(shè)備,其集成于電力管理集成電路中。
28.根據(jù)權(quán)利要求18所述的設(shè)備,其集成于至少一個半導(dǎo)體裸片中。
29.根據(jù)權(quán)利要求18所述的設(shè)備,其進(jìn)一步包含選自由以下各者組成的群組的裝置機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理PDA、固定位置數(shù)據(jù)單元,及計算機(jī),所述邏輯電路集成于所述裝置中。
30.一種存儲可由計算機(jī)執(zhí)行的指令的計算機(jī)可讀有形媒體,所述指令包含 可由所述計算機(jī)執(zhí)行以接收啟用信號以便將第一時鐘信號及第二時鐘信號提供到電荷泵的指令,其中在于所述電荷泵處接收的所述第一時鐘信號的第一轉(zhuǎn)變之后每一時鐘信號的每一轉(zhuǎn)變與在所述電荷泵處接收的另一時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生;及 可由所述計算機(jī)執(zhí)行以接收停用信號以便停用到所述電荷泵的所述第一時鐘信號及所述第二時鐘信號的指令,其中由于接收所述停用信號而將單一下降沿轉(zhuǎn)變提供到所述電荷泵,其中在任何給定時間僅一個時鐘信號可為邏輯高電壓電平。
31.根據(jù)權(quán)利要求30所述的計算機(jī)可讀有形媒體,其中所述指令可由集成于裝置中的處理器執(zhí)行,所述裝置選自由以下各者組成的群組機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理PDA、固定位置數(shù)據(jù)單元,及計算機(jī)。
32.—種方法,其包含 用于將第一時鐘信號提供到電荷泵的第一電荷泵單元的第一步驟;及 用于將第二時鐘信號提供到所述電荷泵的第二電荷泵單元的第二步驟,其中所述第一時鐘信號的低到高轉(zhuǎn)變與所述第二時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
33.根據(jù)權(quán)利要求32所述的方法,其中由集成到電子裝置中的處理器執(zhí)行所述第一步驟及所述第二步驟。
34.根據(jù)權(quán)利要求32所述的方法,其進(jìn)一步包含 用于將第三時鐘信號提供到所述電荷泵的第三電荷泵單元的第三步驟,其中所述第二時鐘信號的低到高轉(zhuǎn)變與所述第三時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
35.一種設(shè)備,其包含 用于接收環(huán)式振蕩器的多相時鐘輸出信號且用于產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵的裝置,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
36.根據(jù)權(quán)利要求35所述的設(shè)備,其集成于至少一個半導(dǎo)體裸片中。
37.根據(jù)權(quán)利要求35所述的設(shè)備,其進(jìn)一步包含選自由以下各者組成的群組的裝置機(jī)頂盒、音樂播放器、視頻播放器、娛樂單元、導(dǎo)航裝置、通信裝置、個人數(shù)字助理PDA、固定位置數(shù)據(jù)單元,及計算機(jī),邏輯電路集成于所述裝置中。
38.根據(jù)權(quán)利要求35所述的設(shè)備,其中在任何給定時間所述多個輸入時鐘信號中的僅一個輸入時鐘信號可為邏輯高電壓電平。
39.一種方法,其包含 接收表示半導(dǎo)體裝置的至少一個物理性質(zhì)的設(shè)計信息,所述半導(dǎo)體裝置包含 邏輯電路,其經(jīng)配置以接收環(huán)式振蕩器的多相時鐘輸出信號且產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生; 變換所述設(shè)計信息以符合文件格式;及 產(chǎn)生包括所述經(jīng)變換的設(shè)計信息的數(shù)據(jù)文件。
40.根據(jù)權(quán)利要求39所述的方法,其中所述數(shù)據(jù)文件包括GDSII格式。
41.一種方法,其包含 接收包含對應(yīng)于半導(dǎo)體裝置的設(shè)計信息的數(shù)據(jù)文件;及 根據(jù)所述設(shè)計信息制造所述半導(dǎo)體裝置,其中所述半導(dǎo)體裝置包含 邏輯電路,其經(jīng)配置以接收環(huán)式振蕩器的多相時鐘輸出信號且產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。
42.根據(jù)權(quán)利要求41所述的方法,其中所述數(shù)據(jù)文件具有GDSII格式。
43.一種方法,其包含 接收包含電路板上的經(jīng)封裝半導(dǎo)體裝置的物理定位信息的設(shè)計信息,所述經(jīng)封裝半導(dǎo)體裝置包含 邏輯電路,其經(jīng)配置以接收環(huán)式振蕩器的多相時鐘輸出信號且產(chǎn)生多個輸入時鐘信號以驅(qū)動具有多個電荷泵單元的電荷泵,其中所述多個輸入時鐘信號經(jīng)配置以使得每一輸入時鐘信號的每一轉(zhuǎn)變與所述多個輸入時鐘信號中的另一輸入時鐘信號的另一轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生; 變換所述設(shè)計信息以產(chǎn)生數(shù)據(jù)文件。
44.根據(jù)權(quán)利要求43所述的方法,其中所述數(shù)據(jù)文件具有GERBER格式。
全文摘要
本發(fā)明揭示一種用于將時鐘信號提供到電荷泵的方法及設(shè)備。在一特定實(shí)施例中,所述方法包括將第一時鐘信號提供到電荷泵的第一電荷泵單元。所述方法進(jìn)一步包括將第二時鐘信號提供到所述電荷泵的第二電荷泵單元。所述第一時鐘信號的低到高轉(zhuǎn)變與所述第二時鐘信號的高到低轉(zhuǎn)變實(shí)質(zhì)上同時發(fā)生。在任何給定時間僅一個時鐘信號可處于邏輯高電壓電平。
文檔編號G05F3/02GK102834827SQ201180015137
公開日2012年12月19日 申請日期2011年3月22日 優(yōu)先權(quán)日2010年3月23日
發(fā)明者郝武揚(yáng), 金正丕, 徐鐘元 申請人:高通股份有限公司