Usb探頭控制器的制造方法
【專利摘要】本發(fā)明公開了一種USB探頭控制器,包括USB數(shù)據(jù)接口、單片機(jī)、現(xiàn)場(chǎng)可編程陣列FPGA、數(shù)據(jù)儲(chǔ)存器、電平轉(zhuǎn)化電路、接口電路及外圍供電電路,接口電路分別連接探針控制器,射頻開關(guān)電路和電子開關(guān)電路,USB數(shù)據(jù)接口接收外部計(jì)算機(jī)控制信號(hào)并傳送到單片機(jī),單片機(jī)再將其處理轉(zhuǎn)換成現(xiàn)場(chǎng)可編程陣列FPGA可直接讀取的電平信號(hào),F(xiàn)PGA接收信號(hào)后按要求將控制信號(hào)分別輸入接口電路或經(jīng)電平轉(zhuǎn)換電路輸入到接口電路,從而實(shí)現(xiàn)對(duì)射頻開關(guān)電路的通斷以及探頭的控制。本發(fā)明實(shí)現(xiàn)對(duì)多個(gè)探頭和射頻接口進(jìn)行控制的,可以在電腦上通過(guò)簡(jiǎn)單明了的桌面運(yùn)用程序直接控制測(cè)試系統(tǒng)中的探頭的轉(zhuǎn)動(dòng)和射頻接口的通斷,從而實(shí)現(xiàn)簡(jiǎn)易的控制以及更準(zhǔn)確的數(shù)據(jù)測(cè)量。
【專利說(shuō)明】USB探頭控制器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種USB探頭控制器。
【背景技術(shù)】
[0002]1999年10月法國(guó)SAHMO公司試制成功一種多探頭的天線測(cè)試系統(tǒng),這種多探頭的測(cè)試系統(tǒng)不同于傳統(tǒng)的測(cè)試系統(tǒng),它所開創(chuàng)的多探頭技術(shù),給電磁領(lǐng)域帶來(lái)更快速更準(zhǔn)確的測(cè)試解決方案與測(cè)試結(jié)果,是近場(chǎng)測(cè)試技術(shù)的一次重大革新,是天線測(cè)試技術(shù)的重大革命。如今多探頭天線測(cè)試系統(tǒng)已成為無(wú)線設(shè)備測(cè)試的標(biāo)準(zhǔn)解決方案。SAHMO無(wú)以倫比的測(cè)試速度,意味著更快的投資回報(bào)。2006年SATIMO多探頭測(cè)試系統(tǒng)將測(cè)試頻段延伸到70MHz至18GHz,從而使多探頭技術(shù)廣泛應(yīng)用于無(wú)線,自動(dòng)化,國(guó)防,航空等各個(gè)領(lǐng)域。
[0003]在多探頭天線測(cè)試系統(tǒng)中會(huì)運(yùn)用到RF(射頻)和控制單元上的多探頭控制器,傳統(tǒng)的多探頭控制器不夠智能化,控制使用繁瑣,且出故障時(shí)無(wú)備用射頻接口,工作容易間斷。
【發(fā)明內(nèi)容】
[0004]本發(fā)明解決的技術(shù)問(wèn)題在于針對(duì)上述不足,提供一種USB探頭控制器,本發(fā)明實(shí)現(xiàn)對(duì)多個(gè)探頭和射頻接口進(jìn)行控制的,連接上本發(fā)明,就可以在電腦上通過(guò)簡(jiǎn)單明了的桌面運(yùn)用程序直接控制測(cè)試系統(tǒng)中的探頭的轉(zhuǎn)動(dòng)和射頻接口的通斷,從而實(shí)現(xiàn)簡(jiǎn)易的控制。
[0005]本發(fā)明的技術(shù)方案如下所述:一種USB探頭控制器,其特征在于,包括USB數(shù)據(jù)接口、單片機(jī)、現(xiàn)場(chǎng)可編程陣列FPGA、數(shù)據(jù)儲(chǔ)存器、電平轉(zhuǎn)化電路、接口電路及外圍供電電路,所述單片機(jī)分別連接現(xiàn)場(chǎng)可編程陣列FPGA和USB數(shù)據(jù)接口,所述現(xiàn)場(chǎng)可編程陣列FPGA通過(guò)電平轉(zhuǎn)換電路與接口電路連接,所述數(shù)據(jù)存儲(chǔ)器與所述現(xiàn)場(chǎng)可編程陣列FPGA連接,所述接口電路分別連接探針控制器,射頻開關(guān)電路和電子開關(guān)電路,所述USB數(shù)據(jù)接口接收外部計(jì)算機(jī)控制信號(hào)并傳送到所述單片機(jī),所述單片機(jī)再將其處理轉(zhuǎn)換成現(xiàn)場(chǎng)可編程陣列FPGA可直接讀取的電平信號(hào),所述現(xiàn)場(chǎng)可編程陣列FPGA接收信號(hào)后按要求將控制信號(hào)分別輸入接口電路或經(jīng)電平轉(zhuǎn)換電路輸入到接口電路,從而實(shí)現(xiàn)對(duì)射頻開關(guān)電路的通斷以及探頭的控制。
[0006]更進(jìn)一步的,所述接口電路包括DB15接口電路和DB26接口電路,所述現(xiàn)場(chǎng)可編程陣列FPGA接收信號(hào)后按要求將控制信號(hào)分別輸入到指定的DB15串口中,對(duì)該串口進(jìn)行控制,從而控制與該接口電路連接的射頻開關(guān)電路的通斷,同時(shí)對(duì)DB26輸出四對(duì)高低電平到各電子開關(guān)進(jìn)行控制和一組控制信號(hào)傳送到控制板上的RS232串口進(jìn)行控制,從而實(shí)現(xiàn)了對(duì)探頭的控制。
[0007]更進(jìn)一步的,所述數(shù)據(jù)儲(chǔ)存器選用的是flash芯片。
[0008]根據(jù)上述的本發(fā)明有益效果在于:實(shí)現(xiàn)對(duì)多個(gè)探頭和射頻接口進(jìn)行控制的,連接上本發(fā)明,就可以在電腦上通過(guò)簡(jiǎn)單明了的桌面運(yùn)用程序直接控制測(cè)試系統(tǒng)中的探頭的轉(zhuǎn)動(dòng)和射頻接口的通斷,從而實(shí)現(xiàn)簡(jiǎn)易的控制以及更準(zhǔn)確的數(shù)據(jù)測(cè)量,同時(shí)還準(zhǔn)備了一個(gè)備用射頻接口,以防止其中一個(gè)接口不能用時(shí)還能進(jìn)行全范圍檢測(cè)。
【專利附圖】
【附圖說(shuō)明】
[0009]圖1是本發(fā)明原理方框圖;
[0010]圖2是本發(fā)明電路較佳實(shí)施例原理圖;
[0011]圖3是本發(fā)明較佳實(shí)施例框圖。
[0012]在圖中,1、USB數(shù)據(jù)接口 ;2、單片機(jī);3、現(xiàn)場(chǎng)可編程陣列FPGA ;4、數(shù)據(jù)儲(chǔ)存器;5、電平轉(zhuǎn)化電路;6、接口電路。
【具體實(shí)施方式】
[0013]下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,當(dāng)然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例,基于本發(fā)明中權(quán)利要求,除了實(shí)施例外的但屬于權(quán)利要求范圍內(nèi)的,也均屬于本發(fā)明保護(hù)的范圍。
[0014]如附圖1所示,本發(fā)明硬件電路主要是由USB數(shù)據(jù)接口 1、單片機(jī)2、場(chǎng)可編程陣列FPGA3、數(shù)據(jù)儲(chǔ)存器4、電平轉(zhuǎn)化電路5、接口電路6及外圍供電電路等構(gòu)成的。
[0015]如附圖2、圖3所示,單片機(jī)2所選用的型號(hào)是Cypress公司的CY7C64613,現(xiàn)場(chǎng)可編程陣列FPGA3所選用的信號(hào)是ALTERA公司的FP1K100FC256-3N,數(shù)據(jù)儲(chǔ)存器4所選用的是flash芯片,型號(hào)是AM29LV800BB,電平轉(zhuǎn)換電路5中所用的芯片型號(hào)為MAX202E。
[0016]本發(fā)明的接口電路除了與USB數(shù)據(jù)接口連接的USB接口電路I外,還有DB15/DB26接口電路,DB-15與DB-26為串口的型號(hào),通過(guò)串口線與DB — 15相接接的是射頻開關(guān)電路,DB-26接的是電子開關(guān)和控制盒,控制盒對(duì)電機(jī)進(jìn)行控制,從而控制探頭的轉(zhuǎn)動(dòng)。
[0017]控制信號(hào)從計(jì)算機(jī)由USB接口電路直接傳到單片機(jī)2上,單片機(jī)2再通過(guò)內(nèi)部程序的處理將其轉(zhuǎn)換成FPGA3能直接讀取的電平信號(hào),同時(shí)讀取FPGA3傳送過(guò)來(lái)的數(shù)據(jù)信號(hào)將其反饋給計(jì)算機(jī),F(xiàn)PGA接收到控制信號(hào)后,再經(jīng)過(guò)內(nèi)部處理將其直接轉(zhuǎn)發(fā)到各自對(duì)應(yīng)的電路接口 6(DB15)上,電路接口 6再將其傳送到所射頻開關(guān)電路,控制射頻電路的通斷。
[0018]或同樣是直接將其轉(zhuǎn)發(fā)到留一個(gè)接口電路6 (DB26)的一部分,控制電子開關(guān)的通斷,同時(shí)另一部分控制信號(hào)接入電平轉(zhuǎn)換電路后再接入接口電路(DB26),再轉(zhuǎn)成RS232接口與控制盒相接,讓控制盒接收數(shù)據(jù)進(jìn)行相應(yīng)的動(dòng)作,從而達(dá)到控制探頭的目的。
[0019]應(yīng)當(dāng)理解的是,對(duì)本領(lǐng)域普通技術(shù)人員來(lái)說(shuō),可以根據(jù)上述說(shuō)明加以改進(jìn)或變換,而所有這些改進(jìn)和變換都應(yīng)屬于本發(fā)明所附權(quán)利要求的保護(hù)范圍。
[0020]上面結(jié)合附圖對(duì)本發(fā)明專利進(jìn)行了示例性的描述,顯然本發(fā)明專利的實(shí)現(xiàn)并不受上述方式的限制,只要采用了本發(fā)明專利的方法構(gòu)思和技術(shù)方案進(jìn)行的各種改進(jìn),或未經(jīng)改進(jìn)將本發(fā)明專利的構(gòu)思和技術(shù)方案直接應(yīng)用于其它場(chǎng)合的,均在本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1.一種USB探頭控制器,其特征在于,包括USB數(shù)據(jù)接口、單片機(jī)、現(xiàn)場(chǎng)可編程陣列FPGA、數(shù)據(jù)儲(chǔ)存器、電平轉(zhuǎn)化電路、接口電路及外圍供電電路,所述單片機(jī)分別連接現(xiàn)場(chǎng)可編程陣列FPGA和USB數(shù)據(jù)接口,所述現(xiàn)場(chǎng)可編程陣列FPGA通過(guò)電平轉(zhuǎn)換電路與接口電路連接,所述數(shù)據(jù)存儲(chǔ)器與所述現(xiàn)場(chǎng)可編程陣列FPGA連接,所述接口電路分別連接探針控制器,射頻開關(guān)電路和電子開關(guān)電路,所述USB數(shù)據(jù)接口接收外部計(jì)算機(jī)控制信號(hào)并傳送到所述單片機(jī),所述單片機(jī)再將其處理轉(zhuǎn)換成現(xiàn)場(chǎng)可編程陣列FPGA可直接讀取的電平信號(hào),所述現(xiàn)場(chǎng)可編程陣列FPGA接收信號(hào)后按要求將控制信號(hào)分別輸入接口電路或經(jīng)電平轉(zhuǎn)換電路輸入到接口電路,從而實(shí)現(xiàn)對(duì)射頻開關(guān)電路的通斷以及探頭的控制。
2.根據(jù)權(quán)利要求1所述的USB探頭控制器,其特征在于,所述接口電路包括DB15接口電路和DB26接口電路,所述現(xiàn)場(chǎng)可編程陣列FPGA接收信號(hào)后按要求將控制信號(hào)分別輸入到指定的DB15串口中,對(duì)該串口進(jìn)行控制,從而控制與該接口電路連接的射頻開關(guān)電路的通斷,同時(shí)對(duì)DB26輸出四對(duì)高低電平到各電子開關(guān)進(jìn)行控制和一組控制信號(hào)傳送到控制板上的RS232串口進(jìn)行控制,從而實(shí)現(xiàn)了對(duì)探頭的控制。
3.根據(jù)權(quán)利要求1所述的USB探頭控制器,其特征在于,所述數(shù)據(jù)儲(chǔ)存器選用的是flash芯片。
【文檔編號(hào)】G05B19/042GK103885361SQ201410088785
【公開日】2014年6月25日 申請(qǐng)日期:2014年3月12日 優(yōu)先權(quán)日:2014年3月12日
【發(fā)明者】陳林斌, 陳奕銘, 孫賜恩 申請(qǐng)人:深圳市新益技術(shù)有限公司