一種b碼對(duì)時(shí)信號(hào)擴(kuò)展裝置制造方法
【專(zhuān)利摘要】一種B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置。其包括CPU處理單元、時(shí)間保持單元、B碼輸出電路、主電源和總線;CPU處理單元通過(guò)總線與B碼輸出電路相連接,用于通過(guò)總線接收一路輸入B碼對(duì)時(shí)信號(hào);時(shí)間保持單元為時(shí)間信號(hào)處理單元,與CPU處理單元相連接,用于實(shí)現(xiàn)一路輸入的GPSB碼對(duì)時(shí)信號(hào)與六路輸出的B碼對(duì)時(shí)信號(hào)的時(shí)鐘同步;B碼輸出電路為B碼對(duì)時(shí)信號(hào)擴(kuò)展輸出電路,其輸出六路B碼對(duì)時(shí)輸出信號(hào);主電源分別與CPU處理單元和B碼輸出電路相連接,總線為CPU處理單元的外部總線。本發(fā)明的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置可以將1路GPSB碼對(duì)時(shí)信號(hào)擴(kuò)展為6路B碼對(duì)時(shí)輸出,直接解決了變電站中GPS設(shè)備B碼對(duì)時(shí)輸出接口不夠用的情況。
【專(zhuān)利說(shuō)明】—種B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于變電站GPS對(duì)時(shí)設(shè)備【技術(shù)領(lǐng)域】,特別是涉及一種B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置。
【背景技術(shù)】
[0002]目前電力行業(yè)中監(jiān)控、繼電保護(hù)等系統(tǒng)對(duì)于時(shí)鐘同步實(shí)現(xiàn),是利用時(shí)鐘源裝置接受GPS (全球定位系統(tǒng))衛(wèi)星發(fā)送的授時(shí)信號(hào),時(shí)鐘源裝置將信號(hào)處理后向監(jiān)控及繼電保護(hù)等系統(tǒng)提供同步B碼對(duì)時(shí)時(shí)鐘信號(hào)。由于每臺(tái)GPS的B碼對(duì)時(shí)輸出端口數(shù)量是固定的,由于在某些變電站有很多設(shè)備需要GPS提供B碼對(duì)時(shí),甚至于超過(guò)了 GPS所能夠提供的B碼對(duì)時(shí)輸出端口數(shù)量,如果單獨(dú)地為了幾臺(tái)設(shè)備再增加一座GPS對(duì)時(shí)屏柜,需要增加較大的投資,造成不必要的資金浪費(fèi)。而且變電站也未必會(huì)有空余的屏位來(lái)安放新增加的GPS對(duì)時(shí)裝置。
【發(fā)明內(nèi)容】
[0003]為了解決上述問(wèn)題,本發(fā)明的目的在于提供一種B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置。
[0004]為了達(dá)到上述目的,本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置包括:CPU處理單元、時(shí)間保持單元、B碼輸出電路、主電源和總線;其中:CPU處理單元為以微處理器為核心的控制器,其通過(guò)總線與B碼輸出電路相連接,用于通過(guò)總線接收一路輸入B碼對(duì)時(shí)信號(hào);時(shí)間保持單元為時(shí)間信號(hào)處理單元,其與CPU處理單元相連接,用于實(shí)現(xiàn)一路輸入的GPSB碼對(duì)時(shí)信號(hào)與六路輸出的B碼對(duì)時(shí)信號(hào)的時(shí)鐘同步;B碼輸出電路為B碼對(duì)時(shí)信號(hào)擴(kuò)展輸出電路,其輸出六路B碼對(duì)時(shí)輸出信號(hào);主電源為本裝置的供電單元,其分別與CPU處理單元和B碼輸出電路相連接,總線為CPU處理單元的外部總線。
[0005]所述的B碼輸出電路具有六路B碼對(duì)時(shí)輸出信號(hào)端,分別輸出與輸入的GPSB碼對(duì)時(shí)信號(hào)相同步的六路B碼對(duì)時(shí)信號(hào),其分別與繼電保護(hù)系統(tǒng)中的六個(gè)繼電保護(hù)設(shè)備相連接。
[0006]所述的CPU處理單元的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16系列、Intel MCS-51系列或ARM系列單片機(jī)。
[0007]本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置可以將I路GPSB碼對(duì)時(shí)信號(hào)擴(kuò)展為6路B碼對(duì)時(shí)輸出,直接解決了變電站中GPS設(shè)備B碼對(duì)時(shí)輸出接口不夠用的情況。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0008]圖1為本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置的組成框圖。
【具體實(shí)施方式】
[0009]下面結(jié)合附圖和具體實(shí)施例對(duì)本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置進(jìn)行詳細(xì)說(shuō)明。
[0010]如圖1所示,本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置包括:CPU處理單元1、時(shí)間保持單元2、B碼輸出電路3、主電源4和總線5 ;其中:CPU處理單元I為以微處理器為核心的控制器,其通過(guò)總線5與B碼輸出電路3相連接,用于通過(guò)總線5接收一路輸入B碼對(duì)時(shí)信號(hào);時(shí)間保持單元2為時(shí)間信號(hào)處理單元,其與CPU處理單元I相連接,用于實(shí)現(xiàn)一路輸入的GPSB碼對(duì)時(shí)信號(hào)與六路輸出的B碼對(duì)時(shí)信號(hào)的時(shí)鐘同步;B碼輸出電路3為B碼對(duì)時(shí)信號(hào)擴(kuò)展輸出電路,其輸出六路B碼對(duì)時(shí)輸出信號(hào);主電源4為本裝置的供電單元,其分別與CPU處理單元I和B碼輸出電路3相連接,總線5為CPU處理單元I的外部總線。
[0011]所述的一路輸入B碼對(duì)時(shí)信號(hào),作為本裝置的輸入B碼對(duì)時(shí)信號(hào),為來(lái)自變電站GPS裝置的B碼對(duì)時(shí)信號(hào)。
[0012]所述的B碼輸出電路3具有六路B碼對(duì)時(shí)輸出信號(hào)端,分別輸出與輸入的GPSB碼對(duì)時(shí)信號(hào)相同步的六路B碼對(duì)時(shí)信號(hào),其分別與繼電保護(hù)等系統(tǒng)中的六個(gè)繼電保護(hù)設(shè)備相連接。
[0013]所述的CPU處理單元I的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16系列、Intel MCS-51系列或ARM系列單片機(jī)。
[0014]本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置上設(shè)有B碼對(duì)時(shí)接收接口,用于接收來(lái)自GPS設(shè)備的B碼對(duì)時(shí)信號(hào);設(shè)有6路B碼輸出電路3,用于同步輸出B碼對(duì)時(shí)信號(hào),設(shè)有CPU處理單元I用于對(duì)輸入B碼對(duì)時(shí)信號(hào)進(jìn)行6路擴(kuò)展。設(shè)有時(shí)間保持單元2用于對(duì)I路輸入的GPS設(shè)備的B碼對(duì)時(shí)信號(hào)和6路輸出的B碼對(duì)時(shí)信號(hào)進(jìn)行時(shí)鐘同步。
[0015]本發(fā)明提供的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置的工作原理如下:
[0016]變電站GPS對(duì)時(shí)設(shè)備向本裝置發(fā)送B碼對(duì)時(shí)信號(hào)到B碼對(duì)時(shí)輸入接口,CPU處理單元I與時(shí)間保持單元2相互協(xié)作將輸入的GPS對(duì)時(shí)設(shè)備的B碼對(duì)時(shí)信號(hào)擴(kuò)展為與輸入信號(hào)同步的6路B碼對(duì)時(shí)信號(hào),并且通過(guò)B碼輸出電路3同步輸出,供其他設(shè)備使用。
【權(quán)利要求】
1.一種B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置,其特征在于:所述的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置包括:CPU處理單元(I)、時(shí)間保持單元(2)、B碼輸出電路(3)、主電源(4)和總線(5);其中:CPU處理單元⑴為以微處理器為核心的控制器,其通過(guò)總線(5)與B碼輸出電路(3)相連接,用于通過(guò)總線(5)接收一路輸入B碼對(duì)時(shí)信號(hào);時(shí)間保持單元(2)為時(shí)間信號(hào)處理單元,其與CPU處理單元(I)相連接,用于實(shí)現(xiàn)一路輸入的GPSB碼對(duì)時(shí)信號(hào)與六路輸出的B碼對(duì)時(shí)信號(hào)的時(shí)鐘同步碼輸出電路(3)為B碼對(duì)時(shí)信號(hào)擴(kuò)展輸出電路,其輸出六路B碼對(duì)時(shí)輸出信號(hào);主電源⑷為本裝置的供電單元,其分別與CPU處理單元⑴和B碼輸出電路(3)相連接,總線(5)為CPU處理單元(I)的外部總線。
2.根據(jù)權(quán)利要求1所述的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置,其特征在于:所述的B碼輸出電路(3)具有六路B碼對(duì)時(shí)輸出信號(hào)端,分別輸出與輸入的GPSB碼對(duì)時(shí)信號(hào)相同步的六路B碼對(duì)時(shí)信號(hào),其分別與繼電保護(hù)系統(tǒng)中的六個(gè)繼電保護(hù)設(shè)備相連接。
3.根據(jù)權(quán)利要求1所述的B碼對(duì)時(shí)信號(hào)擴(kuò)展裝置,其特征在于:所述的CPU處理單元(I)的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16系列、Intel MCS-51系列或ARM系列單片機(jī)。
【文檔編號(hào)】G05B19/042GK104375436SQ201410443525
【公開(kāi)日】2015年2月25日 申請(qǐng)日期:2014年9月2日 優(yōu)先權(quán)日:2014年9月2日
【發(fā)明者】宋文慶, 楊南燕, 張同剛, 畢根平 申請(qǐng)人:國(guó)家電網(wǎng)公司, 國(guó)網(wǎng)天津市電力公司, 保定鈺鑫電氣科技有限公司