国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      一種將b碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置制造方法

      文檔序號(hào):6307455閱讀:1842來源:國(guó)知局
      一種將b碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置制造方法
      【專利摘要】一種將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置。其包括CPU處理單元、時(shí)間保持單元、脈沖輸出電路、主電源和總線;CPU處理單元通過總線與脈沖輸出電路相連接,用于通過總線接收B碼輸入信號(hào)并轉(zhuǎn)換成脈沖對(duì)時(shí)信號(hào);時(shí)間保持單元2為時(shí)間信號(hào)處理單元,其與CPU處理單元相連接;脈沖輸出電路為B碼對(duì)時(shí)信號(hào)脈沖輸出電路,其輸出B碼對(duì)時(shí)脈沖信號(hào);主電源分別與CPU處理單元和脈沖輸出電路相連接;總線為CPU處理單元的外部總線。本發(fā)明的轉(zhuǎn)換裝置可以將1路GPS設(shè)備的B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)輸出,因此能夠解決變電站中設(shè)備只支持脈沖對(duì)時(shí)不支持B碼對(duì)時(shí)的問題。
      【專利說明】一種將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置

      【技術(shù)領(lǐng)域】
      [0001] 本發(fā)明屬于計(jì)算機(jī)控制【技術(shù)領(lǐng)域】,特別是涉及一種將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì) 時(shí)信號(hào)的轉(zhuǎn)換裝置。

      【背景技術(shù)】
      [0002] 目前電力行業(yè)中監(jiān)控、繼電保護(hù)等系統(tǒng)對(duì)于時(shí)鐘同步實(shí)現(xiàn),是利用時(shí)鐘源裝置接 受GPS (全球定位系統(tǒng))衛(wèi)星發(fā)送的授時(shí)信號(hào),時(shí)鐘源裝置將信號(hào)處理后向監(jiān)控及繼電保護(hù) 等系統(tǒng)提供同步B碼對(duì)時(shí)時(shí)鐘信號(hào)。但是在某些變電站中會(huì)出現(xiàn)一些特殊情況,設(shè)備不支 持B碼對(duì)時(shí),只支持脈沖對(duì)時(shí),但是GPS對(duì)時(shí)設(shè)備又不提供脈沖對(duì)時(shí),因此如果單獨(dú)地為了 幾臺(tái)設(shè)備再增加一座帶脈沖對(duì)時(shí)的GPS設(shè)備,需要增加較大的投資,從而造成不必要的資 金浪費(fèi)。而且變電站也未必會(huì)有空余的屏位來安放新增加的GPS對(duì)時(shí)裝置。


      【發(fā)明內(nèi)容】

      [0003] 為了解決上述問題,本發(fā)明的目的在于提供一種將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí) 信號(hào)的轉(zhuǎn)換裝置。
      [0004] 為了達(dá)到上述目的,本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝 置包括:CPU處理單元、時(shí)間保持單元、脈沖輸出電路、主電源和總線;其中:CPU處理單元為 以微處理器為核心的控制器,其通過總線與脈沖輸出電路相連接,用于通過總線接收B碼 輸入信號(hào)并轉(zhuǎn)換成脈沖對(duì)時(shí)信號(hào);時(shí)間保持單元2為時(shí)間信號(hào)處理單元,其與CPU處理單元 相連接,用于對(duì)1路輸入的B碼對(duì)時(shí)信號(hào)和1路輸出的脈沖對(duì)時(shí)信號(hào)進(jìn)行時(shí)鐘同步;脈沖輸 出電路為B碼對(duì)時(shí)信號(hào)脈沖輸出電路,其輸出B碼對(duì)時(shí)脈沖信號(hào);主電源為本裝置的供電單 元,其分別與CPU處理單元和脈沖輸出電路相連接;總線為CPU處理單元的外部總線。
      [0005] 所述的B碼輸入信號(hào)為來自變電站GPS裝置的B碼對(duì)時(shí)信號(hào)。
      [0006] 所述的CPU處理單元1的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列單片機(jī)。
      [0007] 本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置可以將1路GPS設(shè) 備的B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)輸出,因此能夠解決變電站中設(shè)備只支持脈沖對(duì)時(shí) 不支持B碼對(duì)時(shí)的問題。

      【專利附圖】

      【附圖說明】
      [0008] 圖1為本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置的結(jié)構(gòu)示意 圖。

      【具體實(shí)施方式】
      [0009] 下面結(jié)合附圖和具體實(shí)施例對(duì)本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信 號(hào)的轉(zhuǎn)換裝置進(jìn)行詳細(xì)說明。
      [0010] 如圖1所示,本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置包括: CPU處理單元1、時(shí)間保持單元2、脈沖輸出電路3、主電源4和總線5 ;其中:CPU處理單元1 為以微處理器為核心的控制器,其通過總線5與脈沖輸出電路3相連接,用于通過總線5接 收B碼輸入信號(hào)并轉(zhuǎn)換成脈沖對(duì)時(shí)信號(hào);時(shí)間保持單元2為時(shí)間信號(hào)處理單元,其與CPU處 理單元1相連接,用于對(duì)1路輸入的B碼對(duì)時(shí)信號(hào)和1路輸出的脈沖對(duì)時(shí)信號(hào)進(jìn)行時(shí)鐘同 步;脈沖輸出電路3為B碼對(duì)時(shí)信號(hào)脈沖輸出電路,其輸出B碼對(duì)時(shí)脈沖信號(hào);主電源4為 本裝置的供電單元,其分別與CPU處理單元1和脈沖輸出電路3相連接;總線5為CPU處理 單元1的外部總線。
      [0011] 所述的B碼輸入信號(hào)為來自變電站GPS裝置的B碼對(duì)時(shí)信號(hào)。
      [0012] 所述的CPU處理單元1的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列單片機(jī)。
      [0013] 本發(fā)明提供的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置的工作過程如下: 變電站GPS對(duì)時(shí)設(shè)備向本裝置發(fā)送B碼對(duì)時(shí)信號(hào),CPU處理單元1通過總線5接收B碼對(duì) 時(shí)信號(hào),然后CPU處理單元1與時(shí)間保持單元2相互協(xié)作將輸入的GPS設(shè)備的B碼對(duì)時(shí)信 號(hào)轉(zhuǎn)換為與輸入信號(hào)同步的脈沖對(duì)時(shí)信號(hào),并且通過脈沖輸出電路3同步輸出。
      【權(quán)利要求】
      1. 一種將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置,其特征在于:所述的轉(zhuǎn)換裝 置包括:CPU處理單元(1)、時(shí)間保持單元(2)、脈沖輸出電路(3)、主電源(4)和總線(5);其 中:CPU處理單元⑴為以微處理器為核心的控制器,其通過總線(5)與脈沖輸出電路(3) 相連接,用于通過總線(5)接收B碼輸入信號(hào);時(shí)間保持單元(2)為時(shí)間信號(hào)處理單元,其 與CPU處理單元(1)相連接,用于對(duì)1路輸入的B碼對(duì)時(shí)信號(hào)和1路輸出的脈沖對(duì)時(shí)信號(hào)進(jìn) 行時(shí)鐘同步;脈沖輸出電路(3)為B碼對(duì)時(shí)信號(hào)脈沖輸出電路,其輸出B碼對(duì)時(shí)脈沖信號(hào); 主電源⑷為本裝置的供電單元,其分別與CPU處理單元⑴和脈沖輸出電路(3)相連接; 總線(5)為CPU處理單元(1)的外部總線。
      2. 根據(jù)權(quán)利要求1所述的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置,其特征在 于:所述的B碼輸入信號(hào)為來自變電站GPS裝置的B碼對(duì)時(shí)信號(hào)。
      3. 根據(jù)權(quán)利要求1所述的將B碼對(duì)時(shí)信號(hào)轉(zhuǎn)換為脈沖對(duì)時(shí)信號(hào)的轉(zhuǎn)換裝置,其特征在 于:所述的CPU處理單元(1)的參考型號(hào)為Atmel的AVR mega系列、Microchip的PIC16 系列、Intel MCS-51系列或ARM系列單片機(jī)。
      【文檔編號(hào)】G05B19/042GK104216320SQ201410443539
      【公開日】2014年12月17日 申請(qǐng)日期:2014年9月2日 優(yōu)先權(quán)日:2014年9月2日
      【發(fā)明者】宋文慶, 張昌欽, 黃毅, 王斌, 劉琳, 張同剛, 畢根平 申請(qǐng)人:國(guó)家電網(wǎng)公司, 國(guó)網(wǎng)天津市電力公司, 保定鈺鑫電氣科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1