国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      具有中央處理器的數(shù)碼加工控制系統(tǒng)的制作方法

      文檔序號:11772940閱讀:523來源:國知局
      具有中央處理器的數(shù)碼加工控制系統(tǒng)的制作方法與工藝

      本發(fā)明涉及一種具有中央處理器的數(shù)碼加工控制系統(tǒng),尤其涉及應(yīng)用于高精、高速、全數(shù)字交流伺服驅(qū)動裝置中與集成電路板的具有中央處理器的數(shù)碼加工控制系統(tǒng)。



      背景技術(shù):

      數(shù)字交流伺服系統(tǒng)在許多高科技領(lǐng)域上都得到了廣泛的應(yīng)用,如數(shù)控機(jī)床、機(jī)器人、包裝設(shè)備、雷達(dá)、軍用武器隨動系統(tǒng)、航空航天以及變頻器等眾多領(lǐng)域中。隨著各個(gè)領(lǐng)域的飛速發(fā)展,對伺服系統(tǒng)的要求也日益嚴(yán)格,不同的應(yīng)用環(huán)境對伺服系統(tǒng)的性能要求也不盡相同。尤其在精密數(shù)控機(jī)床、機(jī)器人及雷達(dá)等系統(tǒng)中,對伺服系統(tǒng)又提出了許多特殊的要求:高速、高精度、高可靠性和較強(qiáng)的抗干擾能力。全數(shù)字控制因其自身高可靠性已成為伺服控制的發(fā)展方向。高性能微處理器和功率電子器件的發(fā)展為伺服控制的全數(shù)字化實(shí)現(xiàn)提供了條件?;谌珨?shù)字化的位置伺服系統(tǒng)要解決的關(guān)鍵問題是:(1)高性能驅(qū)動系統(tǒng)的實(shí)現(xiàn);(2)調(diào)節(jié)器的設(shè)計(jì),通過設(shè)計(jì)出合適的位置調(diào)節(jié)器,實(shí)現(xiàn)對永磁同步電機(jī)進(jìn)行精確定位,使定位精度,定位速度,位置響應(yīng)等指標(biāo)都能滿足伺服控制的要求。



      技術(shù)實(shí)現(xiàn)要素:

      本發(fā)明的目的是針對上述之缺陷,提供一種新的方便、安全、可靠、成本低的具有中央處理器的數(shù)碼加工控制系統(tǒng),并成功應(yīng)用于全數(shù)字交流伺服驅(qū)動裝置中。

      本發(fā)明為了實(shí)現(xiàn)上述技術(shù)目的,采用如下技術(shù)手段:

      一種具有中央處理器的數(shù)碼加工控制系統(tǒng),用于對交流伺服電機(jī)進(jìn)行數(shù)據(jù)采集及處理,再將處理后的數(shù)據(jù)經(jīng)由驅(qū)動電路輸出到所述交流伺服電機(jī),該裝置連接于交流伺服電機(jī)與驅(qū)動電路之間,所述具有中央處理器的數(shù)碼加工控制系統(tǒng)包括與所述交流伺服電機(jī)連接并用于采集交流伺服電機(jī)轉(zhuǎn)子角度和方向信息的集成電路板、與所述集成電路板連接并用于處理其所輸出的采集數(shù)據(jù)的中央處理單元、與所述中央處理單元及驅(qū)動電路分別連接、且用于處理所述中央處理單元輸出的差分?jǐn)?shù)據(jù)及將處理后的數(shù)據(jù)再輸出至驅(qū)動電路的處理器。

      所述處理器包括數(shù)字信號處理單元以及連接在所述中央處理單元與數(shù)字信號處理單元之間的時(shí)間控制電路模塊,所述時(shí)間控制電路模塊用于完成處理器與集成電路板串行通訊的時(shí)序控制。

      所述處理器還包括連接在所述中央處理單元與數(shù)字信號處理單元之間的解碼器,所述解碼器用于實(shí)現(xiàn)所述交流伺服電機(jī)控制算法以及集成電路板數(shù)據(jù)讀、寫、指令發(fā)送和數(shù)據(jù)解碼。

      所述處理器還包括連接在所述中央處理單元與數(shù)字信號處理單元之間的信息交換器,所述信息交換器用于實(shí)現(xiàn)所述具有中央處理器的數(shù)碼加工控制系統(tǒng)的通訊時(shí)基控制。

      所述處理器還包括連接在所述中央處理單元與數(shù)字信號處理單元之間的數(shù)據(jù)接收裝置,所述數(shù)據(jù)接收裝置用于接收由所述集成電路板傳輸來的數(shù)據(jù)。

      所述集成電路板包括有差分電路模塊,與所述中央處理單元相互對稱連接。

      與現(xiàn)有技術(shù)相比,本發(fā)明具有以下有益效果:處理器通過中央處理單元直接和集成電路板通訊,中間不需要專用通訊、解碼芯片,大大節(jié)約成本;在處理器中設(shè)置多個(gè)功能模塊,充分開發(fā)利用其潛力;利用處理器的串行通訊口后,能提供更安全、可靠的通訊功能,有利于系統(tǒng)穩(wěn)定工作。

      附圖說明

      圖1是本發(fā)明所揭示具有中央處理器的數(shù)碼加工控制系統(tǒng)的整體結(jié)構(gòu)方框示意圖;

      圖2是本發(fā)明集成電路板內(nèi)部差分電路模塊與中央處理單元連接關(guān)系示意圖。

      具體實(shí)施方式

      以下結(jié)合附圖和實(shí)施例進(jìn)一步詳細(xì)說明本發(fā)明所揭示的具有中央處理器的數(shù)碼加工控制系統(tǒng)。

      圖1揭示了本發(fā)明一個(gè)實(shí)施例中具有中央處理器的數(shù)碼加工控制系統(tǒng)的整體結(jié)構(gòu),其包括電動機(jī)1、集成電路板2、中央處理單元3、處理器4、驅(qū)動放大電路5;集成電路板2嵌入電動機(jī)1中,和電動機(jī)1同步運(yùn)轉(zhuǎn),從而獲得電動機(jī)1轉(zhuǎn)子角度和方向的信息;中央處理單元3連接在電動機(jī)1和處理器4之間,處理器4通過中央處理單元3直接和集成電路板通訊,中間不需要專用通訊、解碼芯片。

      圖2揭示了本發(fā)明一個(gè)實(shí)施例中集成電路板內(nèi)部差分電路模塊與中央處理單元連接關(guān)系,圖中adm485:差分信號放大器,sdat:串行數(shù)據(jù),srq:請求發(fā)送命令信號,de:控制adm485數(shù)據(jù)傳輸方向信號,scirxd:dsp接收數(shù)據(jù)端口,scitxd:dsp發(fā)送命令端口。圖中最左部為集成電路板2的內(nèi)部差分電路模塊21;差分電路模塊21和中央處理單元3各包括一片半雙工的串行數(shù)據(jù)傳輸方式的rs-485接口芯片adm485,adm485的sdat是數(shù)據(jù)輸出引腳,srq是數(shù)據(jù)輸入引腳,de是外部控制引腳,該腳受處理器4控制,當(dāng)de為高電平時(shí),sdat輸出數(shù)據(jù),當(dāng)de為低電平時(shí),數(shù)據(jù)從srq輸入;集成電路板2的內(nèi)部差分電路模塊21中的de受集成電路板2內(nèi)部的控制芯片所控制。

      本發(fā)明采用的技術(shù)原理如下:處理器4與集成電路板2的串行通訊及解碼方法的軟件架構(gòu)采用前后工作模式、半雙工的串行數(shù)據(jù)傳輸方式和rs-485接口標(biāo)準(zhǔn)。整個(gè)通訊和解碼工作是由四個(gè)功能模塊完成的。時(shí)間控制電路模塊負(fù)責(zé)控制差分電路模塊芯片的de信號,當(dāng)其為高電平時(shí),集成電路板可以接收外部指令;而當(dāng)為低電平時(shí),集成電路板可以向外部發(fā)送數(shù)據(jù)。定時(shí)器1下溢中斷服務(wù)程序是用來實(shí)現(xiàn)電機(jī)控制算法以及編碼器讀、寫指令發(fā)送和數(shù)據(jù)解碼等工作。數(shù)據(jù)接收工作則在串口數(shù)據(jù)接收中斷服務(wù)程序完成,為電機(jī)控制提供準(zhǔn)確、穩(wěn)定的參數(shù)信息。

      上述按串口通訊數(shù)據(jù)格式,當(dāng)其接受到一個(gè)字符時(shí)(包括1個(gè)起始位、8個(gè)數(shù)據(jù)位、1個(gè)停止位)便引發(fā)一次接受中斷,并置位相應(yīng)的中斷標(biāo)志位,當(dāng)中斷使能時(shí),便進(jìn)入相應(yīng)的中斷服務(wù)程序。在定時(shí)器1下溢中斷程序里周期性的讀、寫集成電路板,能完全保證dsp接收數(shù)據(jù)的完整性。cpu定時(shí)器2周期中斷服務(wù)程序則是用來作為通訊時(shí)基控制。dsp串行口數(shù)據(jù)接收中斷服務(wù)程序主要負(fù)責(zé)接收編碼器傳來的數(shù)據(jù)。

      與現(xiàn)有技術(shù)相比,本發(fā)明具有以下有益效果:處理器通過中央處理單元直接和集成電路板通訊,中間不需要專用通訊、解碼芯片,大大節(jié)約成本;在處理器中設(shè)置多個(gè)功能模塊,充分開發(fā)利用其潛力;利用處理器的串行通訊口后,能提供更安全、可靠的通訊功能,有利于系統(tǒng)穩(wěn)定工作。

      以上所揭露的僅為本發(fā)明的優(yōu)選實(shí)施例而已,當(dāng)然不能以此來限定本發(fā)明之權(quán)利范圍,因此依本發(fā)明申請專利范圍所作的等同變化,仍屬本發(fā)明所涵蓋的范圍。



      技術(shù)特征:

      技術(shù)總結(jié)
      本發(fā)明一種具有中央處理器的數(shù)碼加工控制系統(tǒng),其包括集成電路板、中央處理單元、處理器,所述處理器用于處理所述中央處理單元輸出的差分?jǐn)?shù)據(jù),處理后的數(shù)據(jù)再輸出至驅(qū)動電路。本發(fā)明中處理器通過中央處理單元直接和集成電路板通訊,中間不需要專用通訊、解碼芯片,大大節(jié)約成本;利用處理器的串行通訊口后,能提供更安全、可靠的通訊功能,有利于系統(tǒng)穩(wěn)定工作。

      技術(shù)研發(fā)人員:劉三水
      受保護(hù)的技術(shù)使用者:劉三水
      技術(shù)研發(fā)日:2016.04.06
      技術(shù)公布日:2017.10.20
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
      1