本發(fā)明涉及集成電路,特別是涉及一種嵌入式芯片的待機電源控制電路和嵌入式芯片。
背景技術(shù):
1、嵌入式芯片在處于待機模式下時,除了低功耗管理電路之外的其他電路都能夠正常掉電,在先進工藝中嵌入式芯片內(nèi)部的低功耗管理電路的功耗很小,但是嵌入式芯片內(nèi)電源模塊的功耗很高,隨著工藝越先進,嵌入式芯片內(nèi)電源模塊的功耗占比就會越高,導(dǎo)致嵌入式芯片內(nèi)部的低功耗管理電路和嵌入式芯片內(nèi)部的電源模塊的功耗非常不平衡,因此降低嵌入式芯片內(nèi)部的電源模塊的功耗對于先進工藝的嵌入式芯片來說極其重要。
2、傳統(tǒng)降低功耗的做法一般是優(yōu)化電源模塊本身的電路結(jié)構(gòu),僅僅能夠達到某一個具體的漏電值,但是此方法無法滿足先進工藝下的嵌入式芯片在待機模式下降低功耗的需求。
技術(shù)實現(xiàn)思路
1、為了解決上述問題,本發(fā)明提供了一種嵌入式芯片的待機電源控制電路和嵌入式芯片,具體技術(shù)方案如下:
2、在一些實施方式中,本發(fā)明提供一種嵌入式芯片的待機電源控制電路,包括:
3、電壓轉(zhuǎn)換電路,一端連接所述嵌入式芯片的外部電源,以接收外部電壓,一端連接所述嵌入式芯片的低功耗管理電路,另一端連接所述嵌入式芯片的電源管理電路,其中,所述電壓轉(zhuǎn)換電路將外部電壓轉(zhuǎn)換成內(nèi)核電壓,為所述低功耗管理電路供電;
4、所述低功耗管理電路,用于在所述嵌入式芯片處于待機狀態(tài)時輸出低功耗指示信號;
5、所述電源管理電路,用于在所述嵌入式芯片中監(jiān)測內(nèi)核電壓并且根據(jù)對應(yīng)電壓狀態(tài)完成對所述電壓轉(zhuǎn)換電路的開關(guān)控制;其中,一端連接所述電壓轉(zhuǎn)換電路,包含所述電壓轉(zhuǎn)換電路輸出的內(nèi)核電壓和所述電壓轉(zhuǎn)換電路的開關(guān),一端連接所述低功耗管理電路,接收來自低功耗管理電路的低功耗指示信號;
6、電壓比較電路,一端連接所述電壓轉(zhuǎn)換電路,以監(jiān)測所述電壓轉(zhuǎn)換電路輸出的內(nèi)部電壓,在所述內(nèi)部電壓低于下限閾值時輸出下限閾值觸發(fā)信號,或,在所述內(nèi)部電壓高于上限閾值時輸出上限閾值觸發(fā)信號;
7、所述電源管理電路,一端連接所述電壓比較電路,另一端連接所述電壓轉(zhuǎn)換電路,以在接收到所述下限閾值觸發(fā)信號時輸出電源開啟信號至所述電壓轉(zhuǎn)換電路,或,以在接收到所述上限閾值觸發(fā)信號時輸出電源關(guān)閉信號至所述電壓轉(zhuǎn)換電路;
8、所述電壓轉(zhuǎn)換電路,還用于接收所述電源關(guān)閉信號以停止為所述低功耗管理電路供電。
9、在一些實施方式中,所述電壓轉(zhuǎn)換電路還用于在接收到所述電源開啟信號時為所述低功耗管理電路供電,或,在接收到所述電源關(guān)閉信號時停止為所述低功耗管理電路供電。
10、在一些實施方式中,所述低功耗管理電路,包括:
11、有限狀態(tài)機,用于接收所述嵌入式芯片發(fā)送的低功耗命令;
12、d觸發(fā)器,與所述有限狀態(tài)機連接,用于基于所述低功耗命令觸發(fā)輸出所述低功耗指示信號。
13、在一些實施方式中,本申請還提供一種嵌入式芯片,包括所述一種嵌入式芯片的待機電源控制電路。
14、在一些實施方式中,所述待機電源控制電路集成于所述嵌入式芯片中。
15、在一些實施方式中,所述待機電源控制電路與所述嵌入式芯片的主控電路連接,用于接收所述主控電路在待機狀態(tài)下輸出的低功耗命令,以使得所述待機電源控制電路進入低功耗管理狀態(tài)。
16、在一些實施方式中,本發(fā)明還提供一種嵌入式芯片的待機電源控制方法,包括:
17、通過電壓轉(zhuǎn)換電路接收外部電壓,并將外部電壓轉(zhuǎn)換成內(nèi)部電壓為低功耗管理電路和內(nèi)核電路供電;
18、通過所述低功耗管理電路在所述嵌入式芯片處于待機狀態(tài)時輸出低功耗指示信號;
19、通過電壓比較電路監(jiān)測所述電壓轉(zhuǎn)換電路輸出的內(nèi)部電壓,在所述內(nèi)部電壓低于下限閾值時輸出下限閾值觸發(fā)信號,或,在所述內(nèi)部電壓高于上限閾值時輸出上限閾值觸發(fā)信號;
20、利用電源開關(guān)管理電路在接收到所述下限閾值觸發(fā)信號時輸出電源開啟信號至所述電壓轉(zhuǎn)換電路,或,在接收到所述上限閾值觸發(fā)信號時輸出電源關(guān)閉信號至所述電壓轉(zhuǎn)換電路;
21、通過所述電壓轉(zhuǎn)換電路接收所述電源關(guān)閉信號以停止為所述低功耗管理電路供電。
22、在一些實施方式中,還包括:通過所述電壓轉(zhuǎn)換電路在接收到所述電源開啟信號時為所述低功耗管理電路供電,或,在接收到所述電源關(guān)閉信號時停止為所述低功耗管理電路供電。
23、本發(fā)明提供的一種嵌入式芯片的待機電源控制電路至少具有以下有益效果:
24、本申請的待機電源控制電路能夠在保持低功耗的情況下為低功耗管理電路供電,使得整個嵌入式芯片能夠正常運行。
1.一種嵌入式芯片的待機電源控制電路,其特征在于,包括:
2.根據(jù)權(quán)利要求1所述的一種嵌入式芯片的待機電源控制電路,其特征在于,所述電壓轉(zhuǎn)換電路還用于在接收到所述電源開啟信號時為所述低功耗管理電路供電,或,在接收到所述電源關(guān)閉信號時停止為所述低功耗管理電路供電。
3.根據(jù)權(quán)利要求1~2中任一項所述的一種嵌入式芯片的待機電源控制電路,其特征在于,所述低功耗管理電路,包括:
4.一種嵌入式芯片,其特征在于,包括如權(quán)利要求1~3中任一項所述一種嵌入式芯片的待機電源控制電路。
5.根據(jù)權(quán)利要求4所述的一種嵌入式芯片,其特征在于,所述待機電源控制電路集成于所述嵌入式芯片中。
6.根據(jù)權(quán)利要求5所述的一種嵌入式芯片,其特征在于,所述待機電源控制電路與所述嵌入式芯片的主控電路連接,用于接收所述主控電路在待機狀態(tài)下輸出的低功耗命令,以使得所述待機電源控制電路進入低功耗管理狀態(tài)。
7.一種嵌入式芯片的待機電源控制裝置,其特征在于,包括如權(quán)利要求4~6中任一項所述的一種嵌入式芯片。
8.一種嵌入式芯片的待機電源控制方法,其特征在于,應(yīng)用如權(quán)利要求1~3中任一項所述的嵌入式芯片的待機電源控制電路,包括:
9.根據(jù)權(quán)利要求8所述的一種嵌入式芯片的待機電源控制方法,其特征在于,通過所述電壓轉(zhuǎn)換電路在接收到所述電源開啟信號時為所述低功耗管理電路供電,或,在接收到所述電源關(guān)閉信號時停止為所述低功耗管理電路供電。