專利名稱:利用系統(tǒng)板上的cpu進(jìn)行集中控制處理的方法
所屬領(lǐng)域本發(fā)明涉及一種通信設(shè)備中的控制處理方式,確切地說,涉及一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,屬于數(shù)字信息傳輸中的通信控制和通信處理的技術(shù)領(lǐng)域。
背景技術(shù):
目前,在整個通信產(chǎn)品中,整個設(shè)備系統(tǒng)的控制和管理是利用網(wǎng)管、命令行、點(diǎn)對點(diǎn)(PTP,point to point)方式通過主控軟件來完成下發(fā)配置、查詢告警性能、進(jìn)行復(fù)用段倒換等一系列功能。這些功能的實(shí)現(xiàn),不僅需要計(jì)算機(jī)終端與系統(tǒng)控制板主CPU之間進(jìn)行協(xié)議通信,而且要求系統(tǒng)控制板將相應(yīng)的控制信息下發(fā)到各個單板,并能夠從各個單板獲取信息。其采用的主要通信方法是郵箱通信。
參見圖1,傳統(tǒng)通信設(shè)備中的系統(tǒng)控制板主CPU是通過各個單板上的郵箱(即雙端口RAM)與各個單板接口的。主CPU的數(shù)據(jù)總線、地址總線(圖中用粗實(shí)線10表示之)以及讀寫信號和郵箱片選的控制信號線(圖中用細(xì)實(shí)線20表示之)分別與各個單板上的郵箱相連接,以便能夠?qū)⑸鲜龈鞣N信號經(jīng)過驅(qū)動后送至各個單板上的郵箱。其處理方式是將各個單板上的郵箱作為一個外設(shè)芯片,通過對各個郵箱寄存器進(jìn)行讀寫操作而與各個單板進(jìn)行通信。系統(tǒng)控制板主CPU輸出一個郵箱的片選信號,該設(shè)備系統(tǒng)中所有的單板都共用該郵箱片選信號;并在片選有效時(shí),其高位地址與各個槽位的單板標(biāo)識符ID(identifier)進(jìn)行譯碼,譯碼輸出激活該單板郵箱的主控側(cè)接口,而低位地址輸出作為該被激活的郵箱地址,在主控CPU讀或?qū)懼芷跁r(shí),通過數(shù)據(jù)線對該激活郵箱進(jìn)行從郵箱讀取數(shù)據(jù)和往郵箱寫入數(shù)據(jù)的相應(yīng)操作。
為了保證系統(tǒng)控制板在正常工作狀態(tài)下,不被各個單板上的郵箱頻繁發(fā)出的中斷搞亂狀態(tài),一般采用系統(tǒng)控制板定時(shí)輪詢每個槽位的單板上郵箱的中斷地址;此時(shí)讀出的數(shù)據(jù)線的值,即為該槽位單板上的郵箱中斷信息。單板側(cè)對郵箱的處理則是采用對部分地址譯碼而得到對應(yīng)單板上的郵箱片選信號,從而激活該郵箱單板側(cè)接口;再通過另一部分地址線的輸出作為該單板的郵箱地址,在寫周期或讀周期到來時(shí),通過數(shù)據(jù)線寫入和讀取郵箱數(shù)據(jù)。
各個單板在向系統(tǒng)控制板上報(bào)數(shù)據(jù)時(shí),首先輸出地址信號,通過高位地址譯碼輸出郵箱片選信號而選擇郵箱,再通過低位地址選擇郵箱地址,在每個單板寫周期到來時(shí),將向系統(tǒng)控制板輸出的數(shù)據(jù)寫入郵箱。系統(tǒng)控制板則周期性地輸出郵箱片選、每個槽位單板郵箱的中斷地址和讀中斷周期信號,一旦讀到中斷信息,便及時(shí)響應(yīng)中斷,讀取該郵箱里的數(shù)據(jù);否則,不響應(yīng)中斷,繼續(xù)輪詢下一個槽位單板郵箱的中斷地址。
系統(tǒng)控制板下發(fā)數(shù)據(jù)到單板時(shí),也是首先輸出主控側(cè)的郵箱片選信號,在片選有效時(shí),高位地址與各個槽位中的單板標(biāo)識符ID進(jìn)行譯碼,兩者相符合時(shí)輸出信號激活該郵箱,并通過低位地址作為所激活的郵箱地址,在每個系統(tǒng)控制板寫周期到來時(shí),將向單板輸出的數(shù)據(jù)寫入該郵箱。且在數(shù)據(jù)寫完后,又將該郵箱單板側(cè)的中斷寄存器置位,該中斷寄存器直接向單板CPU輸出信號,請求進(jìn)行中斷處理。在單板輪詢中斷操作時(shí),查詢得到該中斷請求信號,單板響應(yīng)中斷,CPU輸出地址信號,通過高位地址譯碼得到郵箱片選,其低位地址作為郵箱地址,在讀周期到來時(shí)順序讀出系統(tǒng)控制板送來的數(shù)據(jù),并根據(jù)命令協(xié)議進(jìn)行處理。
這種現(xiàn)有技術(shù)的缺點(diǎn)是(1)現(xiàn)有的控制和處理技術(shù)屬于分散式控制。盡管系統(tǒng)控制板設(shè)有主CPU,但是,各個單板也設(shè)有自己的CPU和獨(dú)立的單板軟件,在系統(tǒng)控制板與單板兩者的通信上,必須要藉助郵箱間接完成之。因此,每塊單板都要設(shè)置CPU、存放基本引導(dǎo)程序的BOOTROM和雙端口的RAM。不僅芯片器件成本大幅增加,還導(dǎo)致每塊單板的面積較大和電路布圖復(fù)雜,致使整個設(shè)備的體積較大、制造成本較高和工作可靠性降低。(2)因?yàn)楦鱾€單板存在著處理任務(wù)的中斷等級的優(yōu)先差異,使得各個單板的告警信息、命令配置等處理存在不能及時(shí)得到響應(yīng)或完成的可能性。(3)通過郵箱來完成通信的方法存在有一定的不可靠性,一旦郵箱發(fā)生損害,將直接導(dǎo)致通信失??;因?yàn)橄到y(tǒng)控制板將無法輪詢到中斷請求、性能告警等事件。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,該方法改變了現(xiàn)有通信設(shè)備中的控制方式,使得每塊單板上的芯片器件減少,其面積也相應(yīng)減小,從而使得整個設(shè)備的電路結(jié)構(gòu)簡單,體積減小,成本降低,處理任務(wù)及時(shí),以及工作可靠性提高。
本發(fā)明的目的是這樣實(shí)現(xiàn)的一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于該方法包括下列操作步驟(1)該系統(tǒng)控制板上的CPU向該系統(tǒng)中的每個單板提供CPU總線,系統(tǒng)控制板還為每一個單板分別設(shè)置單板在位線和片選信號線;(2)在該系統(tǒng)中對每一個槽位的單板分配一個地址;(3)藉助所述的CPU總線、單板在位線和片選信號線的各種組合,該系統(tǒng)控制板上的CPU對該系統(tǒng)中的所有單板進(jìn)行集中控制處理;各個單板則通過向系統(tǒng)控制板上的CPU發(fā)出中斷或告警信號,請求控制處理。
所述的CPU總線包括有地址總線、數(shù)據(jù)總線、寫信號線、讀信號線和接口-集成電路I2C總線。
所述的地址總線中的高位地址在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD,Complex Programmable Logical Device)中進(jìn)行譯碼,輸出送往各個單板的片選信號。
所述的地址總線中的低位地址用于識別各個單板中的不同寄存器。
當(dāng)系統(tǒng)控制板對某一個單板進(jìn)行讀寫操作時(shí),首先分析讀寫操作命令中的地址區(qū)間,然后由高位地址產(chǎn)生對應(yīng)單板的片選信號,由低位地址識別需要操作的寄存器,同時(shí)讀信號或者寫信號有效,完成對該單板的讀寫操作。
所述的系統(tǒng)控制板為每一個單板分別設(shè)置的各個單板在位信號線的電平值都被存儲在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD,ComplexProgrammable Logical Device)中的一個內(nèi)部寄存器,系統(tǒng)控制板的CPU定時(shí)訪問該寄存器,讀取該寄存器的電平值來獲知對應(yīng)的單板是否離線或在位。
所述的單板在位信號線的電平值被設(shè)定為低電平有效時(shí),該信號為低電平表示單板在位,信號為高電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻上拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)下拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成低電平。
所述的單板在位信號線的電平值被設(shè)定為高電平有效時(shí),該信號為高電平表示單板在位,信號為低電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻下拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)上拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成高電平。
所述的步驟(3)中各個單板向系統(tǒng)控制板上的CPU發(fā)出的中斷信號可使用電平中斷,或者脈沖沿中斷。
在系統(tǒng)中的各個單板上分別設(shè)置有中斷狀態(tài)寄存器和中斷屏蔽寄存器,前者實(shí)時(shí)反映該單板的電平中斷線的電平狀態(tài),后者屏蔽該單板的中斷信號。
通過對各個單板進(jìn)行分組和對地址總線、數(shù)據(jù)總線和控制總線進(jìn)行相應(yīng)的分組,可對各個單板進(jìn)行分組控制處理。
本發(fā)明方法的技術(shù)特點(diǎn)是由一塊系統(tǒng)控制板的CPU來集中控制處理整個通信設(shè)備系統(tǒng)的運(yùn)行,該系統(tǒng)控制板的CPU通過背板向系統(tǒng)中其他所有單板提供包括有地址總線、數(shù)據(jù)總線、寫信號線、讀信號線和I2C總線的CPU總線,另外還為每一塊單板分別提供單板在位線和片選信號線,通過上述信號線的合理配合對系統(tǒng)中所有單板實(shí)現(xiàn)控制和處理。而該系統(tǒng)中其他各個單板的中斷請求、中斷處理、告警信息、配置命令等也均由該系統(tǒng)控制板來集中處理。
本發(fā)明方法的優(yōu)點(diǎn)是(1)本發(fā)明完全改變了傳統(tǒng)通信設(shè)備控制系統(tǒng)中采用郵箱或者485通信方式的分散式控制處理方式,而是采用一種集中控制處理方式。整個設(shè)備系統(tǒng)只有系統(tǒng)控制板上的一塊CPU芯片,所有的單板軟件與系統(tǒng)控制板的軟件一起集成為系統(tǒng)的主機(jī)軟件,并且全部集中放置在系統(tǒng)控制板,由該系統(tǒng)控制板的CPU統(tǒng)一控制處理。各個單板與系統(tǒng)控制板之間直接完成通信,不需要郵箱,控制方式簡單。在完成的功能及業(yè)務(wù)處理能力不變的情況下,本發(fā)明的經(jīng)濟(jì)效益直接體現(xiàn)在為每個單板節(jié)約了CPU、BOOTROM和雙端口RAM等多個芯片,使得其單板面積較傳統(tǒng)的同類性能通信設(shè)備減小很多,因此,整個設(shè)備的結(jié)構(gòu)更加簡單、緊湊,體積減小,生產(chǎn)成本降低。(2)本發(fā)明中單板軟件與系統(tǒng)控制板的軟件一起集成為系統(tǒng)的主機(jī)軟件,并且集中放置在系統(tǒng)控制板上,簡化了單板軟件與系統(tǒng)控制板軟件之間的通信,降低了兩者之間通信的不可靠性。同時(shí),各個單板的電路簡化,也有利于提高整個系統(tǒng)的工作可靠性。(3)本發(fā)明摒棄郵箱,除了不必?fù)?dān)心因郵箱損壞而導(dǎo)致通信失敗之外,還因其各個單板在上報(bào)中斷、告警信息時(shí)都是直接面向系統(tǒng)控制板的CPU,使得處理任務(wù)的及時(shí)性得到保證??傊?,本發(fā)明的方法在高性能集成型的通信設(shè)備中具有很好的應(yīng)用前景。
圖1是目前使用的傳統(tǒng)通信裝置的控制方式示意圖。
圖2是本發(fā)明利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法流程圖。
圖3是本發(fā)明利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的結(jié)構(gòu)示意圖。
圖4是本發(fā)明系統(tǒng)控制板與單板上的單板在位線電平檢測示意圖。
圖5是本發(fā)明利用系統(tǒng)板上的CPU進(jìn)行擴(kuò)展式集中控制處理的結(jié)構(gòu)示意圖。
具體實(shí)施例方式
參見圖2和圖3,本發(fā)明是一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,該方法包括下列操作步驟(1)該系統(tǒng)控制板上的CPU通過背板向該系統(tǒng)中的所有各個單板A、B、...N提供CPU總線,該CPU總線包括有地址總線1、數(shù)據(jù)總線2、寫信號線3、讀信號線4和I2C(Interface-Integrated Circuit)總線5(參見圖3);系統(tǒng)控制板還為每一個單板分別設(shè)置單板在位線和片選信號線(圖3中未示),這兩種信號線是針對每個單板獨(dú)立設(shè)置的;(2)在該系統(tǒng)中通過軟件對每一個槽位的單板分配一個地址;(3)藉助上述的CPU總線、單板在位線和片選信號線的各種合理組合,該系統(tǒng)控制板上的CPU對該系統(tǒng)中的所有單板進(jìn)行集中控制處理;各個單板則通過向系統(tǒng)控制板上的CPU發(fā)出中斷或告警信號,請求控制處理。
在本發(fā)明方法中,系統(tǒng)控制板CPU對該系統(tǒng)中的各個單板進(jìn)行讀寫操作的實(shí)現(xiàn)過程相當(dāng)簡單首先,地址總線中的高位地址在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD,Complex Programmable Logical Device)中進(jìn)行譯碼,輸出送往各個單板的片選信號;且該片選信號與步驟(2)中對每一個槽位的單板所分配的地址是對應(yīng)的。當(dāng)系統(tǒng)控制板需要對某一個單板進(jìn)行讀寫操作時(shí),系統(tǒng)控制板中的CPU首先分析讀寫操作命令中的地址區(qū)間,然后由地址總線中的高位地址產(chǎn)生對應(yīng)單板的片選信號,由低位地址識別對該單板的哪個寄存器進(jìn)行操作,同時(shí)向系統(tǒng)控制板下發(fā)讀信號或者寫信號有效的操作命令,就可完成對該單板的讀寫操作,實(shí)現(xiàn)集中控制和通信。
系統(tǒng)中各個單板發(fā)出的中斷請求、中斷處理、告警信號和配置命令等,也都均由系統(tǒng)控制板上的CPU來識別和處理。其具體方法是由系統(tǒng)控制板為每一個單板分別設(shè)置一個單板在位信號線,所有的單板在位信號線的電平值都被存儲在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD,Complex ProgrammableLogical Device)中的一個內(nèi)部寄存器,系統(tǒng)控制板的CPU定時(shí)訪問該寄存器,讀取該寄存器的電平值來獲知哪一個單板是否離線或在位,進(jìn)而獲知上述的中斷請求、中斷處理、告警信號或配置命令等信號是由哪一個單板發(fā)出的。
其中單板在位信號線的電平值設(shè)定為低電平有效時(shí),該信號為低電平表示單板在位,信號為高電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻上拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)下拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成低電平。
參見圖4,在系統(tǒng)控制板上的單板在位線ONLINE是通過1K電阻上拉的,而在其他單板上的單板在位線ONLINE是通過33歐電阻下拉的。在不插入其他單板時(shí),由于系統(tǒng)控制板的1K電阻上拉,該單板在位線處于高電平;只要插入某一個單板,其上的33歐強(qiáng)下拉電阻就會立即強(qiáng)制該單板在位線ONLINE的電位變成低電平。
誠然,單板在位信號線的電平值也可以設(shè)定為高電平有效,即該信號為高電平表示單板在位,信號為低電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻下拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)上拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成高電平。
在步驟(3)中各個單板向系統(tǒng)控制板上的CPU發(fā)出的中斷信號有兩種類型電平中斷,或脈沖沿中斷,可以根據(jù)實(shí)際需要選擇其中之一。當(dāng)單板中斷信號(即電平中斷或者沿中斷)從高電平跳變?yōu)榈碗娖剑蛘叱霈F(xiàn)低電平脈沖,則表示有中斷產(chǎn)生。在CPU響應(yīng)中斷之前,該中斷信號保持為低電平。在系統(tǒng)中的各個單板上分別設(shè)置有中斷狀態(tài)寄存器和中斷屏蔽寄存器,前者實(shí)時(shí)反映該單板電平中斷線的電平狀態(tài),后者屏蔽中斷信號。中斷屏蔽寄存器屏蔽某個中斷時(shí),該中斷有效將不產(chǎn)生脈沖沿中斷信號,也不置位中斷狀態(tài)寄存器的相應(yīng)數(shù)據(jù)位。一旦出現(xiàn)中斷電平的跳變,本發(fā)明的CPU就快速響應(yīng)中斷,運(yùn)行中斷服務(wù)程序,讀中斷狀態(tài)寄存器,同時(shí)置脈沖沿中斷為高電平,即清除中斷。
參見圖5,本發(fā)明的方法還可以通過對各個單板進(jìn)行分組和對地址總線、數(shù)據(jù)總線和控制總線進(jìn)行相應(yīng)的分組,對各個單板進(jìn)行分組控制處理。這樣就可以集中控制更多的單板。例如在圖5中將32個單板分為A、B、...、H共8組,每一組都有4個單板a、b、c、d。該系統(tǒng)控制板上的CPU通過背板向該系統(tǒng)中的所有各個單板分組A、B、...H提供地址總線1、數(shù)據(jù)總線2、寫信號線3、讀信號線4和I2C總線5,每個單板分組A、B、...H又將上述各個地址總線1、數(shù)據(jù)總線2、寫信號線3、讀信號線4和I2C總線5分別連接到每個分組中的4個單板a、b、c、d。這種擴(kuò)展方式對各個分組的每個單板的控制處理方式和前面所述的控制處理方式完全相同,故不再詳述。當(dāng)然,擴(kuò)展分組時(shí),需要注意CPU的處理能力。
權(quán)利要求
1.一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于該方法包括下列操作步驟(1)該系統(tǒng)控制板上的CPU向該系統(tǒng)中的每個單板提供CPU總線,系統(tǒng)控制板還為每一個單板分別設(shè)置單板在位線和片選信號線;(2)在該系統(tǒng)中對每一個槽位的單板分配一個地址;(3)藉助所述的CPU總線、單板在位線和片選信號線的各種組合,該系統(tǒng)控制板上的CPU對該系統(tǒng)中的所有單板進(jìn)行集中控制處理;各個單板則通過向系統(tǒng)控制板上的CPU發(fā)出中斷或告警信號,請求控制處理。
2.根據(jù)權(quán)利要求1所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的CPU總線包括有地址總線、數(shù)據(jù)總線、寫信號線、讀信號線和接口-集成電路I2C總線。
3.根據(jù)權(quán)利要求2所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的地址總線中的高位地址在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD)中進(jìn)行譯碼,輸出送往各個單板的片選信號。
4.根據(jù)權(quán)利要求2所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的地址總線中的低位地址用于識別各個單板中的不同寄存器。
5.根據(jù)權(quán)利要求3或4所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于當(dāng)系統(tǒng)控制板對某一個單板進(jìn)行讀寫操作時(shí),首先分析讀寫操作命令中的地址區(qū)間,然后由高位地址產(chǎn)生對應(yīng)單板的片選信號,由低位地址識別需要操作的寄存器,同時(shí)讀信號或者寫信號有效,完成對該單板的讀寫操作。
6.根據(jù)權(quán)利要求1所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的系統(tǒng)控制板為每一個單板分別設(shè)置的各個單板在位信號線的電平值都被存儲在系統(tǒng)控制板上的復(fù)雜可編程邏輯器件(CPLD)中的一個內(nèi)部寄存器,系統(tǒng)控制板的CPU定時(shí)訪問該寄存器,讀取該寄存器的電平值來獲知對應(yīng)的單板是否離線或在位。
7.根據(jù)權(quán)利要求6所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的單板在位信號線的電平值被設(shè)定為低電平有效時(shí),該信號為低電平表示單板在位,信號為高電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻上拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)下拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成低電平。
8.根據(jù)權(quán)利要求6所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的單板在位信號線的電平值被設(shè)定為高電平有效時(shí),該信號為高電平表示單板在位,信號為低電平表示單板離線;此時(shí),在系統(tǒng)控制板上該單板在位信號線是通過電阻下拉,而在該系統(tǒng)中的其他各個單板上是通過電阻強(qiáng)上拉,即當(dāng)某個單板在位時(shí),該單板在位線將被強(qiáng)制拉成高電平。
9.根據(jù)權(quán)利要求1所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于所述的步驟(3)中各個單板向系統(tǒng)控制板上的CPU發(fā)出的中斷信號可使用電平中斷,或者脈沖沿中斷。
10.根據(jù)權(quán)利要求9所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于在系統(tǒng)中的各個單板上分別設(shè)置有中斷狀態(tài)寄存器和中斷屏蔽寄存器,前者實(shí)時(shí)反映該單板的電平中斷線的電平狀態(tài),后者屏蔽該單板的中斷信號。
11.根據(jù)權(quán)利要求1所述的利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,其特征在于通過對各個單板進(jìn)行分組和對地址總線、數(shù)據(jù)總線和控制總線進(jìn)行相應(yīng)的分組,可對各個單板進(jìn)行分組控制處理。
全文摘要
一種利用系統(tǒng)板上的CPU進(jìn)行集中控制處理的方法,至少包括下列操作步驟(1)該系統(tǒng)控制板上的CPU向該系統(tǒng)中的所有各個單板提供CPU總線,系統(tǒng)控制板還為每一個單板分別設(shè)置單板在位線和片選信號線;(2)在該系統(tǒng)中對每一個槽位的單板分配一個地址;(3)藉助所述的CPU總線、單板在位線和片選信號線的各種組合,該系統(tǒng)控制板上的CPU對該系統(tǒng)中的所有單板進(jìn)行集中控制處理;各個單板則通過向系統(tǒng)控制板上的CPU發(fā)出中斷或告警信號,請求控制處理。該方法改變了現(xiàn)有通信設(shè)備中的控制方式,使得每一個單板上的芯片器件減少,其面積也相應(yīng)減小,整個設(shè)備的電路結(jié)構(gòu)簡單,體積減小,成本降低,處理任務(wù)及時(shí),以及工作可靠性提高。
文檔編號G06F13/20GK1484159SQ02130940
公開日2004年3月24日 申請日期2002年9月19日 優(yōu)先權(quán)日2002年9月19日
發(fā)明者李德軍, 穆小寶 申請人:華為技術(shù)有限公司