專利名稱:記憶卡的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種存儲器,尤指一種記憶卡。
如習(xí)見一種《快閃電子式可抹只讀存儲器系統(tǒng)》(FLASH EEPROMSYSTEM,美國專利第5,602,987號),請參閱
圖1所示,該習(xí)知技術(shù)主要提供一種連接計算機主機系統(tǒng)的記憶卡的內(nèi)存系統(tǒng),其藉由快閃電子式可抹只讀存儲器系統(tǒng)(FLASH EEPROM ARRAY)33連接控制器(CONTROLLER)31構(gòu)成一組非揮發(fā)性內(nèi)存(Non-Volatile Memory)29,再架構(gòu)至少一組輸入輸出裝置(I/O DEVICE)27,該輸入輸出裝置27藉由系統(tǒng)總線(SYSTEM BUS)23連接計算機系統(tǒng)的微處理器(MICRO-PROCESSOR)21及隨機存取內(nèi)存(R.A.M.)25,以維持大量存取演算循環(huán)的正確性;該習(xí)知技術(shù)的主要缺點在于無法符合高速傳輸及共通性的需求。
再如習(xí)見一種《具有USB接口的快閃記憶碟結(jié)構(gòu)》(Architecturefor a universal serial bus-based PC flashdisk,美國專利第6,148,354號),請參閱圖2所示,該習(xí)知技術(shù)主要于快閃組件(FlashComponents)58與USB連接器(USB Connector)52之間串聯(lián)一連接接口64,該連接接口64包括一USB邏輯/物理接口(USBLogical/Physical Interface)66及一USB功能接口(USB FunctionInterface)68,USB功能接口68將訊號傳輸經(jīng)由應(yīng)用封包轉(zhuǎn)換器(Application Packet Extractor)70、應(yīng)用指令解釋器((ApplicationCommand Interpreter)72、地址解析器(Address Resolver)74、資料及狀態(tài)操作器(Data And Status Handler)76、內(nèi)存技術(shù)驅(qū)動程序(MTD)78處理后,傳送至快閃組件58,藉由上述構(gòu)件,構(gòu)成一可存取及可刪除的快閃記憶模塊;該習(xí)知技術(shù)主要缺點在于僅能與計算機連接,無法滿足終端設(shè)備對終端設(shè)備間,點對點(Peer To Peer)的網(wǎng)絡(luò)連結(jié)架構(gòu),無法達到資源共享的目的。
另可見一種《具有雙接口的記憶卡及其轉(zhuǎn)換模塊》(臺灣新型專利公告),請參閱圖3所示,其包括有一內(nèi)存組及一與前述內(nèi)存組連接的微控單元,其中該微控單元同時具有一USB接口及一HOST接口,該USB接口與計算機聯(lián)機,以便計算機對記憶卡讀寫資料,又HOST接口則供安裝記憶卡的相關(guān)產(chǎn)品聯(lián)機,以讀寫記錄資料;綜觀該習(xí)知結(jié)構(gòu)特點在于藉由其轉(zhuǎn)換模塊與計算機連接,可直接進行資料讀寫,提高讀寫速度,然而,該結(jié)構(gòu)仍未能跳脫傳統(tǒng)卡片閱讀機模式,亦即,其轉(zhuǎn)換模塊仍具有記憶卡選擇性,不同記憶卡必須搭配不同轉(zhuǎn)換模塊方能與計算機系統(tǒng)連接。
為實現(xiàn)上述目的,本實用新型的解決方案為一種記憶卡,其主要包括一記憶卡本體;一控制芯片;一記憶芯片;一記憶卡接口,與前述控制芯片連接;一連接接口,與前述記憶芯片連接;該記憶卡本體、控制芯片、記憶芯片、記憶卡接口、連接接口具有電性連接。
所述的控制芯片包括一記憶卡控制器、一快閃控制器單元、一低電壓差動訊號傳輸功能接口、一低電壓差動訊號傳輸邏輯/物理接口、一低電壓差動訊號傳輸控制器。
所述的記憶芯片由復(fù)數(shù)閃存組成。
所述的記憶芯片由復(fù)數(shù)只讀存儲器組成。
所述的連接接口為萬用串行總線(USB)或電子電機工程師協(xié)會(IEEE)制定的標準系列連接接口。
所述的記憶卡,其記憶卡本體與連接接口相互樞接,該連接接口以該軸體為圓心翻轉(zhuǎn)。
采用上述結(jié)構(gòu)后,由于該記憶卡控制芯片具有雙接口傳輸功能,可達到一記憶卡有兩種傳輸功能,可以更便利達到與多種電子終端產(chǎn)品相互連通的共通性,其萬用串行總線(USB)或電子電機工程師協(xié)會(IEEE)制定的1394標準系列連接接口,可突破傳統(tǒng)記憶卡的傳輸速度,達到快速傳輸及方便性;可節(jié)省配置卡片閱讀機的成本,符合經(jīng)濟需求;不必配合卡片閱讀機,體積輕巧、攜帶方便。
再同時參閱圖5至圖7,于該本體86內(nèi)設(shè)有電路板81,前述記憶卡接口84及連接接口85均電連該電路板81,于該電路板81上設(shè)有一控制芯片82與記憶卡接口84相連,以及至少一記憶芯片83與控制芯片82、連接接口85相連,前述該控制芯片82包括一記憶卡控制器(Memory Card Controller)821、一快閃控制器單元(FlashController Unit)822、一低電壓差動訊號傳輸功能接口(LVDSFunction Interface)823、一低電壓差動訊號傳輸邏輯/物理接口(LVDS Logical/Physical Interface)824、一低電壓差動訊號傳輸控制器(LVDS Controller)825,藉由該主機接口85可直接將記憶卡80與計算機系統(tǒng)聯(lián)機,以便計算機系統(tǒng)與記憶卡80相互傳輸資料,并經(jīng)由控制芯片82負責資料轉(zhuǎn)換,換言之,該控制芯片82具有雙接口設(shè)計,一邊為記憶卡接口,另一邊為萬用串行總線(USB)或電子電機工程師協(xié)會(IEEE)制定的1394高速接口。
再請參閱圖8A及圖8B,該記憶卡180的本體186與連接接口185藉由一軸體1861樞接,該記憶卡接口184及連接接口185具有電性連接,該連接接口185可以該軸體1860為圓心翻轉(zhuǎn),使連接接口185于插接計算機主機時具有多角度性的變化,不致受限于空間。
再請參閱圖9A及圖9B,該記憶卡280的連接接口285及本體286藉由分別設(shè)置于連接接口285及本體286上的軸體2851、2861相互樞接,該軸體2851、2861具有電性連接點(圖中未示出),使連接接口285樞設(shè)于本體286后具有電性連接關(guān)系,同樣地,本實施例的連接接口285可以軸體2851、2861為圓心翻轉(zhuǎn),使連接接口285于插接計算機主機時具有多角度性的變化,不致受限于空間。
以上所述僅為本創(chuàng)作的較佳實施例,并不能以之限制本創(chuàng)作的范圍。
權(quán)利要求1.一種記憶卡,其特征在于其主要包括一記憶卡本體;一控制芯片;一記憶芯片;一記憶卡接口,與前述控制芯片連接;一連接接口,與前述記憶芯片連接;該記憶卡本體、控制芯片、記憶芯片、記憶卡接口、連接接口具有電性連接。
2.如權(quán)利要求1所述的記憶卡,其特征在于該控制芯片包括一記憶卡控制器、一快閃控制器單元、一低電壓差動訊號傳輸功能接口、一低電壓差動訊號傳輸邏輯/物理接口、一低電壓差動訊號傳輸控制器。
3.如權(quán)利要求1所述的記憶卡,其特征在于該記憶芯片由復(fù)數(shù)閃存組成。
4.如權(quán)利要求1所述的記憶卡,其特征在于該記憶芯片由復(fù)數(shù)只讀存儲器組成。
5.如權(quán)利要求1所述的記憶卡,其特征在于該連接接口為萬用串行總線(USB)或電子電機工程師協(xié)會(IEEE)制定的標準系列連接接口。
6.如權(quán)利要求1所述的記憶卡,其特征在于該記憶卡本體與連接接口相互樞接,該連接接口以該軸體為圓心翻轉(zhuǎn)。
專利摘要本實用新型公開了一種記憶卡,其主要包括一記憶卡本體;一控制芯片;一記憶芯片;一記憶卡接口,與前述控制芯片連接;一連接接口,與前述記憶芯片連接;該記憶卡本體、控制芯片、記憶芯片、記憶卡接口、連接接口具有電性連接;由于該記憶卡控制芯片具有雙接口傳輸功能,可以達到一記憶卡有兩種傳輸功能,可以更便利達到與多種電子終端產(chǎn)品相互連通的方便性;可節(jié)省配置卡片閱讀機之成本,符合經(jīng)濟需求;不必配合卡片閱讀機,體積輕巧、攜帶方便。
文檔編號G06K19/07GK2601434SQ0320260
公開日2004年1月28日 申請日期2003年1月23日 優(yōu)先權(quán)日2003年1月23日
發(fā)明者陳建源 申請人:馨意科技股份有限公司