国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      具有串行式ata接口的光存儲(chǔ)控制器的制作方法

      文檔序號(hào):6433859閱讀:209來(lái)源:國(guó)知局
      專利名稱:具有串行式ata接口的光存儲(chǔ)控制器的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明為以串行的方式傳輸?shù)墓獯鎯?chǔ)控制器,尤其應(yīng)用于光盤控制器與MPEG譯碼器間信號(hào)的傳遞。
      背景技術(shù)
      在光驅(qū)DVD/CD的操作上,是通過(guò)一錄放系統(tǒng)(playback system)將影音信息由DVD或CD存儲(chǔ)的數(shù)據(jù)再生(reproduce),即由其中的光存儲(chǔ)控制器(Optical Storage Controller)通過(guò)傳輸接口將DVD或CD的影音數(shù)據(jù)傳送至MPEG譯碼器(decoder),將信號(hào)譯碼播放。一般來(lái)說(shuō),激光視盤機(jī)技術(shù)可實(shí)施于光驅(qū)系統(tǒng)與播放系統(tǒng)分開的架構(gòu),如計(jì)算機(jī)主機(jī)與光驅(qū)(如DVD/CD-ROM)的架構(gòu),由光驅(qū)將光盤的影音信號(hào)譯碼,傳送至計(jì)算機(jī)主機(jī),由計(jì)算機(jī)主機(jī)的中央處理器再以MPEG技術(shù)解開,才可以播放其影音信息。其架構(gòu)如圖1所示,伺服驅(qū)動(dòng)器101是用來(lái)控制馬達(dá)102與光學(xué)讀寫單元(Optical Pickup Unit,OPU)104(具有激光讀寫頭),馬達(dá)102則是負(fù)責(zé)光盤103的驅(qū)動(dòng),光學(xué)讀寫單元104會(huì)讀取來(lái)自光盤103信號(hào),并通過(guò)信號(hào)放大器105放大后送至數(shù)字信號(hào)處理器(DSP)107,數(shù)字信號(hào)處理器107是由微控制器108來(lái)控制其操作的,并將其控制信號(hào)傳送至伺服控制器117,以控制光盤103的讀取操作,此架構(gòu)也配置了第一內(nèi)存106,作為信號(hào)處理傳送時(shí)的數(shù)據(jù)暫存區(qū)。光盤信號(hào)經(jīng)數(shù)字信號(hào)處理器107后,會(huì)傳送至譯碼單元110,從而將數(shù)字信號(hào)譯碼成主機(jī)端可以接收的譯碼,如MPEGI,II等,因譯碼單元110前后單元的傳輸不一定同步,故配置第二內(nèi)存109,作為譯碼時(shí)的暫存內(nèi)存。
      再經(jīng)傳輸接口111譯碼后,信號(hào)會(huì)送至主機(jī)端,傳輸接口111通常為先進(jìn)技術(shù)附加封包接口(Advanced Technology Attachment Packet Interface,簡(jiǎn)稱ATAPI),它作為控制存儲(chǔ)設(shè)備的協(xié)議,是建立在用于硬盤的IDE接口上的,此ATAPI常用于硬盤、光盤、磁帶及其它設(shè)備上,是現(xiàn)有技術(shù)中最常用的接口。
      主機(jī)的中央處理單元(CPU)112經(jīng)傳輸接口111接收影音信號(hào)(如MPEG碼),再由MPEG譯碼器114將MPEG譯碼為一般AV影音播放信號(hào),MPEG譯碼器114也配置有第三內(nèi)存113作為暫存內(nèi)存,并由微控制器115來(lái)進(jìn)行控制。信號(hào)譯碼后,會(huì)由播放器116播放出來(lái)。
      而另一架構(gòu)是一種整合型的激光視盤機(jī)播放器(如DVD/CD player等),在此播放器中,會(huì)設(shè)置光驅(qū)驅(qū)動(dòng)/控制器(如美國(guó)專利US6,466,736所公開的整合DVD/CD控制器(Integrated DVD/CD Controller)。請(qǐng)參閱圖2,即該播放系統(tǒng)的架構(gòu)示意圖,伺服驅(qū)動(dòng)器205驅(qū)動(dòng)馬達(dá)202用來(lái)驅(qū)動(dòng)光盤201,光學(xué)讀寫單元203的激光讀寫頭會(huì)讀取光盤201反射的光信號(hào),通過(guò)信號(hào)放大器204將信號(hào)放大。然后,信號(hào)會(huì)傳送至光盤控制器206中,光盤控制器206也會(huì)接收馬達(dá)202的驅(qū)動(dòng)信號(hào),以隨時(shí)掌握光盤201的狀態(tài),并且還會(huì)連接至微控制器209,可將影音信號(hào)作最佳化處理,并通過(guò)并列(parallel)接口傳輸至MPEG譯碼器208,MPEG譯碼器208會(huì)配置譯碼時(shí)所需的暫存內(nèi)存207,也與光盤控制器206共享微控制器,之后進(jìn)行譯碼,從而在播放器210上播放出來(lái)。
      由上述可知,已知技術(shù)包含獨(dú)立的內(nèi)存,以及以并列接口(parallel)來(lái)進(jìn)行傳輸。由于光盤(DVD/CD)控制器中包含獨(dú)立的內(nèi)存,且MPEG譯碼器也包含獨(dú)立的內(nèi)存,如此一來(lái),將會(huì)使播放機(jī)的成本提高。
      再者,在此先前專利中,DVD/CD控制器是借由并列接口與MPEG譯碼器進(jìn)行傳輸。如熟悉此項(xiàng)技術(shù)者所熟知的,由于串行式(serial)ATA(簡(jiǎn)稱SATA)是采用串行傳輸?shù)姆绞酱嫒?shù)據(jù),其傳輸速度較并列接口的傳輸速度為快,因此可明顯地提升數(shù)據(jù)的傳輸速度。
      目前的平行ATA最大問題是難以將數(shù)據(jù)傳輸率提高到100Mbps以上。平行ATA使用的是單端信號(hào)系統(tǒng),容易引起噪音,由于將平行數(shù)據(jù)傳輸率提高到100Mbps以上需要新信號(hào)系統(tǒng),故本發(fā)明即以串行ATA來(lái)解決這些問題,而且串行ATA接口也能抑制導(dǎo)入的噪音。
      另外,串行ATA接口是平行ATA接口的重要技術(shù)升級(jí),串行ATA的優(yōu)點(diǎn)為1.點(diǎn)對(duì)點(diǎn)連接,不需要進(jìn)行主/從配置。
      2.電纜線可更薄更長(zhǎng)
      3.串行ATA接口頻寬目前是150Mbps,然后會(huì)到300Mbps,最后可達(dá)600Mbps或以上。
      4.其連接器設(shè)計(jì)具有熱插拔、盲配對(duì)等特性。
      5.在所有數(shù)據(jù)和控制信息上進(jìn)行32位循環(huán)冗余檢查(CyclicRedundancy Check,簡(jiǎn)稱CRC),使用數(shù)學(xué)多項(xiàng)式來(lái)檢查數(shù)據(jù)的正確性,當(dāng)數(shù)據(jù)接收或使用時(shí),在每一個(gè)固定大小或一個(gè)區(qū)塊讀取后,會(huì)跟著讀取一個(gè)CRC字符或數(shù)值,接收設(shè)備必須使用數(shù)據(jù)來(lái)計(jì)算多項(xiàng)式結(jié)果與CRC比對(duì),以確認(rèn)數(shù)據(jù)是否正確。
      本發(fā)明是提供一種以串行的方式傳輸?shù)墓獯鎯?chǔ)控制器,電路上的接腳可大為簡(jiǎn)化,進(jìn)而可以縮小芯片的面積,故使播放機(jī)的效能提升。

      發(fā)明內(nèi)容
      本發(fā)明涉及一種以串行的方式傳輸?shù)墓獯鎯?chǔ)控制器,應(yīng)用于光盤控制器與MPEG譯碼器間信號(hào)的傳遞,借以加強(qiáng)速度傳輸,并因共享內(nèi)存而節(jié)省內(nèi)存的浪費(fèi)。
      其裝置包括有一光存儲(chǔ)控制器,其中至少包括有伺服控制器與光盤控制器;MPEG譯碼系統(tǒng),通過(guò)一串行式ATA接口連接至該光存儲(chǔ)控制器,并與該光存儲(chǔ)控制器共享內(nèi)存。


      圖1為現(xiàn)有技術(shù)的光存儲(chǔ)控制器的示意圖;圖2為現(xiàn)有技術(shù)的整合型光盤控制器的示意圖;圖3為根據(jù)本發(fā)明的一個(gè)較佳實(shí)施例的光存儲(chǔ)控制器的示意圖。
      附圖標(biāo)記說(shuō)明101伺服驅(qū)動(dòng)器102馬達(dá)103光盤104光學(xué)讀寫單元105信號(hào)放大器
      106第一內(nèi)存107數(shù)字信號(hào)處理器108微控制器109第二內(nèi)存110譯碼單元111傳輸接口112主機(jī)中央處理器113第三內(nèi)存114MPEG譯碼器115微控制器116播放器117伺服控制器201光盤202馬達(dá)203光學(xué)讀寫單元204信號(hào)放大器205伺服驅(qū)動(dòng)器206光盤控制器207內(nèi)存208MPEG譯碼器209微控制器210播放器301伺服控制器303光盤控制器305串行式ATA接口307MPEG譯碼系統(tǒng)31指令處理單元32中央處理單元33內(nèi)存仲裁器34共享內(nèi)存
      341第一內(nèi)存342第二內(nèi)存具體實(shí)施方式
      本發(fā)明涉及一種以串行的方式傳輸?shù)墓獯鎯?chǔ)控制器,即應(yīng)用于光盤控制器與MPEG譯碼器間信號(hào)的傳遞,請(qǐng)參閱圖3所示的根據(jù)本發(fā)明的一個(gè)較佳實(shí)施例的光盤控制與MPEG譯碼架構(gòu)的示意圖。
      其中伺服控制器(servo controller)與MPEG譯碼器共享內(nèi)存,并通過(guò)一內(nèi)存仲裁器(Memory Arbitrator)來(lái)進(jìn)行仲裁。因此,可以達(dá)成節(jié)省內(nèi)存的需求。另外,伺服控制器與MPEG譯碼器的傳輸是以串行式ATA(簡(jiǎn)稱SATA)的方式進(jìn)行,由于串行式ATA傳輸速度較并列傳輸速度為快,所以可以使播放機(jī)的效能提升。
      圖3為將光存儲(chǔ)控制器與MPEG譯碼系統(tǒng)連接示意圖,其中光存儲(chǔ)控制器大概分為伺服控制器301、光盤控制器303,進(jìn)一步還包括有光盤驅(qū)動(dòng)器、激光讀寫頭等(并沒有顯示于圖中,但為熟悉該項(xiàng)技術(shù)者所了解)。伺服控制器301包括光盤的驅(qū)動(dòng)系統(tǒng)、光學(xué)讀寫單元等;光盤控制器303則為光盤信號(hào)的控制系統(tǒng),如信號(hào)放大、譯碼、模擬數(shù)字轉(zhuǎn)換等。
      光盤控制器303將由光盤讀出的信號(hào)轉(zhuǎn)換編碼成MPEG碼時(shí),通過(guò)串行式ATA接口305傳送至MPEG譯碼系統(tǒng)307,最后經(jīng)播放系統(tǒng)播出。此MPEG譯碼系統(tǒng)307可以以硬件譯碼芯片實(shí)施,也可以以計(jì)算機(jī)中的譯碼軟件實(shí)施,從而將存儲(chǔ)于光存儲(chǔ)系統(tǒng)中光盤的數(shù)字MPEG影音檔案轉(zhuǎn)換為影音信息播出。
      上述MPEG譯碼系統(tǒng)307為耦接于光存儲(chǔ)器的影音譯碼裝置,另外還耦接有一共享內(nèi)存34,如動(dòng)態(tài)內(nèi)存的第一內(nèi)存341,或只讀存儲(chǔ)器的第二內(nèi)存342等多個(gè)內(nèi)存,此共享內(nèi)存34的第一內(nèi)存341為光盤控制器303內(nèi)譯碼/編碼所需的記憶暫存區(qū)與MPEG譯碼所需的數(shù)據(jù)暫存區(qū)所共享,如此可避免內(nèi)存的浪費(fèi)而降低成本。第二內(nèi)存則可分別為光盤控制器303與MPEG譯碼系統(tǒng)307的固件存儲(chǔ)區(qū)。
      與MPEG譯碼系統(tǒng)307連接的共享內(nèi)存34是由內(nèi)存仲裁器33(耦接至中央處理單元32與指令處理單元31)來(lái)進(jìn)行內(nèi)存配置,從而將內(nèi)存配置給中央處理單元32的數(shù)據(jù)處理或過(guò)程控制。指令處理單元31用來(lái)管理MPEG譯碼要求與接收中央處理單元32的指令。
      本發(fā)明使用串行ATA界面作為光存儲(chǔ)控制器與MPEG譯碼系統(tǒng)的傳輸接口具有下列優(yōu)點(diǎn)1.點(diǎn)對(duì)點(diǎn)連接,不需要進(jìn)行主/從配置。
      2.電纜線可更薄更長(zhǎng)3.串行ATA接口頻寬目前是150Mbps,然后會(huì)到300Mbps,最后可達(dá)600Mbps或以上。
      4.其連接器設(shè)計(jì)具有熱插拔、盲配對(duì)等特性。
      5.在所有數(shù)據(jù)和控制信息上進(jìn)行32位循環(huán)冗余檢查(CyclicRedundancy Check,簡(jiǎn)稱CRC),從而確認(rèn)資料是否正確。
      本發(fā)明所提出的MPEG譯碼系統(tǒng)307與光盤控制器303的連接為串行式ATA接口,其連接方式為熟悉該項(xiàng)技信者所能夠達(dá)到,并且其伺服控制器301、光盤控制器303與MPEG譯碼系統(tǒng)的內(nèi)存使用共享內(nèi)存34,不僅可以使傳輸速度加快,另外也可以節(jié)省內(nèi)存的使用。
      綜上所述,本發(fā)明為一具有串行式ATA接口的光存儲(chǔ)控制器,在光存儲(chǔ)控制系統(tǒng)中,光盤控制器與MPEG譯碼器之間使用串行式ATA接口,借以加強(qiáng)速度傳輸,并因共享內(nèi)存而節(jié)省內(nèi)存的浪費(fèi),以技術(shù)實(shí)施上為一不可多得的發(fā)明物品,極具產(chǎn)業(yè)上的實(shí)用性、新穎性及創(chuàng)造性,完全符合發(fā)明專利申請(qǐng)要件,故依法提出申請(qǐng),敬請(qǐng)?jiān)敳椴⑹谟璞景笇@员U习l(fā)明者權(quán)益。
      但以上所述僅為本發(fā)明的較佳可行實(shí)施例,并非以此來(lái)限制本發(fā)明的專利范圍,故凡是運(yùn)用本發(fā)明說(shuō)明書及附圖內(nèi)容所作出的等效結(jié)構(gòu)變化,均應(yīng)包含在本發(fā)明的權(quán)利保護(hù)范圍內(nèi)。
      權(quán)利要求
      1.一種具有串行式ATA接口的光存儲(chǔ)控制器,包括一光存儲(chǔ)控制器,至少包括有一伺服控制器與一光盤控制器,并耦接一MPEG譯碼系統(tǒng),該MPEG譯碼系統(tǒng)是光存儲(chǔ)控制器的影音譯碼裝置;一串行式ATA接口,耦接至該光存儲(chǔ)控制器與MPEG譯碼系統(tǒng);一共享內(nèi)存,是耦接至MPEG譯碼系統(tǒng)內(nèi)的一個(gè)內(nèi)存仲裁器,從而成為該光存儲(chǔ)控制器與MPEG譯碼系統(tǒng)共享的內(nèi)存。
      2.如權(quán)利要求1所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的共享內(nèi)存至少包括有一動(dòng)態(tài)內(nèi)存與一只讀存儲(chǔ)器。
      3.如權(quán)利要求1所述的具有電行式ATA接口的光存儲(chǔ)控制器,其中所述的MPEG譯碼系統(tǒng)至少包括有一中央處理單元與一指令處理單元。
      4.如權(quán)利要求1所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的MPEG譯碼系統(tǒng)可為一譯碼芯片,或一譯碼軟件。
      5.如權(quán)利要求1所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的共享內(nèi)存之一動(dòng)態(tài)內(nèi)存為該光盤控制器內(nèi)譯碼/編碼所需的記憶暫存區(qū)。
      6.如權(quán)利要求1所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的共享內(nèi)存的只讀存儲(chǔ)器分別為光盤控制器與MPEG譯碼系統(tǒng)的固件存儲(chǔ)區(qū)。
      7.如權(quán)利要求1所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的內(nèi)存仲裁器通過(guò)串行式ATA接口耦接于光存儲(chǔ)控制器。
      8.一種具有串行式ATA接口的光存儲(chǔ)控制器,包括一光存儲(chǔ)控制器,至少包括一伺服控制器、一光盤控制器與一光盤驅(qū)動(dòng)系統(tǒng);一MPEG譯碼系統(tǒng),為耦接至該光存儲(chǔ)控制器的影音譯碼裝置;一串行式ATA接口,耦接光存儲(chǔ)控制器與MPEG譯碼系統(tǒng);一共享內(nèi)存,至少包括一動(dòng)態(tài)內(nèi)存與一只讀存儲(chǔ)器,并耦接該MPEG譯碼系統(tǒng)內(nèi)的一個(gè)內(nèi)存仲裁器,該內(nèi)存仲裁器經(jīng)串行式ATA接口耦接于光存儲(chǔ)控制器,作為光存儲(chǔ)控制器與MPEG譯碼系統(tǒng)共享的內(nèi)存。
      9.如權(quán)利要求8所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的MPEG譯碼系統(tǒng)至少包括有一中央處理單元與一指令處理單元。
      10.如權(quán)利要求8所述的具有串行式ATA接口的光存儲(chǔ)控制器,其中所述的MPEG譯碼系統(tǒng)可為一譯碼芯片,或一譯碼軟件。
      全文摘要
      本發(fā)明涉及一種以串行的方式傳輸?shù)墓獯鎯?chǔ)控制器,應(yīng)用于光盤控制器與MPEG譯碼器間信號(hào)的傳遞,借以加強(qiáng)速度傳輸,并因共享內(nèi)存而節(jié)省內(nèi)存的浪費(fèi)。其中,光存儲(chǔ)控制器是通過(guò)串行式ATA接口與MPEG譯碼系統(tǒng)連接,且與MPEG譯碼系統(tǒng)共享內(nèi)存,而達(dá)到快速與節(jié)省成本的目的。
      文檔編號(hào)G06F13/00GK1758731SQ20041008557
      公開日2006年4月12日 申請(qǐng)日期2004年10月10日 優(yōu)先權(quán)日2004年10月10日
      發(fā)明者王正榮, 黃學(xué)偉, 劉志文 申請(qǐng)人:揚(yáng)智科技股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1