国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      電子組件接收信號(hào)靈敏度的測(cè)量裝置與測(cè)量方法

      文檔序號(hào):6642809閱讀:231來源:國(guó)知局
      專利名稱:電子組件接收信號(hào)靈敏度的測(cè)量裝置與測(cè)量方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及一種電子組件接收信號(hào)靈敏度的測(cè)量裝置與測(cè)量方法。
      背景技術(shù)
      隨著用戶對(duì)計(jì)算機(jī)性能要求的不斷提高,相應(yīng)的接口規(guī)范也不斷在更新?lián)Q代,計(jì)算機(jī)中形如系統(tǒng)主板、外接卡、芯片組等電子組件的接收信號(hào)靈敏度測(cè)試成為業(yè)界需要解決的主要問題。
      比如說,PCI Express(Peripheral Component Interconnect Express,高速外圍部件互連總線)是英特爾公司推出的新一代輸入/輸出接口規(guī)范,目的是以高帶寬速度將計(jì)算機(jī)系統(tǒng)與外設(shè)連接起來。PCI Express實(shí)現(xiàn)了傳輸方式從并行到串行的轉(zhuǎn)變,其設(shè)備與設(shè)備之間采用點(diǎn)對(duì)點(diǎn)串行連接傳輸,每個(gè)設(shè)備都有自己的專用連接線,不需要向整個(gè)總線請(qǐng)求帶寬,故可以把數(shù)據(jù)傳輸率提高到一個(gè)很高的頻率,達(dá)到以往規(guī)范所不能提供的高帶寬。相對(duì)于傳統(tǒng)PCI總線在單一時(shí)間周期內(nèi)只能實(shí)現(xiàn)單向傳輸,PCI Express的雙工連接能提供更高的傳輸速率和質(zhì)量。
      PCI Express規(guī)格從1條通道連接到32條通道連接,有非常強(qiáng)的伸縮性,以滿足不同系統(tǒng)設(shè)備對(duì)數(shù)據(jù)傳輸帶寬不同的需求。除去可提供極高數(shù)據(jù)傳輸帶寬之外,PCI Express還采用串行數(shù)據(jù)包方式傳遞數(shù)據(jù),所以PCI Express接口每個(gè)針腳可以獲得比傳統(tǒng)I/O標(biāo)準(zhǔn)更多的帶寬,這樣就可以降低PCI Express設(shè)備生產(chǎn)成本和體積。另外,PCI Express也支持高階電源管理,支持熱插拔,支持?jǐn)?shù)據(jù)同步傳輸,故可為優(yōu)先傳輸數(shù)據(jù)進(jìn)行帶寬優(yōu)化。
      在兼容性方面,PCI Express在軟件層面上兼容目前的PCI技術(shù)和設(shè)備,支持PCI設(shè)備和內(nèi)存模組的初始化,也就是說目前的驅(qū)動(dòng)程序、操作系統(tǒng)即可支持PCI Express設(shè)備。
      PCI Express的結(jié)構(gòu)包括三層最下層為實(shí)體層(Physical Layer),接著是數(shù)據(jù)鏈路層(Date Link Layer),最上面則是交易層(Transaction Layer),每一層都需要使用合適的儀器來驗(yàn)證和檢查其完善性。在實(shí)體層上,一般會(huì)使用碼型產(chǎn)生器/錯(cuò)誤檢測(cè)器以及示波器來檢查信號(hào)的完整性,并進(jìn)行適當(dāng)?shù)奈徽`碼率測(cè)量。然而,這種測(cè)量主要用于測(cè)量PCI Express傳送端的傳送信號(hào)的位誤碼率。
      現(xiàn)行PCI Express規(guī)范中也有相關(guān)接收信號(hào)靈敏度的規(guī)范和步驟,如最大抖動(dòng)水平,設(shè)定解強(qiáng)時(shí)的最小輸出電壓水平,無設(shè)定解強(qiáng)時(shí)的最小輸出電壓水平及最大解強(qiáng)水平。數(shù)字信號(hào)0與1轉(zhuǎn)換瞬間的電壓水平稱為輸出電壓水平,從外界加入給外接卡的抖動(dòng)成分稱為抖動(dòng)水平。只要測(cè)量這些參數(shù),即可獲知PCI Express規(guī)范所定義的接收信號(hào)靈敏度。但現(xiàn)行PCI Express的接收信號(hào)靈敏度測(cè)量步驟不夠具體,因此目前業(yè)界只有發(fā)送信號(hào)的驗(yàn)證程序,并沒有接收信號(hào)靈敏度的測(cè)量方法;其他規(guī)范的類似系統(tǒng)主板、顯卡和芯片組等電子組件的接收信號(hào)靈敏度測(cè)試也存在上述問題。

      發(fā)明內(nèi)容鑒于以上內(nèi)容,有必要提供一種測(cè)量裝置與方法,用以測(cè)量該類電子組件接收信號(hào)的靈敏度。
      一種電子組件接收信號(hào)靈敏度的測(cè)量裝置,用于測(cè)試電子組件接收信號(hào)的靈敏度,所述電子組件包括一互連接口,所述電子組件接收信號(hào)靈敏度的測(cè)量裝置包括一計(jì)算機(jī)和一控制板,所述計(jì)算機(jī)的輸入/輸出接口與所述控制板相連,所述控制板與所述電子組件的所述互連接口相連,所述電子組件的輸入/輸出接口與所述計(jì)算機(jī)的輸入/輸出接口相連,所述計(jì)算機(jī)發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板,由所述控制板將所述數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)后輸入至所述電子組件,所述電子組件將接收到的所述模擬信號(hào)回傳給所述控制板,再由所述控制板將所述回傳信號(hào)轉(zhuǎn)換成確定的數(shù)字信號(hào)并送至所述計(jì)算機(jī),所述計(jì)算機(jī)分析所述確定的數(shù)字信號(hào)來得出所述電子組件接收信號(hào)的靈敏度參數(shù)。
      一種接收信號(hào)靈敏度的測(cè)量方法,用于測(cè)試電子組件接收信號(hào)的靈敏度,所述測(cè)量方法包括以下步驟設(shè)置一控制板,使所述控制板與一計(jì)算機(jī)的輸出入接口相連,所述控制板同時(shí)與所述電子組件互連接口相連,所述電子組件的輸出入接口與所述計(jì)算機(jī)的相應(yīng)輸出入接口相連;通過所述計(jì)算機(jī)的底層軟件將所述電子組件設(shè)定為回傳狀態(tài);所述計(jì)算機(jī)發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板,由所述控制板傳送至所述電子組件,所述電子組件將接收到的信號(hào)回傳給所述控制板,再由所述控制板傳送至所述計(jì)算機(jī);以及所述計(jì)算機(jī)分析所述確定的數(shù)字信號(hào)來得出所述電子組件接收信號(hào)的靈敏度參數(shù)。
      相較現(xiàn)有技術(shù),所述電子組件接收信號(hào)靈敏度的測(cè)量裝置利用所述電子組件處于回傳狀態(tài)時(shí)可收發(fā)信號(hào)的特點(diǎn),并通過所述計(jì)算機(jī)和控制板來調(diào)整電子組件接收信號(hào)靈敏度的相關(guān)參數(shù),即可清楚定義所述電子組件的收發(fā)特性,獲知電子組件接收信號(hào)的靈敏度。
      下面結(jié)合附圖及具體實(shí)施方式
      對(duì)本發(fā)明作進(jìn)一步的詳細(xì)說明。

      圖1為本發(fā)明電子組件接收信號(hào)靈敏度的測(cè)量裝置較佳實(shí)施方式的結(jié)構(gòu)框圖。
      圖2為圖1中的控制板電路框圖。
      圖3為本發(fā)明接收信號(hào)靈敏度的測(cè)量方法的較佳實(shí)施方式的流程圖。
      具體實(shí)施方式請(qǐng)參閱圖1,本發(fā)明電子組件接收信號(hào)靈敏度的測(cè)量裝置包括一計(jì)算機(jī)20及一控制板30。所述計(jì)算機(jī)20控制整個(gè)測(cè)量運(yùn)行,并負(fù)責(zé)進(jìn)行測(cè)量調(diào)整;所述控制板30負(fù)責(zé)發(fā)送和接收數(shù)字信號(hào);本發(fā)明較佳實(shí)施方式中的電子組件為一采用PCI Express(Peripheral Component Interconnect Express,高速外圍部件互連總線)規(guī)范的系統(tǒng)主板40,所述系統(tǒng)主板40包括一輸入/輸出接口42和一內(nèi)建的PCI Express互連接口44。所述計(jì)算機(jī)20的輸入/輸出接口22與所述控制板30相連,所述控制板30與所述系統(tǒng)主板40的PCI Express互連接口44相連,所述系統(tǒng)主板40的輸入/輸出接口42與所述計(jì)算機(jī)20的輸入/輸出接口22相連。所述計(jì)算機(jī)20發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板30,由所述控制板30將所述數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)后輸入至所述系統(tǒng)主板40,所述系統(tǒng)主板40將接收到的所述模擬信號(hào)回傳給所述控制板30,再由所述控制板30將所述回傳信號(hào)轉(zhuǎn)換成確定的數(shù)字信號(hào)并送至所述計(jì)算機(jī)20。
      請(qǐng)同時(shí)參閱圖2及圖3,所述控制板30包括一編碼電路31、一并行轉(zhuǎn)串行電路32、一輸出緩沖電路33、一混合器34、一抖動(dòng)產(chǎn)生電路35、一輸入緩沖電路36、一串行轉(zhuǎn)并行電路37及一解碼電路38。所述計(jì)算機(jī)20發(fā)送隨機(jī)數(shù)字信號(hào),該數(shù)字信號(hào)包括8位數(shù)據(jù)信號(hào)和4位控制信號(hào),作為所述編碼電路31的輸入信號(hào),所述編碼電路31用于將所述隨機(jī)數(shù)字信號(hào)轉(zhuǎn)換成與所述PCI Express互連接口相匹配的并行信號(hào)。由于計(jì)算機(jī)傳統(tǒng)總線恒接收并行信號(hào),而新的高速信號(hào)線為了提升信號(hào)的傳輸效率,減少布線面積,開始采用串行總線的規(guī)范來進(jìn)行設(shè)計(jì),為了兩者能夠兼容,必須進(jìn)行并行轉(zhuǎn)串行的電路轉(zhuǎn)換,即所述并行信號(hào)需經(jīng)所述并行轉(zhuǎn)串行電路32轉(zhuǎn)換成串行信號(hào)。所述串行信號(hào)輸入至所述輸出緩沖電路33,因?yàn)樗龃行盘?hào)作為一種高速數(shù)字信號(hào),很難在實(shí)際的傳輸環(huán)境下保真?zhèn)鬏斶\(yùn)行,故所述輸出緩沖電路33將所述串行信號(hào)轉(zhuǎn)換成可于所述控制板30的實(shí)體層運(yùn)行的高速模擬信號(hào),所述輸出緩沖電路33可以通過所述計(jì)算機(jī)20的底層軟件,如BIOS(Basis InputOutput System,基本輸入/輸出系統(tǒng))設(shè)定來調(diào)整與PCI Express靈敏度規(guī)范相關(guān)的輸出電壓水平、解強(qiáng)水平等參數(shù)。所述混合器34連接所述輸出緩沖電路33與所述系統(tǒng)主板40的PCI Express互連接口44,用于將所述高速模擬信號(hào)與所述抖動(dòng)產(chǎn)生器電路35產(chǎn)生的一抖動(dòng)水平相混合,輸出內(nèi)含抖動(dòng)成份的高速模擬信號(hào)給所述系統(tǒng)主板40。在測(cè)量中為了測(cè)量系統(tǒng)主板40所能容許的抖動(dòng)量,故需加入所述抖動(dòng)成份。
      所述計(jì)算機(jī)20的基本輸入/輸出系統(tǒng)已事先將所述系統(tǒng)主板40設(shè)置成PCI Express規(guī)范中規(guī)定的回傳狀態(tài)。所述系統(tǒng)主板40處于所述回傳狀態(tài)下,能將其接收到的信號(hào)即時(shí)發(fā)送出去,故所述系統(tǒng)主板40收到所述混合器34輸出的高速模擬信號(hào)后,即時(shí)發(fā)送該高速模擬信號(hào)至所述輸入緩沖電路36,所述輸入緩沖電路36將所述高速模擬信號(hào)轉(zhuǎn)換成串行信號(hào)輸出至所述串行轉(zhuǎn)并行電路37,由所述串行轉(zhuǎn)并行電路37輸出并行信號(hào),所述解碼電路38將所述并行信號(hào)重新解碼為確定的8位數(shù)據(jù)信號(hào)和4位控制信號(hào)并傳送至所述計(jì)算機(jī)20,所述計(jì)算機(jī)20通過基本輸入/輸出程序來進(jìn)行相應(yīng)的測(cè)試調(diào)整,當(dāng)滿足規(guī)范要求的預(yù)設(shè)條件時(shí)所述計(jì)算機(jī)20分析所述確定的數(shù)字信號(hào)以完成所述系統(tǒng)主板40接收信號(hào)靈敏度的參數(shù)測(cè)量。所述系統(tǒng)主板40接收信號(hào)靈敏度是由該系統(tǒng)主板40的最大抖動(dòng)水平、最小輸出電壓及最大解強(qiáng)水平等參數(shù)來決定的。
      本發(fā)明電子組件接收信號(hào)靈敏度的測(cè)試方法的較佳實(shí)施方式如下設(shè)置上述控制板30,使所述控制板30與所述計(jì)算機(jī)20的輸出入接口22相連,所述控制板30同時(shí)與所述系統(tǒng)主板的互連接口44相連,所述系統(tǒng)主板的輸出入接口42與所述計(jì)算機(jī)20的相應(yīng)輸出入接口22相連,而后啟動(dòng)所述計(jì)算機(jī)20(步驟S1);通過所述計(jì)算機(jī)20的底層軟件將所述系統(tǒng)主板40設(shè)定為回傳狀態(tài)(步驟S2);通過所述計(jì)算機(jī)20的底層軟件設(shè)定一抖動(dòng)水平初始值為0(初始值為0表示無抖動(dòng),測(cè)量者可依據(jù)經(jīng)驗(yàn)設(shè)定該初始值,以減少測(cè)量時(shí)間)、一輸出電壓水平初始值為1200mv和一解強(qiáng)水平初始值為0(步驟S3);所述計(jì)算機(jī)20發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板30,由所述控制板30將所述數(shù)字信號(hào)轉(zhuǎn)換成含抖動(dòng)水平的高速模擬信號(hào)后傳送至所述系統(tǒng)主板40,所述系統(tǒng)主板40將接收的所述模擬信號(hào)回傳給所述控制板30,再由所述控制板30轉(zhuǎn)換成確定的數(shù)字信號(hào)后傳送至所述計(jì)算機(jī)20(步驟S4);所述計(jì)算機(jī)20通過以下步驟分析所述確定的數(shù)字信號(hào)來得出所述系統(tǒng)主板40接收信號(hào)的所述靈敏度參數(shù)所述計(jì)算機(jī)20比較所述接收信號(hào)與其發(fā)送的信號(hào)是否相符(步驟S5);若相符則增加所述抖動(dòng)水平并再次進(jìn)入所述步驟S4;若不符,則由所述計(jì)算機(jī)20通過相應(yīng)預(yù)設(shè)的內(nèi)部程序記錄所述抖動(dòng)水平,減少所述輸出電壓水平(步驟S6);由所述計(jì)算機(jī)20發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板30(步驟S7);由所述計(jì)算機(jī)20比較接收的信號(hào)與其發(fā)送的信號(hào)是否相符(步驟S8);若相符則減少所述輸出電壓水平并且再次進(jìn)入所述步驟S7;若不符,則由所述計(jì)算機(jī)20通過相應(yīng)預(yù)設(shè)的內(nèi)部程序記錄所述輸出電壓水平,增加解強(qiáng)水平(步驟S9);所述計(jì)算機(jī)20發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板30(步驟S10);由所述計(jì)算機(jī)20比較接收的信號(hào)與其發(fā)送的信號(hào)是否相符(步驟11);若相符則增加所述解強(qiáng)水平并再次進(jìn)入所述步驟S10;若不符,則由所述計(jì)算機(jī)20通過相應(yīng)預(yù)設(shè)的內(nèi)部程序記錄所述最大解強(qiáng)水平(步驟S12)。至此,即完成所述系統(tǒng)主板40的最大抖動(dòng)水平、無設(shè)定解強(qiáng)時(shí)的最小輸出電壓水平和最大解強(qiáng)水平的測(cè)量。
      無設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平與設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平滿足以下關(guān)系式T=20log10(V1/V2)其中,V1為設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平,V2為無設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平,T為最大解強(qiáng)水平,根據(jù)所調(diào)整出來的無設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平和最大解強(qiáng)水平以及上述關(guān)系式可以得出設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平。也可以在所述步驟S3將解強(qiáng)水平初始值設(shè)定為其它值,先求出設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平,再根據(jù)上述關(guān)系式求出無設(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平,如此可以節(jié)約測(cè)量時(shí)間。
      上述步驟首先調(diào)整出所述計(jì)算機(jī)20接收的信號(hào)與其發(fā)送的信號(hào)不相符時(shí)的最大抖動(dòng)水平,然后調(diào)整出所述計(jì)算機(jī)20接收信號(hào)與其發(fā)送信號(hào)不相符時(shí)的最小輸出電壓水平,再調(diào)整出所述計(jì)算機(jī)20接收的信號(hào)與其發(fā)送的信號(hào)不相符時(shí)最大解強(qiáng)水平,所述最大抖動(dòng)水平、最小輸出電壓水平和最大解強(qiáng)水平即為所述系統(tǒng)主板40接收信號(hào)靈敏度參數(shù)??梢岳斫獾氖牵@些參數(shù)的調(diào)整次序可以調(diào)換,并不會(huì)影響靈敏度測(cè)量的效果。
      需要說明的是,利用上述測(cè)試裝置、測(cè)試方法及測(cè)試原理也可以順利完成具有該規(guī)范或者其它規(guī)范的外接卡、顯卡及芯片組等電子組件接收信號(hào)靈敏度的測(cè)試。
      權(quán)利要求
      1.一種電子組件接收信號(hào)靈敏度的測(cè)量裝置,用于測(cè)試電子組件接收信號(hào)的靈敏度,所述電子組件包括一互連接口,其特征在于所述電子組件接收信號(hào)靈敏度的測(cè)量裝置包括一計(jì)算機(jī)和一控制板,所述計(jì)算機(jī)的輸入/輸出接口與所述控制板相連,所述控制板與所述電子組件的所述互連接口相連,所述電子組件的輸入/輸出接口與所述計(jì)算機(jī)的輸入/輸出接口相連,所述計(jì)算機(jī)發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板,由所述控制板將所述數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)后輸入至所述電子組件,所述電子組件將接收到的所述模擬信號(hào)回傳給所述控制板,再由所述控制板將所述回傳信號(hào)轉(zhuǎn)換成確定的數(shù)字信號(hào)并送至所述計(jì)算機(jī),所述計(jì)算機(jī)分析所述確定的數(shù)字信號(hào)來得出所述電子組件接收信號(hào)的靈敏度參數(shù)。
      2.如權(quán)利要求1所述的接收信號(hào)靈敏度的測(cè)量裝置,其特征在于所述控制板包括一編碼電路,一并行轉(zhuǎn)串行電路,一輸出緩沖電路,一混合器,一抖動(dòng)產(chǎn)生電路,一輸入緩沖電路,一串行轉(zhuǎn)并行電路及一解碼電路,所述編碼電路用于將所述計(jì)算機(jī)輸出的隨機(jī)數(shù)字信號(hào)轉(zhuǎn)換成并行信號(hào);所述并行轉(zhuǎn)串行電路用于將所述并行信號(hào)轉(zhuǎn)換成串行信號(hào);所述輸出緩沖電路用于將所述串行信號(hào)轉(zhuǎn)換成可于所述控制板實(shí)體層運(yùn)行的高速信號(hào);所述混合器用于將所述高速信號(hào)與一抖動(dòng)水平混合后所產(chǎn)生的高速模擬信號(hào)傳輸給所述電子組件;所述抖動(dòng)產(chǎn)生電路用于提供和控制所述抖動(dòng)水平;所述電子組件將所述高速模擬信號(hào)回傳給所述輸入緩沖電路,所述輸入緩沖電路輸出串行信號(hào);所述串行轉(zhuǎn)并行電路用于將所述串行信號(hào)轉(zhuǎn)換成并行信號(hào);所述解碼電路用于將所述并行信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)并回傳給所述計(jì)算機(jī)。
      3.如權(quán)利要求1所述的接收信號(hào)靈敏度的測(cè)量裝置,其特征在于所述數(shù)字信號(hào)包括數(shù)據(jù)信號(hào)和控制信號(hào)。
      4.如權(quán)利要求1所述的接收信號(hào)靈敏度的測(cè)量裝置,其特征在于所述輸出緩沖電路通過所述計(jì)算機(jī)的底層軟件來調(diào)整所述電子組件靈敏度規(guī)范所規(guī)定的輸出電壓、解強(qiáng)水平、抖動(dòng)水平的參數(shù)值。
      5.一種電子組件接收信號(hào)靈敏度的測(cè)量方法,用于測(cè)試電子組件接收信號(hào)的靈敏度,所述測(cè)量方法包括設(shè)置一控制板,使所述控制板與一計(jì)算機(jī)的輸出入接口相連,所述控制板同時(shí)與所述電子組件的互連接口相連,所述電子組件的輸出入接口與所述計(jì)算機(jī)的相應(yīng)輸出入接口相連;通過所述計(jì)算機(jī)的底層軟件將所述電子組件設(shè)定為回傳狀態(tài);所述計(jì)算機(jī)發(fā)送隨機(jī)數(shù)字信號(hào)至所述控制板,由所述控制板傳送至所述電子組件,所述電子組件將接收到的信號(hào)回傳給所述控制板,再由所述控制板傳送確定的數(shù)字信號(hào)至所述計(jì)算機(jī);以及所述計(jì)算機(jī)分析所述確定的數(shù)字信號(hào)來得出所述電子組件接收信號(hào)的靈敏度參數(shù)。
      6.如權(quán)利要求5所述的接收信號(hào)靈敏度的測(cè)量方法,其特征在于所述電子組件接收信號(hào)靈敏度參數(shù)為所述計(jì)算機(jī)接收的信號(hào)與其發(fā)送的信號(hào)不相符時(shí)的最大抖動(dòng)水平、最小輸出電壓水平和最大解強(qiáng)水平。
      7.如權(quán)利要求6所述的接收信號(hào)靈敏度的測(cè)量方法,其特征在于通過所述計(jì)算機(jī)的底層軟件設(shè)定一抖動(dòng)水平初始值,若計(jì)算機(jī)接收的信號(hào)與其發(fā)送的信號(hào)相符則增加所述抖動(dòng)水平,而后所述計(jì)算機(jī)循環(huán)比較直到所述接收的信號(hào)與其發(fā)送的信號(hào)不符時(shí)記錄所述最大抖動(dòng)水平。
      8.如權(quán)利要求6所述的接收信號(hào)靈敏度的測(cè)量方法,其特征在于通過所述計(jì)算機(jī)的底層軟件設(shè)定一輸出電壓初始值,若計(jì)算機(jī)接收的信號(hào)與其發(fā)送的信號(hào)相符則減少所述輸出電壓水平,并再次循環(huán)比較直到所述接收的信號(hào)與其發(fā)送的信號(hào)不符時(shí)記錄所述最小輸出電壓水平。
      9.如權(quán)利要求6所述的接收信號(hào)靈敏度的測(cè)量方法,其特征在于通過所述計(jì)算機(jī)的底層軟件設(shè)定一解強(qiáng)水平初始值,若計(jì)算機(jī)比較接收的信號(hào)與其發(fā)送的信號(hào)相符則增加所述解強(qiáng)水平,并再次循環(huán)比較直到所述接收的信號(hào)與其發(fā)送的信號(hào)不符時(shí)記錄所述最大解強(qiáng)水平。
      10.如權(quán)利要求7或8或9所述的接收信號(hào)靈敏度的測(cè)量方法,其特征在于所述最小輸出電壓水平可為無設(shè)定解強(qiáng)水平或?yàn)樵O(shè)定解強(qiáng)水平時(shí)的最小輸出電壓水平。
      全文摘要
      一種電子組件接收信號(hào)靈敏度的測(cè)量裝置與測(cè)量方法,用于測(cè)試電子組件接收信號(hào)的靈敏度,所述測(cè)量裝置包括一計(jì)算機(jī)和一控制板,所述控制板包括一編碼電路、一并行轉(zhuǎn)串行電路、一輸出緩沖電路、一混合器、一抖動(dòng)產(chǎn)生器、一輸入緩沖電路、一串行轉(zhuǎn)并行電路及一解碼電路,所述接收信號(hào)靈敏度測(cè)量方法通過所述計(jì)算機(jī)的底層軟件將所述電子組件設(shè)定為回傳狀態(tài)并設(shè)定一抖動(dòng)水平初始值、一輸出電壓水平初始值和一解強(qiáng)水平初始值,由所述計(jì)算機(jī)發(fā)送信號(hào)至所述控制板,然后調(diào)整出所述計(jì)算機(jī)接收的信號(hào)與其發(fā)送的信號(hào)不相符時(shí)的最大抖動(dòng)水平,最小輸出電壓水平和最大解強(qiáng)水平,記錄即為所述電子組件接收信號(hào)靈敏度。
      文檔編號(hào)G06F11/267GK1940882SQ20051010003
      公開日2007年4月4日 申請(qǐng)日期2005年9月28日 優(yōu)先權(quán)日2005年9月28日
      發(fā)明者許壽國(guó) 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1