国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      嵌入式語言發(fā)生器的制作方法

      文檔序號:6561274閱讀:261來源:國知局
      專利名稱:嵌入式語言發(fā)生器的制作方法
      技術(shù)領(lǐng)域
      本發(fā)明涉及計算機制造技術(shù)領(lǐng)域,具體的是一種抗震性能好、適于工業(yè)應(yīng)
      用的PC104嵌入式語言發(fā)生器。
      背景技術(shù)
      目前常用的語言發(fā)生器主要有ISA聲卡、PCI聲卡和USB聲卡。ISA聲卡 和PCI聲卡作為一種板卡式產(chǎn)品,直接用ISA聲卡和PCI聲卡的插腳和計算 機系統(tǒng)相連,因此,該兩種聲卡容易導(dǎo)致接觸不良,抗震動性能也比較差。 USB聲卡作為一種外置式聲卡主要用于特殊環(huán)境,如用在筆記本電腦上來實現(xiàn) 更好的音質(zhì);因此目前可供工業(yè)計算機選擇使用的、性能穩(wěn)定的語言發(fā)生器 很少,同時由于ARM嵌入式系統(tǒng)通常不提供ISA總線和PCI總線,因此給工 業(yè)用聲卡的選擇和使用帶來很大限制。

      發(fā)明內(nèi)容
      本發(fā)明的目的在于克服現(xiàn)有技術(shù)的不足,提供一種能適應(yīng)工業(yè)控制用計 算機使用、可通過PC104總線與計算機系統(tǒng)相連的語言發(fā)生器。
      本發(fā)明的目的是通過以下技術(shù)方法來實現(xiàn)的。 一種語言發(fā)生器,包括輸 入電路、輸出電路、主處理模塊,以及PC104接口模塊。所述的語言發(fā)生器 通過PC104接口電路與PC104總線相接,進而實現(xiàn)了與計算機系統(tǒng)的連接。 為了實現(xiàn)與計算機系統(tǒng)總線的連接,設(shè)計的PC104接口模塊具備地址譯碼功能 和數(shù)據(jù)總線緩沖功能。
      所述的PC104接口模塊通過PC104總線和主處理芯片YMF715-S的連接, 實現(xiàn)信號的傳輸。
      本發(fā)明所有元器件,包括主芯片YMF715-S及各電阻、電容等均集成在一 塊電路板上,各元器件均采用插臥式;為減小電磁干擾的影響,本發(fā)明采用 印刷電路板在一塊板上來實現(xiàn)。
      本發(fā)明語言發(fā)生器的優(yōu)點為具有高可靠性,適應(yīng)性強,在WIND0WS2000, W頂DOWSXP操作系統(tǒng)下可即插即用,也能在WIND0WS98, LIUNX, WINCE等操作 系統(tǒng)下運行,且安裝方便。


      圖1為本發(fā)明語言發(fā)生器的工作流程示意圖2為本發(fā)明語言發(fā)生器接口電路的部分硬件結(jié)構(gòu)圖3A為本發(fā)明語言發(fā)生器主處理芯片的部分接口硬件結(jié)構(gòu)圖3B為本發(fā)明語言發(fā)生器與圖3A所示接口硬件結(jié)構(gòu)圖相連的另一部分 硬件結(jié)構(gòu)圖4為本發(fā)明語言發(fā)生器接口電路的部分硬件結(jié)構(gòu)圖。
      具體實施例方式
      本發(fā)明的語言發(fā)生器由YMF719或YMF715主芯片和集成電路93C46連接, 通過編程實現(xiàn)主芯片驅(qū)動;PC104接口的數(shù)據(jù)線、地址線、中斷信號線連接到 主芯片上再通過PC104總線接口與計算機系統(tǒng)對接,通過運放和電阻電容組 成的電路連接到語言發(fā)生器的接口上。
      參閱附圖l。本發(fā)明語音發(fā)聲器的主要電路組成包括PC104總線接口模 塊、主處理模塊,以及功率放大模塊。
      參閱附圖2。在附圖2中,U5和U6為PC104總線。在進行PC104接口模 板設(shè)計時,為了實現(xiàn)與計算機系統(tǒng)總線的連接,應(yīng)使模塊具備地址譯碼功能和 數(shù)據(jù)總線緩沖功能,通過地址譯碼電路和數(shù)據(jù)譯碼電路實現(xiàn)該功能。在地址 譯碼電路設(shè)計中,A0 A11為PC104總線的外部端口地址線,所述譯碼電路 的輸出用來控制具體電路板中的不同功能操作。在數(shù)據(jù)總線緩沖器的設(shè)計中, 采用PC104的D0 D7作為系統(tǒng)的8數(shù)據(jù)總線,進行數(shù)據(jù)的緩沖和傳輸。PC104 總線的控制線中,ALE用來輸出地址鎖存允許命令;IRQ2 IRQ7用來輸入中斷 請求命令;10R輸出I/0讀命令,其由CPU或DMA控制器產(chǎn)生,該控制線低電 平有效,信號有效時,把選中的I/0設(shè)備接口中數(shù)據(jù)讀到數(shù)據(jù)總線;IOW也是
      低電平有效,輸出I/0寫命令,由CPU或DMA控制器產(chǎn)生,信號有效時,把 選中的1/0設(shè)備接口中數(shù)據(jù)寫到所選中的1/0設(shè)備接口中;DRQ。 DRQ:,用來輸 入直接數(shù)據(jù)傳送控制器8237A的通道1 3的直接數(shù)據(jù)傳送請求,其由外設(shè)接 口發(fā)出,其中DRQ,優(yōu)先級最高,當(dāng)有直接數(shù)據(jù)傳送請求時,對應(yīng)的DRQx為高 電平, 一直保持到相應(yīng)的DACK為低電平為止;DACK。 DACK:,輸出直接數(shù)據(jù)傳 送通道0 3的響應(yīng)信號,由直接數(shù)據(jù)傳送控制器送外設(shè)接口,低電平有效。 DACK。用來響應(yīng)外設(shè)的直接數(shù)據(jù)傳送請求或?qū)崿F(xiàn)動態(tài)RMA刷新;AEN用來輸出 地址允許信號,其由直接數(shù)據(jù)傳送控制器8237A發(fā)出,此信號用來切斷CPU 控制,以允許直接數(shù)據(jù)傳送控制傳送,AEN高電平有效,此時由直接數(shù)據(jù)傳送 控制器8237A來控制地址總線、數(shù)據(jù)總線以及對存儲器和I/O設(shè)備的讀/寫命 令線。在制作接口電路中的I/0地址譯碼器時,必需包括此控制信號;RESET 輸出復(fù)位信號。
      參閱附圖3A和附圖3B。此兩圖說明的是主處理模塊的電路,主處理電路 的芯片Ul采用YMF715-S型芯片。其中RESET與PC104總線的RESET相接, 控制芯片的工作時;IOW與PC104總線的IOW相接,低電平有效,信號有效時, 把選中的I/O設(shè)備接口中數(shù)據(jù)寫到所選中的I/O設(shè)備接口中;IOR與PC104 總線的IOR相接,輸入I/0讀命令,該控制線低電平有效,信號有效時,把 選中的1/0設(shè)備接口中數(shù)據(jù)讀到數(shù)據(jù)總線;AEN高電平有效,用來控制地址 總線、數(shù)據(jù)總線以及對存儲器和I/O設(shè)備的讀/寫命令線;DRQo DRQ:;用來輸 出數(shù)據(jù),其中DRQ,優(yōu)先級最高,當(dāng)有直接數(shù)據(jù)傳送請求時,對應(yīng)的DRQx為高 電平, 一直保持到相應(yīng)的DACK為低電平為止;DACK。 DACK:,輸入PC104總線 的響應(yīng)信號,低電平有效。
      參閱附圖4。此圖說明的是功放電路,其中芯片U3可以采用YMF719或 YMF715或AD1815或AD1816等型號的芯片。
      本發(fā)明中,PC104總線采用8位的方式。發(fā)聲器接口可以通過PR0TEL99SE 設(shè)計原理圖和LAY OUT實現(xiàn)工程要求,也可以通過POWER PCB, CAND認CE等
      軟件設(shè)計。
      本發(fā)明語言發(fā)生器采用PC104總線,用PC104作為核心中央處理器,而 PC104的開發(fā)、維護和擴展都非常方便,且PC104與通用的PC和PC/AT標(biāo)準(zhǔn) (IEEEP996)完全兼容,可以很快掌握其軟、硬件的使用,而且其具備嵌入式 控制的特殊要求體積小、成本低、可靠性高、壽命長、編程調(diào)試方便,可 配以不同功能的板卡,從而成為能與工業(yè)用計算機用配套使用的語言發(fā)生器。
      權(quán)利要求
      1、一種嵌入式語言發(fā)生器,包括主處理模塊,其特征在于,所述的嵌入式語言發(fā)生器采用了PC104接口電路,嵌入式語言發(fā)生器通過所述的PC104接口電路與計算機系統(tǒng)相連。
      2、 根據(jù)權(quán)利要求1所述的嵌入式語言發(fā)生器,其特征在于,所述的嵌入 式語言發(fā)生器的所有元器件均集成在一塊電路板上。
      3、 根據(jù)權(quán)利要求1所述的嵌入式語言發(fā)生器,其特征在于,所述的嵌入 式語言發(fā)生器的元器件釆用插臥式元器件。
      4、 根據(jù)權(quán)利要求1所述的嵌入式語言發(fā)生器,其特征在于,通過印刷電 路板制作所述的嵌入式語言發(fā)生器。
      全文摘要
      一種語言發(fā)生器,包括輸入電路、輸出電路、主處理模塊,以及PC104接口模塊。本發(fā)明語言發(fā)生器采用PC104總線,所有元器件,包括主芯片YMF715-S及各電阻、電容等均集成在一塊電路板上,與通用的PC和PC/AT標(biāo)準(zhǔn)(IEEEP996)完全兼容,具有高可靠性、安裝方便、且適應(yīng)性強,在WINDOWS2000,WINDOWSXP操作系統(tǒng)下可即插即用,也能在WINDOWS98,LIUNX,WINCE等操作系統(tǒng)下運行。本發(fā)明體積小、可靠性高、壽命長、編程調(diào)試方便,可配以不同功能的板卡,是能與工業(yè)用計算機用配套使用的語言發(fā)生器。
      文檔編號G06F3/16GK101196805SQ200610119309
      公開日2008年6月11日 申請日期2006年12月7日 優(yōu)先權(quán)日2006年12月7日
      發(fā)明者章冬華, 琰 鄭 申請人:上海研祥智能科技有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評論。精彩留言會獲得點贊!
      1