国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      射頻識(shí)別讀寫器的制作方法

      文檔序號(hào):6565834閱讀:147來源:國(guó)知局
      專利名稱:射頻識(shí)別讀寫器的制作方法
      技術(shù)領(lǐng)域
      本實(shí)用新型屬于數(shù)據(jù)讀寫和處理裝置,特別涉及一種多頻段的射頻識(shí)別電子標(biāo)簽讀寫及信息處理裝置。
      背景技術(shù)
      目前由于射頻識(shí)別標(biāo)準(zhǔn)不統(tǒng)一,針對(duì)各種不同的行業(yè)應(yīng)用出現(xiàn)了不同的頻段標(biāo)準(zhǔn),主要包括13.56MHz、915MHz、2.4GHz以及未來發(fā)展的其他頻段。而市場(chǎng)上現(xiàn)有的RFID(Radio Frequency Identification,射頻識(shí)別)讀寫器都主要工作在單一頻率上,對(duì)于讀寫不同頻率的電子標(biāo)簽需要選用工作在相應(yīng)頻率上的讀寫器才能實(shí)現(xiàn)。
      另外,在現(xiàn)有的模式中,射頻識(shí)別讀寫器是一種孤立設(shè)備,這種設(shè)備僅包括數(shù)字信號(hào)處理器和射頻模擬電路,只能起到數(shù)據(jù)采集的作用,為了達(dá)到信息處理的要求,往往還依賴于需要人工干預(yù)的PC機(jī)。而現(xiàn)代的信息化處理模式要求負(fù)責(zé)信息采集的設(shè)備本身就具有一定的信息處理和交互能力。
      同時(shí),當(dāng)讀寫器使用射頻技術(shù)識(shí)讀標(biāo)簽后,讀出的標(biāo)識(shí)字符串將會(huì)通過一個(gè)串行端口或者基本以太網(wǎng)絡(luò)接口傳到PC上。而對(duì)于某些特殊的場(chǎng)合,由于地域環(huán)境的限制,無論是串口連接還是有線網(wǎng)絡(luò)連接都不現(xiàn)實(shí),這時(shí)就急需一種可以進(jìn)行信息的無線交互的讀寫器。

      發(fā)明內(nèi)容
      本實(shí)用新型提供一種射頻識(shí)別讀寫器,旨在解決現(xiàn)有讀寫器的識(shí)別頻率單一、智能化程度較低的問題。
      本實(shí)用新型的射頻識(shí)別讀寫器,包括數(shù)字信號(hào)處理器和射頻模擬電路,其特征在于(1)它還包括微處理器、存儲(chǔ)器、可編程邏輯器件、I/O接口、無線通信模塊、顯示屏,所述射頻模擬電路包括N個(gè)不同頻段的射頻模擬電路,N≥2、為自然數(shù);(2)數(shù)字信號(hào)處理器負(fù)責(zé)數(shù)字信號(hào)調(diào)制與解調(diào)方式的控制,將微處理器送來的數(shù)字信號(hào)經(jīng)處理后發(fā)送至N個(gè)射頻模擬電路,對(duì)N個(gè)射頻模擬電路解調(diào)后的數(shù)據(jù)進(jìn)行處理,并實(shí)現(xiàn)海量標(biāo)簽的反碰撞計(jì)算,結(jié)果回傳給微處理器;(3)N個(gè)射頻模擬電路對(duì)發(fā)送信號(hào)進(jìn)行調(diào)制、對(duì)接收信號(hào)進(jìn)行解調(diào);(4)微處理器負(fù)責(zé)與數(shù)字信號(hào)處理器交換數(shù)據(jù)、通過以太網(wǎng)絡(luò)接口接收與發(fā)送數(shù)據(jù)、通過自身存儲(chǔ)管理單元接口與存儲(chǔ)器相連接、與I/O接口及串口擴(kuò)展器件通信;(5)存儲(chǔ)器用于保存啟動(dòng)裝載器、嵌入式操作系統(tǒng)內(nèi)核、設(shè)備驅(qū)動(dòng)程序、圖形用戶界面、數(shù)字信號(hào)處理器的反碰撞計(jì)算算法、多頻模擬電路邏輯控制固件以及用于讀寫的數(shù)據(jù);(6)可編程邏輯器件為數(shù)字信號(hào)處理器提供邏輯控制信息,實(shí)現(xiàn)其與N個(gè)不同頻段射頻模擬電路之間的交互;
      (7)無線通信模塊實(shí)現(xiàn)讀寫器的遠(yuǎn)程通信;(8)顯示屏配以觸摸屏作為讀寫器的輸入輸出部件。
      所述的射頻識(shí)別讀寫器,所述微處理器可以采用通用型的PC機(jī)架構(gòu),或者嵌入式系統(tǒng)結(jié)構(gòu)的高級(jí)精簡(jiǎn)指令計(jì)算機(jī)ARM、PowerPC、消除流水線各級(jí)互鎖的微處理器MIPS之中的一種。
      所述的射頻識(shí)別讀寫器,所述射頻模擬電路可以包括915MHz射頻模擬電路和13.56MHz射頻模擬電路;(1)915MHz射頻模擬電路,發(fā)送鏈由依次串聯(lián)的數(shù)字控制分級(jí)衰減器、放大器和帶通濾波器構(gòu)成;接受鏈輸入的射頻信號(hào)通過帶通濾波器濾波之后分成兩路信號(hào)進(jìn)入正交解調(diào)器件,解調(diào)后的信號(hào)供給兩個(gè)低通濾波器,它們的輸出由放大器放大,放大信號(hào)送到數(shù)字信號(hào)處理器中,進(jìn)一步處理;(2)13.56MHz射頻模擬電路接收鏈由依次串聯(lián)的AM檢測(cè)電路和跳陷電路組成;發(fā)送鏈發(fā)送信號(hào)經(jīng)過晶體振蕩器后送入放大器,在調(diào)制輸入的作用下,放大器輸出進(jìn)入帶通濾波器形成射頻輸出信號(hào)。
      所述的射頻識(shí)別讀寫器,所述無線通信模塊包括通用分組業(yè)務(wù)服務(wù)GPRS模塊、碼分多址CDMA模塊、無線局域網(wǎng)WLAN模塊,對(duì)無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)通信。
      本實(shí)用新型具有CF(Compact Flash,緊湊型閃存)、USB(UniversalSerial Bus,通用串行總線)、RS232、RS485、并口、VGA(Video GraphicArray,視頻圖形陣列)、鼠標(biāo)/鍵盤等常用外設(shè)接口。
      本實(shí)用新型借助組件式的模擬信號(hào)電路以及基于軟件無線電的數(shù)字信號(hào)處理器實(shí)現(xiàn)了模擬變頻,增強(qiáng)了讀寫器在頻率與協(xié)議上的靈活性;支持通用分組無線業(yè)務(wù)、碼分多址、無線局域網(wǎng)和有線網(wǎng)絡(luò)的數(shù)據(jù)通信方式;集射頻識(shí)別技術(shù)、軟件無線電技術(shù)、無線通信技術(shù)及智能化信息處理能力于一體,不僅可以實(shí)現(xiàn)現(xiàn)有各種電子標(biāo)簽的識(shí)別,同時(shí)可以實(shí)現(xiàn)信息處理的本地化,并通過有線或無線通信方式完成數(shù)據(jù)的遠(yuǎn)程交互。


      圖1是本實(shí)用新型的系統(tǒng)框圖;圖2是本實(shí)用新型實(shí)施例數(shù)字信號(hào)處理器與CPU接口關(guān)系圖;圖3是本實(shí)用新型實(shí)施例以太網(wǎng)絡(luò)接口芯片與CPU接口關(guān)系圖;圖4是本實(shí)用新型實(shí)施例無線通信模塊信號(hào)連接圖;圖5為本實(shí)用新型實(shí)施例射頻部分實(shí)現(xiàn)原理圖。
      具體實(shí)施方式
      如圖1所示,為增強(qiáng)系統(tǒng)的信息處理能力,本實(shí)用新型采用了微處理器+數(shù)字信號(hào)處理器的雙核系統(tǒng)架構(gòu)。微處理器選用Intel PXA255嵌入式CPU作為信息處理的核心,并選用TI公司TMS320VC5416數(shù)字信號(hào)處理器進(jìn)行實(shí)時(shí)信息處理。
      CPU主要負(fù)責(zé)與數(shù)字信號(hào)處理器、以太網(wǎng)絡(luò)接口進(jìn)行數(shù)據(jù)交互,對(duì)隨機(jī)存儲(chǔ)器和閃存等存儲(chǔ)設(shè)備進(jìn)行管理,并實(shí)現(xiàn)與通用輸入輸出設(shè)備以及串口擴(kuò)展器件之間的通信。
      CPU通過自身存儲(chǔ)管理單元接口與閃存和隨機(jī)存儲(chǔ)器相連接。閃存中保存啟動(dòng)裝載器(bootloader)、嵌入式操作系統(tǒng)內(nèi)核、設(shè)備驅(qū)動(dòng)程序、圖形用戶界面、數(shù)字信號(hào)處理器的反碰撞計(jì)算算法及多頻模擬電路邏輯控制固件。
      CPU通過專用顯示屏接口連接真彩色液晶顯示屏。
      CPU提供多個(gè)串口,分別是全功能串口、藍(lán)牙串口和標(biāo)準(zhǔn)串口。
      通過飛利浦公司ISP1160芯片,使得信息處理平臺(tái)具有2個(gè)通用串行總線下行端口,其中一個(gè)提供給外部使用,一個(gè)提供給觸摸屏模塊。觸摸屏與顯示屏配合,實(shí)現(xiàn)了系統(tǒng)的輸入輸出平臺(tái)。
      數(shù)字信號(hào)處理器負(fù)責(zé)數(shù)字信號(hào)調(diào)制與解調(diào)方式的控制,將微處理器送來的數(shù)字信號(hào)經(jīng)處理后發(fā)送至N個(gè)射頻模擬電路,對(duì)N個(gè)射頻模擬電路解調(diào)后的數(shù)據(jù)進(jìn)行處理,并實(shí)現(xiàn)海量標(biāo)簽的反碰撞計(jì)算,結(jié)果回傳給微處理器。本實(shí)用新型使用的是TI公司TMS320VC5416數(shù)字信號(hào)處理芯片,其核心電壓為1.6V,輸入輸出電壓為3.3V,帶有3個(gè)多通道緩沖串口,16位主機(jī)并行端接口。
      圖2所示為本實(shí)用新型實(shí)施例,數(shù)字信號(hào)處理器自身并不帶非易失存儲(chǔ)體。數(shù)字信號(hào)處理固件保存在閃存中,可以由CPU訪問。本實(shí)用新型用數(shù)字信號(hào)處理器的主機(jī)并行端接口提供一個(gè)共享存儲(chǔ)接口。啟動(dòng)時(shí),數(shù)字信號(hào)處理固件通過共享內(nèi)存從嵌入式的文件系統(tǒng)中載入。在這種體系之下,數(shù)字信號(hào)處理固件可以容易升級(jí),從而具有良好的可擴(kuò)展性。出于存儲(chǔ)操作系統(tǒng)、文件系統(tǒng)、圖形用戶界面、大量用戶數(shù)據(jù)的考慮,本實(shí)用新型使用了64MB的閃存,加上128MB的隨機(jī)存儲(chǔ)器,保證了在數(shù)字信號(hào)處理器之外數(shù)據(jù)處理的及時(shí)性。
      本實(shí)施例將數(shù)字信號(hào)處理器的主機(jī)并行端口使能端連接至電源信號(hào),數(shù)字信號(hào)處理器的主機(jī)并行端口模式信號(hào)拉低,從而使數(shù)字信號(hào)處理器工作在8位主機(jī)并行端口模式下。地址線ADDR[2:1]產(chǎn)生主機(jī)并行端口訪問所需的控制信號(hào)。地址線2與地址線1決定訪問寄存器的類型。在8位主機(jī)并行端口模式中,所有地址線和控制線是在主機(jī)數(shù)據(jù)選通信號(hào)的下降沿采樣,主機(jī)讀/寫信號(hào)通過寫使能表示當(dāng)前操作是讀還是寫;數(shù)據(jù)選通信號(hào)由讀使能和寫使能相與產(chǎn)生,芯片選通信號(hào)連接至微處理器的片選信號(hào)上。數(shù)字信號(hào)處理器通過中斷方式與操作系統(tǒng)底層的主機(jī)并行端口驅(qū)動(dòng)程序通信。
      本實(shí)施例向用戶提供多種通信方式,包括有線網(wǎng)絡(luò)和無線通信方式,無線通信方式有通用分組無線業(yè)務(wù)、碼分多址、無線局域網(wǎng)。
      圖3所示本實(shí)用新型實(shí)施例中,CPU本身不具有網(wǎng)絡(luò)數(shù)據(jù)處理功能,本實(shí)施例使用Cirrus公司CS8900芯片作為以太網(wǎng)絡(luò)接口芯片,實(shí)現(xiàn)有線網(wǎng)絡(luò)通信。CS8900符合工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線結(jié)構(gòu),內(nèi)部集成了隨機(jī)存儲(chǔ)器、10Base-T收發(fā)濾波器,并且提供8位和16位兩種接口。
      通用分組無線業(yè)務(wù)模塊采用德國(guó)SIEMENS MC53i,這個(gè)模塊采用3.3V到4.8V直流供電,支持900MHz和1800MHz兩個(gè)全球移動(dòng)通信系統(tǒng)GSM頻段,在900MHz下的發(fā)送功率為2W,在1800MHz下發(fā)送功率為1W。MC35i支持GPRS多時(shí)隙類型8和GPRS移動(dòng)基站類型8兩種連接標(biāo)準(zhǔn),并且支持?jǐn)?shù)據(jù)、語音和短消息業(yè)務(wù)。MC35i使用一個(gè)40針引腳,0.5mm間距的自定義接頭與外部設(shè)備相連,接口信號(hào)包括電源信號(hào)、串口信號(hào)、兩路音頻信號(hào)和SIM卡信號(hào)。
      碼分多址模塊采用法國(guó)WAVECOM Q2438c,這個(gè)模塊采用3.7V直流供電,支持4個(gè)工作頻段和4個(gè)工作模式,并且通過射頻接頭實(shí)現(xiàn)對(duì)CDMA Cellular,CDMA PCS,GPSOne和高級(jí)移動(dòng)電話服務(wù)AMPS的支持。Q2438c模塊基于MSM6050移動(dòng)臺(tái)調(diào)制解調(diào)器,其特性包括了使用嵌入式數(shù)字處理器內(nèi)核,提供語音識(shí)別、語音備忘錄、話音比較、聲波回聲抵消、音頻自動(dòng)增益控制等特性的硬件支持;帶有閃存、靜態(tài)隨機(jī)存儲(chǔ)器以及嵌入式微處理器子系統(tǒng);帶有通用接口總線和電池管理、電池充電控制功能。
      如圖4所示,本實(shí)施例所述無線網(wǎng)絡(luò)模塊與CPU的連接是通過串口擴(kuò)展芯片實(shí)現(xiàn)的。本實(shí)施例使用TI公司的TL16C554芯片從系統(tǒng)的工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線上擴(kuò)展出4路標(biāo)準(zhǔn)通用異步收發(fā)接口,其中的兩路分配給無線模塊。TL16C554有4路串行通道。每個(gè)通道都能在接收端執(zhí)行串并轉(zhuǎn)換,在發(fā)送端執(zhí)行并串轉(zhuǎn)換。每個(gè)通道的完整狀態(tài)信息可以在任何時(shí)刻由CPU讀出。
      數(shù)據(jù)總線由收發(fā)器驅(qū)動(dòng)后連接到工業(yè)標(biāo)準(zhǔn)結(jié)構(gòu)總線,方向由寫使能控制。芯片所需的三個(gè)輸入輸出信號(hào)——輸入輸出讀、輸入輸出寫和復(fù)位由CPU信號(hào)線提供。TL16C554的四個(gè)中斷輸出信號(hào)[3:0]連接到CPU的通用輸入輸出引腳。片選信號(hào)[3:0]由3-8譯碼器輸出,它的輸入是地址線[24:22]。
      本實(shí)施例實(shí)時(shí)處理部分圍繞強(qiáng)大的數(shù)字信號(hào)處理器設(shè)計(jì),它完成所有的軟件調(diào)制、解調(diào)和反碰撞識(shí)別。通過提供大多數(shù)信號(hào)鏈的主要元素和相關(guān)功能,數(shù)字信號(hào)處理器能提供最大的靈活性,硬件在不同協(xié)議中無需改動(dòng),而固件可以很容易的調(diào)整、改動(dòng)和升級(jí)。如圖5所示,本實(shí)施例讀寫器的射頻模擬電路與數(shù)字信號(hào)處理器系統(tǒng)相連。基于組件的思想,每個(gè)頻帶由單獨(dú)的射頻模擬電路組成,這些射頻模擬電路僅僅是將上/下行運(yùn)行頻率轉(zhuǎn)換成基帶信號(hào),數(shù)字信號(hào)處理器的模數(shù)轉(zhuǎn)換器對(duì)信號(hào)量化,為數(shù)字解調(diào)做準(zhǔn)備。可編程邏輯器件為數(shù)字信號(hào)處理器提供所需的控制信號(hào)。通過在數(shù)字信號(hào)處理器中加入軟件,從而實(shí)現(xiàn)自適應(yīng)變頻。數(shù)字信號(hào)處理器的復(fù)位可以由CPU直接通過復(fù)位指令執(zhí)行,也可以通過可編程邏輯器件進(jìn)行手工復(fù)位,同時(shí)設(shè)備為用戶提供軟件編程接口進(jìn)行軟件復(fù)位。
      TI公司的數(shù)字信號(hào)處理器總共有3個(gè)多通道緩沖串口,除了一個(gè)通道分配給可編程邏輯器件與數(shù)字信號(hào)處理器之間通信外,另外兩個(gè)分別分配給915MHz射頻模擬電路和13.56MHz射頻模擬電路。
      915MHz射頻模擬電路是一個(gè)為符合美國(guó)通信委員會(huì)FCCPart15.47規(guī)則設(shè)計(jì)的902/928MHz到基帶的下行轉(zhuǎn)換器。最大輸出功耗可達(dá)1W。915MHz射頻模擬電路,發(fā)送鏈由依次串聯(lián)的3比特?cái)?shù)字控制分級(jí)衰減器(用于功耗控制)、射頻信號(hào)放大器和抑制二階諧波和其它毛刺的兩極陶瓷單層帶通濾波器構(gòu)成。發(fā)送鏈通過功率放大器的功率控制輸入進(jìn)行幅度調(diào)制,能夠提供+28dBm的發(fā)射功率,輸出發(fā)射信號(hào)Tx。接受鏈輸入的射頻信號(hào)Rx通過帶通濾波器濾波之后分成兩路信號(hào)進(jìn)入正交解調(diào)器件,解調(diào)后的信號(hào)供給兩個(gè)低通濾波器,它們的輸出由放大器放大,放大信號(hào)送到數(shù)字信號(hào)處理器中,進(jìn)一步處理。所述低通濾波器的局部振蕩器信號(hào)由分配產(chǎn)生,并且在正交路徑產(chǎn)生相位滯后于本地振蕩電路90度的信號(hào)。同相和正交信道輸出由截至頻率450KHz的4極點(diǎn)貝塞爾反鋸齒濾波器放大并濾波。
      13.56MHz射頻模擬電路從電子標(biāo)簽中接收電感耦合已調(diào)制信號(hào)Rx。它在軟件控制的頻率13.55-13.567MHz范圍內(nèi)能夠產(chǎn)生最大7W的可變發(fā)送功率。13.56MHz射頻模擬電路接收鏈由依次串聯(lián)的AM檢測(cè)電路和跳陷電路組成,AM檢測(cè)電路可以由二極管和放大器串聯(lián)組成,跳陷電路可以由低通濾波器和放大器串聯(lián)組成;發(fā)送鏈發(fā)送信號(hào)經(jīng)過晶體振蕩器后送入放大器,在線性放大器的輸出電壓調(diào)制的作用下,放大器輸出進(jìn)入帶通濾波器形成射頻輸出信號(hào)Tx。13.56MHz的傳輸功率放大器被設(shè)計(jì)運(yùn)行在E級(jí)模式附近的開關(guān)模式下。
      本實(shí)用新型對(duì)于其他頻帶的支持,可以類似的方法通過簡(jiǎn)單的增加頻段模擬電路,并對(duì)數(shù)字信號(hào)處理器的固件升級(jí)而實(shí)現(xiàn)。
      權(quán)利要求1.一種射頻識(shí)別讀寫器,包括數(shù)字信號(hào)處理器和射頻模擬電路,其特征在于(1)它還包括微處理器、存儲(chǔ)器、可編程邏輯器件、I/O接口、無線通信模塊、顯示屏,所述射頻模擬電路包括N個(gè)不同頻段的射頻模擬電路,N≥2、為自然數(shù);(2)數(shù)字信號(hào)處理器負(fù)責(zé)數(shù)字信號(hào)調(diào)制與解調(diào)方式的控制,將微處理器送來的數(shù)字信號(hào)經(jīng)處理后發(fā)送至N個(gè)射頻模擬電路,對(duì)N個(gè)射頻模擬電路解調(diào)后的數(shù)據(jù)進(jìn)行處理,并實(shí)現(xiàn)海量標(biāo)簽的反碰撞計(jì)算,結(jié)果回傳給微處理器;(3)N個(gè)射頻模擬電路對(duì)發(fā)送信號(hào)進(jìn)行調(diào)制、對(duì)接收信號(hào)進(jìn)行解調(diào);(4)微處理器負(fù)責(zé)與數(shù)字信號(hào)處理器交換數(shù)據(jù)、通過以太網(wǎng)絡(luò)接口接收與發(fā)送數(shù)據(jù)、通過自身存儲(chǔ)管理單元接口與存儲(chǔ)器相連接、與I/O接口及串口擴(kuò)展器件通信;(5)存儲(chǔ)器用于保存啟動(dòng)裝載器、嵌入式操作系統(tǒng)內(nèi)核、設(shè)備驅(qū)動(dòng)程序、圖形界面文件、數(shù)字信號(hào)處理器的反碰撞計(jì)算算法、多頻模擬電路邏輯控制固件以及用于讀寫的數(shù)據(jù);(6)可編程邏輯器件為數(shù)字信號(hào)處理器提供邏輯控制信息,實(shí)現(xiàn)其與N個(gè)不同頻段射頻模擬電路之間的交互;(7)無線通信模塊實(shí)現(xiàn)讀寫器的遠(yuǎn)程通信;(8)顯示屏配以觸摸屏作為讀寫器的輸入輸出部件。
      2.如權(quán)利要求1所述的射頻識(shí)別讀寫器,其特征在于所述微處理器采用通用型的PC機(jī)架構(gòu),或者采用嵌入式系統(tǒng)結(jié)構(gòu)的高級(jí)精簡(jiǎn)指令計(jì)算機(jī)ARM、PowerPC、消除流水線各級(jí)互鎖的微處理器MIPS之中的一種。
      3.如權(quán)利要求1或2所述的射頻識(shí)別讀寫器,其特征在于所述射頻模擬電路包括915MHz射頻模擬電路和13.56MHz射頻模擬電路;(1)915MHz射頻模擬電路,發(fā)送鏈由依次串聯(lián)的數(shù)字控制分級(jí)衰減器、放大器和帶通濾波器構(gòu)成;接受鏈輸入的射頻信號(hào)通過帶通濾波器濾波之后分成兩路信號(hào)進(jìn)入正交解調(diào)器件,解調(diào)后的信號(hào)供給兩個(gè)低通濾波器,它們的輸出由放大器放大,放大信號(hào)送到數(shù)字信號(hào)處理器中,進(jìn)一步處理;(2)13.56MHz射頻模擬電路接收鏈由依次串聯(lián)的AM檢測(cè)電路和跳陷電路組成;發(fā)送鏈發(fā)送信號(hào)經(jīng)過晶體振蕩器后送入放大器,在調(diào)制輸入的作用下,放大器輸出進(jìn)入帶通濾波器形成射頻輸出信號(hào)。
      4.如權(quán)利要求1或2所述的射頻識(shí)別讀寫器,其特征在于所述無線通信模塊包括通用分組業(yè)務(wù)服務(wù)GPRS模塊、碼分多址CDMA模塊、無線局域網(wǎng)WLAN模塊,對(duì)無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)通信。
      5.如權(quán)利要求3所述的射頻識(shí)別讀寫器,其特征在于所述無線通信模塊包括通用分組業(yè)務(wù)服務(wù)GPRS模塊、碼分多址CDMA模塊、無線局域網(wǎng)WLAN模塊,對(duì)無線網(wǎng)絡(luò)進(jìn)行數(shù)據(jù)通信。
      專利摘要射頻識(shí)別讀寫器,屬于數(shù)據(jù)讀寫和處理裝置,旨在解決現(xiàn)有讀寫器的識(shí)別頻率單一、智能化程度較低的問題。本實(shí)用新型包括微處理器、存儲(chǔ)器、可編程邏輯器件、I/O接口、數(shù)字信號(hào)處理器、射頻模擬電路、無線通信模塊和顯示屏,所述射頻模擬電路包括N個(gè)不同頻段的射頻模擬電路,N≥2、為自然數(shù);本實(shí)用新型集射頻識(shí)別技術(shù)、軟件無線電技術(shù)、無線通信技術(shù)及智能化信息處理能力于一體,不僅可以實(shí)現(xiàn)現(xiàn)有各種電子標(biāo)簽的識(shí)別,同時(shí)可以實(shí)現(xiàn)信息處理的本地化,并通過有線或無線通信方式完成數(shù)據(jù)的遠(yuǎn)程交互。
      文檔編號(hào)G06K7/00GK2906749SQ200620095159
      公開日2007年5月30日 申請(qǐng)日期2006年1月24日 優(yōu)先權(quán)日2006年1月24日
      發(fā)明者程文青, 杜旭, 劉威, 徐晶, 許煒, 余江, 黃建, 趙夢(mèng)欣 申請(qǐng)人:華中科技大學(xué)
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1