專利名稱:通用串行總線集線器的制作方法
技術領域:
本實用新型涉及一種通用串行總線集線器,尤其是一種新型通用串行總線 集線器。
二背景技術:
要實現(xiàn)其它電子產品的數(shù)據(jù)與電腦之間的輸送,必需把電腦的接口 與其它電子產品的接口連接在一起,目前國內電腦系統(tǒng)的通用串行總線 接口都實fi了標準化,其它電子產品大都是直接或通過數(shù)據(jù)線與之連接, 這樣一個電子產品就要占用一個接口,造成了通用串行總線接口利用率
不高和頻繁地插入而引起高故障率的發(fā)生。目前帶有不同形狀的USB接口 的電子產品或多種存儲卡比如SD卡、MMC卡等。所以這些電子產品和存 儲卡與電腦連接有時就會有許多不便,雖然現(xiàn)在有通用串行總線集線器可以接 不同的USB接口或能插不同存儲卡,但是現(xiàn)有的通用串行總線集線器不能同 時連接電子產品和插接存儲卡,就導致了存儲卡和電子產品在使用過程中的一 些不便,但是目前電子產品與存儲卡都使用特別頻繁,這樣在使用帶不能直接 與電腦連接的電子產品時要帶數(shù)據(jù)線或連接不同USB接口的通用串行總線集 線器,在使用存儲卡時要帶著讀卡器,使用極其不方便,也造成了資源的浪費。 當前通用串行總線接插口裝置雖然實現(xiàn)了與不同接口的電子產品或存儲 卡連接,但是它只能一次識別一個電子產品或存儲卡,在多個電子產品或 存儲卡一起接入時,它只識別最先接入的電子產品或存儲卡;在現(xiàn)有的通 用串行總線集線器中,通用串行總線集線器的輸出接口只與其輸出接口相匹配 通用串行總線集線器的輸出接口不能滿足不同電子產品或存儲卡的接口需 要,因此通用串行總線集線器的輸出接口通用性不強。
三、 發(fā)明內容
為了克服上述的缺點,本實用新型的目的是提供一種通用串行總線集線 器;能同時識別多個電子產品或存儲卡,同時滿足具有不同接口的電子產品 或存儲卡。
為達到上述目的,本實用新型采取的技術方案是包含有電腦USB接口器、USB接口器、讀卡器、電源電路、USB接口控制電路、讀卡器控制電路、 USB接口轉換電路和雙路USB瞬態(tài)抑制器;電腦USB接口器設置為與其聯(lián)接 電腦的接口匹配,USB接口器和讀卡器設置為多個并相互之間設置為接口形 狀至少有一個不相同,電腦USB接口器和電源電路設置為與USB接口控制電 路聯(lián)接,電源電路設置為與讀卡器控制電路聯(lián)接,讀卡器設置為通過讀卡器控 制電路和USB接口轉換電路與USB接口控制電路聯(lián)接,USB接口器設置為通 過USB接口轉換電路與USB接口控制電路聯(lián)接,USB接口器之間的相同接口 設置為通過雙路USB瞬態(tài)抑制器聯(lián)接,讀卡器之間的相同接口設置為通過雙 路USB瞬態(tài)抑制器聯(lián)接。
本實用新型的設計特點及有益效果表現(xiàn)在-
把電子產品的接口與USB接口器聯(lián)接,把SD卡、MMC卡等存儲卡與讀 卡器聯(lián)接,電源電路按照USB接口控制電路的信息為USB接口器、讀卡器和 讀卡器控制電路提供電壓,保證USB接口器、讀卡器、USB接口控制電路和 讀卡器控制電路的電壓要求,把電腦USB接口器與電腦聯(lián)接,USB接口控制 電路檢測到各個USB接口轉換電路輸入的信號后,再輸出控制信號給電源電 路,使電源電路給各個USB接口轉換電路提供正常工作的電壓,并且USB接 口控制電路根據(jù)USB控制芯片中固化的程序,使輸出的USB接口轉換電路可 以像單獨接到電腦的USB接口上一樣正常工作,USB接口轉換電路設置為與 不同形狀的USB接口器聯(lián)接或與讀卡器控制電路聯(lián)接,讀卡器控制電路設置 為與不同形狀的讀卡器聯(lián)接,實現(xiàn)了具有不同形狀接口的電子產品或存儲卡 同時與電腦聯(lián)接,并由電腦同時識別。
1、 由于本實用新型設計了USB接口器和讀卡器,滿足了具有不同接口的 電子產品和存儲卡需要。
2、 由于本實用新型設計了 USB接口控制電路、讀卡器控制電路和USB 接口轉換電路,同時識別多個電子產品和存儲卡,并保證了每個電子產品和存 儲卡可單獨與電腦聯(lián)接。
3、 由于本實用新型設計了USB接口器和讀卡器,擴大了電腦連接電子產 品和存儲卡的范圍。
四
圖l為本實用新型電路方框圖-圖2為本實用新型示意圖。 五具體實施方式
附圖為本實用新型的一個實施例,本實施例包含有電腦USB接口器1、 USB接口器5、讀卡器6、電源電路3、 USB接口控制電路2、讀卡器控制電 路7、 USB接口轉換電路4和雙路USB瞬態(tài)抑制器;電腦USB接口器1設置 為與其聯(lián)接電腦的接口匹配,USB接口器5和讀卡器6設置為多個并相互之 間設置為接口形狀至少有一個不相同,電腦USB接口器l和電源電路3設置 為與USB接口控制電路2聯(lián)接,電源電路3設置為與讀卡器控制電路7聯(lián)接, 讀卡器6設置為通過讀卡器控制電路7和USB接口轉換電路4與USB接口控 制電路2聯(lián)接,USB接口器5設置為通過USB接口轉換電路4與USB接口控 制電路2聯(lián)接,USB接口器5之間的相同接口設置為通過雙路USB瞬態(tài)抑制 器聯(lián)接,讀卡器6之間的相同接口設置為通過雙路USB瞬態(tài)抑制器聯(lián)接。
電源電路3包含有電源分配開關T2、電容C20和C22、電解電容C17、 C21和C23、磁珠F2和F4,電源分配開關T2設置有接口 EN1、 EN2、 EN3、 EN4、 DC1、 DC2、 DC3、 DC4、 DUT1、 DUT2、 DUT3、 DUT4、腿和脆, IN1和IN2連接后通過C17與地連接并還設置為與外界5V電壓連接,F(xiàn)2與 C21串聯(lián)后再與C20并聯(lián),在F2與C21之間端設置為與外界5V電壓連接, C20與C21連接的一端設置為與地連接,C20與F2連接的一端設置為與接口 DUT1連接,F(xiàn)4與C23串聯(lián)后再與C22并聯(lián),在F4與C23之間端設置為與外 界5V電壓連接,C22與C23連接的一端設置為與地連接,C22與F4連接的 一端設置為與接口DUT2連接,C17、 C21和C23的負極設置為與地連接。本 實施里的電源分配開關T2型號設置為TPS2041 。
USB接口控制電路2包含有USB控制芯片T1、電壓轉換器P1、振蕩器M、 電阻RO、 Rl、 R2和R3、電容C6和C7、電解電容C1、 C2、 C3、 C4、 C5和C8, USB控制芯片Tl設置有接口 DPOPUR、 DPO、 DMO、 VCC、 XTAL1、 XTAL2、 MODE、 EXTMEM、 RESET、 GND、 EEDATA/GANGED、 BUSPWR、 DP1、 DM1、 DP2、 DM2、 DP6、 DM6、 DP7、 DM7、 PWRONl、 PWRON2、 PWRON6、 PWRON7、 OVRCURl、 OVRCUR2、 OVRCUR6和OVRCUR7,電壓轉換器 Pl設置有接口 1、 2和GND, R0的一端通過C2與地連接并通過R2與接口 DPOPUR連接且還與接口 DPO連接,Rl的一端通過C1與地連接并還與接口DMO連接,電壓轉換器Pl的接口 1與外界5V電壓連接,電壓轉換器Pl的 接口 GND與地連接,電壓轉換器Pl的接口 1和接口 GND之間連接有C3和C4, 電壓轉換器Pl的接口 2通過C5與地連接并還與USB控制芯片Tl的接口 VCC 連接,接口XTAL1和XTAL2之間連接有M和C6與C7串聯(lián)支路,在C6與 C7之間端設置為與地連接,接口MODE設置為與地連接,接口EXTMEM設 置為與電壓轉換器Pl的接口 2連接,接口 RESET設置為與通過C8與外界5V 電壓連接并還通過R3與地連接,接口 GND設置為與地連接,接口 EEDATA/GANGED和BUSPWR設置為與電壓轉換器Pl的接口 2連接,Cl、 C2、 C3、 C4和C5的負極設置為與地連接,C8的負極設置為通過R3與地連接'。 本實施里的電源分配開關Tl型號設置為TUSB2077A,本實施里的電壓轉換 器Pl型號設置為TPS2148,本實施里的振蕩器M的頻率設置為6MHZ。
USB接口轉換電路4包含有四個電阻和兩個電容,本實施例設置有四個 USB接口轉換電路4,其中第一個USB接口轉換電路4包含有電阻R4、 R5、 R6和R7、電解電容C9和C10;第二個USB接口轉換電路4包含有電阻R11、 R12、 R13和R14、電解電容C11和C12;第三個USB接口轉換電路4包含有 電阻R15、 R16、 R17和R18、電解電容C13和C14;第四個USB接口轉換電路 4包含有電阻R19、 R20、 R21和R22、電解電容C15和C16; R4的一端通過C10 與地連接并另一端通過R7與地連接,R5的一端通過C9與地連接并另一端通 過R6與地連接,C9和C10的負極設置為與地連接;同樣電阻Rll與C12和R14 連接、電阻R12與C11和R13連接、電阻R15與C14和R18連接、電阻R16 與C13和R17連接、電阻R119與C16和R22連接、電阻R20與C15和R21連 接,Cll、 C12、 C13、 C14、 C15和C16的負極設置為與地連接。
讀卡器控制電路7主要包含有讀卡器控制芯片T3或T4、磁珠、電阻和電 容,本實施例設計了兩個讀卡器控制電路7,其中第一個讀卡器控制電路7包 含有讀卡器控制芯片T3和串行存儲器T5、磁珠F1、 F5、 F6、 F7和F8、電阻 R38、 R8、 R9、 R10和R23、電容C19、 C24、 C25、 C26、 C27、 C28和C32、 電解電容C18和C31、三極管BG1,讀卡器控制芯片T3設置有接口 1. 1、 1. 2、 1.3、 1.4、 1.5、 1.6、 1.7、 1.8、 1.9、 1.10、 1.11、 1.12、 1.13、 1.14、 1.15、 1.16、 1.17、 1.18、 1.19、 1.20、 1.21、 1.22、 1.23、 1.24、 1.25、 1.26、 1.27 和1.28,串行存儲器T5設置有接口 1、 2、 3、 4、 5、 6、 7和8, R38與F1組成一串聯(lián)支路后與接口 1.7連接,C18和C19一端分別與F1兩端連接并另 一端連接在一起后再與地連接,R8—端與接口 1.9連接,R9—端與接口1.8 連接,接口 1.6通過C28與地連接,C24和F6—端連接后再與地連接,C24 另一端與F5連接后再與接口 1.4連接,F(xiàn)6另一端與接口 1.5連接,接口1.4 與1. 5之間還通過C25連接,C26和F8 —端連接后再與地連接,C26另一端與 F7連接后再與接口 1.23連接,F(xiàn)8另一端與接口 1.22連接,接口 1. 23與1. 22 之間還通過C27連接,接口 5和6連接后通過C31與地連接,接口7與接口 1.10連接,接口8與接口 1. ll連接,接口 1、 2、 3和4連接在一起后再與地 連接,接口 1.27與R10連接,接口 1.16通過R23與BG1的基極連接,BG1 的基極還通過C32與地連接,接口l. 13、 1.26、 1. 25和1. 24與地連接,C18 和C31的負極設置為與地連接。本實施例的第二個讀卡器控制電路7包含有 讀卡器控制芯片T4和串行存儲器T6、磁珠F3、 F9、 FIO、 F11和F12、電阻 R13、 R19、 R20、 R28和R29、電容C30、 C34、 C35、 C36、 C37、 C39和C40、 電解電容C29和C38、三極管BG2,并按第一個讀卡器控制電路7的連接方 式進行連接。本實施里的電源分配開關T3或T4型號設置為AU9331-28SSOP。 讀卡器6包含有插板、四個電阻和一個電容,本實施例設計了兩個讀卡器 6,其中第一個讀卡器6包含有插板X1、電阻R24、 25、 26和27、電容C33, 插板X1設置有接口 9、 1、 2、 CD、 3、 4、 5、 .6、 7、 8和WP,有接口 9、 1 和4連接后再通過C33與地連接,接口2與R24連接,接口7與R25連接, 接口 CD與R26連接,接口 WP與R27連接。本實施例的第二個讀卡器6包含 有插板X2、電阻R30、 31、 32和33、電容C41,并按第一個讀卡器6的連接 方式進行連接。
電腦USB接口器1設置為Y3并設置有接口 D+、 D-和GND,本實施例 USB接口器5設置為兩個Yl和Y2并設置有接口D+、 D-、 1和GND。
電腦USB接口器1的接口 D+設置為與USB接口控制電路2的R0的另一 端連接,電腦USB接口器1的接口 D-設置為與USB接口控制電路2的Rl的 另一端連接,電腦USB接口器l的接口 GND設置為與USB接口控制電路2 的與地連接的C3的一端連接。USB接口控制電路2的接口 PWRONl、 PWRON2、 PWRON6、 PWRON7、 OVRCURl、 OVRCUR2、 OVRCUR6和 OVRCUR7設置為分別與電源電路3的接口 EN1、 EN2、 EN3、 EN4、 DC1、DC2、 DC3和DC4連接。電源電路3的接口 IN1和USB接口控制電路2中Pl 的接口 1設置為與外接電壓5V連接,USB接口器Y1的接口 l與電源電路3 的接口DUT3連接,USB接口器Yl的接口 GND與地連接,USB接口器Y1 的接口 D+與R15另一端連接,USB接口器Y1的接口 D-與R16另一端連接; USB接口器Y2的接口 1與電源電路3的接口DUT4連接,USB接口器Y2的 接口GND與地連接,USB接口器Y2的接口 D+與R19另一端連接,USB接 口器Yl的接口 D-與R20另一端連接;USB接口器Yl的接口 D+和USB接口 器Y2的接口 D+之間通過雙路USB瞬態(tài)抑制器Ql連接,USB接口器Yl的 接口 D-和USB接口器Y2的接口 D-之間通過雙路USB瞬態(tài)抑制器Q2連接。 讀卡器控制電路7中T3的R8與USB接口控制電路2中R4連接,讀卡器控制 電路7中T3的R9與USB接口控制電路2中R5連接,讀卡器控制電路7中 T4的R19與USB接口控制電路2中Rll連接,讀卡器控制電路7中T4的R20 與USB接口控制電路2中R12連接,R8與R19或R9與R20通過雙路USB瞬 態(tài)抑制器Q2連接。讀卡器6中XI的接口 9和1與R24和R25連接后再與BG1 的集電極連接,讀卡器6中X2的接口 9和1與R30和R31連接后再與BG2 的集電極連接。R8與F1之間端、R13與F3之間端、C24與F5之間端、C26 與F7之間端、C34與F8之間端、C36與F11之間端、T5的借口 5、 T6的借 口 5、 BG1的發(fā)射極、BG2的發(fā)射極、R26和R27另一端、R32和R33另一端 設置為與PI的借口 2連接,F(xiàn)4與C23之間端、T3接口 1.6、 T4接口2.6、 R10 的另一端、R28的另一端設置為與Tl的接口 VCC連接。本實施里的雙路USB 瞬態(tài)抑制器Ql或Q2型號設置為SN7524。
把電子產品的接口與USB接口器5聯(lián)接,把SD卡、MMC卡等存儲卡與 讀卡器6聯(lián)接,電源電路3按照USB接口控制電路2的信息為USB接口器5、 讀卡器6和讀卡器控制電路7提供電壓,保證USB接口器5、讀卡器6、 USB 接口控制電路2和讀卡器控制電路7的電壓要求,把電腦USB接口器1與電 腦聯(lián)接,USB接口控制電路2檢測到各個USB接口轉換電路4輸入的信號后, 再輸出控制信號給電源電路3,使電源電路3給各個USB接口轉換電路4提 供正常工作的電壓,并且USB接口控制電路2以工作協(xié)議的方式把各USB接 口轉換電路4予以區(qū)分進行與電腦聯(lián)接,使輸出的USB接口轉換電路4可以 像單獨接到電腦的USB接口上一樣正常工作,USB接口轉換電路4設置為與不同形狀的USB接口器5聯(lián)接或與讀卡器控制電路7聯(lián)接,讀卡器控制電路 7設置為與不同形狀的讀卡器6聯(lián)接,實現(xiàn)了具有不同形狀接口的電子產品 或存儲卡同時與電腦聯(lián)接,并由電腦同時識別。
權利要求1、一種通用串行總線集線器;含有電腦USB接口器(1)、USB接口器(5)、讀卡器(6),電腦USB接口器(1)設置為與其聯(lián)接電腦的接口匹配,其特征是還包含有電源電路(3)、USB接口控制電路(2)、讀卡器控制電路(7)、USB接口轉換電路(4)和雙路USB瞬態(tài)抑制器;USB接口器(5)和讀卡器(6)設置為多個并相互之間設置為接口形狀至少有一個不相同,電腦USB接口器(1)和電源電路(3)設置為與USB接口控制電路(2)聯(lián)接,電源電路(3)設置為與讀卡器控制電路(7)聯(lián)接,讀卡器(6)設置為通過讀卡器控制電路(7)和USB接口轉換電路(4)與USB接口控制電路(2)聯(lián)接,USB接口器(5)設置為通過USB接口轉換電路(4)與USB接口控制電路(2)聯(lián)接,USB接口器(5)之間的相同接口設置為通過雙路USB瞬態(tài)抑制器聯(lián)接,讀卡器(6)之間的相同接口設置為通過雙路USB瞬態(tài)抑制器聯(lián)接。
2、 根據(jù)權利要求l所述的通用串行總線集線器;其特征是所述的電源電路(3) 包含有電源分配開關T2、電容C20和C22、電解電容C17、 C21和C23、磁珠F2和F4,電源分配開關T2設置有接口 EN1、 EN2、 EN3、 EN4、 DC1、DC2、 DC3、 DC4、 DUT1、 DUT2、 DUT3、 DUT4、 IN1和IN2, IN1和IN2連接后通過C17與地連接并還設置為與外界5V電壓連接,F(xiàn)2與C21串聯(lián)后再與C20并聯(lián),在F2與C21之間端設置為與外界5V電壓連接,C20與C21連接的一端設置為與地連接,C20與F2連接的一端設置為與接口 DUT1連接,F(xiàn)4與C23串聯(lián)后再與C22并聯(lián),在F4與C23之間端設置為與外界5V電壓連接,C22與C23連接的一端設置為與地連接,C22與F4連接的一端設置為與接口DUT2連接,C17、 C21和C23的負極設置為與地連接。
3、 根據(jù)權利要求l所述的通用串行總線集線器;其特征是所述的USB接口控制電路(2)包含有USB控制芯片T1、電壓轉換器P1、振蕩器M、電阻RO、Rl、 R2和R3、電容C6和C7、電解電容C1、 C2、 C3、 C4、 C5和C8, USB控制芯片Tl設置有接口 DPOPUR、 DPO、 DMO、 VCC、 XTAL1、 XTAL2、 MODE、EXTMEM、 RESET、 GND、 EEDATA/GANGED 、 BUSPWR、 DP1、 DM1、DP2、 DM2、 DP6、 DM6、 DP7、 DM7、 PWRONl、 PWRON2、 PWRON6、PWRON7、 OVRCURl、 OVRCUR2、 OVRCUR6和OVRCUR7,電壓轉換器Pl設置有接口 1、 2和GND, R0的一端通過C2與地連接并通過R2與接口DPOPUR連接且還與接口 DPO連接,Rl的一端通過C1與地連接并還與接口 DMO連接,電壓轉換器Pl的接口 1與外界5V電壓連接,電壓轉換器Pl的 接口 GND與地連接,電壓轉換器Pl的接口 1和接口 GND之間連接有C3和C4, 電壓轉換器Pl的接口 2通過C5與地連接并還與USB控制芯片Tl的接口 VCC 連接,接口XTAL1和XTAL2之間連接有M和C6與C7串聯(lián)支路,在C6與 C7之間端設置為與地連接,接口MODE設置為與地連接,接口EXTMEM設 置為與電壓轉換器Pl的接口 2連接,接口 RESET設置為與通過C8與外界5V 電壓連接并還通過R3與地連接,接口 GND設置為與地連接,接口 EEDATA/GANGED和BUSPWR設置為與電壓轉換器Pl的接口 2連接,Cl、 C2、 C3、 C4和C5的負極設置為與地連接,C8的負極設置為通過R3與地連接。
4、 根據(jù)權利要求l所述的通用串行總線集線器;其特征是所述的USB接口 轉換電路(4)包含有電阻R4、 R5、 R6和R7、,解電容C9和C10; R4的一端 通過C10與地連接并另一端通過R7與地連接,R5的一端通過C9與地連接并 另一端通過R6與地連接,C9和C10的負極設置為與地連接。
5、 根據(jù)權利要求l所述的通用串行總線集線器;其特征是所述的讀卡器控 制電路(7)包含有讀卡器控制芯片T3和串行存儲器T5、磁珠F1、 F5、 F6、 F7和F8、電阻R38、 R8、 R9、 R10和R23、電容C19、 C24、 C25、 C26、 C27、 C28和C32、電解電容C18和C31、三極管BG1,讀卡器控制芯片T3設置有 接口l. 1、 1.2、 1.3、 1.4、 1.5、 1.6、 1.7、 1.8、 1.9、 1.10、 1.11、 1.12、 1.13、 1.14、 1.15、 1.16、 1.17、 1.18、 1.19、 1.20、 1.21、 1.22、 1.23、 1.24、 1.25、 1.26、 1. 27和1.28,串行存儲器T5設置有接口 1、 2、 3、 4、 5、6、 7和8, R38與F1組成一串聯(lián)支路后與接口 1.7連接,C18和C19一端分 別與Fl兩端連接并另一端連接在一起后再與地連接,R8 —端與接口 1. 9連接, R9 —端與接口 1. 8連接,接口 1. 6通過C28與地連接,C24和F6 —端連接后 再與地連接,C24另一端與F5連接后再與接口 1. 4連接,F(xiàn)6另一端與接口 1. 5 連接,接口 1. 4與1. 5之間還通過C25連接,C26和F8 —端連接后再與地連 接,C26另一端與F7連接后再與接口 1. 23連接,F(xiàn)8另一端與接口 1. 22連接, 接口 1. 231. 22之間還通過C27連接,接口 5和6連接后通過C31與地連 接,接口 7與接口 1. 10連接,接口 8與接口 1. 11連接,接口 1、 2、 3和4連接在一起后再與地連接,接口 1. 27與R10連接,接口 1.16通過R23與BG1的基極連接,BG1的基極還通過C32與地連接,接口 1.13、 1.26、 1. 25和1.24與地連接,C18和C31的負極設置為與地連接。
6、根據(jù)權利要求1所述的通用串行總線集線器;其特征是所述的讀卡器(6)包含有插板X1、電阻R24、 25、 26和27、電容C33,插板X1設置有接口9、1、 2、 CD、 3、 4、 5、 6、 7、 8和WP,有接口 9、 1和4連接后再通過C33與地連接,接口2與R24連接,接口7與R25連接,接口CD與R26連接,接口 WP與R27連接。
專利摘要一種通用串行總線集線器,含有電腦USB接口器(1)、USB接口器(5)、讀卡器(6)、電源電路(3)、USB接口控制電路(2)、讀卡器控制電路(7)和USB接口轉換電路(4);USB接口器(5)和讀卡器(6)設置為多個并相互之間設置為接口形狀至少有一個不相同,電腦USB接口器(1)和電源電路(3)設置為與USB接口控制電路(2)聯(lián)接,電源電路(3)設置為與讀卡器控制電路(7)聯(lián)接,讀卡器(6)設置為通過讀卡器控制電路(7)和USB接口轉換電路(4)與USB接口控制電路(2)聯(lián)接,USB接口器(5)設置為通過USB接口轉換電路(4)與USB接口控制電路(2)聯(lián)接,USB接口器(5)、讀卡器(6)之間的相同接口設置為通過雙路USB瞬態(tài)抑制器聯(lián)接,因此能同時識別多個電子產品或存儲卡,同時滿足具有不同接口的電子產品或存儲卡。
文檔編號G06F13/38GK201281852SQ20082002590
公開日2009年7月29日 申請日期2008年7月14日 優(yōu)先權日2008年7月14日
發(fā)明者李永崗, 駱科學 申請人:駱科學