專利名稱:半導(dǎo)體集成電路、安裝有該電路的ic卡和該ic卡操作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種半導(dǎo)體集成電路、 一種安裝有該半導(dǎo)體集成電 路的IC卡和一種用于該IC卡的操作方法,并且具體地涉及對于在
短時間內(nèi)接收至少三種接收信號中的任 一 種接收信號有用的技術(shù)。
背景技術(shù):
根據(jù)國際標(biāo)準(zhǔn)ISO/IEC 14443,具有非接觸接口的IC卡稱為 PICC并且進(jìn)行與稱為PCD的讀取器/寫入器的射頻通信。ISO代表 國際標(biāo)準(zhǔn)化組織,而IEC代表國際電工委員會。PICC代表鄰近卡, 而PCD代表鄰近耦合設(shè)備。
例如,如以下非專利文獻(xiàn)1中所示,在國際標(biāo)準(zhǔn)ISO/IEC 14443 A類中,從PCD到PICC的通信使用以ASK 100%幅度調(diào)制方法中 的改進(jìn)型密勒方法為基礎(chǔ)的編碼系統(tǒng)。然而,在國際標(biāo)準(zhǔn)ISO/IEC 14443 B類中,從PCD到PICC的通信使用以ASK 100 %幅度調(diào)制方 法中的NRZ-L方法為基礎(chǔ)的編碼方法。NRZ-L代表不歸零電平。ASK
代表作為數(shù)字調(diào)制方法之一 的幅移鍵控。
例如,如以下非專利文獻(xiàn)2中所示,國際標(biāo)準(zhǔn)ISO/IEC 14443 規(guī)定,應(yīng)當(dāng)在PCC進(jìn)入操作場中之后5毫秒內(nèi)接受請求。還規(guī)定, A類PICC無論接收B類什么命令都應(yīng)當(dāng)在5毫秒內(nèi)接受A類請求 命令。相似地規(guī)定,B類PICC無論接收A類什么命令都應(yīng)當(dāng)在5毫秒內(nèi)接受B類請求。
另外,如非專利文獻(xiàn)2中所述,在A類初始化中,A類PICC 按照A類請求命令從空閑狀態(tài)轉(zhuǎn)變成就緒狀態(tài),并且按照選擇命令 從就緒狀態(tài)轉(zhuǎn)變成活躍狀態(tài),而且按照暫停命令從活躍狀態(tài)轉(zhuǎn)變成 暫停狀態(tài)。就緒狀態(tài)具有防沖突環(huán)。
如以下非專利文獻(xiàn)2和專利文獻(xiàn)5中所述,在B類初始化中, B類PICC在空閑狀態(tài)中等待B類請求命令。這一請求命令使B類 PICC預(yù)備生成應(yīng)用族標(biāo)識符(AFI)、屬性信息參數(shù)(PARAM)和 循環(huán)冗余校驗(yàn)檢錯碼(CRC)。在檢測到AFI符合時,B類PICC向 PCD傳輸對B類請求的響應(yīng)。這一響應(yīng)包括偽唯一標(biāo)識符(PUPI)、 應(yīng)用信息(應(yīng)用數(shù)據(jù))、協(xié)議信息和循環(huán)冗余校驗(yàn)檢錯碼(CRC)。 隨后,在接受PICC選擇命令時,B類PICC向PCD傳輸對該接受的 響應(yīng)并且轉(zhuǎn)變成活躍狀態(tài)。B類傳輸數(shù)據(jù)稱為作為幀的字符,并且 該幀由SOF (幀開始)和EOF (幀結(jié)束)界定。各SOF和EOF包括 一個下降沿和預(yù)定長度的邏輯"0"。
近年來,已經(jīng)廣泛使用稱為近場通信(NFC)的近程無線通信 技術(shù),該技術(shù)實(shí)現(xiàn)家用電器和數(shù)字媒體之間面向消費(fèi)者的無線通信 連接并且簡化和擴(kuò)展對內(nèi)容和商業(yè)賬戶的處理。這一NFC技術(shù)具有 與現(xiàn)有各種通信方法的兼容性并且使得可以使用13.56MHz的射頻 頻率按照847kbps的最大通信速率和按照約10cm的距離執(zhí)行近程通 信。具體而言,NFC技術(shù)安裝于具有如下內(nèi)置IC卡微型計(jì)算機(jī)(安 全芯片)的移動電話終端中,該微型計(jì)算機(jī)具有電子結(jié)算功能,其 目的在于增強(qiáng)終端用戶側(cè)對諸如在商店購買的商品的非接觸支付、 在車站對運(yùn)輸費(fèi)的非接觸支付等各種非接觸電子結(jié)算實(shí)際使用的便 利性。NFC代表近場通信。
以下非專利文獻(xiàn)3描述了國際標(biāo)準(zhǔn)ISO/IEC 18092 NFC的內(nèi) 容。ISO/IEC 18092 NFC的傳送速率為212kbps到424kbps的通信利 用調(diào)制方法為ASK 8%至30%幅度調(diào)制的以曼徹斯特方法為基礎(chǔ)的 編碼系統(tǒng)。在無源通信模式中,發(fā)起方生成向目標(biāo)方供應(yīng)能量的射頻電場。另一方面,在有源通信模式中,發(fā)起方和目標(biāo)方交替地生 成射頻電場。
在ISO/IEC 18092的三個傳送速率(106kbps、 212kbps和 424kbps)之一的通信的初始化中,將應(yīng)用切換成有源通信模式并且 選擇三個傳送速率之一。在傳送速率為212kbps或者424kbps的無源 通信模式的初始化中,在數(shù)據(jù)分組之前插入前導(dǎo)。該前導(dǎo)包括邏輯 "0"被編碼在其中的最少48位。
以下專利文獻(xiàn)1描述了一種可以按照ISO/IEC 14443的以下各 種通信過程由CPU的如下判斷部分根據(jù)應(yīng)用來通信的非接觸IC卡, 該判斷部分規(guī)定從卡讀取器/寫入器傳輸?shù)男盘柕恼{(diào)制方法和編碼系 統(tǒng)。
以下專利文獻(xiàn)2描述了 一種鄰近型非接觸IC卡,其中ISO/IEC 14443 A類請求信號由ASK 100%幅度解調(diào)電路和改進(jìn)型密勒解碼 電路處理,而B類請求信號由ASK 10。/。幅度解調(diào)電路和NRZ-L解 碼電路處理。由于接收A類和B類請求信號之一而另一請求信號被 錯誤地處理并且變成無意義的位串,所以算術(shù)電路比較兩個輸出值 并且選擇有意義的信號。用于算術(shù)運(yùn)算的應(yīng)用存儲于IC卡的非易失 性存儲器中,并且通信方法可以使用A類或者B類。然而,IC卡的 優(yōu)先級表描述了出于讀取器/寫入器設(shè)備所致的供應(yīng)電壓裕度不充分 等原因而將B類優(yōu)先級設(shè)置得較高。
另一方面,以下專利文獻(xiàn)3描述了一種包括比如天線線圈、整 流器電路、功率電路、CPU、解調(diào)器電路、調(diào)制器電路、非接觸控 制電路、ROM、 RAM和EEPROM這樣的部件的非接觸IC卡。除了 天線線圈以外的部件集成于硅襯底上。非接觸控制電路包括檢測高 速類前導(dǎo)的第一檢測器電路和檢測ISO/IEC 14443 B類SOF的第二 檢測器電路。高速類是曼徹斯特編碼方法中的前導(dǎo)報頭系統(tǒng),而B 類是NRZ編碼方法中的SOF報頭系統(tǒng)。第 一檢測器電路的報頭檢測 信號和第二檢測器電路的報頭檢測信號供應(yīng)給通信方法檢測電路。
通過CPU的程序執(zhí)行的第一處理來處理來自第一檢測器電路的輸出,并且通過CPU的程序執(zhí)行的第二處理來處理來自第二檢測器電
路的輸出。第一處理和第二處理之一的無用處理的執(zhí)行由通信方法
檢測電路中的高速類或者B類的重合檢測輸出信號禁止。
以下專利文獻(xiàn)4描述了一種非接觸IC卡,該IC卡區(qū)別向 ISO/IEC 14443 B類中的傳輸數(shù)據(jù)的開頭添加的SOF信號的邏輯值 "0"的長時間寬度和ISO/IEC 18092的曼徹斯特碼的傳輸數(shù)據(jù)的邏輯 值"0"的短時間寬度。
(非專利文獻(xiàn)1 ) D. Baddeley, "Final Committee Draft ISO/IEC 14443-2" Identification cards - Contactless integrated circuit(s) cards -Proximity cards - Part 2: Radio frequency power and signal interface, http:〃www.waaza.org/download/fcd-14443-2.pdf (檢索于2008年5月 30日)。
(非專利文獻(xiàn)2 ) D. Baddeley, "FINAL COMMITTEE DRAFT ISO/IEC 14443-3" Identification cards - Contactless integrated circuit(s) cards - Proximity cards - Part 3: Initialization and anticollision, http:〃www.waaza.org/download/fcd-14443-3.pdf (檢索于2008年5月
30曰)。
(非專利文獻(xiàn)3 ) INTERNATIONAL STANDARD ISO/IEC 18092, "Information technology - Telecommunications and information exchange between systems - Near Field Communication - Interface and Protocol (NFCIP-1)", http:〃stadards,iso.org/ittf/licence.html (檢索于 2008年5月30日)。
(專利文獻(xiàn)l)日本專利公開No. 2008-059271 (專利文獻(xiàn)2)日本專利公開No. 2003-249870 (專利文獻(xiàn)3)日本專利公開No. 2006-060363 (專利文獻(xiàn)4)日本專利公開No. 2006-072678 (專利文獻(xiàn)5)美國專利No. 7364083-B2,說明書
發(fā)明內(nèi)容
15在本發(fā)明之前,本發(fā)明人從事對具有如下非接觸接口的IC卡
的開發(fā),該非接觸接口安裝于在與非接觸讀取器/寫入器設(shè)備的通信
中使用NFC技術(shù)的移動電話中。已經(jīng)變得有必要讓非接觸IC卡安 裝如上所述三種NFC通信功能ISO/IEC 14443 A類通信功能、 ISO/IEC 14443 B類通信功能和ISO/IEC 18092的通信功能。
非接觸IC卡不僅可以安裝于具有電池的移動電話中而且可以 用作無電池的IC卡單體。在其中非接觸IC卡用作無電池的IC卡單 體的環(huán)境中,來自IC卡的內(nèi)部電路的操作功率電壓僅由如下操作電 壓供應(yīng),該操作電壓是通過對由非接觸讀取器/寫入器設(shè)備傳輸而由 天線接收的射頻載波信號進(jìn)行整流和平滑來生成的。從非接觸讀取 器/寫入器設(shè)備接收射頻栽波信號的天線由如下螺旋形線圏組成,該 螺旋形線圈由設(shè)置于IC卡的樹脂模制絕緣襯底的表面之上的印刷布 線形成。通過對用天線接收的射頻載波信號進(jìn)行整流和平滑來生成 的操作電壓的驅(qū)動能力比較小。
另一方面,在非接觸IC卡的實(shí)際操作環(huán)境中,難以預(yù)測非接 觸IC卡進(jìn)入三種之中哪一類非接觸讀取器/寫入器設(shè)備的通信范圍 內(nèi)。另一方面,由國際標(biāo)準(zhǔn)ISO/IEC 14443規(guī)定的A類和B類IC卡 需要在進(jìn)入操作場之后5毫秒內(nèi)接受請求命令。然而,本發(fā)明人的 考察已經(jīng)澄清,難以在通過對由天線接收的射頻載波信號進(jìn)行整流 和平滑來生成的操作電壓的比較小的驅(qū)動能力之下并行操作接受三 種請求命令的用于三個命令的三個檢測器電路。另一方面,本發(fā)明 人已經(jīng)研究用以隨機(jī)切換用于一個命令的檢測器電路的命令接收功 能的方法。然而,本發(fā)明人的考察已經(jīng)澄清,也難以在由國際標(biāo)準(zhǔn) 規(guī)定的5毫秒內(nèi)接收請求命令。
作為本發(fā)明人在本發(fā)明之前進(jìn)行的考察結(jié)果,實(shí)現(xiàn)了本發(fā)明。
因此,本發(fā)明的一個目的在于在短時間內(nèi)接受至少三種接收信 號中的任一類接收信號。
本發(fā)明的另 一 目的在于減少在接收任一上述類型的接收信號 時的功率消耗。本發(fā)明的又一目的在于使得可以在從由天線接收的射頻信號生成的操作電壓的較小驅(qū)動能力之下操作。
本發(fā)明的其它目的和新特征將從本說明書和附圖的描述中變
得清楚。
下文是對本申請中公開的發(fā)明中的一個典型發(fā)明的簡短說明。
也就是,根據(jù)本發(fā)明的典型半導(dǎo)體集成電路(U2)包括第一 天線耦合端子(LA)、第二天線耦合端子(LB)、功率電路(U3)、 解調(diào)器電路(U7)和確定電路(U16)。
在第一天線耦合端子與第二天線耦合端子之間供應(yīng)天線(Ll ) 的射頻信號。功率電路通過對射頻信號進(jìn)行整流和平滑來生成操作 電壓(VDD)并且將生成的操作電壓供應(yīng)給解調(diào)器電路和確定電路。
解調(diào)器電路(U7)包括天線(Ll)的射頻信號被并行供應(yīng)到 的第一解調(diào)器電路(U14)和第二解調(diào)器電路(U15)。第一解調(diào)器 電路(U14)解調(diào)作為射頻信號的具有第一調(diào)制程度(100% )的第 一接收信號(A類)并且生成第一解調(diào)輸出信號(二進(jìn)制信號A)。 第二解調(diào)器電路(U15)解調(diào)作為射頻信號的具有第二調(diào)制程度(10 % )且具有第 一格式的第 一通信開始信號(SOF )的第二接收信號(B 類)并且也解調(diào)具有第二調(diào)制程度且具有第二格式的第二通信開始 信號(前導(dǎo))的第三接收信號("18092")。因而,第二解調(diào)器電路 (U15)生成第二解調(diào)輸出信號(二進(jìn)制信號B)。
第一解調(diào)器電路(U14)的第一解調(diào)輸出信號和第二解調(diào)器電 路(U15)的第二解調(diào)輸出信號供應(yīng)給確定電路(U16)(參照圖1)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)生成第一解 調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻信號的具有 第一調(diào)制程度的第一接收信號(圖7中的步驟F4-2、步驟F4-4)。 當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)沒有生成第一解調(diào) 輸出信號時,確定電路確定第一通信開始信號的格式與第二通信開 始信號的格式之間的差異(圖7中的步驟F4-3)。當(dāng)確定電路(U16) 確定第二解調(diào)器電路(U15)通過解調(diào)具有第一格式的第一通信開始 信號的第二接收信號(B類)來生成第二解調(diào)輸出信號時,確定路(U16)確定目前接收第二接收信號(圖7中的步驟F4-3、步驟 F4-5)。當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào) 具有第二格式的第二通信開始信號的第三接收信號("18092")來生 成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收第三接收信 號(圖7中的步驟F4-3、步驟F4-6)。
下文簡短地說明通過由本申請公開的發(fā)明中的一個典型發(fā)明 來獲得的效果。也就是,根據(jù)本發(fā)明,可以在短時間內(nèi)接受至少三 種接收信號中的任一類接收信號。
圖1是圖示了根據(jù)本發(fā)明一個實(shí)施例的非接觸IC卡的基本配 置的圖2 ( A)是圖示了在ASK調(diào)制程度是ISO/IEC 14443 A類中
的100%情況下在非接觸IC卡中從非接觸讀取器/寫入器設(shè)備接收的
接收信號的波形的圖2 ( B )是圖示了在ASK調(diào)制程度是ISO/IEC 14443 B類和
ISO/IEC 18092中的10%情況下在非接觸IC卡中從非接觸讀取器/
寫入器設(shè)備接收的接收信號的波形的圖3是圖示了 ISO/IEC 14443 B類傳輸數(shù)據(jù)的幀結(jié)構(gòu)的圖; 圖4是圖示了 ISO/IEC 18092的傳輸數(shù)據(jù)分組的結(jié)構(gòu)的圖; 圖5是圖示了在從非接觸讀取器/寫入器設(shè)備傳輸?shù)椒墙佑|IC
卡的ISO/IEC 14443 B類傳輸數(shù)據(jù)的傳輸速度分別是106kbps、
212kbps 、 424kbps和848kbps的情況下在幀開頭的通信開始信號SOF
的時域長度的圖6是圖示了在從非接觸讀取器/寫入器設(shè)備傳輸?shù)椒墙佑|IC
卡的ISO/IEC 18092的傳輸數(shù)據(jù)的傳輸速度分別是212kbps、 424kbps
和848kbps的情況下在傳輸數(shù)據(jù)分組開頭的前導(dǎo)的邏輯"O"的時域長
度的圖7是用于說明圖1的非接觸IC卡在非接觸IC卡檢測來自非接觸讀取器/寫入器設(shè)備的接收信號是A類、B類和"18092"中的哪種 數(shù)據(jù)通信方法情況下的操作流程的流程圖8是用于說明圖1的非接觸IC卡在非接觸IC在初始接收中 沒有接收錯誤、對數(shù)據(jù)通信方法的確定結(jié)果存儲于確定結(jié)果寄存器 中并且在初始接收之后的接收中對數(shù)據(jù)通信方法的確定被省略的情 況下的操作流程的流程圖9是用于說明圖1的非接觸IC卡在非接觸IC卡在圖7的操 作流程中執(zhí)行從在步驟F4的初始接收到在步驟F5由于接收錯誤而 結(jié)束接收的操作之后的操作流程的流程圖IO是圖示了在圖1中所示非接觸IC卡的半導(dǎo)體集成電路的 內(nèi)部電路中包括的非接觸控制電路的配置的圖ll是圖示了在圖1中所示非接觸IC卡的半導(dǎo)體集成電路的 內(nèi)部電路的非接觸控制電路中包括的確定電路的配置的圖12是圖示了根據(jù)本發(fā)明一個實(shí)施例的半導(dǎo)體集成電路的電 路配置的圖13是圖示了組成圖12中所示根據(jù)本發(fā)明一個實(shí)施例的半導(dǎo) 體集成電路的各種器件的布局的硅芯片平面圖14是圖示了在圖1中所示非接觸IC卡從非接觸讀取器/寫 入器設(shè)備基于ISO/IEC 14443 A類數(shù)據(jù)通信方法對接收信號進(jìn)行接 收的情況下的操作的圖15是圖示了在圖1中所示非接觸IC卡從非接觸讀取器/寫 入器設(shè)備基于ISO/IEC 14443 B類數(shù)據(jù)通信方法對接收信號進(jìn)行接 收的情況下的操作的圖16是圖示了在圖1中所示非接觸IC卡從非接觸讀取器/寫 入器設(shè)備基于ISO/IEC 18092的數(shù)據(jù)通信方法對接收信號進(jìn)行接收 的情況下的操作的圖17是圖示了在圖1中所示非接觸IC卡從非接觸讀取器/寫 入器設(shè)備基于ISO/IEC 14443 B類數(shù)據(jù)通信方法對接收信號進(jìn)行接 收之時改變數(shù)據(jù)通信速度并且非接觸IC卡再次基于相同B類來對接
19收信號進(jìn)行接收的情況下的操作的圖18是圖示了在比如圖1中所示非接觸IC卡Ul的ROM (U10)或者EEPROM(U13)這樣的非易失性存儲器中存儲的并且
由非接觸IC卡U1執(zhí)行的各種程序的結(jié)構(gòu)的圖19是圖示了圖1中所示非接觸IC卡U1的結(jié)構(gòu)的圖;以及 圖20是圖示了安裝于移動電話中的圖1中所示非接觸IC卡的
外觀的圖。
具體實(shí)施例方式
《典型實(shí)施例》首先,說明關(guān)于本申請中公開的本發(fā)明一個典 型實(shí)施例的概況。在關(guān)于典型實(shí)施例的概況說明中在括號內(nèi)對附圖 的部件進(jìn)行引用的標(biāo)號僅說明在附有該標(biāo)號的該部件的概念中包括 的內(nèi)容。(1)根據(jù)本發(fā)明一個典型實(shí)施例的半導(dǎo)體集成電路(U2)包 括第一天線耦合端子(LA)、第二天線耦合端子(LB)、功率電路 (U3)、解調(diào)器電路(U7)和確定電路(U16)。
在第 一天線耦合端子與第二天線耦合端子之間供應(yīng)由天線 (Ll)接收的射頻信號。功率電路通過對射頻信號進(jìn)行整流和平滑 來生成操作電壓(VDD)并且將生成的操作電壓供應(yīng)給解調(diào)器電路和 確定電路。
解調(diào)器電路(U7)包括第一解調(diào)器電路(U14)和第二解調(diào)器 電路(U15)。在第一天線耦合端子與第二天線耦合端子之間供應(yīng)的 射頻信號并行供應(yīng)給第一解調(diào)器電路的輸入和第二解調(diào)器電路的輸入。
第一解調(diào)器電路(U14)通過解調(diào)作為射頻信號的具有第一調(diào) 制程度(100% )的第一接收信號(A類)來生成第一解調(diào)輸出信號 (二進(jìn)制信號A)。
第二解調(diào)器電路(U15)通過解調(diào)作為射頻信號的具有與第一 調(diào)制程度不同的第二調(diào)制程度(10% )并且具有第一格式的第一通信開始信號(SOF)的第二接收信號(B類)以及具有第二調(diào)制程度 并且具有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號 ("18092")來生成第二解調(diào)輸出信號(二進(jìn)制信號B)。
第一解調(diào)器電路(U14)的第一解調(diào)輸出信號和第二解調(diào)器電 路(U15)的第二解調(diào)輸出信號供應(yīng)給確定電路(U16)(參照圖1)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)生成第一解 調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻信號的具有 第一調(diào)制程度的第一接收信號(圖7中的步驟F4-2、步驟F4-4)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)沒有生成第 一解調(diào)輸出信號時,確定電路確定第一通信開始信號的格式與第二 通信開始信號的格式之間的差異(圖7中的步驟F4-3)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第一格式的第一通信開始信號(SOF)的第二接收信號(B類)來 生成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻 信號的第二接收信號(圖7中的步驟F4-3、步驟F4-5)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號("18092") 來生成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收作為射 頻信號的第三接收信號(圖7中的步驟F4-3、步驟F4-6)。
根據(jù)該實(shí)施例,可以通過使用第一解調(diào)器電路(U14)、第二 解調(diào)器電路(U15)和確定電路(U16)將確定處理進(jìn)行兩次來進(jìn)行 對三種接收信號(A類、B類、"18092")的接收確定。首先,當(dāng)通 過第一解調(diào)器電路(U14)和確定電路(U16)的第一次確定來確定 第一解調(diào)器電路(U14)通過解調(diào)具有第一調(diào)制程度(100% )的第 一接收信號(A類)來生成第一解調(diào)輸出信號時,可以在極短時間 內(nèi)確定目前接收作為射頻信號的第一接收信號(A類)。同時,可 以認(rèn)為當(dāng)前第一次確定本身與如專利文獻(xiàn)2中所述通過選擇ASK 100%幅度調(diào)制電路、ASK 10%幅度調(diào)制電路和算術(shù)電路來進(jìn)行的確 定基本上相同。接著,當(dāng)?shù)谝淮未_定的結(jié)果為否定時并且當(dāng)通過使用第二解調(diào)
器電路(U15)和確定電路(U16)的第二次確定來確定第二解調(diào)器 電路(U15)通過解調(diào)具有第一通信開始信號(SOF)的第二接收信 號(B類)而生成第二解調(diào)輸出信號時,可以確定目前接收作為射 頻信號的第二接收信號(B類)。反言之,當(dāng)?shù)诙未_定的確定結(jié) 果是第二解調(diào)器信號(U15 )通過解調(diào)具有第二通信開始信號(前導(dǎo)) 的第三接收信號("18092")來生成第二解調(diào)輸出信號時,可以確定 目前接收作為射頻信號的第三接收信號("18092")。同時,可以認(rèn) 為當(dāng)前第二次確定本身與如專利文獻(xiàn)3中所述高速類前導(dǎo)與B類 SOF之間的區(qū)別以及在專利文獻(xiàn)4中所述B類SOF與"18092"的曼 徹斯特碼的傳輸數(shù)據(jù)的邏輯值"O"之間的區(qū)別基本上相同。
按照所述方式,根據(jù)該實(shí)施例,可以通過按照上述序列將確定 處理進(jìn)行兩次而在短時間內(nèi)接收至少三種接收信號(A類、B類和 "18092")中的任一種接收信號。在專利文獻(xiàn)2、專利文獻(xiàn)3和專利 文獻(xiàn)4中沒有發(fā)現(xiàn)如下描述,該描述提出通過按照上述序列將確定 處理進(jìn)行兩次而在短時間內(nèi)接收至少三種接收信號中的任一種接收 信號。
根據(jù)一個優(yōu)選實(shí)施例,當(dāng)確定電路(U16)確定第一解調(diào)器電 路(U14)生成第一解調(diào)輸出信號時,由確定電路生成的控制信號(低 功率消耗模式信號)暫停第二解調(diào)器電路(U15)的操作(參照圖1 和圖14)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)沒有生成第 一解調(diào)輸出信號時,由確定電路生成的控制信號暫停第一解調(diào)器電 路(U14)的操作(參照圖1、圖15和圖16)。
根據(jù)該優(yōu)選實(shí)施例,可以減少在接收至少三種接收信號時的功
率消耗。
根據(jù)一個更優(yōu)選實(shí)施例,第一接收信號(A類)、第二接收信 號(B類)和第三接收信號("18092")是ASK調(diào)制信號,并且第一 調(diào)制程度和第二調(diào)制程度是ASK調(diào)制程度,而且第二調(diào)制程度具有比第一調(diào)制程度更小的ASK調(diào)制程度。
第一解調(diào)器電路(U14)可以通過解調(diào)具有ASK調(diào)制程度大的 第 一調(diào)制程度的第 一接收信號(A類)來生成第一解調(diào)輸出信號(二 進(jìn)制信號A)。
第二解調(diào)器電路(U15)可以通過解調(diào)具有ASK調(diào)制程度小的 第二調(diào)制程度的第二接收信號(B類)和第三接收信號("18092") 來生成第二解調(diào)輸出信號(二進(jìn)制信號B)。
根據(jù)一個進(jìn)一步優(yōu)選實(shí)施例,第二接收信號(B類)的第一格 式的第一通信開始信號(SOF)是先于第一用戶數(shù)據(jù)(字符)的第一 報頭信息。
第三接收信號("18092")的第二格式的第二通信開始信號(前 導(dǎo))是先于第二用戶數(shù)據(jù)(PD0、 PD1 ...... PDn)的第二報頭信息。
根據(jù)一個具體實(shí)施例的半導(dǎo)體集成電路(U2)還包括中央處 理單元(U12)、隨機(jī)存取存儲器(U10)、非易失性存儲器(Ull、 U13)、接收電路(U19)、傳輸電路(U20)和調(diào)制器電路(U8)。
中央處理單元執(zhí)行的處理程序存儲于非易失性存儲器中。
在由第一解調(diào)器電路(U14)生成的第一解調(diào)輸出信號中包括 的第 一接收數(shù)據(jù)和在由第二解調(diào)器電路(Ul5 )生成的第二解調(diào)輸出 信號中包括的第二接收數(shù)據(jù)經(jīng)由接收電路(U19 )存儲于隨機(jī)存取存 儲器(U10)中。
在隨機(jī)存取儲存器(U10)中存儲第一接收數(shù)據(jù)和第二接收數(shù) 據(jù)之一之前,將中央處理單元(U12)控制成低功率消耗狀態(tài)。
響應(yīng)于第 一接收數(shù)據(jù)和第二接收數(shù)據(jù)中的在隨機(jī)存取存儲器 (U10)中存儲的接收數(shù)據(jù),中央處理單元(U12)從低功率消耗狀 態(tài)轉(zhuǎn)變成操作狀態(tài),并且轉(zhuǎn)變成操作狀態(tài)的中央處理單元可以讀取 隨機(jī)存取存儲器的存儲數(shù)據(jù)。
儲數(shù)據(jù)并且在隨機(jī)存取存儲器中存儲相關(guān)的處理數(shù)據(jù)。在存儲處理 數(shù)據(jù)之后,中央處理單元從操作狀態(tài)轉(zhuǎn)變成低功率消耗狀態(tài)。傳輸電路(U20)從隨機(jī)存取存儲器(U10)讀取處理數(shù)據(jù)并 且將讀出數(shù)據(jù)傳送到調(diào)制器電路(U8)。響應(yīng)于相關(guān)的傳送數(shù)據(jù), 解調(diào)器電路生成將要從天線(Ll )發(fā)送的射頻傳輸信號(參照圖14、 圖15、圖16和圖17)。
根據(jù)該更具體實(shí)施例,第一接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 A類,第二接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 B類,并且 第三接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 18092。
(2 )根據(jù)本發(fā)明另 一觀點(diǎn)的一個典型實(shí)施例的IC卡包括安裝 于襯底之上的半導(dǎo)體集成電路和由布線形成的天線。
半導(dǎo)體集成電路(U2)具有第一天線耦合端子(LA)、第二 天線耦合端子(LB)、功率電路(U3)、解調(diào)器電路(U7)和確定 電路(U16)。
在第一天線耦合端子與第二天線耦合端子之間供應(yīng)由天線 (Ll)接收的射頻信號。功率電路通過對射頻信號進(jìn)行整流和平滑 來生成操作電壓(VDD)并且將生成的操作電壓供應(yīng)給解調(diào)器電路和 確定電^各。
解調(diào)器電路(U7)包括第一解調(diào)器電路(U14)和第二解調(diào)器 電路(U15)。在第一天線耦合端子與第二天線耦合端子之間供應(yīng)的 射頻信號并行供應(yīng)給第一解調(diào)器電路的輸入和第二解調(diào)器電路的輸 入。
第一解調(diào)器電路(U14)通過解調(diào)作為射頻信號的具有第一調(diào) 制程度(100% )的第一接收信號(A類)來生成第一解調(diào)輸出信號 (二進(jìn)制信號A)。
第二解調(diào)器電路(U15)通過解調(diào)作為射頻信號的具有與第一 調(diào)制程度不同的第二調(diào)制程度(10% )并且具有第一格式的第一通 信開始信號(SOF)的第二接收信號(B類)以及具有第二調(diào)制程度 并且具有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號 ("18092")來生成第二解調(diào)輸出信號(二進(jìn)制信號B)。
第一解調(diào)器電路(U14)的第一解調(diào)輸出信號和第二解調(diào)器電路(U15)的第二解調(diào)輸出信號供應(yīng)給確定電路(U16)(參照圖1)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)生成第一解 調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻信號的具有 第一調(diào)制程度的第一接收信號(圖7中的步驟F4-2、步驟F4-4)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)沒有生成第 一解調(diào)輸出信號時,確定電路確定第一通信開始信號的格式與第二 通信開始信號的格式之間的差異(圖7中的步驟F4-3)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第一格式的第一通信開始信號(SOF)的第二接收信號(B類)來 生成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻 信號的第二接收信號(圖7中的步驟F4-3、步驟F4-5)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號("18092") 來生成第二解調(diào)輸出信號時,確定電路(U16 )確定目前接收作為射 頻信號的第三接收信號(圖7中的步驟F4-3、步驟F4-6)。
(3)本發(fā)明又一觀點(diǎn)的一個典型實(shí)施例涉及一種IC卡的操作 方法,該IC卡包括安裝于襯底之上的半導(dǎo)體集成電路和由布線形成 的天線。
半導(dǎo)體集成電路(U2)具有第一天線耦合端子(LA)、第二 天線耦合端子(LB)、功率電路(U3)、解調(diào)器電路(U7)和確定 電路(U16)。
在第一天線耦合端子與第二天線耦合端子之間供應(yīng)由天線 (Ll)接收的射頻信號。功率電路通過對射頻信號進(jìn)行整流和平滑 來生成操作電壓(VDD)并且將生成的操作電壓供應(yīng)給解調(diào)器電路和 確定電^各。
解調(diào)器電路(U7)包括第一解調(diào)器電路(U14)和第二解調(diào)器 電路(U15)。在第一天線耦合端子與第二天線耦合端子之間供應(yīng)的 射頻信號并行供應(yīng)給第一解調(diào)器電路的輸入和第二解調(diào)器電路的輸 入。第一解調(diào)器電路(U14)通過解調(diào)作為射頻信號的具有第一調(diào) 制程度(100% )的第一接收信號(A類)來生成第一解調(diào)輸出信號 (二進(jìn)制信號A)。
第二解調(diào)器電路(U15)通過解調(diào)作為射頻信號的具有與第一 調(diào)制程度不同的第二調(diào)制程度(10% )并且具有第一格式的第一通 信開始信號(SOF)的第二接收信號(B類)以及具有第二調(diào)制程度 并且具有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號 ("18092")來生成第二解調(diào)輸出信號(二進(jìn)制信號B)。
第一解調(diào)器電路(U14)的第一解調(diào)輸出信號和第二解調(diào)器電 路(U15)的第二解調(diào)輸出信號供應(yīng)給確定電路(U16)(參照圖1)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)生成第一解 調(diào)輸出信號時,確定電路(U16 )確定目前接收作為射頻信號的具有 第一調(diào)制程度的第一接收信號(圖7中的步驟F4-2、步驟F4-4)。
當(dāng)確定電路(U16)確定第一解調(diào)器電路(U14)沒有生成第 一解調(diào)輸出信號時,確定電路(U16)確定第一通信開始信號的格式 與第二通信開始信號的格式之間的差異(圖7中的步驟F4-3)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第一格式的第一通信開始信號(SOF)的第二接收信號(B類)來 生成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收作為射頻 信號的第二接收信號(圖7中的步驟F4-3、步驟F4-5)。
當(dāng)確定電路(U16)確定第二解調(diào)器電路(U15)通過解調(diào)具 有第二格式的第二通信開始信號(前導(dǎo))的第三接收信號("18092") 來生成第二解調(diào)輸出信號時,確定電路(U16)確定目前接收作為射 頻信號的第三接收信號(圖7中的步驟F4-3、步驟F4-6)。
《實(shí)施例的說明》接著,完全具體地進(jìn)一步說明一個實(shí)施例。 在用于說明本發(fā)明實(shí)施例最佳實(shí)施方式的所有圖中,具有與前圖中 相同功能的部件附有相同標(biāo)號,并且省略其重復(fù)說明。
《非接觸IC卡的基本配置》圖1圖示了根據(jù)本發(fā)明一個實(shí)施 例的非接觸IC卡的基本配置。圖1中所示非接觸IC卡Ul包括天線Ll、諧振電容Cl和半 導(dǎo)體集成電路U2。天線Ll的一端和諧振電容C1的一端耦合到半導(dǎo) 體集成電路U2的第一天線耦合端子LA,并且天線Ll的另一端和 諧振電容C1的另一端耦合到半導(dǎo)體集成電路U2的第二天線耦合端 子LB。因此,來自非接觸讀取器/寫入器設(shè)備的射頻載波信號可以經(jīng) 由天線耦合端子LA和LB作為非接觸IC卡Ul的操作能量供應(yīng)給功 率電路U3。
來自非接觸讀取器/寫入器設(shè)備的接收信號經(jīng)由非接觸IC卡 Ul的天線耦合端子LA和LB供應(yīng)給解調(diào)器電路U7。另一方面,來 自非接觸IC卡Ul的調(diào)制器電路U8的傳輸信號可以經(jīng)由天線耦合 端子LA、 LB、天線Ll和諧振電容C1供應(yīng)給非接觸讀取器/寫入器 設(shè)備。
半導(dǎo)體集成電路U2包括功率電路U3和內(nèi)部電路U4。功率電 路U3包括整流器電路U5和調(diào)節(jié)器U6,并且內(nèi)部電路U4包括解調(diào) 器電路U7、解調(diào)器電路U8和非接觸控制電路U9。解調(diào)器電路U7 包括低靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15。低靈敏 度解調(diào)器電路U14用于從非接觸讀取器/寫入器設(shè)備接收ISO/IEC 14443 A類接收信號。高靈敏度解調(diào)器電路U15用于從非接觸讀取 器/寫入器設(shè)備接收ISO/IEC 14443 B類接收信號和ISO/IEC 18092的 接收信號。非接觸控制電路U9包括確定電路U16、確定結(jié)果寄存器 U17、接收錯誤寄存器U18、接收電路U19和傳輸電路U20。 RAM (U10) 、 ROM(Ull) 、 CPU(U12) 、 EEPROM(U13)、進(jìn)行 密碼處理等的協(xié)處理器(未示出)和接口電路(未示出)等經(jīng)由總 線(BUS)耦合到非接觸控制電路U9。
圖1中所示非接觸IC卡U1具有用以根據(jù)ASK調(diào)制程度和邏 輯值的時間寬度來檢測來自非接觸讀取器/寫入器設(shè)備的接收信號是 基于ISO/IEC 14443 A類通信方法、ISO/IEC 14443 B類通信方法和 ISO/IEC 18092通信方法之中的哪種數(shù)據(jù)通信方法的功能。
當(dāng)圖1中所示非接觸IC卡U1進(jìn)入其中可以接收來自非接觸讀取器/寫入器設(shè)備的射頻載波信號的操作場中時,非接觸IC卡U1 的功率電路U3的整流器電路U5和調(diào)節(jié)器U6生成內(nèi)部功率供應(yīng)電壓VoD并且將生成的內(nèi)部功率供應(yīng)電壓Voo作為操作功率電壓供應(yīng)給在內(nèi)部電路U4中包括的各電路。首先,在天線L1的兩端接收的 接收信號在初始接收期間供應(yīng)給解調(diào)器電路U7的低靈敏度解調(diào)器 電路U14和高靈敏度解調(diào)器電路U15。另一方面,低靈敏度解調(diào)器 電路U14的輸出和高靈敏度解調(diào)器電路U15的輸出供應(yīng)給非接觸控 制電路U9的確定電路U16。確定電路U16檢測目前接收信號是基 于A類、B類和"18092"中的哪種數(shù)據(jù)通信方法。首先,低靈敏度解 調(diào)器電路U14的輸出和高靈敏度解調(diào)器電路U15的輸出供應(yīng)給非接 觸控制電路U9的確定電路U16,并且由確定電路U16檢測在初始 接收期間接收的接收信號的ASK調(diào)制程度。如后文完全具體地所述,解調(diào)器電路U7的低靈敏度解調(diào)器電 路U14在初始接收期間檢測具有ASK調(diào)制程度為100%的ISO/IEC 14443 A類接收信號。另一方面,解調(diào)器電路U7的高靈敏度解調(diào)器 電路U15檢測具有ASK調(diào)制程度為10%的ISO/IEC 14443 B類和 ISO/IEC 18092的接收信號。非接觸控制電路U9的確定電路U16確 定目前接收信號的ASK調(diào)制程度是否為低靈敏度解調(diào)器電路U14檢 測的100。/。或者它是否為高靈敏度解調(diào)器電路U15檢測的10%。例 如,當(dāng)確定電路U16確定目前接收信號的ASK調(diào)制程度是低靈敏度 解調(diào)器電路U14的100%時,高靈敏度解調(diào)器電路U15的操作由低 功率消耗模式信號暫停。因而,可以減少在初始接收之后對接收的用戶數(shù)據(jù)的接收處理期間高靈敏度解調(diào)器電路U15的無用操作所致 的功率消耗。反言之,當(dāng)確定電路U16確定目前接收信號的ASK調(diào) 制程度是高靈敏度解調(diào)器電路U15的10%時,低靈敏度解調(diào)器電路 U14的操作由低功率消耗模式信號暫停。因而,可以減少在初始接 收之后對接收的用戶數(shù)據(jù)的接收處理期間低靈敏度解調(diào)器電路U14 的無用操作所致的功率消耗?!禔SK調(diào)制程度的檢測》圖2 ( A)和圖2 (B)圖示了在非接觸IC卡中從非接觸讀取器/寫入器設(shè)備接收的接收信號的波形。圖2 (A )是針對ASK調(diào)制程度是ISO/IEC 14443 A類中的100 %的情況, 而圖2 ( B )是針對ASK調(diào)制程度是ISO/IEC 14443 B類和ISO/IEC 18092中的10%的情況。也就是,圖2 (A)圖示了在ASK調(diào)制程 度是ISO/IEC 14443 A類中的100%的情況下接收信號的波形。圖2 (B)圖示了在ASK調(diào)制程度是ISO/IEC 14443 B類和ISO/IEC 18092 中的10%的情況下接收信號的波形。假設(shè)幅度調(diào)制的接收信號的最 小幅度值為"a"而最大幅度值為"b",貝'J ASK調(diào)制程度由lb-al/lb+al給 定。圖1中所示非接觸IC卡U1的內(nèi)部電路U4的解調(diào)器電路U7 包括低靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15。例如, 低靈敏度解調(diào)器電路U14具有這樣的低檢測靈敏度,使得如果最小 幅度值"a"與最大幅度值"b"之間的幅度差不大于或者等于90%則幅 度差不可檢測。高靈敏度解調(diào)器電路Ul5具有這樣的高檢測靈敏度, 使得如果最小幅度值"a"和最大幅度值"b"的幅度差大于或者等于18 %則幅度差可檢測??缣炀€Ll的兩端的接收信號供應(yīng)給圖1的解調(diào)器電路U7的 低靈敏度解調(diào)器電路U14的差分輸入端子和高靈敏度解調(diào)器電路 U15的差分輸入端子。根據(jù)低靈敏度解調(diào)器電路U14的輸出來生成 二進(jìn)制信號A,并且根據(jù)高靈敏度解調(diào)器電路U15的輸出來生成二 進(jìn)制信號B。在圖2(A)的下部圖示了具有低檢測靈敏度的低靈敏度解調(diào) 器電路U14的輸出的二進(jìn)制信號A和具有高檢測靈敏度的高靈敏度 解調(diào)器電路U15的輸出的二進(jìn)制信號B,其中低靈敏度解調(diào)器電路 U14和高靈敏度解調(diào)器電路U15響應(yīng)于ISO/IEC 14443 A類接收信 號。在這一情況下,兩個輸出的波形變得相同。在圖2 (B)的下部圖示了具有低檢測靈敏度的低靈敏度解調(diào) 器電路U14的輸出的二進(jìn)制信號A和具有高檢測靈敏度的高靈敏度 解調(diào)器電路U15的輸出的二進(jìn)制信號B,其中低靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15響應(yīng)于ISO/IEC 14443 B類或者 ISO/IEC 18092的接收信號。在這一情況下,根據(jù)具有高檢測靈敏度 的高靈敏度解調(diào)器電路U15的輸出的二進(jìn)制信號B,生成針對ASK 調(diào)制程度為10%的ISO/IEC 14443 B類和ISO/IEC 18092的接收信號 的檢測信號。然而,根據(jù)具有低檢測靈敏度的低靈敏度解調(diào)器電路 U14的輸出二進(jìn)制信號A,沒有生成針對ASK調(diào)制程度為10%的 ISO/IEC 14443 B類和ISO/IEC 18092的接收信號的檢測信號?!稊?shù)據(jù)通信方法的檢測》首先,將從非接觸讀取器/寫入器設(shè) 備發(fā)送到非接觸IC卡Ul的數(shù)據(jù)定義為"下行鏈路數(shù)據(jù)",而將從非 接觸IC卡Ul發(fā)送到非接觸讀取器/寫入器設(shè)備的數(shù)據(jù)定義為"上行 鏈路數(shù)據(jù)"。圖7是用于說明圖1的非接觸IC卡在非接觸IC卡檢測來自非 接觸讀取器/寫入器設(shè)備的接收信號是基于A類、B類和"18092"中的 哪種數(shù)據(jù)通信方法情況下的操作流程的流程圖。在圖7的步驟Fl,當(dāng)圖1中所示非接觸IC卡Ul進(jìn)入非接觸 讀取器/寫入器設(shè)備的操作場中時,非接觸IC卡U1的功率電路U3 生成內(nèi)部功率供應(yīng)電壓VDD并且將它作為操作功率電壓供應(yīng)給內(nèi)部 電路U4。接著,在圖7的步驟F2, CPU (U12)經(jīng)由總線(BUS)讀取 非接觸控制電路U9內(nèi)部的確定結(jié)果寄存器U17的內(nèi)容。當(dāng)預(yù)先執(zhí) 行對數(shù)據(jù)通信方法和數(shù)據(jù)通信速度的確定時,與確定電路U16已經(jīng) 確定的數(shù)據(jù)通信方法和數(shù)據(jù)通信速度的確定結(jié)果有關(guān)的信息存儲于 確定結(jié)果寄存器U17中。在當(dāng)前情況下,沒有預(yù)先執(zhí)行確定并且沒 有確定結(jié)果存儲于確定結(jié)果寄存器U17中;因此,非接觸IC卡U1 的狀態(tài)轉(zhuǎn)變成在圖7的步驟F4的初始接收模式。然后,在圖7的步 驟F4-l的初始接收時段中,執(zhí)行非接觸IC卡Ul的解調(diào)器電路U7 中的低靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路Ul5的并行解 調(diào)操作。具有低檢測靈敏度的低靈敏度解調(diào)器電路U14的輸出的二 進(jìn)制信號A和具有高檢測靈敏度的高靈敏度解調(diào)器U15的輸出的二進(jìn)制信號B供應(yīng)給確定電路U16。如圖2(A)的下部所述,在接收ISO/IEC 14443 A類接收信號 時,低靈敏度解調(diào)器電路U14的輸出的二進(jìn)制信號A的波形和高靈 敏度解調(diào)器U15的輸出的二進(jìn)制信號B的波形變得相同。因而,如 圖7的步驟F4-2的左側(cè)結(jié)果中和在步驟F4-4的方法確定中所示,確 定電路U16可以基于二進(jìn)制信號A和二進(jìn)制信號B具有相同波形這 一事實(shí)來確定目前接收ASK調(diào)制幅度為100。/。的ISO/IEC 14443 A 類接收信號。隨后,在圖7的步驟F4-7,確定電路U16將目前接收 為A類的確定結(jié)果寫入到確定結(jié)果寄存器U17中。然后,在圖7的 步驟F4-10,進(jìn)行對接收的A類用戶數(shù)據(jù)的接收處理。由于從非接觸 讀取器/寫入器設(shè)備到非接觸IC卡Ul的數(shù)據(jù)通信方法在這時確定為 ISO/IEC 14443 A類,所以二進(jìn)制信號的接收用戶數(shù)據(jù)中已經(jīng)在接收并且存儲于RAM(U10)中。接收的并行數(shù)據(jù)獨(dú)立于被設(shè)置于低功 率消耗模式狀態(tài)中的CPU(U12)經(jīng)由獨(dú)占信號線針對每個字節(jié)從 接收電路U19供應(yīng)給RAM ( U10 )。傳送的數(shù)據(jù)例如從固定地址(例 如RAM的存儲器空間的先導(dǎo)地址)依次地存儲于RAM (U10)中。 因而,可以抑制與數(shù)據(jù)傳送控制有關(guān)的電路規(guī)模。在步驟F5完成接收之后,CPU(U12)從低功率消耗狀態(tài)返回 到操作狀態(tài)。然后,CPU(U12)例如根據(jù)ROM(Ull)或者EEPROM (U13)中存儲的用于安全電子銀行的處理程序來處理RAM (U10) 中存儲的數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM (U10)中。存儲于 RAM (U10)中的處理結(jié)果作為傳輸并行數(shù)據(jù)傳送到非接觸控制電的幀。串行數(shù)據(jù)的二進(jìn)制信號C經(jīng)由調(diào)制器電路U8發(fā)送到非接觸 讀取器/寫入器設(shè)備。當(dāng)在圖7的步驟F4-10的接收處理中出現(xiàn)某個接收錯誤時,接 收電路U19在圖7的步驟F4-13將接收錯誤的結(jié)果寫入接收錯誤寄 存器U18中。在圖7的步驟F5結(jié)束接收。當(dāng)在圖7的步驟F4-10的接收中沒有出現(xiàn)接收錯誤并且正常地進(jìn)行接收時,在步驟F4-13對 接收錯誤寄存器的設(shè)置變得沒有必要,并且流程進(jìn)到在步驟F5的結(jié) 束接收操作。如圖2(B)的下部所述,當(dāng)接收ISO/IEC 14443 B類或者 ISO/IEC 18902的接收信號時,可以根據(jù)高靈敏度解調(diào)器電路U15的 輸出生成用于ASK調(diào)制程度為10%的ISO/IEC 14443 B類或者 ISO/IEC 18092的接收信號的檢測信號作為在高電平與低電平之間 改變的二進(jìn)制信號B。然而在這一情況下,沒有根據(jù)低靈敏度解調(diào) 器電路U14的輸出來生成在高電平與低電平之間改變的二進(jìn)制信號 A。因而,如圖7的步驟F4-2的右側(cè)結(jié)果中所示,確定電路U16可 以根據(jù)二進(jìn)制信號A和二進(jìn)制信號B的波形差異來確定目前接收 ASK調(diào)制程度為10%的ISO/IEC 14443 B類還是ISO/IEC 18092的接 收信號?!秾ΧM(jìn)制信號的脈沖寬度確定》通過由確定電路U16進(jìn)行 的在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定可以確定目前 接收的接收信號是否為ISO/IEC 14443 B類或者它是否為ISO/IEC 18092。如非專利文獻(xiàn)2中所述,包括預(yù)定長度的邏輯"0"的SOF (幀 開始)添加到幀(作為將要從非接觸讀取器/寫入器設(shè)備傳輸?shù)椒墙?觸IC卡Ul的ISO/IEC 14443 B類傳輸數(shù)據(jù))的開頭。圖3圖示了 ISO/IEC 14443 B類傳輸數(shù)據(jù)的幀結(jié)構(gòu)。如圖3中 所示,在幀的開頭包括作為通信開始信號的SOF(幀開始)。在幀 的中間包括作為傳送用戶數(shù)據(jù)的字符(Character)。繼傳送用戶數(shù) 據(jù)之后添加循環(huán)冗余校驗(yàn)檢錯碼(CRC )和作為通信結(jié)束信號的EOF (幀結(jié)束)。與之對照,如非專利文獻(xiàn)3中所述,作為通信開始信號的包括 最少48位的編碼邏輯"0"的前導(dǎo)(Preamble)添加到從非接觸讀取器 /寫入器設(shè)備傳輸?shù)椒墙佑|IC卡Ul的ISO/IEC 18092的傳輸數(shù)據(jù)分 組的開頭。圖4圖示了 ISO/IEC 18092的傳輸數(shù)據(jù)分組的結(jié)構(gòu)。如圖4中 所示,傳輸數(shù)據(jù)分組從開頭包括前導(dǎo)(Preamble)、同步碼、數(shù)據(jù)長 度(LEN)、凈荷數(shù)據(jù)(PD0、 PD1 ...... PDn)和循環(huán)冗余校驗(yàn)檢錯碼(CRC)。圖5圖示了在從非接觸讀取器/寫入器設(shè)備傳輸?shù)椒墙佑|IC卡 Ul的ISO/IEC 14443 B類傳輸數(shù)據(jù)的傳輸速度分別是106kbps、 212kbps、424kbps和848kbps的情況下在幀開頭的通信開始信號SOF 的時域長度。如非專利文獻(xiàn)2中所述,ISO/IEC 14443 B類SOF包括 10-11個etu的邏輯"0"和2-3個etu的邏輯"1"。因而,當(dāng)傳輸速度是 比較低的速度212kbps時,10-11個etu的邏輯"0"的調(diào)制時段(調(diào)制 時間)變成47.17-51.89微秒。當(dāng)傳輸速度是848kbps的高速度時, 10-11個etu的邏輯"0"的調(diào)制時段變成11.79-12.97微秒。這里,"etu" 代表"基本時間單位"。圖6圖示了在從非接觸讀取器/寫入器設(shè)備傳輸?shù)椒墙佑|IC卡 Ul的ISO/IEC 18092的傳輸數(shù)據(jù)的傳輸速度分別是212kbps、424kbps 和848kbps的情況下在傳輸數(shù)據(jù)分組開頭的前導(dǎo)(Preamble)的邏輯 "0"的時域長度。如非專利文獻(xiàn)3中所述,ISO/IEC 18092的前導(dǎo)包 括最少48位的編碼邏輯"0"。因而,當(dāng)傳輸速度是比較低的速度 212kbps時,在前導(dǎo)的開始處的邏輯"0"的調(diào)制時段變成2.36微秒, 而當(dāng)傳輸速度是848kbps的高速度時在前導(dǎo)的開始處的邏輯"0"的調(diào) 制時段變成0.59微秒。因此,當(dāng)與在比較低的速度212kbps的傳輸速度下的在 ISO/IEC 14443 B類傳輸數(shù)據(jù)的SOF中的邏輯"0"的47.17-51.89微秒 調(diào)制時段比較時,在相同傳輸速度下的在ISO/IEC 18092的傳輸數(shù)據(jù) 的前導(dǎo)開始處的邏輯"0"的2.36微秒調(diào)制時段表現(xiàn)為很短的時間。確 定電路Ul6通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定 來確定這一邏輯"0,,的脈沖寬度差。因而,可以確定目前接收的接收 信號是否為ISO/IEC 14443 B類或者它是否為ISO/IEC 18092。因此,當(dāng)通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定而確定邏輯"O"的調(diào)制時段這時在例如比較低的速度212kbps的 傳輸速度下為長時,確定電路U16可以如在步驟F4-3和在步驟F4-5 的左側(cè)結(jié)果中所示確定傳輸速度和目前接收ISO/IEC 14443 B類接 收信號這一事實(shí)。隨后,在圖7的步驟F4-8,確定電路U16將目前 接收為B類的確定結(jié)果寫入到確定結(jié)果寄存器U17中。然后,在圖 7的步驟F4-11進(jìn)行對接收的B類用戶數(shù)據(jù)的接收處理。由于從非 接觸讀取器/寫入器設(shè)備到非接觸IC卡U1的數(shù)據(jù)通信方法在這時確 定為ISO/IEC 14443 B類,所以傳送并且在RAM ( U10 )中存儲二進(jìn) 制信號的接收用戶數(shù)據(jù)中已經(jīng)在接收電路Ul9中進(jìn)行串行/并行轉(zhuǎn)換 的部分。接收的并行數(shù)據(jù)獨(dú)立于被設(shè)置于低功率消耗狀態(tài)中的CPU (U12)而經(jīng)由獨(dú)占信號線針對每個字節(jié)從接收電路U19供應(yīng)給 RAM (U10)。傳送的數(shù)據(jù)例如從固定地址(例如RAM的存儲器空 間的先導(dǎo)地址)依次地存儲于RAM (U10)中。因而,可以抑制與 數(shù)據(jù)傳送控制有關(guān)的電路規(guī)模。CPU ( U12 )例如根據(jù)ROM ( Ull )或者EEPROM ( U13 )中 存儲的用于安全電子銀行的處理程序來處理RAM (U10)中存儲的 數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM( U10 )中。存儲于RAM( U10 ) 中的處理結(jié)果作為傳輸并行數(shù)據(jù)傳送到非接觸控制電路U9的傳輸 電路U20并且在傳輸電路U20中轉(zhuǎn)換成ISO/IEC 14443的幀。串行 數(shù)據(jù)的二進(jìn)制信號C經(jīng)由調(diào)制器電路U8發(fā)送到非接觸讀取器/寫入 器設(shè)備。當(dāng)在圖7的步驟F4-11的接收處理中出現(xiàn)某個接收錯誤時,接 收電路U19在圖7的步驟F4-14將接收錯誤的結(jié)果寫入接收錯誤寄 存器U18中。然后,在圖7的步驟F5結(jié)束接收。當(dāng)在圖7的步驟 F4-11的接收中沒有出現(xiàn)接收錯誤并且正常地進(jìn)行接收時,在步驟 F4-14對接收錯誤寄存器的設(shè)置變得沒有必要,并且該流程進(jìn)到在步 驟F5的結(jié)束接收操作。因此,當(dāng)通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度 確定而確定邏輯"O"的調(diào)制時段這時在例如比較低的速度212kbps的傳輸速度下為短時,確定電路U16可以如在步驟F4-3和在步驟F4-6 的下側(cè)結(jié)果中所示確定傳輸速度和目前接收ISO/IEC 18092接收信 號這一事實(shí)。隨后,在圖7的步驟F4-9,確定電路U16將目前接收 為"18092"的確定結(jié)果寫入到確定結(jié)果寄存器U17中。然后,在圖7 的步驟F4-12進(jìn)行對接收的"18092"用戶數(shù)據(jù)的接收處理。從非接觸 讀取器/寫入器設(shè)備到非接觸IC卡U1的數(shù)據(jù)通信方法在這時確定為 "18092"。因此,傳送并且在RAM (U10)中存儲二進(jìn)制信號的接收的并行數(shù)據(jù)獨(dú)立于被設(shè)置于低功率消耗狀態(tài)中的CPU(U12)而經(jīng) 由獨(dú)占信號線針對每個字節(jié)從接收電路U19供應(yīng)給RAM (U10)。 傳送的數(shù)據(jù)例如從固定地址(例如RAM的存儲器空間的先導(dǎo)地址) 依次地存儲于RAM (U10)中。因而,可以抑制與數(shù)據(jù)傳送協(xié)議有 關(guān)的電路規(guī)模。CPU ( U12 )例如根據(jù)ROM ( Ull )或者EEPROM ( U13 )中存儲的用于安全電子銀行的處理程序來處理RAM (U10)中存儲的 數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM(U10)中。存儲于RAM(U10) 中的處理結(jié)果作為傳輸并行數(shù)據(jù)傳輸?shù)椒墙佑|控制電路U9的傳輸 電路U20并且在傳輸電路U20中轉(zhuǎn)換成ISO/IEC 18092的幀。串行 數(shù)據(jù)的二進(jìn)制信號C經(jīng)由調(diào)制器電路U8發(fā)送到非接觸讀取器/寫入 器設(shè)備。當(dāng)在圖7的步驟F4-12的接收處理中出現(xiàn)某個接收錯誤時,接 收電路U19在圖7的步驟F4-15將接收錯誤的結(jié)果寫入接收錯誤寄 存器U18中。然后,在圖7的步驟F5結(jié)束接收。當(dāng)在圖7的步驟 F4-12的接收中沒有出現(xiàn)接收錯誤并且正常地進(jìn)行接收時,在步驟 F4-15對接收錯誤寄存器的設(shè)置變得沒有必要,并且該流程進(jìn)到在步 驟F5的結(jié)束接收操作。另外,當(dāng)通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度 確定而確定邏輯"0"在傳輸速度為212kbps時的調(diào)制時段超出在由類 型B或者"18092"規(guī)定的設(shè)置時間范圍以外時,確定電路U16執(zhí)行將非接觸IC卡Ul的操作狀態(tài)恢復(fù)到步驟F4-2的處理。《在初始接收之后的接收操作、在出現(xiàn)接收錯誤之后或者在調(diào) 制時段落在設(shè)置范圍以外之后的處理》當(dāng)在圖7的步驟F4-13、步驟 F4-14或者步驟F4-15出現(xiàn)接收錯誤時,在接收錯誤寄存器U18中寫 入錯誤信息,并且流程進(jìn)到接收結(jié)束。然后,CPU(U12)讀取接收 錯誤寄存器U18的內(nèi)容。由于讀取的內(nèi)容包括接收錯誤,所以CPU (U12)清除接收錯誤寄存器U18中存儲的內(nèi)容和確定結(jié)果寄存器 U17中存儲的內(nèi)容。然后,CPU(U12)執(zhí)行將非接觸IC卡U1的操 作狀態(tài)恢復(fù)到圖7的步驟F2、即圖8的步驟F4的處理。在圖7的 步驟F4-3的脈沖寬度確定的確定結(jié)果是邏輯"O"的調(diào)制時段在設(shè)置 時間范圍以外之后,非接觸控制電路U9執(zhí)行將非接觸IC卡Ul的 操作狀態(tài)恢復(fù)到圖7的步驟F4-1的處理。圖8是用于說明圖1的非接觸IC卡Ul在非接觸IC卡Ul在 初始接收中沒有接收錯誤、對數(shù)據(jù)通信方法的確定結(jié)果存儲于確定 結(jié)果寄存器U17中并且在初始接收之后的接收中對數(shù)據(jù)通信方法的 確定被省略的情況下的操作流程的流程圖。在圖7的操作流程中,當(dāng)沒有接收錯誤并且對數(shù)據(jù)通信方法的 確定結(jié)果存儲于確定結(jié)果寄存器U17中時完成初始接收。然后,由 于對先前數(shù)據(jù)通信方法的確定結(jié)果存儲于非接觸控制電路U9的確 定結(jié)果寄存器U17中,所以非接觸IC卡U1的操作狀態(tài)在圖8的步 驟F3轉(zhuǎn)變成數(shù)據(jù)通信方法確認(rèn)接收模式,并且也開始在圖8的步驟 F3-l的接收處理。按照初始接收來確定的數(shù)據(jù)通信方法是A類、B 類和"18092"之一。因此,確定電路U16在圖8的步驟F3-2根據(jù)確 定結(jié)果寄存器U17來確定在初始接收確定的數(shù)據(jù)通信方法。當(dāng)確定 結(jié)果寄存器U17存儲表明了在初始接收中確定的數(shù)據(jù)通信方法是 ISO/IEC 14443 A類的確定結(jié)果時,在圖8的步驟F3-9的接收處理中 執(zhí)行ISO/IEC 14443 A類接收處理,這是與以前相同的方法。當(dāng)在圖 8的步驟F3-9的接收處理中出現(xiàn)某個接收錯誤時,接收電路U19在 圖8的步驟F3-12將接收錯誤的結(jié)果寫入接收錯誤寄存器U18中,并且流程進(jìn)到在圖8的步驟F5的結(jié)束接收。然而,在圖8的步驟F3-2,當(dāng)根據(jù)確定結(jié)果寄存器U17發(fā)現(xiàn) 在初始接收確定的數(shù)據(jù)通信方法為ISO/IEC 14443 B類或者ISO/IEC 18092時,在圖8的步驟F3-3和步驟F3-4執(zhí)行對二進(jìn)制信號B的脈 沖寬度確定。也就是,當(dāng)確定電路U16在圖8的步驟F3-3按照對二進(jìn)制信 號B的脈沖寬度確定來確定傳輸速度得出目前接收ISO/IEC 14443 B 類接收信號時,確定電路U16在圖8的步驟F3-5確定傳輸速度并且 在步驟F3-7將該接收為B類的確定結(jié)果寫入確定結(jié)果寄存器U17 中。然后,在圖8的步驟F3-10,與在圖7的步驟F4-11相似地進(jìn)行 對接收B類用戶數(shù)據(jù)的接收處理。當(dāng)在圖8的步驟F3-10的接收處 理中有某個接收錯誤時,接收電路U19在圖8的步驟F3-13將接收 錯誤的結(jié)果寫入接收錯誤寄存器U18中。然后,在圖8的步驟F5 結(jié)束接收。當(dāng)確定電路U16在圖8的步驟F3-4按照對二進(jìn)制信號B的脈 寬確定來確定傳輸速度得出目前接收ISO/IEC 18092的接收信號時, 確定電路U16在圖8的步驟F3-6確定傳輸速度并且在步驟F3-8將 該接收為"18092"的確定結(jié)果寫入確定結(jié)果寄存器U17中。然后,在 圖8的步驟F3-11,與在圖7的步驟F4-12相似地進(jìn)行對接收的 "18092,,用戶數(shù)據(jù)的接收處理。當(dāng)在圖8的步驟F3-11的接收處理中 有某個接收錯誤時,接收電路U19在圖8的步驟F3-14將接收錯誤 的結(jié)果寫入接收錯誤寄存器U18中。然后,在圖8的步驟F5結(jié)束接 收。假設(shè)通過在圖8的步驟F3-3和步驟F3-4對二進(jìn)制信號B的脈 沖寬度確定將邏輯"O"的調(diào)制時段確定為在由B類或者"18092"規(guī)定 的設(shè)置時間范圍以外。也就是,在與由規(guī)定的設(shè)置時間限定的傳輸 速度不同的傳輸速度情況下,確定電路U16執(zhí)行將非接觸IC卡Ul 的操作狀態(tài)恢復(fù)到步驟F3-2的處理。結(jié)果,這時在圖8的步驟F3-3 或者步驟F3-4,通過對二進(jìn)制B的脈沖寬度確定將邏輯"0"的調(diào)制時段確定為在由B類或者"18092"規(guī)定的設(shè)置時間范圍內(nèi)。然后,確定 電路U16在步驟F3-5或者步驟F3-6確定傳輸速度。傳輸速度的確 定結(jié)果和B類或者"18092"接收的確定結(jié)果分別在步驟F3-7或者步 驟F3-8寫入確定結(jié)果寄存器U17中。此后,在圖8的步森F3-10或 者步驟F3-11,接收B類或者"18092"的接收用戶數(shù)據(jù)。當(dāng)在當(dāng)前接 收中出現(xiàn)某個接收錯誤時,接收電路U19在圖8的步驟F3-13或者 步驟F3-14將接收錯誤的結(jié)果寫入接收錯誤寄存器U18中,并且流 程進(jìn)到在圖8的步驟F5的結(jié)束接收。如上所述,在按照圖7的操作流程和圖8的操作流程來控制的 圖1所示非接觸IC卡U1中, 一旦確定A類、B類或者"18092"的數(shù) 據(jù)通信方法,就保持確定結(jié)果寄存器U17中存儲的確定結(jié)果,直至 來自非接觸讀取器/寫入器設(shè)備的射頻栽波信號因非接觸IC卡Ul移 動到操作場以外而停止或者直至存儲于確定結(jié)果寄存器U17中的確 定結(jié)果由CPU (U12)清除。在圖7的步驟F4-13、步驟F4-14或者步驟F4-15之后的步驟 F5的結(jié)束接收之后或者在圖8的步驟F3-12、步驟F3-13或者步驟 F3-14的步驟F5的結(jié)束接收之后,執(zhí)行在圖18中所示存儲區(qū)的地址 O存儲的共用程序。圖18圖示了在比如圖1中所示非接觸IC卡U1的ROM(Ull ) 或者EEPROM (U13)這樣的非易失性存儲器中存儲的并且由非接 觸IC卡U1執(zhí)行的各種程序的結(jié)構(gòu)。在圖18中所示非易失性存儲器的存儲區(qū)的地址O、地址l、地 址2和地址3分別存儲共用程序、用于ISO/IEC 14443 A類的程序、 用于ISO/IEC 14443 B類的程序和用于SIO/IEC 18092的程序。通過CPU (U12)執(zhí)行在圖18的非易失性存儲器的存儲區(qū)的 地址0中存儲的共用程序,CPU (U12)在圖9的步驟F6讀取接收 錯誤寄存器U18的內(nèi)容并且確認(rèn)是否有任何接收錯誤。圖9是用于說明圖1的非接觸IC卡在非接觸IC卡在圖7的操 作流程中執(zhí)行從在步驟F4的初始接收到在步驟F5由于接收錯誤而結(jié)束接收的操作之后的操作流程的流程圖。在圖9的步驟F5由于接收錯誤而結(jié)束操作之后,CPU (U12) 在步驟F6讀取接收錯誤寄存器U18的內(nèi)容并且確認(rèn)是否有任何接收 錯誤。當(dāng)有接收錯誤時,在圖9的步驟F7清除接收錯誤寄存器U18 中存儲的內(nèi)容和確定結(jié)果寄存器U17中存儲的內(nèi)容,然后再次執(zhí)行 在步驟F4的初始接收和在步驟F4-l的接收開始。由于可以通過重復(fù)相似處理來消除在圖9的步驟F6的接收錯 誤,所以CPU (U12)在圖9的步驟F8讀取確定結(jié)果寄存器U17中 存儲的內(nèi)容,并且CPU (U12)確認(rèn)存儲A類、B類或者"18092"中 的哪種數(shù)據(jù)通信方法。當(dāng)沒有數(shù)據(jù)通信方法的結(jié)果存儲于確定結(jié)果 寄存器U17中時,執(zhí)行在步驟F4的初始接收和在步驟F4-l的接收 開始。當(dāng)數(shù)據(jù)通信方法之一的結(jié)果存儲于確定結(jié)果寄存器U17中時, 如在圖9的步驟F9、 FlO和步驟Fll所示,流程轉(zhuǎn)變到圖18中所示 存儲區(qū)的用于執(zhí)行A類程序的地址1、用于執(zhí)行B類程序的地址2 和用于執(zhí)行"18092"的程序的地址3之一。因此,如在圖9的步驟F12、 步驟F13和步驟F14所示,執(zhí)行在"A類"程序、"B類"程序和"18092" 的程序之一 中在出現(xiàn)接收錯誤時執(zhí)行的相同程序。當(dāng)在步驟F15完成程序執(zhí)行時,在步驟F17根據(jù)已經(jīng)存儲于確 定結(jié)果寄存器U17中的用于A類、B類和"18092"之一的數(shù)據(jù)通信方 法來執(zhí)行傳輸操作。在步驟F18完成傳輸操作。當(dāng)再次接收來自非 接觸讀取器/寫入器設(shè)備的傳輸數(shù)據(jù)時,進(jìn)行圖9的操作流程并且重 復(fù)必要的數(shù)據(jù)傳輸和接收?!斗墙佑|IC卡的具體配置》《非接觸控制電路的配置》圖10 圖示了在圖1中所示非接觸IC卡Ul的半導(dǎo)體集成電路U2的內(nèi)部 電路U4中包括的非接觸控制電路U9的配置。圖10中所示非接觸控制電路U9包括確定電路U16、確定結(jié)果 寄存器U17、接收錯誤寄存器U18、接收電路U19、傳輸電路U20 和總線(BUS)。如圖1中所示,來自解調(diào)器電路U7的低靈敏度解 調(diào)器電路U14的二進(jìn)制信號A和來自解調(diào)器電路U7的高靈敏度解調(diào)器電路U15的二進(jìn)制信號B供應(yīng)給確定電路U16。低功率消耗模 式信號從確定電路U16供應(yīng)給解調(diào)器電路U7。來自解調(diào)器電路U7 的低靈敏度解調(diào)器電路U4的二進(jìn)制信號A、來自解調(diào)器電路U7的 高靈敏度解調(diào)器電路U15的二進(jìn)制信號B以及來自確定電路U16的 數(shù)據(jù)通信速度確定信號和數(shù)據(jù)通信方法確定信號供應(yīng)給接收電路 U19。接收的并行數(shù)據(jù)從接收電路U19傳送到RAM (U10),并且 檢錯信號從接收電路U19供應(yīng)給接收錯誤寄存器(U18)。數(shù)據(jù)通 信速度確定信號和數(shù)據(jù)通信方法確定信號從確定電路U16供應(yīng)給確 定結(jié)果寄存器(U17)。數(shù)據(jù)通信速度確定信號和數(shù)據(jù)通信方法確定 信號從確定結(jié)果寄存器(U17)供應(yīng)給傳輸電路(U20)。傳送的并 行數(shù)據(jù)從RAM ( U10 )傳送到傳輸電路(U20 ),并且二進(jìn)制信號C 從傳輸電路(U20)供應(yīng)給圖1的調(diào)制器電路U8?!洞_定電路的配置》圖11圖示了在圖1中所示非接觸IC卡 Ul的半導(dǎo)體集成電路U2的內(nèi)部電路U4的非接觸控制電路U9中包 括的確定電路U16的配置。圖11中所示確定電路U16包括如下沿檢測電路U21,該沿檢 測電路響應(yīng)于來自解調(diào)器電路U7的低靈敏度調(diào)制器電路U14的二 進(jìn)制信號A從低電平到高電平的改變。確定電路U16包括如下脈沖 寬度檢測器U22,二進(jìn)制信號B從解調(diào)器電路U7的高靈敏度解調(diào)器 電路U15供應(yīng)給該脈沖寬度檢測器。脈沖寬度檢測器U22包括脈沖 寬度計(jì)數(shù)器U23。例如,當(dāng)解調(diào)器電路U7的低靈敏度解調(diào)器電路U14接收ASK 調(diào)制程度為100%的ISO/IEC 14443 A類接收信號時,低靈敏度解調(diào) 器電路U14的二進(jìn)制信號A從低電平改變成高電平。響應(yīng)于這一電 平改變,沿檢測電路U21生成A類接收模式的數(shù)據(jù)通信方法確定信 號。這一數(shù)據(jù)通信方法確定信號用作將解調(diào)器電路U7的高靈敏度解 調(diào)器電路U15的操作暫停的低功率消耗模式信號并且也用作針對脈 沖寬度檢測器U22的操作暫??刂菩盘枴R虼?,確定電路U16的沿 檢測電路U21在圖7中所示操作流程的步驟F4-2產(chǎn)生對ASK調(diào)制程度進(jìn)行確定的確定結(jié)果。另一方面,當(dāng)解調(diào)器電路U7的高靈敏度解調(diào)器電路U15接收 ASK調(diào)制程度為10 %的ISO/IEC 14443 B類或者ISO/IEC 18092的接 收信號時,來自低靈敏度解調(diào)器電路U14的二進(jìn)制信號維持于低電 平。因此,為了確定目前接收信號是否為B類或者它是否為"18092", 在圖7的操作流程的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定是必 要的。因而,脈沖寬度檢測器U22的脈沖寬度計(jì)數(shù)器U23針對二進(jìn) 制信號B的脈沖寬度確定來確定邏輯"O"的調(diào)制時段長度。也就是, 脈沖寬度計(jì)數(shù)器U23對二進(jìn)制信號B的邏輯"0"的時段中的時鐘數(shù)目 進(jìn)行計(jì)數(shù)。將上側(cè)具有大計(jì)數(shù)數(shù)目的四種情況確定為邏輯"O"的調(diào)制 時段長的ISO/IEC 14443 B類接收信號,并且將下側(cè)具有小計(jì)數(shù)數(shù)目 的三種情況確定為邏輯"O"的調(diào)制時段短的ISO/IEC 18092的接收信 號。在這七種情況下,也可以同時確定從106kbps到848kbps的數(shù)據(jù) 通信速度。脈沖寬度檢測器U22包括將計(jì)數(shù)數(shù)目與B類或者"18092" 的數(shù)據(jù)通信方法和數(shù)據(jù)通信速度鏈接的查找表(參考表)。《接收電路的配置》圖12圖示了在圖1中所示非接觸IC卡 Ul的半導(dǎo)體集成電路U2的內(nèi)部電路U4的非接觸控制電路U9中包 括的接收電路U19的配置。圖12中所示接收電路U19包括A類數(shù)據(jù)提取電路U191、 B 類數(shù)據(jù)提取電路U192、 "18092"數(shù)據(jù)提取電路U193和輸出選擇器 U194。解調(diào)器電路U7的低靈敏度解調(diào)器電路U14的串行二進(jìn)制信號 A和確定電路U16的數(shù)據(jù)通信方法確定信號供應(yīng)給A類數(shù)據(jù)提取電 路U191。從A類數(shù)據(jù)提取電路U191生成并且向輸出選擇器U194 供應(yīng)A類的接收的并行數(shù)據(jù)和接收錯誤信號。解調(diào)器電路U7的高靈敏度解調(diào)器電路U15的串行二進(jìn)制信號 B、確定電路U16的數(shù)據(jù)通信方法確定信號和數(shù)據(jù)通信速度確定信 號供應(yīng)給B類數(shù)據(jù)提取電路U192。從B類數(shù)據(jù)提取電路U192生成 并且向輸出選擇器U194供應(yīng)B類的接收的并行數(shù)據(jù)和接收錯誤信號。解調(diào)器電路U7的高靈敏度解調(diào)器電路Ul5的串行二進(jìn)制信號 B、確定電路U16的數(shù)據(jù)通信方法確定信號和數(shù)據(jù)通信速度確定信 號供應(yīng)給"18092"數(shù)據(jù)提取電路U193。從"18092"數(shù)據(jù)提取電路U193 生成并且向輸出選擇器U194供應(yīng)"18092"的接收的并行數(shù)據(jù)和接收錯誤信號。從確定結(jié)果寄存器17向數(shù)據(jù)提取電路U191、數(shù)據(jù)提取電路 U192、數(shù)據(jù)提取電路U193和輸出選擇器U194供應(yīng)的數(shù)據(jù)通信方法 確定信號是用于A類、B類和"18092"之一的方法。因此,根據(jù)由數(shù) 據(jù)通信方法確定信號規(guī)定的方法,從低功率消耗狀態(tài)或者去激活狀 態(tài)激活A(yù)類數(shù)據(jù)提取電路U191 、 B類數(shù)據(jù)提取電路U192和"18092" 數(shù)據(jù)提取電路U193之一。因而,激活的數(shù)據(jù)提取電路根據(jù)接收的串 行輸入信號來生成接收并行數(shù)據(jù)和接收錯誤信號。由于用于A類、B類和"18092"之一的數(shù)據(jù)通信方法確定信號 從確定電路U16供應(yīng)給輸出選擇器U194,所以輸出選擇器U194選 擇用于這些方法之一的接收并行數(shù)據(jù)和檢錯信號、將接收并行數(shù)據(jù) 傳送到RAM( U10 )并且將檢錯信號供應(yīng)給接收錯誤寄存器(U18 )。 《傳輸電路的配置》圖13圖示了在圖1中所示非接觸IC卡 Ul的半導(dǎo)體集成電路U2的內(nèi)部電路U4的非接觸控制電路U9中包 括的傳輸電路U20的配置。圖13中所示傳輸電路U20包括A類幀轉(zhuǎn)換電路U201、 B類 幀轉(zhuǎn)換電路U202、 "18092"幀轉(zhuǎn)換電路U203和輸出選擇器U204。來自確定結(jié)果寄存器17的數(shù)據(jù)通信方法確定信號共同地供應(yīng) 給A類幀轉(zhuǎn)換電路U201 、 B類幀轉(zhuǎn)換電路U202和"18092"幀轉(zhuǎn)換電 路U203。來自確定結(jié)果寄存器17的數(shù)據(jù)通信速度確定信號供應(yīng)給B 類幀轉(zhuǎn)換電路U202和"18092"幀轉(zhuǎn)換電路U203。經(jīng)由總線(BUS) 傳送的來自RAM (U10)的傳輸并行數(shù)據(jù)共同地供應(yīng)給A類幀轉(zhuǎn)換 電路U201、 B類幀轉(zhuǎn)換電路U202和"18092"幀轉(zhuǎn)換電路U203。從確定結(jié)果寄存器17向幀轉(zhuǎn)換電路U201、幀轉(zhuǎn)換電路U202、幀轉(zhuǎn)換電路U203和輸出選擇器U204供應(yīng)的數(shù)據(jù)通信方法確定信號 是A類、B類和"18092"之"-^"^^S^根據(jù)由數(shù)據(jù)通信方法確 定信號規(guī)定的方法,從低功率消耗狀態(tài)或者去激活狀態(tài)激活A(yù)類幀 轉(zhuǎn)換電路U201、 B類幀轉(zhuǎn)換電路U202和"18092"幀轉(zhuǎn)換電路U203 之一。因而,激活的轉(zhuǎn)換電路根據(jù)來自確定結(jié)果寄存器17的數(shù)據(jù)通 信速度確定信號,將經(jīng)由獨(dú)占信號線來自RAM(UIO)的傳輸并行 數(shù)據(jù)轉(zhuǎn)換成傳輸串行數(shù)據(jù)。輸出選擇器U204根據(jù)數(shù)據(jù)通信方法確定 信號來選擇傳輸串行數(shù)據(jù),生成二進(jìn)制信號C并且將它供應(yīng)給調(diào)制 器電路8。如上所述,在解調(diào)器電路U7、確定電路U16和"I妾收電路U19 對數(shù)據(jù)的接收操作期間或者在傳輸電路U20和調(diào)制器電路U8對數(shù) 據(jù)的傳輸操作期間,與射頻信號的解調(diào)或者調(diào)制過程和與RAM (U10)的數(shù)據(jù)傳送沒有直接關(guān)系的CPU (U12)和總線(BUS)可 以設(shè)置成低功率消耗狀態(tài)。因此,可以實(shí)現(xiàn)減少在與非接觸讀取器/ 寫入器設(shè)備的數(shù)據(jù)通信時的功率消耗。《A類接收》圖14圖示了在圖1中所示非接觸IC卡U1從非 接觸讀取器/寫入器設(shè)備基于ISO/IEC 14443 A類數(shù)據(jù)通信方法對接 收信號進(jìn)行接收的情況下的操作。如圖14中所示,當(dāng)非接觸IC卡U1進(jìn)入非接觸讀取器/寫入器 設(shè)備的操作場中時,進(jìn)行非接觸IC卡U1的解調(diào)器電路U7中的低 靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15的并行解調(diào)操 作。恰在第一次下行鏈路通信之前,確定單元U16在圖7的步驟F4-2 的左側(cè)確定目前接收ASK調(diào)制程度為100。/。的ISO/IEC 14443 A類 接收信號。因此,高靈敏度解調(diào)器電路U15的操作由來自確定電路 U16的低功率消耗模式信號暫停。因而,接收的A類用戶數(shù)據(jù)由解 調(diào)器電路U7的低靈敏度解調(diào)器電路Ul4和由非接觸控制電路U9的 接收電路U19接收、然后經(jīng)由作為獨(dú)占信號線的接收并行數(shù)據(jù)線存 儲于RAM (U10)中。響應(yīng)于在結(jié)束將接收的用戶數(shù)據(jù)存儲到RAM(U10)時的中斷信號,CPU (U12)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變成操作狀 態(tài)。CPU(U12)讀出RAM(UIO)中存儲的數(shù)據(jù)、根據(jù)ROM(Ull) 或者EEPROM(U13)中存儲的用于安全電子銀行的處理程序來處 理讀出的數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM(UIO)中。當(dāng)完成 CPU (U12)在RAM (U10)中對處理結(jié)果的存儲時,CPU(U12) 從操作狀態(tài)轉(zhuǎn)變成作為休眠狀態(tài)的暫停狀態(tài)。響應(yīng)于CPU (U12)從操作狀態(tài)到休眠狀態(tài)的轉(zhuǎn)變,傳輸電路 (U20)和調(diào)制器電路(U8)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變 成操作狀態(tài)。因而,傳輸電路(U20)經(jīng)由作為獨(dú)占信號線的傳輸并 行數(shù)據(jù)信號線讀取RAM (U10)中存儲的處理結(jié)果并且將它傳送到 調(diào)制器電路(U8)。結(jié)果是進(jìn)行解調(diào)器電路(U8)向非接觸讀取器 /寫入器設(shè)備的第一次上行鏈路通信?!禕類接收》圖15圖示了在圖1中所示非接觸IC卡U1從非 接觸讀取器/寫入器設(shè)備基于ISO/IEC 14443 B類數(shù)據(jù)通信方法對接 收信號進(jìn)行接收的情況下的操作。如圖15中所示,當(dāng)非接觸IC卡U1進(jìn)入非接觸讀取器/寫入器 設(shè)備的操作場中時,進(jìn)行非接觸IC卡U1的解調(diào)器電路U7中的低 靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15的并行解調(diào)操 作。恰在第一次下行鏈路通信之前,確定單元U16在圖7的步驟F4-2 的右側(cè)確定目前接收ASK調(diào)制程度為10%的接收信號。確定電路 U16通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定來確定 目前接收ISO/IEC 14443 B類接收信號或者ISO/IEC 18092的接收信 號。當(dāng)確定電路U16確定邏輯"0"的調(diào)制時段長時,確定電路U16 如在步驟F4-3的左側(cè)結(jié)果中和在步驟F4-5所示確定目前接收 ISO/IEC 14443 B類接收信號并且進(jìn)行對數(shù)據(jù)通信速度106kbps的確 定。因而,低靈敏度解調(diào)器電路U14的操作由來自確定電路U16的 低功率消耗模式信號暫停。因此,接收的B類用戶數(shù)據(jù)由解調(diào)器電 路U7的高靈敏度解調(diào)器電路Ul5和由非接觸控制電路U9的接收電 路U19接收、然后經(jīng)由作為獨(dú)占信號線的接收的并行數(shù)據(jù)線存儲于RAM (U10)中。響應(yīng)于在結(jié)束將接收的用戶數(shù)據(jù)存儲到RAM(UIO)時的中 斷信號,CPU (U12)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變成操作狀 態(tài)。CPU(U12)讀出RAM(UIO)中存儲的數(shù)據(jù)、根據(jù)ROM(Ull) 或者EEPROM(U13)中存儲的用于安全電子銀行的處理程序來處 理讀出的數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM (U10)中。當(dāng)完成 CPU (U12)在RAM (U10)中對處理結(jié)果的存儲時,CPU(U12) 從操作狀態(tài)轉(zhuǎn)變成作為休眠狀態(tài)的暫停狀態(tài)。響應(yīng)于CPU (U12)從操作狀態(tài)到休眠狀態(tài)的轉(zhuǎn)變,傳輸電路 (U20)和調(diào)制器電路(U8)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變 成操作狀態(tài)。因而,傳輸電路(U20)經(jīng)由作為獨(dú)占信號線的傳輸并 行數(shù)據(jù)信號線讀取RAM (U10)中存儲的處理結(jié)果并且將它傳送到 調(diào)制器電路(U8)。結(jié)果是進(jìn)行解調(diào)器電路(U8)向非接觸讀取器 /寫入器設(shè)備的第一次上行鏈路通信?!?18092"的接收》圖16圖示了在圖1中所示非接觸IC卡U1 從非接觸讀取器/寫入器設(shè)備基于ISO/IEC 18092的數(shù)據(jù)通信方法對 接收信號進(jìn)行接收的情況下的操作。如圖16中所示,當(dāng)非接觸IC卡U1進(jìn)入非接觸讀取器/寫入器 設(shè)備的操作場中時,進(jìn)行非接觸IC卡Ul的解調(diào)器電路U7中的低 靈敏度解調(diào)器電路U14和高靈敏度解調(diào)器電路U15的并行解調(diào)操 作。恰在第一次下行鏈路通信之前,確定電路U16在圖7的步驟F4-2 的右側(cè)確定目前接收ASK調(diào)制程度為10%的接收信號。確定電路 U16通過在圖7的步驟F4-3對二進(jìn)制信號B的脈沖寬度確定來確定 目前接收ISO/IEC 14443 B類接收信號或者ISO/IEC 18092的接收信 號。當(dāng)確定電路U16確定邏輯"0"的調(diào)制時段短時,確定電路U16 如在步驟F4-3的下側(cè)結(jié)果中和在步驟F4-6所示確定目前接ISO/IEC 18092的接收信號并且進(jìn)行對數(shù)據(jù)通信速度424kbps的確定。因而, 低靈敏度解調(diào)器電路U14的操作由來自確定電路U16的低功率消耗 模式信號暫停。因此,接收的"18092"用戶數(shù)據(jù)由解調(diào)器電路U7的高靈敏度解調(diào)器電路U15和由非接觸控制電路U9的接收電路U19 接收、然后經(jīng)由作為獨(dú)占信號線的接收的并行數(shù)據(jù)線存儲于RAM (U10)中。響應(yīng)于在結(jié)束將接收的用戶數(shù)據(jù)存儲到RAM(UIO)時的中 斷信號,CPU (U12)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變成操作狀 態(tài)。CPU(U12)讀出RAM(UIO)中存儲的數(shù)據(jù)、根據(jù)ROM(Ull) 或者EEPROM(U13)中存儲的用于安全電子銀行的處理程序來處 理讀出的數(shù)據(jù)并且再次將處理結(jié)果存儲于RAM (U10)中。當(dāng)完成 CPU (U12)在RAM (U10)中對處理結(jié)果的存儲時,CPU(U12) 從操作狀態(tài)轉(zhuǎn)變成作為休眠狀態(tài)的暫停狀態(tài)。響應(yīng)于CPU (U12)從操作狀態(tài)到休眠狀態(tài)的轉(zhuǎn)變,傳輸電路 (U20)和調(diào)制器電路(U8)從暫停狀態(tài)被喚醒(激活)并且轉(zhuǎn)變 成操作狀態(tài)。因而,傳輸電路(U20)經(jīng)由作為獨(dú)占信號線的傳輸并 行數(shù)據(jù)信號線讀取RAM (U10)中存儲的處理結(jié)果并且將它傳送到 調(diào)制器電路(U8)。結(jié)果是進(jìn)行調(diào)制器電路(U8)向非接觸讀取器 /寫入器設(shè)備的第一次上行鏈路通信?!对诮邮者^程中改變數(shù)據(jù)通信速度》圖17圖示了在圖1中所 示非接觸IC卡Ul從非接觸讀取器/寫入器設(shè)備基于ISO/IEC 14443 B 類數(shù)據(jù)通信方法對接收信號進(jìn)行接收之時改變數(shù)據(jù)通信速度并且非 接觸IC卡再次基于相同B類來對接收信號進(jìn)行接收的情況下的操作。雖然圖17的第一次下行鏈路通信的操作與圖15的第一次下行 鏈路通信的操作相同,但是在圖17的第N次下行鏈路通信的情況下, 來自非接觸讀取器/寫入器設(shè)備的ISO/IEC 14443 B類接收信號的數(shù) 據(jù)通信速度從最低速度106kbps改變成中等低速度212kbps。通過由 確定電路U16在圖8的步驟F3-3進(jìn)行的對二進(jìn)制信號B的脈沖寬度 確定來確定B類接收信號的傳輸速度可檢測數(shù)據(jù)通信速度的改變。 由于在確定結(jié)果寄存器U17中寫入新檢測的改變的數(shù)據(jù)通信速度, 所以傳輸電路U20的傳輸數(shù)據(jù)通信速度改變成中等低速度212kbps。接收電路U19也對應(yīng)于新檢測的改變的數(shù)據(jù)通信速度將串行二進(jìn)制 信號B轉(zhuǎn)換成接收并行數(shù)據(jù)。數(shù)據(jù)通信速度可以任意地從106kbps、 212kbps、424kbps和848kbps中的一個數(shù)據(jù)通信速度改變成106kbps、 212kbps、 424kbps和848kbps中的另 一數(shù)據(jù)通信速度。在不僅接收ISO/IEC 14443 B類接收信號而且接收ISO/IEC 18092方法的接收信號期間,數(shù)據(jù)通信速度可以任意地從212kbps、 424kbps和848kbps中的一個數(shù)據(jù)通信速度改變成212kbps、 424kbps 和848kbps中的另 一數(shù)據(jù)通信速度?!斗墙佑|IC卡的結(jié)構(gòu)》圖19圖示了圖1中所示非接觸IC卡 Ul的結(jié)構(gòu)。圖19中所示非接觸IC卡U1具有通過利用由樹脂模制的印刷 電路板的卡形狀。從外部非接觸讀取器/寫入器設(shè)備接收電磁波的天 線由如下螺旋線圏組成,該螺旋線圏用設(shè)置于印刷電路板之上的布 線形成。形成于一個IC芯片中的半導(dǎo)體集成電路U2安裝于印刷電 路板之上,并且用作天線的線圏耦合到該IC芯片。按照這一方式,圖19的非接觸IC卡U1沒有電池(這不同于 移動電話)并且用低驅(qū)動能力的如下操作電壓來操作,當(dāng)將IC卡單 體置于非接觸讀取器/寫入器設(shè)備的操作場范圍內(nèi)時ic卡單體通過 對由天線接收的射頻信號進(jìn)行整流和平滑來生成該操作電壓?!栋惭b于移動電話中的非接觸IC卡》圖20圖示了安裝于移動 電話中的圖l所示非接觸IC卡的外觀。與圖19中所示非接觸IC卡類似,圖20中所示非接觸IC卡具 有形成于印刷電路板之上的IC芯片和天線。然而,圖20的非接觸 IC卡制作成比圖19的非接觸IC卡小得多的外觀以便能夠安裝于移 動電話中。因此,圖20中所示非接觸IC卡可以用與安裝于移動電 話中的諸如具有移動通信功能的半導(dǎo)體集成電路、液晶顯示控制器 驅(qū)動器等其它半導(dǎo)體集成電路類似的方式通過置于移動電話中的電 池的操作電壓來操作。在這一情況下也可以通過響應(yīng)于低功率消耗模式信號將各電路置于低功率消耗狀態(tài)來實(shí)現(xiàn)低功率消耗。圖20中所示非接觸IC卡不僅安裝于移動電話中而且可以置于 普遍的便攜信息終端如稱為PDA (個人數(shù)字助理)的口袋書尺寸的 個人計(jì)算機(jī)和筆記本尺寸的個人計(jì)算機(jī)中。在上文中已經(jīng)基于實(shí)施例具體地說明由本發(fā)明人實(shí)現(xiàn)的本發(fā) 明。然而,毋庸贅言本發(fā)明不限于這些實(shí)施例并且它可以在沒有脫 離要旨的范圍中不同地加以改變。例如,本發(fā)明不限于非接觸IC卡,而是也可以應(yīng)用于具有接 觸型輸入-輸出端子的接觸接口和非接觸接口的雙重型IC卡。在圖1中所示非接觸IC卡中,半導(dǎo)體集成電路U2不限于單 芯片配置并且可以制作為具有第一芯片和第二芯片的多芯片配置。 例如,第一芯片包括功率電路U2、解調(diào)器電路U7、調(diào)制器電路U8 和非接觸控制電路U9。第二芯片不僅可以包括RAM(UIO) 、 ROM (Ull ) 、 CPU ( U12 ) 、 EEPROM ( U13 )和總線(BUS ),而且 可以包括用于與第一芯片通信的接口電路。經(jīng)由作為獨(dú)占信號線的接收的并行數(shù)據(jù)線或者傳輸并行數(shù)據(jù) 線進(jìn)行在安裝于圖1的半導(dǎo)體集成電路中的接收電路U19或者傳輸 電路U20與RAM (U10)之間的數(shù)據(jù)傳送。然而,并不限于經(jīng)由獨(dú) 占信號線進(jìn)行數(shù)據(jù)傳送,而是也可以經(jīng)由耦合到CPU(U12)的總 線(BUS)或者經(jīng)由其它外圍總線進(jìn)行數(shù)據(jù)傳送。在向RAM (U10)的數(shù)據(jù)傳送中,配置不限于從RAM (U10) 的固定地址依次地存儲數(shù)據(jù)的配置,而是也可以利用通過使用存儲 器控制電路在任意地址存儲數(shù)據(jù)的配置。另外,本發(fā)明不僅可以應(yīng)用于通過ASK系統(tǒng)的數(shù)字調(diào)制方法 的通信而且可以應(yīng)用于通過頻移鍵控(FSK)、相移鍵控(PSK)等 的數(shù)字調(diào)制方法的通信。
權(quán)利要求
1.一種半導(dǎo)體集成電路,包括第一天線耦合端子;第二天線耦合端子;功率電路;解調(diào)器電路;以及確定電路,其中在所述第一天線耦合端子與所述第二天線耦合端子之間供應(yīng)由天線接收的射頻信號,其中所述功率電路向所述解調(diào)器電路和所述確定電路供應(yīng)通過對所述射頻信號進(jìn)行整流和平滑來生成的操作電壓,其中所述解調(diào)器電路包括第一解調(diào)器電路和第二解調(diào)器電路,其中在所述第一天線耦合端子與所述第二天線耦合端子之間供應(yīng)的所述射頻信號并行供應(yīng)給所述第一解調(diào)器電路的輸入和所述第二解調(diào)器電路的輸入,其中所述第一解調(diào)器電路解調(diào)作為所述射頻信號的具有第一調(diào)制程度的第一接收信號,并且生成第一解調(diào)輸出信號,其中所述第二解調(diào)器電路解調(diào)作為所述射頻信號的第二接收信號和第三接收信號,并且生成第二解調(diào)輸出信號,其中所述第二接收信號具有與所述第一調(diào)制程度不同的第二調(diào)制程度并且具有第一格式的第一通信開始信號,所述第三接收信號具有所述第二調(diào)制程度并且具有第二格式的第二通信開始信號,其中所述第一解調(diào)器電路的第一解調(diào)輸出信號和所述第二解調(diào)器電路的第二解調(diào)輸出信號供應(yīng)給所述確定電路,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號的具有所述第一調(diào)制程度的所述第一接收信號,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第一解調(diào)輸出信號時,所述確定電路確定所述第一通信開始信號與所述第二通信開始信號之間的格式差異,其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所述第一格式的所述第一通信開始信號的所述第二接收信號,生成所述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號的所述第二接收信號,并且其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所述第二格式的所述第二通信開始信號的所述第三接收信號,生成所述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號的所述第三接收信號。
2. 根據(jù)權(quán)利要求1所述的半導(dǎo)體集成電路,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解 調(diào)輸出信號時,所述第二解調(diào)器電路的操作由所述確定電路生成的 控制信號暫停,并且其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第 一解調(diào)輸出信號時,所述第一解調(diào)器電路的操作由所述確定電路生 成的所述控制信號暫停。
3. 根據(jù)權(quán)利要求2所述的半導(dǎo)體集成電路,其中所述第一接收信號、所述第二接收信號和所述第三接收信 號是ASK調(diào)制信號,所述第一調(diào)制程度和所述第二調(diào)制程度由ASK 調(diào)制程度給定,并且所述第二調(diào)制程度具有比所述第一調(diào)制程度更 小的ASK調(diào)制程度,其中所述第一解調(diào)器電路解調(diào)具有ASK調(diào)制程度大的所述第一 調(diào)制程度的所述第一接收信號,并且生成所迷第一解調(diào)輸出信號, 并且其中所述第二解調(diào)器電路解調(diào)具有ASK調(diào)制程度小的所述第二 調(diào)制程度的所述第二接收信號和所述第三接收信號,并且生成所述 第二解調(diào)輸出信號。
4. 根據(jù)權(quán)利要求3所述的半導(dǎo)體集成電路,其中所述第二接收信號的所述第一格式的所述第一通信開始信 號是先于第 一 用戶數(shù)據(jù)的第 一 報頭信息,并且所述第三接收信號的 所述第二格式的所述第二通信開始信號是先于第二用戶數(shù)據(jù)的第二 報頭信息。
5.根據(jù)權(quán)利要求4所述的半導(dǎo)體集成電路,還包括中央處理單元;隨機(jī)存取存儲器;非易失性存儲器;接收電路;傳輸電路;以及調(diào)制器電路,性存儲器中,;、、、,,其中在由所述第一解調(diào)器電路生成的所述第一解調(diào)輸出信號中 包括的第一接收數(shù)據(jù)以及在由所述第二解調(diào)器電路生成的所述第二 解調(diào)輸出信號中包括的第二接收數(shù)據(jù)通過所述接收電路存儲于所述 隨機(jī)存取存儲器中,其中所述中央處理單元被控制成在所述第一接收數(shù)據(jù)和所述第 二接收數(shù)據(jù)的其中之一存儲于所述隨機(jī)存取存儲器之前處于低功率 消耗狀態(tài),并且響應(yīng)于在所述隨機(jī)存取存儲器中存儲所述第一接收 數(shù)據(jù)和所述第二接收數(shù)據(jù)的所述其中之一 ,從所述低功率消耗狀態(tài) 轉(zhuǎn)變成操作狀態(tài),取存儲器中存儲的數(shù)據(jù),根據(jù)所述處理程序來處理從所述隨機(jī)存取 存儲器讀出的所述存儲的數(shù)據(jù),將所述處理的相關(guān)數(shù)據(jù)存儲到所述 隨機(jī)存取存儲器,并且在所述相關(guān)存儲之后從所述操作狀態(tài)轉(zhuǎn)變成 所述低功率消耗狀態(tài),并且將所述讀取的相關(guān)數(shù)據(jù)傳送到所述調(diào)制器電路,并且其中響應(yīng)于所述傳送的相關(guān)數(shù)據(jù),所述調(diào)制器電路生成將要從 所述天線傳輸?shù)纳漕l傳輸信號。
6. 根據(jù)權(quán)利要求5所述的半導(dǎo)體集成電路, 其中所述第一接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 A類,所述第二接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 B類,并且所述第三接收 信號符合國際標(biāo)準(zhǔn)ISO/IEC 18092。
7. —種IC卡,包括 安裝于襯底之上的半導(dǎo)體集成電路;以及 設(shè)置于所述襯底之上的由布線形成的天線, 其中所述半導(dǎo)體集成電路包括第一天線耦合端子、第二天線耦合端子、功率電路、解調(diào)器電路和確定電路,其中在所述第一天線耦合端子與所述第二天線耦合端子之間供 應(yīng)由所述天線接收的射頻信號,對所述射頻信號:行整i和平滑而P生a成的操作電壓, 、; '其中所述解調(diào)器電路包括第一解調(diào)器電路和第二解調(diào)器電路,其中在所述第一天線耦合端子與所述第二天線耦合端子之間供 應(yīng)的所述射頻信號并行供應(yīng)給所述第一解調(diào)器電路的輸入和所述第 二解調(diào)器電路的輸入,其中所述第 一解調(diào)器電路解調(diào)作為所述射頻信號的具有第 一調(diào) 制程度的第一接收信號,并且生成第一解調(diào)輸出信號,其中所述第二解調(diào)器電路解調(diào)作為所述射頻信號的第二接收信 號和第三接收信號,并且生成第二解調(diào)輸出信號,其中所述第二接 收信號具有與所述第 一調(diào)制程度不同的第二調(diào)制程度并且具有第一 格式的第一通信開始信號,所述第三接收信號具有所述第二調(diào)制程 度并且具有第二格式的第二通信開始信號,其中所述第一解調(diào)器電路的所述第一解調(diào)輸出信號和所述第二 解調(diào)器電路的所述第二解調(diào)輸出信號供應(yīng)給所述確定電路,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解調(diào)器輸出信號時,所述確定電路確定接收作為所述射頻信號的具有 所述第 一調(diào)制程度的所述第 一接收信號,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第 一解調(diào)輸出信號時,所述確定電路確定所述第一通信開始信號與所 述第二通信開始信號之間的格式差異,其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所 述第一格式的所述第一通信開始信號的所述第二接收信號,生成所 述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號 的所述第二接收信號,并且其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所 述第二格式的所述第二通信開始信號的所述第三接收信號,生成所 述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號 的所述第三接收信號。
8. 根據(jù)權(quán)利要求7所述的IC卡,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解 調(diào)輸出信號時,所述第二解調(diào)器電路的操作由所述確定電路生成的 控制信號暫停,并且其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第 一解調(diào)輸出信號時,所述第一解調(diào)器電路的操作由所述確定電路生 成的所述控制信號暫停。
9. 根據(jù)權(quán)利要求8所述的IC卡,其中所述第一接收信號、所述第二接收信號和所述第三接收信 號是ASK調(diào)制信號,所述第一調(diào)制程度和所述第二調(diào)制程度由ASK 調(diào)制程度給定,并且所述第二調(diào)制程度具有比所述第一調(diào)制程度更 小的ASK調(diào)制程度,其中所述第一解調(diào)器電路解調(diào)具有ASK調(diào)制程度大的所述第一 調(diào)制程度的所述第一接收信號,并且生成所述第一解調(diào)輸出信號, 并且其中所述第二解調(diào)器電路解調(diào)具有ASK調(diào)制程度小的所述第二調(diào)制程度的所述第二接收信號和所述第三接收信號,并且生成所述 第二解調(diào)輸出信號。
10. 根據(jù)權(quán)利要求9所述的IC卡,其中所述第二接收信號的所述第一格式的所述第一通信開始信 號是先于第 一 用戶數(shù)據(jù)的第 一 報頭信息,并且所述第三接收信號的 所述第二格式的所述第二通信開始信號是先于第二用戶數(shù)據(jù)的第二 報頭信息。
11. 根據(jù)權(quán)利要求10所述的IC卡,其中所述半導(dǎo)體集成電路還包括中央處理單元、隨機(jī)存取存儲 器、非易失性存儲器、接收電路、傳輸電路和調(diào)制器電路,性存儲器中,其中在由所述第一解調(diào)器電路生成的所述第一解調(diào)輸出信號中 包括的第一接收數(shù)據(jù)以及在由所述第二解調(diào)器電路生成的所述第二 解調(diào)輸出信號中包括的第二接收數(shù)據(jù)通過所述接收電路存儲于所述 隨機(jī)存取存儲器中,其中所述中央處理單元被控制成在所述第一接收數(shù)據(jù)和所述第 二接收數(shù)據(jù)的其中之一存儲于所述隨機(jī)存取存儲器之前處于低功率 消耗狀態(tài),并且響應(yīng)于在所述隨機(jī)存取存儲器中存儲所述第一接收 數(shù)據(jù)和所述第二接收數(shù)據(jù)的所述其中之一,從所述低功率消耗狀態(tài) 轉(zhuǎn)變成操作狀態(tài),取存儲器中存儲的數(shù)據(jù),根據(jù)所述處理程序來處理從所述隨機(jī)存取 存儲器讀出的所述存儲的數(shù)據(jù)、將所述處理的相關(guān)數(shù)據(jù)存儲到所述 隨機(jī)存取存儲器,并且在所述相關(guān)存儲之后,從所述操作狀態(tài)轉(zhuǎn)變 成所述低功率消耗狀態(tài),據(jù),并且將所述讀取的相關(guān)數(shù)據(jù)傳送到所述調(diào)制器電路,并且其中響應(yīng)于所述傳送的相關(guān)數(shù)據(jù),所述調(diào)制器電路生成將要從所述天線傳輸?shù)纳漕l傳輸信號。
12. 根據(jù)權(quán)利要求11所述的IC卡,其中所述第 一接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 A類,所述 第二接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 B類,并且所述第三接收 信號符合國際標(biāo)準(zhǔn)ISO/IEC 18092。
13. —種用于IC卡的操作方法,所述IC卡包括 安裝于襯底之上的半導(dǎo)體集成電路;以及設(shè)置于所述襯底之上的由布線形成的天線,其中所述半導(dǎo)體集成電路包括第一天線耦合端子、第二天線耦 合端子、功率電路、解調(diào)器電路和確定電路,其中在所述第一天線耦合端子與所述第二天線耦合端子之間供 應(yīng)由所述天線接收的射頻信號,對所述射頻信號進(jìn)行整流和平滑而生成的操作電壓,其中所述解調(diào)器電路包括第一解調(diào)器電路和第二解調(diào)器電路, 其中在所述第一天線耦合端子與所述第二天線耦合端子之間供應(yīng)的所述射頻信號并行供應(yīng)給所述第一解調(diào)器電路的輸入和所述第二解調(diào)器電路的輸入,其中所述第一解調(diào)器電路解調(diào)作為所述射頻信號的具有第一調(diào)制程度的第一接收信號,并且生成第一解調(diào)輸出信號,其中所述第二解調(diào)器電路解調(diào)作為所述射頻信號的第二接收信號和第三接收信號,并且生成第二解調(diào)輸出信號,其中所述第二接收信號具有與所述第 一調(diào)制程度不同的第二調(diào)制程度并且具有第一格式的第一通信開始信號,所述第三接收信號具有所述第二調(diào)制程度并且具有第二格式的第二通信開始信號,其中所述第一解調(diào)器電路的所述第一解調(diào)輸出信號和所述第二解調(diào)器電路的所述第二解調(diào)輸出信號供應(yīng)給所述確定電路,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號的具有所述第 一調(diào)制程度的所述第 一接收信號,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第 一解調(diào)輸出信號時,所述確定電路確定所述第一通信開始信號與所 述第二通信開始信號之間的格式差異,其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所 述第一格式的所述第一通信開始信號的所述第二接收信號,生成所 述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號 的所述第二接收信號,并且其中當(dāng)所述確定電路確定所述第二解調(diào)器電路通過解調(diào)具有所 述第二格式的所述第二通信開始信號的所述第三接收信號,生成所 述第二解調(diào)輸出信號時,所述確定電路確定接收作為所述射頻信號 的所述第三接收信號。
14. 根據(jù)權(quán)利要求13所述的用于IC卡的操作方法,其中當(dāng)所述確定電路確定所述第一解調(diào)器電路生成所述第一解 調(diào)輸出信號時,所述第二解調(diào)器電路的操作由所述確定電路生成的 控制信號暫停,并且其中當(dāng)所述確定電路確定所述第一解調(diào)器電路沒有生成所述第 一解調(diào)輸出信號時,所述第一解調(diào)器電路的操作由所述確定電路生 成的所述控制信號暫停。
15. 根據(jù)權(quán)利要求14所述的用于IC卡的操作方法, 其中所述第一接收信號、所述第二接收信號和所述第三接收信號是ASK調(diào)制信號,所述第一調(diào)制程度和所述第二調(diào)制程度由ASK 調(diào)制程度給定,并且所述第二調(diào)制程度具有比所述第 一調(diào)制程度更 小的ASK調(diào)制程度,其中所述第一解調(diào)器電路解調(diào)具有ASK調(diào)制程度大的所述第一 調(diào)制程度的所述第一接收信號,并且生成所述第一解調(diào)輸出信號, 并且其中所述第二解調(diào)器電路解調(diào)具有ASK調(diào)制程度小的所述第二 調(diào)制程度的所述第二接收信號和所述第三接收信號,并且生成所述第二解調(diào)輸出信號。
16. 根據(jù)權(quán)利要求15所述的用于IC卡的操作方法,其中所述第二接收信號的所述第一格式的所述第一通信開始信 號是先于第 一用戶數(shù)據(jù)的第 一報頭信息,并且所述第三接收信號的 所述第二格式的所述第二通信開始信號是先于第二用戶數(shù)據(jù)的第二 報頭信息。
17. 根據(jù)權(quán)利要求16所述的用于IC卡的操作方法, 其中所述半導(dǎo)體集成電路還包括中央處理單元、隨機(jī)存取存儲器、非易失性存儲器、接收電路、傳輸電路和調(diào)制器電路,其中將由所述中央處理單元執(zhí)行的處理程序存儲于所述非易失 性存儲器中,其中在由所述第一解調(diào)器電路生成的所述第一解調(diào)輸出信號中 包括的第 一接收數(shù)據(jù)以及在由所述第二解調(diào)器電路生成的所述第二 解調(diào)輸出信號中包括的第二接收數(shù)據(jù)通過所述接收電路存儲于所述 隨機(jī)存取存儲器中,其中所述中央處理單元被控制成在所述第一接收數(shù)據(jù)和所述第 二接收數(shù)據(jù)的其中之一存儲于所述隨機(jī)存取存儲器之前處于低功率 消耗狀態(tài),并且響應(yīng)于在所述隨機(jī)存取存儲器中存儲所述第一接收 數(shù)據(jù)和所述第二接收數(shù)據(jù)的其中之一 ,從所述低功率消耗狀態(tài)轉(zhuǎn)變 成操作狀態(tài),其中轉(zhuǎn)變成所述操作狀態(tài)的所述中央處理單元讀出所述隨機(jī)存 取存儲器中存儲的數(shù)據(jù),根據(jù)所述處理程序來處理從所述隨機(jī)存取 存儲器讀出的所述存儲的數(shù)據(jù)、將所述處理的相關(guān)數(shù)據(jù)存儲到所述 隨機(jī)存取存儲器,并且在所述相關(guān)存儲之后,從所述操作狀態(tài)轉(zhuǎn)變 成所述低功率消耗狀態(tài),據(jù),并且將所述讀取的相關(guān)數(shù)據(jù)傳送到所述調(diào)制器電路,并且其中響應(yīng)于所述傳送的相關(guān)數(shù)據(jù),所述調(diào)制器電路生成將要從 所述天線傳輸?shù)纳漕l傳輸信號。
18.根據(jù)權(quán)利要求17所述的用于IC卡的操作方法, 其中所述第一接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 A類,所述第二接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 14443 B類,并且所述第三接收信號符合國際標(biāo)準(zhǔn)ISO/IEC 18092。
全文摘要
提供一種半導(dǎo)體集成電路、安裝有該電路的IC卡和該IC卡操作方法,其中可以在短時間內(nèi)接收至少三種接收信號中的任一種接收信號。來自天線的射頻信號并行供應(yīng)給在解調(diào)器電路中包括的第一和第二解調(diào)器電路。第一解調(diào)器電路解調(diào)第一調(diào)制程度的第一接收信號。第二解調(diào)器電路解調(diào)具有第一通信開始信號(SOF)的第二接收信號和具有第二通信開始信號(前導(dǎo))的第三接收信號。第一和第二解調(diào)器電路的解調(diào)輸出信號供應(yīng)給確定電路。當(dāng)確定第一解調(diào)器電路的解調(diào)輸出時,確定目前接收第一接收信號。當(dāng)確定第二解調(diào)器電路對第二接收信號的解調(diào)輸出時,確定目前接收第二接收信號。當(dāng)確定第二解調(diào)器電路對第三接收信號的解調(diào)輸出時,確定目前接收第三接收信號。
文檔編號G06K19/07GK101615260SQ20091015040
公開日2009年12月30日 申請日期2009年6月19日 優(yōu)先權(quán)日2008年6月27日
發(fā)明者渡邊一希, 鳥山顯宏 申請人:株式會社瑞薩科技