專利名稱:音頻編碼芯片供電電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于一種供電電路,尤指一種可保證音頻編碼芯片正常工作的音頻編碼 芯片供電電路。
背景技術(shù):
電腦上通常設(shè)有一提供音頻輸出的音頻編碼芯片,電腦主板上設(shè)有為所述音頻編 碼芯片供電的供電電路。如圖1所示,現(xiàn)有的一種音頻編碼芯片供電電路通常由一主板電 源輸出端Vo直接給音頻編碼芯片30供電。通常,在所述主板電源輸出3. 3V的電源電壓Vs 給音頻編碼芯片30的同時(shí),會(huì)伴隨所述電源電壓Vs輸出一個(gè)漏電電壓Vl。所述漏電電壓 Vl直接進(jìn)入所述音頻編碼芯片30內(nèi)的一個(gè)數(shù)模信號(hào)轉(zhuǎn)換電路31的電源輸入端ViL。所述 數(shù)模信號(hào)轉(zhuǎn)換電路31判斷輸入的所述電源信號(hào)的電平值。通常,當(dāng)ViL小于0. 3倍的電源 電壓(即門限電壓0. 99V)時(shí),所述數(shù)模信號(hào)轉(zhuǎn)換電路會(huì)判定ViL為低電平。但是,當(dāng)電腦主 板搭配某些型號(hào)的電源(如FSB ATX3000-68PD電源)時(shí),其輸出的漏電電壓可達(dá)到0. 9V。 由于不同的音頻編碼器判斷門限電壓的值有一定差別,所述0. 9V的漏電電壓可能處于門 限電壓的臨界值,在某些情況下,0.9V的漏電電壓可能高出門限值。此時(shí),所述ViL將不被 所述數(shù)模信號(hào)轉(zhuǎn)換電路31判定為低電平,因此造成音頻編碼芯片無法正常工作。
發(fā)明內(nèi)容
鑒于以上內(nèi)容,有必要提供一種在搭配不同電源時(shí),音頻編碼芯片均可正常工作 的音頻編碼芯片供電電路。一種音頻編碼芯片供電電路,包括一音頻編碼芯片及為所述音頻編碼芯片供電的 主板電源,所述音頻編碼芯片具有一電源輸入端,所述音頻編碼芯片的電源輸入端與所述 主板電源之間連接一可降低主板電源的漏電電壓的電壓吸收電路。優(yōu)選地,所述電壓吸收電路包括一第一電容及與所述第一電容并聯(lián)的第一電阻, 所述第一電容及第一電阻連接至所述主板電源。優(yōu)選地,所述電壓吸收電路還包括一與所述第一電容及第一電阻并聯(lián)的第二電 阻。優(yōu)選地,所述電壓吸收電路還包括一濾波電容,所述第一電容、第一電阻、及第二 電阻并聯(lián)后與所述濾波電容一端相連,所述濾波電容另一端接地。優(yōu)選地,所述主板電源為3. 3伏特。優(yōu)選地,所述第一電容及濾波電容的容值為4. 7微法,所述第一電阻及第二電阻 的阻值為30歐姆。優(yōu)選地,所述電壓吸收電路將所述主板電源的漏電電壓由0. 9伏特降低至0. 3伏特。與現(xiàn)有技術(shù)相比,上述音頻編碼芯片供電電路在主板電源及音頻編碼芯片之間增 加了一個(gè)電壓吸收電路,從而降低伴隨主板電源輸出的漏電電壓,使所述音頻編碼芯片可正常工作。
下面參照附圖結(jié)合實(shí)施例對(duì)本發(fā)明作進(jìn)一步的描述。圖1是現(xiàn)有技術(shù)中音頻編碼芯片供電電路的電路圖。圖2是本發(fā)明音頻編碼芯片供電電路的方框圖。圖3是本發(fā)明音頻編碼芯片供電電路的具體電路圖。
具體實(shí)施例方式請(qǐng)參閱圖2,本發(fā)明音頻編碼芯片供電電路包括一主板電源10及一音頻編碼芯片 30。所述音頻編碼芯片30具有一電源輸入端Vd,并包括一數(shù)模信號(hào)轉(zhuǎn)換電路31。所述數(shù) 模信號(hào)轉(zhuǎn)換電路31具有一信號(hào)輸入端ViL。所述數(shù)模信號(hào)轉(zhuǎn)換電路31可判斷所述信號(hào)輸 入端ViL輸入的信號(hào)是低電平或高電平。當(dāng)所述輸入的ViL為低電平時(shí),所述音頻編碼芯 片30可正常工作。本發(fā)明音頻編碼芯片供電電路還包括一連接在所述主板電源10與所述 音頻編碼芯片30的電源輸入端Vd之間的電壓吸收電路50。請(qǐng)同時(shí)參閱圖3,所述主板電源10具有一輸出電壓為3. 3V的輸出端Vo。所述電 壓吸收電路50包括一第一電容Cl,一第一電阻Rl,一第二電阻R2,及一濾波電容C2。所述 第一電阻R1,第二電阻R2,及所述第一電容Cl并聯(lián)后一端與所述主板電源10的輸入端Vo 相連,另一端與所述音頻編碼芯片30的電源輸入端Vd及信號(hào)輸入端ViL相連,并同時(shí)與所 述濾波電容C2 —端相連。所述濾波電容C2的另一端接地。在本實(shí)施方式中,所述第一電容 Cl及濾波電容C2的容值為4. 7微法;所述第一電阻Rl及第二電阻R2的阻值為30歐姆。當(dāng)所述主板電源10上電時(shí),所述主板電源10的輸出端Vo輸出一 3. 3V的直流電 源電壓Vs,并同時(shí)伴隨著漏電電壓Vl。所述3. 3V的電源電壓Vs為音頻編碼芯片30提供 工作電壓。所述電源電壓Vs及漏電電壓Vl通過所述電壓吸收電路50后輸入至所述音頻 編碼芯片30的電源輸入端Vd及所述數(shù)模信號(hào)轉(zhuǎn)換電路31的信號(hào)輸入端ViL。所述電源電 壓Vs及漏電電壓Vl通過所述電壓吸收電路50后電壓降低。在本實(shí)施方式中,所述漏電電壓Vl為0. 9V,所述漏電電壓Vl經(jīng)過所述電壓吸收電 路50后,進(jìn)入所述信號(hào)輸入端ViL的電壓降低至0. 3V。所述數(shù)模信號(hào)轉(zhuǎn)換電路31判定所 述輸入信號(hào)為低電平,所述音頻編碼芯片30即可正常工作。與現(xiàn)有技術(shù)相比,本發(fā)明音頻編碼芯片供電電路在主板電源10及音頻編碼芯片 30之間增加了一個(gè)電壓吸收電路,從而降低伴隨主板電源輸出的漏電電壓,使所述音頻編 碼芯片可正常工作。
權(quán)利要求
一種音頻編碼芯片供電電路,包括一音頻編碼芯片及為所述音頻編碼芯片供電的主板電源,所述音頻編碼芯片具有一電源輸入端,其特征在于所述音頻編碼芯片的電源輸入端與所述主板電源之間連接一可降低主板電源的漏電電壓的電壓吸收電路。
2.如權(quán)利要求1所述的音頻編碼芯片供電電路,其特征在于所述電壓吸收電路包括 一第一電容及與所述第一電容并聯(lián)的第一電阻,所述第一電容及第一電阻連接至所述主板 電源。
3.如權(quán)利要求2所述的音頻編碼芯片供電電路,其特征在于所述電壓吸收電路還包 括一與所述第一電容及第一電阻并聯(lián)的第二電阻。
4.如權(quán)利要求3所述的音頻編碼芯片供電電路,其特征在于所述電壓吸收電路還包 括一濾波電容,所述第一電容、第一電阻、及第二電阻并聯(lián)后與所述濾波電容一端相連,所 述濾波電容另一端接地。
5.如權(quán)利要求4所述的音頻編碼芯片供電電路,其特征在于所述主板電源為3.3伏特。
6.如權(quán)利要求5所述的音頻編碼芯片供電電路,其特征在于所述第一電容及濾波電 容的容值為4. 7微法,所述第一電阻及第二電阻的阻值為30歐姆。
7.如權(quán)利要求6所述的音頻編碼芯片供電電路,其特征在于所述電壓吸收電路將所 述主板電源的漏電電壓由0. 9伏特降低至0. 3伏特。
全文摘要
一種音頻編碼芯片供電電路,包括一音頻編碼芯片及為所述音頻編碼芯片供電的主板電源,所述音頻編碼芯片具有一電源輸入端,所述音頻編碼芯片的電源輸入端與所述主板電源之間連接一可降低主板電源的漏電電壓的電壓吸收電路。本發(fā)明音頻編碼芯片供電電路在主板電源及音頻編碼芯片之間增加了一個(gè)電壓吸收電路,從而降低伴隨主板電源輸出的漏電電壓,使所述音頻編碼芯片可正常工作。
文檔編號(hào)G06F1/26GK101989116SQ20091030496
公開日2011年3月23日 申請(qǐng)日期2009年7月29日 優(yōu)先權(quán)日2009年7月29日
發(fā)明者胡可友 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司