国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)及方法

      文檔序號(hào):6587396閱讀:243來(lái)源:國(guó)知局
      專(zhuān)利名稱(chēng):電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)及方法
      技術(shù)領(lǐng)域
      本發(fā)明屬于電子產(chǎn)品的設(shè)計(jì)領(lǐng)域,尤其涉及一種電子產(chǎn)品的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)及方法。
      背景技術(shù)
      電子產(chǎn)品,如服務(wù)器、儲(chǔ)存器等的設(shè)計(jì)與制造周期通常包括以下幾個(gè)環(huán)節(jié)1、硬件工程師對(duì)電子產(chǎn)品的電路板進(jìn)行布線(xiàn)設(shè)計(jì);2、仿真工程師對(duì)上述布線(xiàn)設(shè)計(jì)進(jìn)行分析與模擬,以確定該布線(xiàn)設(shè)計(jì)的屬性值, 如電氣規(guī)則(electrical rules)及幾何規(guī)則(physical rules)等,其中,所述電氣規(guī) 則包括貫孔的數(shù)目、電路板上安插的設(shè)備之間的長(zhǎng)度等,所述的幾何規(guī)則包括線(xiàn)寬(net physicaltype)與線(xiàn)距(net spacing type)等;及3、布線(xiàn)工程師根據(jù)上述布線(xiàn)設(shè)計(jì)及其屬性值,在一個(gè)布線(xiàn)軟件中進(jìn)行布線(xiàn)操作。Design Entry HDL是由Cadence公司推出的一種電路板的軟件設(shè)計(jì)平臺(tái),其可以 進(jìn)行原理圖設(shè)計(jì)、組件庫(kù)、PCB(Printed Circuit Board,印刷電路板)組件的布局、布線(xiàn)及 設(shè)計(jì)仿真等操作。通常,在利用Design Entry HDL平臺(tái)進(jìn)行仿真、布線(xiàn)等操作時(shí),由仿真操作得到的 幾何規(guī)則(physical rules)不能直接導(dǎo)入到布線(xiàn)設(shè)計(jì)電路圖中,而是需要由布線(xiàn)工程師手 工輸入。手工輸入的方法必然導(dǎo)致布線(xiàn)設(shè)計(jì)的效率及準(zhǔn)確率的降低。

      發(fā)明內(nèi)容
      鑒于以上內(nèi)容,有必要提出一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),其不需要由布線(xiàn) 工程師手工輸入布線(xiàn)設(shè)計(jì)的幾何規(guī)則,提高了布線(xiàn)設(shè)計(jì)的效率及準(zhǔn)確性。此外,還有必要提出一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,其不需要由布線(xiàn)工程師 手工輸入布線(xiàn)設(shè)計(jì)的幾何規(guī)則,提高了布線(xiàn)設(shè)計(jì)的效率及準(zhǔn)確性。一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),運(yùn)行于安裝有一個(gè)電路板軟件設(shè)計(jì)平臺(tái)的計(jì) 算機(jī)中。該系統(tǒng)包括格式設(shè)置模塊,用于在上述電路板軟件設(shè)計(jì)平臺(tái)設(shè)置電路板布線(xiàn)設(shè)計(jì) 的幾何規(guī)則的輸出格式;電路板文件創(chuàng)建子模塊,用于通過(guò)設(shè)置一個(gè)電路板文件的文件名 來(lái)創(chuàng)建一個(gè)電路板文件;電氣規(guī)則設(shè)定子模塊,用于設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則,并將該電氣 規(guī)則輸出至上述創(chuàng)建的電路板文件中;幾何規(guī)則設(shè)定子模塊,用于設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī) 則,并根據(jù)上述設(shè)置的輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建的電路板文件中;及規(guī)則導(dǎo) 入模塊,用于將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則導(dǎo)入到該布線(xiàn)設(shè)計(jì)電 路圖中。 一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,運(yùn)行于安裝有一個(gè)電路板軟件設(shè)計(jì)平臺(tái)的計(jì) 算機(jī)中。該方法包括在上述電路板軟件設(shè)計(jì)平臺(tái)中設(shè)置電路板布線(xiàn)設(shè)計(jì)的幾何規(guī)則的輸 出格式;通過(guò)設(shè)置一個(gè)電路板文件的文件名來(lái)創(chuàng)建一個(gè)電路板文件;設(shè)定布線(xiàn)設(shè)計(jì)的電氣 規(guī)則,并將該電氣規(guī)則輸出至上述創(chuàng)建的電路板文件中;設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī)則,并根據(jù)上述設(shè)置的輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建的電路板文件中;及將上述電路板文件 中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則導(dǎo)入到該布線(xiàn)設(shè)計(jì)電路圖中。相較于現(xiàn)有技術(shù),本發(fā)明所提供的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)及方法不需要由 布線(xiàn)工程師手工輸入布線(xiàn)設(shè)計(jì)的幾何規(guī)則,提高了布線(xiàn)設(shè)計(jì)的效率及準(zhǔn)確性。


      圖1是本發(fā)明電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)較佳實(shí)施例的系統(tǒng)架構(gòu)圖。圖2是本發(fā)明電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法較佳實(shí)施例的方法流程圖。圖3演示了本發(fā)明電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)及方法較佳實(shí)施例中幾何規(guī)則 的輸出格式。
      具體實(shí)施例方式參閱圖1所示,是本發(fā)明電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)較佳實(shí)施例的系統(tǒng)架構(gòu) 圖。該自動(dòng)化系統(tǒng)運(yùn)行在一個(gè)計(jì)算機(jī)1中,其包括格式設(shè)置模塊10,規(guī)則設(shè)定模塊11,及規(guī) 則導(dǎo)入模塊12。其中,所述規(guī)則設(shè)定模塊11包括電路板文件創(chuàng)建子模塊110,初始條件設(shè)定 子模塊111,電氣規(guī)則(electrical rules)設(shè)定子模塊112,及幾何規(guī)則(physical rules) 設(shè)定子模塊113。所述格式設(shè)置模塊10,規(guī)則設(shè)定模塊11及規(guī)則導(dǎo)入模塊12運(yùn)行在一個(gè) DesignEntry HDL平臺(tái)13上。所述Design Entry HDL平臺(tái)13是由Cadence公司推出的一 種電路板的軟件設(shè)計(jì)平臺(tái),其可以進(jìn)行原理圖設(shè)計(jì)、組件庫(kù)、PCB(Printed Circuit Board, 印刷電路板)組件的布局、布線(xiàn)及設(shè)計(jì)仿真等操作。上述各模塊是完成特定功能的各個(gè)程序段,比軟件程序本身更適合于描述軟件在 計(jì)算機(jī)中的執(zhí)行過(guò)程,因此本發(fā)明對(duì)軟件程序的描述都以模塊描述。所述的格式設(shè)置模塊10用于在Design Entry HDL平臺(tái)13中設(shè)置電路板布線(xiàn) 設(shè)計(jì)的幾何規(guī)則的輸出格式。所述幾何規(guī)則主要包括布線(xiàn)設(shè)計(jì)的線(xiàn)寬(net physical type)與線(xiàn)距(netspacing type)等屬性值。所述幾何規(guī)則的輸出格式的一個(gè)實(shí)施例 可參照?qǐng)D3所示。該幾何規(guī)則的輸出格式包括線(xiàn)路的名稱(chēng)、線(xiàn)寬、線(xiàn)距、及走線(xiàn)層等。所 述線(xiàn)路的名稱(chēng)包括PCI (Pedpherd Component Interconnect,外設(shè)部件互聯(lián))總線(xiàn)、 QPI (QuickPathInterconnect,快速通道互聯(lián))總線(xiàn)等。所述的電路板文件創(chuàng)建子模塊110用于創(chuàng)建一個(gè)電路板文件。該電路板文件可以 用于存儲(chǔ)電路板布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則。所述的電氣規(guī)則包括布線(xiàn)設(shè)計(jì)的貫孔的 數(shù)目、電路板上安插的設(shè)備之間的長(zhǎng)度等。該電路板文件創(chuàng)建子模塊110通過(guò)設(shè)置一個(gè)電 路板文件的文件名,如123. brd,來(lái)創(chuàng)建該電路板文件。所述的初始條件設(shè)定子模塊111用于設(shè)定生成布線(xiàn)設(shè)計(jì)電路圖的初始條件。該初 始條件包括電路板的層疊結(jié)構(gòu),電路板的電源數(shù)目、類(lèi)型,及參數(shù)含義等。所述參數(shù)含義包 括,如字母R代表電阻,字母L代表電感,字母C代表電容等。所述的電氣規(guī)則設(shè)定子模塊112用于設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則,并將該電氣規(guī)則 輸出至上述創(chuàng)建的電路板文件中。所述的電氣規(guī)則可以通過(guò)仿真工程師對(duì)布線(xiàn)設(shè)計(jì)進(jìn)行分 析與模擬來(lái)確定。所述的幾何規(guī)則設(shè)定子模塊113用于設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī)則,并根據(jù)上述設(shè)置的輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建的電路板文件中。該幾何規(guī)則也可以通過(guò)仿真工程師對(duì)布線(xiàn)設(shè)計(jì)進(jìn)行分析與模擬來(lái)確定。所述的規(guī)則導(dǎo)入模塊12用于將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何 規(guī)則導(dǎo)入到該布線(xiàn)設(shè)計(jì)電路圖中。圖2是本發(fā)明電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法較佳實(shí)施例的流程圖。步驟S10,格式設(shè)置模塊10在Design Entry HDL平臺(tái)13中設(shè)置電路板布線(xiàn) 設(shè)計(jì)的幾何規(guī)則的輸出格式。如上所述,該幾何規(guī)則的輸出格式的一個(gè)實(shí)施例可參照 圖3所示。該幾何規(guī)則的輸出格式包括線(xiàn)路的名稱(chēng)、線(xiàn)寬、及走線(xiàn)層等。所述線(xiàn)路的名 稱(chēng)包括 PCI (PedpherdComponent Interconnect,外設(shè)部件互聯(lián))總線(xiàn)、QPI (QuickPath Interconnect,快速通道互聯(lián))總線(xiàn)等。步驟Sl 1,Design Entry HDL平臺(tái)13被開(kāi)啟,以執(zhí)行該電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法。步驟S12,電路板文件創(chuàng)建子模塊110通過(guò)設(shè)置一個(gè)電路板文件的文件名,如123. brd,來(lái)創(chuàng)建一個(gè)電路板文件。該電路板文件可以用于存儲(chǔ)電路板布線(xiàn)設(shè)計(jì)的電氣規(guī)則及 幾何規(guī)則。所述的電氣規(guī)則包括布線(xiàn)設(shè)計(jì)的貫孔的數(shù)目、電路板上安插的設(shè)備之間的長(zhǎng)度 等。所述的幾何規(guī)則主要包括布線(xiàn)設(shè)計(jì)的線(xiàn)寬(net physical type)與線(xiàn)距(net spacing type)等。步驟S13,初始條件設(shè)定子模塊111設(shè)定生成布線(xiàn)設(shè)計(jì)電路圖的初始條件。該初始 條件包括電路板的層疊結(jié)構(gòu),電路板的電源數(shù)目、類(lèi)型,及參數(shù)含義等。所述參數(shù)含義包括, 如字母R代表電阻,字母L代表電感,字母C代表電容等。步驟S14,電氣規(guī)則設(shè)定子模塊112設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則,并將該電氣規(guī)則輸 出至上述創(chuàng)建的電路板文件中。步驟S15,幾何規(guī)則設(shè)定子模塊113設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī)則,并根據(jù)上述設(shè)置的 輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建的電路板文件中。步驟S16,規(guī)則導(dǎo)入模塊12將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī) 則導(dǎo)入到該布線(xiàn)設(shè)計(jì)電路圖中。
      權(quán)利要求
      一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),運(yùn)行于安裝有電路板軟件設(shè)計(jì)平臺(tái)的計(jì)算機(jī)中,該系統(tǒng)包括格式設(shè)置模塊,用于在上述電路板軟件設(shè)計(jì)平臺(tái)中設(shè)置電路板布線(xiàn)設(shè)計(jì)的幾何規(guī)則的輸出格式;電路板文件創(chuàng)建子模塊,用于通過(guò)設(shè)置電路板文件的文件名來(lái)創(chuàng)建一個(gè)電路板文件;電氣規(guī)則設(shè)定子模塊,用于設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則,并將該電氣規(guī)則輸出至上述創(chuàng)建的電路板文件中;幾何規(guī)則設(shè)定子模塊,用于設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī)則,并根據(jù)上述設(shè)置的輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建的電路板文件中;及規(guī)則導(dǎo)入模塊,用于將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則導(dǎo)入到布線(xiàn)設(shè)計(jì)電路圖中。
      2.如權(quán)利要求1所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),其特征在于,該系統(tǒng)還包括初始條件設(shè)定子模塊,用于設(shè)定生成上述布線(xiàn)設(shè)計(jì)電路圖的初始條件,包括電路板的層疊結(jié)構(gòu)、電路板的電源數(shù)目、類(lèi)型、及參數(shù)含義。
      3.如權(quán)利要求1所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),其特征在于,所述的電氣規(guī)則 包括布線(xiàn)設(shè)計(jì)的貫孔的數(shù)目、電路板上安插的設(shè)備之間的長(zhǎng)度。
      4.如權(quán)利要求1所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),其特征在于,所述的幾何規(guī)則 包括布線(xiàn)設(shè)計(jì)的線(xiàn)寬與線(xiàn)距。
      5.如權(quán)利要求1所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng),其特征在于,所述的電路板軟 件設(shè)計(jì)平臺(tái)為Design Entry HDL平臺(tái)。
      6.一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,運(yùn)行于安裝有電路板軟件設(shè)計(jì)平臺(tái)的計(jì)算機(jī) 中,該方法包括在上述電路板軟件設(shè)計(jì)平臺(tái)中設(shè)置電路板布線(xiàn)設(shè)計(jì)的幾何規(guī)則的輸出格式;通過(guò)設(shè)置電路板文件的文件名來(lái)創(chuàng)建一個(gè)電路板文件;設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則,并將該電氣規(guī)則輸出至上述創(chuàng)建的電路板文件中;設(shè)定布線(xiàn)設(shè)計(jì)的幾何規(guī)則,并根據(jù)上述設(shè)置的輸出格式將該幾何規(guī)則輸出至上述創(chuàng)建 的電路板文件中;及將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則導(dǎo)入到布線(xiàn)設(shè)計(jì)電路圖中。
      7.如權(quán)利要求6所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,其特征在于,在設(shè)定布線(xiàn)設(shè)計(jì) 的電氣規(guī)則步驟之前,還包括設(shè)定生成布線(xiàn)設(shè)計(jì)電路圖的初始條件,包括電路板的層疊結(jié)構(gòu)、電路板的電源數(shù)目、類(lèi) 型、及參數(shù)含義。
      8.如權(quán)利要求6所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,其特征在于,所述的電氣規(guī)則 包括布線(xiàn)設(shè)計(jì)的貫孔的數(shù)目、電路板上安插的設(shè)備之間的長(zhǎng)度。
      9.如權(quán)利要求6所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,其特征在于,所述的幾何規(guī)則 包括布線(xiàn)設(shè)計(jì)的線(xiàn)寬與線(xiàn)距。
      10.如權(quán)利要求6所述的電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,其特征在于,所述的電路板軟 件設(shè)計(jì)平臺(tái)為Design Entry HDL平臺(tái)。
      全文摘要
      本發(fā)明提供一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化方法,運(yùn)行于安裝有Design Entry HDL平臺(tái)的計(jì)算機(jī)中。該方法包括在Design Entry HDL平臺(tái)中設(shè)置布線(xiàn)設(shè)計(jì)的幾何規(guī)則的輸出格式;創(chuàng)建一個(gè)電路板文件;設(shè)定布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則,并輸出至上述電路板文件中;及將上述電路板文件中的布線(xiàn)設(shè)計(jì)的電氣規(guī)則及幾何規(guī)則導(dǎo)入到布線(xiàn)設(shè)計(jì)電路圖中。本發(fā)明還提供一種電路板布線(xiàn)設(shè)計(jì)的自動(dòng)化系統(tǒng)。本發(fā)明不需要由布線(xiàn)工程師手工輸入布線(xiàn)設(shè)計(jì)的幾何規(guī)則,提高了布線(xiàn)設(shè)計(jì)的效率及準(zhǔn)確性。
      文檔編號(hào)G06F17/50GK101989310SQ20091030535
      公開(kāi)日2011年3月23日 申請(qǐng)日期2009年8月7日 優(yōu)先權(quán)日2009年8月7日
      發(fā)明者李昇軍, 梁獻(xiàn)全, 許壽國(guó), 陳永杰 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司;鴻海精密工業(yè)股份有限公司
      網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
      • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1