国产精品1024永久观看,大尺度欧美暖暖视频在线观看,亚洲宅男精品一区在线观看,欧美日韩一区二区三区视频,2021中文字幕在线观看

  • <option id="fbvk0"></option>
    1. <rt id="fbvk0"><tr id="fbvk0"></tr></rt>
      <center id="fbvk0"><optgroup id="fbvk0"></optgroup></center>
      <center id="fbvk0"></center>

      <li id="fbvk0"><abbr id="fbvk0"><dl id="fbvk0"></dl></abbr></li>

      存儲(chǔ)卡型條碼解碼裝置的制作方法

      文檔序號(hào):6343664閱讀:216來源:國(guó)知局
      專利名稱:存儲(chǔ)卡型條碼解碼裝置的制作方法
      技術(shù)領(lǐng)域
      存儲(chǔ)卡型條碼解碼裝置
      技術(shù)領(lǐng)域
      本實(shí)用新型涉及一種條碼解碼裝置,特別涉及一種存儲(chǔ)卡型條碼解碼裝置。背景技術(shù)
      存儲(chǔ)卡,是用于手機(jī)、數(shù)碼相機(jī)、便攜式電腦、MP3和其他數(shù)碼產(chǎn)品上的獨(dú)立存儲(chǔ)介 質(zhì),一般是卡片的形態(tài),故統(tǒng)稱為“存儲(chǔ)卡”,又稱為“數(shù)碼存儲(chǔ)卡”、“數(shù)字存儲(chǔ)卡”、“儲(chǔ)存卡” 等。存儲(chǔ)卡具有體積小巧、攜帶方便、使用簡(jiǎn)單的優(yōu)點(diǎn)。同時(shí),大多數(shù)存儲(chǔ)卡都具有良好的 兼容性,便于在不同的數(shù)碼產(chǎn)品之間交換數(shù)據(jù)。條碼技術(shù)是在計(jì)算機(jī)技術(shù)與信息技術(shù)基礎(chǔ)上發(fā)展起來的一門集編碼、印刷、識(shí)別、 數(shù)據(jù)采集和處理于一身的新興技術(shù)。條碼技術(shù)由于其識(shí)別快速、準(zhǔn)確、可靠以及成本低等優(yōu) 點(diǎn),被廣泛應(yīng)用于商業(yè)、圖書管理、倉(cāng)儲(chǔ)、郵電、交通和工業(yè)控制等領(lǐng)域,并且勢(shì)必在逐漸興 起的“物聯(lián)網(wǎng)”應(yīng)用中發(fā)揮重大的作用。目前被廣泛使用的條碼包括一維條碼及二維條碼。一維條碼又稱線形條碼,是由 平行排列的多個(gè)“條”和“空”單元組成,條形碼信息靠條和空的不同寬度和位置來表達(dá)。二維條碼是由按一定規(guī)律在二維方向上分布的黑白相間的特定幾何圖形組成,其 可以在二維方向上表達(dá)信息,因此信息容量及空間利用率較高,并具有一定的校驗(yàn)功能。二 維條碼可以分為堆疊式二維條碼和矩陣式二維條碼。堆疊式二維條碼是由多行短截的一維 條碼堆疊而成,代表性的堆疊式二維條碼包括PDF417、Code 49、Code 16K等。矩陣式二維 條碼是由按預(yù)定規(guī)則分布于矩陣中的黑、白模塊組成,代表性的矩陣式二維條碼包括Code one、Aztec、DataMatrix、OR 碼等?,F(xiàn)有的條碼解碼處理一般是利用軟件解碼的方式實(shí)現(xiàn),需要在處理器中寫入實(shí)現(xiàn) 解碼算法的一系列軟件程序,軟件程序容易被反向工程所破解;由于單個(gè)處理器只能同時(shí) 針對(duì)一種特定類型的條碼格式進(jìn)行解碼處理,因此解碼速度較慢,不能處理多種格式類型 的條碼;再者,由于實(shí)現(xiàn)條碼解碼的軟件算法較為復(fù)雜,因此所采用的處理器一般而言為高 端的處理器(如32位處理器),由于高端的處理器價(jià)格較為昂貴,因此造成成本升高。另外,現(xiàn)有的條碼解碼設(shè)備需要專門的條碼解碼處理器和處理電路才能實(shí)現(xiàn)解碼 功能,設(shè)備體積較大,通用性差。現(xiàn)有的便攜式電子設(shè)備需要對(duì)內(nèi)部結(jié)構(gòu)和處理程序進(jìn)行修 改才能集成現(xiàn)有的條碼解碼設(shè)備,增加了便攜式電子設(shè)備的制造成本和使用成本,而且普 通的便攜式電子設(shè)備在不進(jìn)行設(shè)備改造的情況下不易實(shí)現(xiàn)條碼解碼功能,這限制了條碼技 術(shù)的應(yīng)用領(lǐng)域。因此,針對(duì)現(xiàn)有技術(shù)存在的以上不足,亟需提供一種條碼解碼方案,以實(shí)現(xiàn)條碼解 碼設(shè)備的小型化、便攜化及即插即用功能。

      發(fā)明內(nèi)容為了克服現(xiàn)有技術(shù)存在的成本增加、布線困難、解碼速度較慢以及解碼類型單一 等缺點(diǎn),本實(shí)用新型提供了一種存儲(chǔ)卡型條碼解碼裝置,以克服上述問題。[0010]本實(shí)用新型解決上述問題所采用的技術(shù)方案是提供一種存儲(chǔ)卡型條碼解碼裝置, 其中,存儲(chǔ)卡型條碼解碼裝置包括存儲(chǔ)卡接口,用于接收條碼圖像;讀寫控制器,與存儲(chǔ) 卡接口電連接;以及條碼解碼單元,與讀取控制器電連接,讀寫控制器將條碼圖像寫入條碼 解碼單元進(jìn)行解碼,并讀取條碼圖像的解碼信息,并經(jīng)存儲(chǔ)卡接口輸出。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,條碼解碼單元包括數(shù)據(jù)存儲(chǔ)器,用于存儲(chǔ)條碼 圖像;寄存器組,包括命令寄存器和數(shù)據(jù)寄存器,命令寄存器用于暫存命令,數(shù)據(jù)寄存器用 于暫存數(shù)據(jù);條碼解碼流水線,用于處理?xiàng)l碼圖像;主控邏輯模塊,從命令寄存器獲取處理 命令,根據(jù)處理命令將數(shù)據(jù)存儲(chǔ)器中存儲(chǔ)的條碼圖像傳輸至條碼解碼流水線進(jìn)行解碼;以 及虛擬NAND閃存總線接口,分別與寄存器組和讀寫控制器電連接,以接收條碼圖像。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,條碼解碼單元包括數(shù)據(jù)存儲(chǔ)器,用于存儲(chǔ)條碼 圖像;寄存器組,包括命令寄存器和數(shù)據(jù)寄存器,命令寄存器用于暫存命令,數(shù)據(jù)寄存器用 于暫存數(shù)據(jù);條碼解碼流水線,用于處理?xiàng)l碼圖像;主控邏輯模塊,從命令寄存器獲取處理 命令,根據(jù)處理命令將數(shù)據(jù)存儲(chǔ)器中存儲(chǔ)的條碼圖像傳輸至條碼解碼流水線進(jìn)行解碼;以 及總線接口,分別與寄存器組和讀寫控制器電連接,以接收條碼圖像。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,條碼解碼單元進(jìn)一步包括配置存儲(chǔ)器,配置存 儲(chǔ)器與寄存器組電連接,用于存儲(chǔ)條碼解碼流水線工作時(shí)的運(yùn)算參數(shù)以及查表數(shù)據(jù),條碼 解碼流水線通過主控邏輯模塊以及寄存器組從配置存儲(chǔ)器獲取運(yùn)算參數(shù)以及查表數(shù)據(jù)。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,條碼解碼單元進(jìn)一步包括配置存儲(chǔ)器,配置存 儲(chǔ)器設(shè)置在條碼解碼流水線內(nèi)部,用于存儲(chǔ)條碼解碼流水線工作時(shí)的運(yùn)算參數(shù)以及查表數(shù) 據(jù)。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,讀寫控制器包括閃存數(shù)據(jù)控制模塊,與虛擬 NAND閃存總線接口電連接,用于對(duì)虛擬NAND閃存總線接口進(jìn)行訪問及輸入輸出數(shù)據(jù);存儲(chǔ) 卡控制器,與閃存數(shù)據(jù)控制模塊電連接,用于將輸入的符合存儲(chǔ)卡通信協(xié)議的數(shù)據(jù)轉(zhuǎn)換為 存儲(chǔ)數(shù)據(jù)輸入閃存數(shù)據(jù)控制模塊,以及將閃存數(shù)據(jù)控制模塊輸出的數(shù)據(jù)轉(zhuǎn)換為符合存儲(chǔ)卡 通信協(xié)議的數(shù)據(jù)輸出;微處理器,分別與閃存數(shù)據(jù)控制模塊和存儲(chǔ)卡控制器電連接,用于協(xié) 調(diào)閃存數(shù)據(jù)控制模塊和存儲(chǔ)卡控制器的工作狀態(tài)。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,讀寫控制器包括閃存數(shù)據(jù)控制模塊,與虛擬 NAND閃存總線接口電連接,用于對(duì)虛擬NAND閃存總線接口進(jìn)行訪問及輸入輸出數(shù)據(jù);存儲(chǔ) 卡控制器,與閃存數(shù)據(jù)控制模塊電連接,用于將輸入的符合存儲(chǔ)卡通信協(xié)議的數(shù)據(jù)轉(zhuǎn)換為 存儲(chǔ)數(shù)據(jù)輸入閃存數(shù)據(jù)控制模塊,以及將閃存數(shù)據(jù)控制模塊輸出的數(shù)據(jù)轉(zhuǎn)換為符合存儲(chǔ)卡 通信協(xié)議的數(shù)據(jù)輸出.根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,存儲(chǔ)卡控制器集成在條碼解碼單元內(nèi)部。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,條碼解碼單元由硬件邏輯實(shí)現(xiàn)多個(gè)條碼解碼流 水線,多個(gè)條碼解碼流水線對(duì)條碼圖像進(jìn)行并行處理。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,存儲(chǔ)卡為CF卡、MMC卡、SD卡、MicroSD卡、Min SD卡以及SM卡中之一者。根據(jù)本實(shí)用新型之一優(yōu)選實(shí)施例,存儲(chǔ)卡型條碼解碼裝置進(jìn)一步包括存儲(chǔ)器,該 存儲(chǔ)器與讀寫控制器電連接,以接收經(jīng)存儲(chǔ)卡接口輸入的數(shù)據(jù)或解碼信息。通過以上設(shè)置,本實(shí)用新型的存儲(chǔ)卡型條碼解碼裝置能夠?qū)崿F(xiàn)圖片輸入即時(shí)解碼,具有使用方便、解碼速度更快、成本更低、應(yīng)用廣泛、并能夠處理多種不同編碼類型的條 碼圖像等優(yōu)點(diǎn)。

      可參考附圖并通過實(shí)例更加具體地描述本實(shí)用新型,在附圖中圖1是根據(jù)本實(shí)用新型第一實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的一種結(jié)構(gòu)示意圖;圖2是根據(jù)本實(shí)用新型第一實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的另一種結(jié)構(gòu)示意 圖;圖3是根據(jù)本實(shí)用新型第一實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的電路連接框圖;圖4是根據(jù)本實(shí)用新型第二實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的電路連接框圖;以 及圖5是根據(jù)本實(shí)用新型第三實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的電路連接框圖。
      具體實(shí)施方式
      有關(guān)本實(shí)用新型的特征及技術(shù)內(nèi)容,請(qǐng)參考以下的詳細(xì)說明與附圖,附圖僅提供 參考與說明,并非用來對(duì)本實(shí)用新型加以限制。請(qǐng)一并參圖1和圖2,圖1是根據(jù)本實(shí)用新型第一實(shí)施例的存儲(chǔ)卡型條碼解碼裝置 的一種結(jié)構(gòu)示意圖;圖2是根據(jù)本實(shí)用新型一實(shí)施例的存儲(chǔ)卡型條碼解碼裝置的另一種結(jié) 構(gòu)示意圖。一般而言,各種類型的存儲(chǔ)卡,如市面上現(xiàn)有的CF(Compact Flash)卡、MMC卡 (MultiMedia Card)、SD卡(Secure Digital) ,Micro SD卡、Min SD卡以及SM(Smart Media) 卡等都包括存儲(chǔ)卡接口 10、讀寫控制器20以及存儲(chǔ)器30。本實(shí)用新型所揭示的存儲(chǔ)卡型條 碼解碼裝置的結(jié)構(gòu)類似于這些存儲(chǔ)卡,可以是在這些存儲(chǔ)卡中增設(shè)條碼解碼單元100(如 圖2所示)使得存儲(chǔ)卡具有即時(shí)解碼的功能,或者是包括存儲(chǔ)卡接口 10、讀寫控制器20以 及條碼解碼單元100的專用解碼裝置(如圖1所示)。本實(shí)用新型提供上述兩種類型的存儲(chǔ)卡型條碼解碼裝置,用戶可以根據(jù)自身的應(yīng) 用需求進(jìn)行選擇,如果只需條碼解碼功能,則可以采用包括存儲(chǔ)卡接口 10、讀寫控制器20 以及條碼解碼單元100的專用解碼裝置,通過該專用解碼裝置實(shí)現(xiàn)條碼解碼。如果用戶還 需要存儲(chǔ)功能,則可以采用存儲(chǔ)卡接口 10、讀寫控制器20、存儲(chǔ)器30以及條碼解碼單元100 的存儲(chǔ)卡型條碼解碼裝置,用戶在使用過程中既可以存儲(chǔ)數(shù)據(jù),也可以對(duì)條碼進(jìn)行解碼,另 外條碼圖像或解碼信息也可以存儲(chǔ)在存儲(chǔ)器30內(nèi),方便用戶使用。具體而言,請(qǐng)參見圖3,圖3是根據(jù)本實(shí)用新型第一實(shí)施例的存儲(chǔ)卡型條碼解碼裝 置的電路連接框圖。本實(shí)用新型的存儲(chǔ)卡型條碼解碼裝置的條碼解碼單元100包括虛擬 NAND閃存總線接口 116、配置存儲(chǔ)器111、寄存器組103、主控邏輯模塊101、條碼解碼流水線 102以及數(shù)據(jù)存儲(chǔ)器104。其中,條碼解碼流水線102包括PDF417條碼解碼流水線、一維條碼解碼流水線以 及RSS(Reduced Space Symbology縮小空間碼)條碼解碼流水線,不同類型的條碼解碼流 水線用于處理不同條碼格式的條碼圖像,其利用硬件邏輯實(shí)現(xiàn)。數(shù)據(jù)存儲(chǔ)器104用于存儲(chǔ)從條碼解碼單元外部獲取的條碼圖像,其具體可利用
      6RAM (random access memory隨機(jī)存取存儲(chǔ)器)來實(shí)現(xiàn)。主控邏輯模塊101可根據(jù)特定命令觸發(fā)特定事件,可以通過觸發(fā)與主控邏輯模塊 101電連接的設(shè)置開關(guān)(未圖示)或從虛擬NAND閃存總線接口 116獲取外部命令來選取 所需的控制狀態(tài),如從數(shù)據(jù)存儲(chǔ)器104獲取條碼圖像,將其傳輸至條碼解碼流水線102等。 本實(shí)用新型所揭示的主控邏輯模塊101不具備運(yùn)算功能,而是僅根據(jù)一定條件觸發(fā)相應(yīng)事 件,具體可利用現(xiàn)有的狀態(tài)機(jī)實(shí)現(xiàn)。虛擬NAND閃存總線接口 116分別與寄存器組103和讀寫控制器20電連接,以接 收條碼圖像。虛擬NAND閃存總線接口 116與主控邏輯模塊101之間設(shè)置有寄存器組103,寄存 器組103包括一系列自定義的寄存器,包括狀態(tài)寄存器、數(shù)據(jù)寄存器以及命令寄存器等,狀 態(tài)寄存器用于顯示主控邏輯模塊101的工作狀態(tài),數(shù)據(jù)寄存器用于暫存數(shù)據(jù),命令寄存器 用于暫存命令,主控邏輯模塊101可從數(shù)據(jù)寄存器讀取數(shù)據(jù),從命令寄存器讀取命令,并且 根據(jù)特定命令作出特定動(dòng)作,其中包括從虛擬NAND閃存總線接口 116輸入命令。寄存器組 103與主控邏輯模塊101將條碼解碼流水線102與外部電路隔離,可方便以后對(duì)條碼解碼流 水線102進(jìn)行升級(jí)(如增加更多可處理其他格式類型的條碼解碼流水線)。另外,配置存儲(chǔ)器111與寄存器組103電連接,用于存儲(chǔ)條碼解碼流水線102工 作時(shí)的運(yùn)算參數(shù)以及查表數(shù)據(jù)(如譯碼運(yùn)算所需的碼表),條碼解碼流水線102可通過主 控邏輯模塊101以及寄存器組103從配置存儲(chǔ)器111獲取以上數(shù)據(jù),其必須能夠保證在 斷電的情況下不會(huì)丟失數(shù)據(jù),可用現(xiàn)有的EEPROM(ElectricalIy Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲(chǔ)器)來實(shí)現(xiàn),在一些情況下,配置存儲(chǔ)器111可 直接設(shè)置在條碼解碼流水線102中。當(dāng)條碼圖像通過虛擬NAND閃存總線接口 116輸入至寄存器組103的數(shù)據(jù)寄存器 中,主控邏輯模塊102可從數(shù)據(jù)寄存器獲取條碼圖像,并將其保存至數(shù)據(jù)存儲(chǔ)器104,當(dāng)主 控邏輯模塊102從寄存器組103的命令寄存器讀取到處理命令時(shí),可將數(shù)據(jù)存儲(chǔ)器104中 的條碼圖像傳輸至條碼解碼流水線102進(jìn)行處理,條碼解碼流水線102可對(duì)該條碼圖像進(jìn) 行圖像預(yù)處理、灰度提取、二值化、碼字讀取、譯碼處理等一系列的條碼解碼處理操作。值得注意的是,由于條碼解碼流水線102包括PDF417條碼解碼流水線、一維條碼 解碼流水線以及RSS條碼解碼流水線等多種針對(duì)不同條碼類型的條碼解碼流水線。因此, 在獲取條碼圖像后,例如是一維條碼,那么該一維條碼圖像會(huì)同時(shí)傳輸至以上三種條碼解 碼流水線中進(jìn)行并行處理,而由與其格式相容的一維條碼解碼流水線輸出該條碼圖像的正 確條碼信息。當(dāng)然,也可以根據(jù)需要設(shè)置一種或者其他多種格式的條碼解碼流水線。由于與一維條碼圖像格式不相容,PDF417條碼解碼流水線和RSS條碼解碼流水線 在接收到該一維條碼圖像后無法進(jìn)行相應(yīng)處理,并輸出正確的條碼信息。同樣地,條碼解 碼流水線102也可對(duì)PDF417條碼圖像、RSS條碼圖像進(jìn)行上述處理。當(dāng)然,主控邏輯模塊 102也可根據(jù)用戶的選擇僅控制多個(gè)條碼流水線中的一個(gè)條碼流水線對(duì)輸入條碼圖像進(jìn)行 處理。另外,若從虛擬NAND閃存總線接口 116先后獲取三張條碼圖像A、B、C至數(shù)據(jù)存儲(chǔ) 器104,三張條碼圖像A、B、C分別對(duì)應(yīng)三種不同類型的條碼格式PDF417條碼、RSS條碼以 及一維條碼,那么該三張條碼圖像可按獲取的先后次序從數(shù)據(jù)存儲(chǔ)器104提供至條碼解碼流水線102,同一時(shí)間下,PDF417條碼解碼流水線、一維條碼解碼流水線以及RSS條碼解碼 流水線會(huì)首先并行處理?xiàng)l碼圖像A,結(jié)果是PDF417條碼解碼流水線會(huì)對(duì)條碼圖像A作相應(yīng) 處理,并輸出正確條碼信息,其他兩個(gè)條碼解碼流水線則無法對(duì)條碼圖像A進(jìn)行處理。如果 在PDF417條碼解碼流水線對(duì)條碼圖像A的處理過程中,一維條碼解碼流水線以及RSS條碼 解碼流水線已確認(rèn)無法處理A,則會(huì)嘗試處理下一張條碼圖像B,其中RSS條碼解碼流水線 會(huì)對(duì)條碼圖像B進(jìn)行處理,并輸出正確條碼信息。如果在PDF417條碼解碼流水線和RSS條 碼解碼流水線分別對(duì)條碼圖像A、B進(jìn)行處理的過程中,一維條碼解碼流水線已確認(rèn)無法處 理?xiàng)l碼圖像B,則會(huì)繼續(xù)嘗試對(duì)下一條碼圖像C進(jìn)行處理,并且由于格式對(duì)應(yīng),一維條碼解 碼流水線可對(duì)C進(jìn)行處理,并輸出正確條碼信息。由于不用等待第一張條碼圖像處理完成就可以處理第二張條碼圖像,并且不用等 待第二張條碼圖像處理完成就可以處理第三條碼張圖像,因此以上并行的條碼圖像處理方 式可極大地提高處理不同類型的條碼圖像的速度。條碼解碼流水線102輸出的條碼信息可由主控邏輯模塊101存儲(chǔ)至數(shù)據(jù)存儲(chǔ)器 104,并在需要輸出時(shí)再?gòu)臄?shù)據(jù)存儲(chǔ)器104存儲(chǔ)至數(shù)據(jù)寄存器。當(dāng)然,條碼解碼流水線102 輸出的條碼信息可由主控邏輯模塊101直接存儲(chǔ)至數(shù)據(jù)寄存器。存儲(chǔ)至數(shù)據(jù)寄存器的條碼 信息可經(jīng)虛擬NAND閃存總線接口 116輸出。本實(shí)用新型所采用的虛擬NAND閃存總線接口 116包括標(biāo)準(zhǔn)NAND閃存接口,主要 包括以下引腳,I/Oq-I/O7、CLE、ALE、CS、to、RE,其中各引腳的功能如下表1. 1所介紹表 1. 1
      引腳名稱引腳功能I/O0 I/O71/00 I/O/基本輸入輸出 I/O。 1/07引腳用于輸入命令(command)、地址(address)、 數(shù)據(jù)(data),并在讀取操作(read)時(shí)輸出數(shù)據(jù)。CLECOMMAND LATCH ENABLE/ 命令鎖存使能 CLE激活時(shí),輸入數(shù)據(jù)為命令。ALEADDRESS LATCH ENABLE/ 地址鎖存使能 ALE激活時(shí),輸入數(shù)據(jù)為地址。CSCHIP SELECT/片選 當(dāng)該輸入端處于有效電平,芯片才進(jìn)入工作狀態(tài),實(shí)現(xiàn)數(shù)據(jù) 的輸入輸出。WEWRITE ENABLE/ 寫使能 WE對(duì)I/O端的輸入進(jìn)行控制,WE激活,允許輸入,命令、 地址、數(shù)據(jù)鎖存在WE脈沖的上升沿或下降沿。
      權(quán)利要求一種存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述存儲(chǔ)卡型條碼解碼裝置包括存儲(chǔ)卡接口,用于接收條碼圖像;讀寫控制器,與所述存儲(chǔ)卡接口電連接;以及條碼解碼單元,與所述讀取控制器電連接,所述讀寫控制器將所述條碼圖像寫入所述條碼解碼單元進(jìn)行解碼,并讀取所述條碼圖像的解碼信息,并經(jīng)所述存儲(chǔ)卡接口輸出。
      2.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述條碼解碼單元包括數(shù)據(jù)存儲(chǔ)器,用于存儲(chǔ)條碼圖像;寄存器組,包括命令寄存器和數(shù)據(jù)寄存器,所述命令寄存器用于暫存命令,所述數(shù)據(jù)寄 存器用于暫存數(shù)據(jù);條碼解碼流水線,用于處理所述條碼圖像;主控邏輯模塊,從所述命令寄存器獲取處理命令,根據(jù)所述處理命令將所述數(shù)據(jù)存儲(chǔ) 器中存儲(chǔ)的所述條碼圖像傳輸至所述條碼解碼流水線進(jìn)行解碼;以及虛擬NAND閃存總線接口,分別與所述寄存器組和所述讀寫控制器電連接,以接收所述 條碼圖像。
      3.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述條碼解碼單元包括數(shù)據(jù)存儲(chǔ)器,用于存儲(chǔ)條碼圖像;寄存器組,包括命令寄存器和數(shù)據(jù)寄存器,所述命令寄存器用于暫存命令,所述數(shù)據(jù)寄 存器用于暫存數(shù)據(jù);條碼解碼流水線,用于處理所述條碼圖像;主控邏輯模塊,從所述命令寄存器獲取處理命令,根據(jù)所述處理命令將所述數(shù)據(jù)存儲(chǔ) 器中存儲(chǔ)的所述條碼圖像傳輸至所述條碼解碼流水線進(jìn)行解碼;以及總線接口,分別與所述寄存器組和所述讀寫控制器電連接,以接收所述條碼圖像。
      4.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述條碼解碼單元進(jìn) 一步包括配置存儲(chǔ)器,所述配置存儲(chǔ)器與所述寄存器組電連接,用于存儲(chǔ)所述條碼解碼流 水線工作時(shí)的運(yùn)算參數(shù)以及查表數(shù)據(jù),所述條碼解碼流水線通過所述主控邏輯模塊以及所 述寄存器組從所述配置存儲(chǔ)器獲取所述運(yùn)算參數(shù)以及所述查表數(shù)據(jù)。
      5.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述條碼解碼單元進(jìn) 一步包括配置存儲(chǔ)器,所述配置存儲(chǔ)器設(shè)置在所述條碼解碼流水線內(nèi)部,用于存儲(chǔ)所述條 碼解碼流水線工作時(shí)的運(yùn)算參數(shù)以及查表數(shù)據(jù)。
      6.根據(jù)權(quán)利要求2或3所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述讀寫控制器包括閃存數(shù)據(jù)控制模塊,與所述虛擬NAND閃存總線接口電連接,用于對(duì)所述虛擬NAND閃存 總線接口進(jìn)行訪問及輸入輸出數(shù)據(jù);存儲(chǔ)卡控制器,與所述閃存數(shù)據(jù)控制模塊電連接,用于將輸入的符合存儲(chǔ)卡通信協(xié)議 的數(shù)據(jù)轉(zhuǎn)換為存儲(chǔ)數(shù)據(jù)輸入所述閃存數(shù)據(jù)控制模塊,以及將所述閃存數(shù)據(jù)控制模塊輸出的 數(shù)據(jù)轉(zhuǎn)換為符合存儲(chǔ)卡通信協(xié)議的數(shù)據(jù)輸出;微處理器,分別與所述閃存數(shù)據(jù)控制模塊和所述存儲(chǔ)卡控制器電連接,用于協(xié)調(diào)閃存數(shù)據(jù)控制模塊和存儲(chǔ)卡控制器的工作狀態(tài)。
      7.根據(jù)權(quán)利要求2或3所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述讀寫控制器包括閃存數(shù)據(jù)控制模塊,與所述虛擬NAND閃存總線接口電連接,用于對(duì)所述虛擬NAND閃存 總線接口進(jìn)行訪問及輸入輸出數(shù)據(jù);存儲(chǔ)卡控制器,與所述閃存數(shù)據(jù)控制模塊電連接,用于將輸入的符合存儲(chǔ)卡通信協(xié)議 的數(shù)據(jù)轉(zhuǎn)換為存儲(chǔ)數(shù)據(jù)輸入所述閃存數(shù)據(jù)控制模塊,以及將所述閃存數(shù)據(jù)控制模塊輸出的 數(shù)據(jù)轉(zhuǎn)換為符合存儲(chǔ)卡通信協(xié)議的數(shù)據(jù)輸出.
      8.根據(jù)權(quán)利要求7所述的基于存儲(chǔ)卡接口的條碼解碼裝置,其特征在于,所述存儲(chǔ)卡 控制器集成在所述條碼解碼單元內(nèi)部。
      9.根據(jù)權(quán)利要求2或3所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,其特征在于,所述 條碼解碼單元由硬件邏輯實(shí)現(xiàn)多個(gè)所述條碼解碼流水線,所述多個(gè)條碼解碼流水線對(duì)所述 條碼圖像進(jìn)行并行處理。
      10.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述存儲(chǔ)卡為CF卡、 MMC卡、SD卡、Micro SD卡、Min SD卡以及SM卡中之一者。
      11.根據(jù)權(quán)利要求1所述的存儲(chǔ)卡型條碼解碼裝置,其特征在于,所述存儲(chǔ)卡型條碼解 碼裝置進(jìn)一步包括存儲(chǔ)器,所述存儲(chǔ)器與所述讀寫控制器電連接,以接收經(jīng)所述存儲(chǔ) 接 口輸入的數(shù)據(jù)或所述解碼信息。
      專利摘要本實(shí)用新型公開了一種存儲(chǔ)卡型條碼解碼裝置,該存儲(chǔ)卡型條碼解碼裝置包括存儲(chǔ)卡接口,用于接收條碼圖像;讀寫控制器,與該存儲(chǔ)卡接口電連接;條碼解碼單元,與該讀取控制器電連接,該讀寫控制器將該條碼圖像寫入該條碼解碼單元進(jìn)行解碼,并讀取該條碼圖像的解碼信息,并經(jīng)該存儲(chǔ)卡接口輸出。通過以上設(shè)置,存儲(chǔ)卡型條碼解碼裝置能夠?qū)崿F(xiàn)條碼圖像攝入后的即時(shí)解碼,具有使用方便、解碼速度更快、成本更低、應(yīng)用廣泛、并能夠處理多種不同編碼類型的條碼圖像等優(yōu)點(diǎn)。
      文檔編號(hào)G06K19/07GK201725350SQ201020213210
      公開日2011年1月26日 申請(qǐng)日期2010年6月1日 優(yōu)先權(quán)日2010年6月1日
      發(fā)明者吳軍, 吳明琿, 蔡小丹, 蔡強(qiáng) 申請(qǐng)人:福建新大陸電腦股份有限公司
      網(wǎng)友詢問留言 已有0條留言
      • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
      1